1 | /*===- TableGen'erated file -------------------------------------*- C++ -*-===*\ |
2 | |* *| |
3 | |* Assembly Writer Source Fragment *| |
4 | |* *| |
5 | |* Automatically generated file, do not edit! *| |
6 | |* From: RISCV.td *| |
7 | |* *| |
8 | \*===----------------------------------------------------------------------===*/ |
9 | |
10 | /// getMnemonic - This method is automatically generated by tablegen |
11 | /// from the instruction set description. |
12 | std::pair<const char *, uint64_t> |
13 | RISCVInstPrinter::getMnemonic(const MCInst &MI) const { |
14 | |
15 | #ifdef __GNUC__ |
16 | #pragma GCC diagnostic push |
17 | #pragma GCC diagnostic ignored "-Woverlength-strings" |
18 | #endif |
19 | static const char AsmStrs[] = { |
20 | /* 0 */ "mop.r.0\t\000" |
21 | /* 9 */ "mop.rr.0\t\000" |
22 | /* 19 */ "mop.r.10\t\000" |
23 | /* 29 */ "mop.r.20\t\000" |
24 | /* 39 */ "mop.r.30\t\000" |
25 | /* 49 */ "th.ff0\t\000" |
26 | /* 57 */ "sha512sig0\t\000" |
27 | /* 69 */ "sha256sig0\t\000" |
28 | /* 81 */ "sha512sum0\t\000" |
29 | /* 93 */ "sha256sum0\t\000" |
30 | /* 105 */ "sm3p0\t\000" |
31 | /* 112 */ "mop.r.1\t\000" |
32 | /* 121 */ "mop.rr.1\t\000" |
33 | /* 131 */ "qc.cm.mvsa01\t\000" |
34 | /* 145 */ "mop.r.11\t\000" |
35 | /* 155 */ "mop.r.21\t\000" |
36 | /* 165 */ "mop.r.31\t\000" |
37 | /* 175 */ "th.ff1\t\000" |
38 | /* 183 */ "cv.ff1\t\000" |
39 | /* 191 */ "sha512sig1\t\000" |
40 | /* 203 */ "sha256sig1\t\000" |
41 | /* 215 */ "sf.cdiscard.d.l1\t\000" |
42 | /* 233 */ "sf.cflush.d.l1\t\000" |
43 | /* 249 */ "th.dcache.cpal1\t\000" |
44 | /* 266 */ "th.dcache.cval1\t\000" |
45 | /* 283 */ "cv.fl1\t\000" |
46 | /* 291 */ "sha512sum1\t\000" |
47 | /* 303 */ "sha256sum1\t\000" |
48 | /* 315 */ "sm3p1\t\000" |
49 | /* 322 */ "mop.r.2\t\000" |
50 | /* 331 */ "mop.rr.2\t\000" |
51 | /* 341 */ "mop.r.12\t\000" |
52 | /* 351 */ "mop.r.22\t\000" |
53 | /* 361 */ "sf.vlte32\t\000" |
54 | /* 372 */ "sf.vste32\t\000" |
55 | /* 383 */ "qc.brev32\t\000" |
56 | /* 394 */ "qc.expand2\t\000" |
57 | /* 406 */ "vsext.vf2\t\000" |
58 | /* 417 */ "vzext.vf2\t\000" |
59 | /* 428 */ "sf.mm.e5m2.e5m2\t\000" |
60 | /* 445 */ "sf.mm.e4m3.e5m2\t\000" |
61 | /* 462 */ "aes64ks2\t\000" |
62 | /* 472 */ "qc.compress2\t\000" |
63 | /* 486 */ "cv.sub.div2\t\000" |
64 | /* 499 */ "cv.add.div2\t\000" |
65 | /* 512 */ "cv.cplxmul.i.div2\t\000" |
66 | /* 531 */ "cv.subrotmj.div2\t\000" |
67 | /* 549 */ "cv.cplxmul.r.div2\t\000" |
68 | /* 568 */ "sf.vqmacc.2x8x2\t\000" |
69 | /* 585 */ "sf.vqmaccus.2x8x2\t\000" |
70 | /* 604 */ "sf.vqmaccu.2x8x2\t\000" |
71 | /* 622 */ "sf.vqmaccsu.2x8x2\t\000" |
72 | /* 641 */ "mop.r.3\t\000" |
73 | /* 650 */ "mop.rr.3\t\000" |
74 | /* 660 */ "mop.r.13\t\000" |
75 | /* 670 */ "mop.r.23\t\000" |
76 | /* 680 */ "qc.expand3\t\000" |
77 | /* 692 */ "sf.mm.e5m2.e4m3\t\000" |
78 | /* 709 */ "sf.mm.e4m3.e4m3\t\000" |
79 | /* 726 */ "qc.compress3\t\000" |
80 | /* 740 */ "mop.r.4\t\000" |
81 | /* 749 */ "mop.rr.4\t\000" |
82 | /* 759 */ "mop.r.14\t\000" |
83 | /* 769 */ "mop.r.24\t\000" |
84 | /* 779 */ "sf.vlte64\t\000" |
85 | /* 790 */ "sf.vste64\t\000" |
86 | /* 801 */ "c.srai64\t\000" |
87 | /* 811 */ "c.slli64\t\000" |
88 | /* 821 */ "c.srli64\t\000" |
89 | /* 831 */ "vsext.vf4\t\000" |
90 | /* 842 */ "vzext.vf4\t\000" |
91 | /* 853 */ "xperm4\t\000" |
92 | /* 861 */ "cv.sub.div4\t\000" |
93 | /* 874 */ "cv.add.div4\t\000" |
94 | /* 887 */ "cv.cplxmul.i.div4\t\000" |
95 | /* 906 */ "cv.subrotmj.div4\t\000" |
96 | /* 924 */ "cv.cplxmul.r.div4\t\000" |
97 | /* 943 */ "sf.vfwmacc.4x4x4\t\000" |
98 | /* 961 */ "sf.vqmacc.4x8x4\t\000" |
99 | /* 978 */ "sf.vqmaccus.4x8x4\t\000" |
100 | /* 997 */ "sf.vqmaccu.4x8x4\t\000" |
101 | /* 1015 */ "sf.vqmaccsu.4x8x4\t\000" |
102 | /* 1034 */ "mop.r.5\t\000" |
103 | /* 1043 */ "mop.rr.5\t\000" |
104 | /* 1053 */ "mop.r.15\t\000" |
105 | /* 1063 */ "mop.r.25\t\000" |
106 | /* 1073 */ "mop.r.6\t\000" |
107 | /* 1082 */ "mop.rr.6\t\000" |
108 | /* 1092 */ "mop.r.16\t\000" |
109 | /* 1102 */ "sf.vlte16\t\000" |
110 | /* 1113 */ "sf.vste16\t\000" |
111 | /* 1124 */ "fcvt.s.bf16\t\000" |
112 | /* 1137 */ "nds.vfwcvt.s.bf16\t\000" |
113 | /* 1156 */ "rev16\t\000" |
114 | /* 1163 */ "mop.r.26\t\000" |
115 | /* 1173 */ "mop.r.7\t\000" |
116 | /* 1182 */ "mop.rr.7\t\000" |
117 | /* 1192 */ "mop.r.17\t\000" |
118 | /* 1202 */ "mop.r.27\t\000" |
119 | /* 1212 */ "mop.r.8\t\000" |
120 | /* 1221 */ "mop.r.18\t\000" |
121 | /* 1231 */ "mop.r.28\t\000" |
122 | /* 1241 */ "sf.vlte8\t\000" |
123 | /* 1251 */ "sf.vste8\t\000" |
124 | /* 1261 */ "vsext.vf8\t\000" |
125 | /* 1272 */ "vzext.vf8\t\000" |
126 | /* 1283 */ "xperm8\t\000" |
127 | /* 1291 */ "brev8\t\000" |
128 | /* 1298 */ "cv.sub.div8\t\000" |
129 | /* 1311 */ "cv.add.div8\t\000" |
130 | /* 1324 */ "cv.cplxmul.i.div8\t\000" |
131 | /* 1343 */ "cv.subrotmj.div8\t\000" |
132 | /* 1361 */ "cv.cplxmul.r.div8\t\000" |
133 | /* 1380 */ "mop.r.9\t\000" |
134 | /* 1389 */ "mop.r.19\t\000" |
135 | /* 1399 */ "mop.r.29\t\000" |
136 | /* 1409 */ "lga\t\000" |
137 | /* 1414 */ "th.lbia\t\000" |
138 | /* 1423 */ "th.sbia\t\000" |
139 | /* 1432 */ "th.ldia\t\000" |
140 | /* 1441 */ "th.sdia\t\000" |
141 | /* 1450 */ "th.lhia\t\000" |
142 | /* 1459 */ "th.shia\t\000" |
143 | /* 1468 */ "th.lbuia\t\000" |
144 | /* 1478 */ "th.lhuia\t\000" |
145 | /* 1488 */ "th.lwuia\t\000" |
146 | /* 1498 */ "th.lwia\t\000" |
147 | /* 1507 */ "th.swia\t\000" |
148 | /* 1516 */ "lla\t\000" |
149 | /* 1521 */ "th.mula\t\000" |
150 | /* 1530 */ "sfence.vma\t\000" |
151 | /* 1542 */ "sinval.vma\t\000" |
152 | /* 1554 */ "hfence.gvma\t\000" |
153 | /* 1567 */ "hinval.gvma\t\000" |
154 | /* 1580 */ "hfence.vvma\t\000" |
155 | /* 1593 */ "hinval.vvma\t\000" |
156 | /* 1606 */ "th.dcache.cpa\t\000" |
157 | /* 1621 */ "th.dcache.ipa\t\000" |
158 | /* 1636 */ "th.icache.ipa\t\000" |
159 | /* 1651 */ "th.dcache.cipa\t\000" |
160 | /* 1667 */ "sra\t\000" |
161 | /* 1672 */ "th.dcache.cva\t\000" |
162 | /* 1687 */ "th.dcache.iva\t\000" |
163 | /* 1702 */ "th.icache.iva\t\000" |
164 | /* 1717 */ "th.dcache.civa\t\000" |
165 | /* 1733 */ "cv.shuffle2.b\t\000" |
166 | /* 1748 */ "cv.sra.b\t\000" |
167 | /* 1758 */ "cv.sub.b\t\000" |
168 | /* 1768 */ "orc.b\t\000" |
169 | /* 1775 */ "cv.sra.sc.b\t\000" |
170 | /* 1788 */ "cv.sub.sc.b\t\000" |
171 | /* 1801 */ "cv.add.sc.b\t\000" |
172 | /* 1814 */ "cv.and.sc.b\t\000" |
173 | /* 1827 */ "cv.cmpge.sc.b\t\000" |
174 | /* 1842 */ "cv.cmple.sc.b\t\000" |
175 | /* 1857 */ "cv.cmpne.sc.b\t\000" |
176 | /* 1872 */ "cv.avg.sc.b\t\000" |
177 | /* 1885 */ "cv.sll.sc.b\t\000" |
178 | /* 1898 */ "cv.srl.sc.b\t\000" |
179 | /* 1911 */ "cv.min.sc.b\t\000" |
180 | /* 1924 */ "cv.dotsp.sc.b\t\000" |
181 | /* 1939 */ "cv.sdotsp.sc.b\t\000" |
182 | /* 1955 */ "cv.dotusp.sc.b\t\000" |
183 | /* 1971 */ "cv.sdotusp.sc.b\t\000" |
184 | /* 1988 */ "cv.dotup.sc.b\t\000" |
185 | /* 2003 */ "cv.sdotup.sc.b\t\000" |
186 | /* 2019 */ "cv.cmpeq.sc.b\t\000" |
187 | /* 2034 */ "cv.or.sc.b\t\000" |
188 | /* 2046 */ "cv.xor.sc.b\t\000" |
189 | /* 2059 */ "cv.cmpgt.sc.b\t\000" |
190 | /* 2074 */ "cv.cmplt.sc.b\t\000" |
191 | /* 2089 */ "cv.cmpgeu.sc.b\t\000" |
192 | /* 2105 */ "cv.cmpleu.sc.b\t\000" |
193 | /* 2121 */ "cv.avgu.sc.b\t\000" |
194 | /* 2135 */ "cv.minu.sc.b\t\000" |
195 | /* 2149 */ "cv.cmpgtu.sc.b\t\000" |
196 | /* 2165 */ "cv.cmpltu.sc.b\t\000" |
197 | /* 2181 */ "cv.maxu.sc.b\t\000" |
198 | /* 2195 */ "cv.max.sc.b\t\000" |
199 | /* 2208 */ "cv.add.b\t\000" |
200 | /* 2218 */ "amoadd.b\t\000" |
201 | /* 2228 */ "cv.and.b\t\000" |
202 | /* 2238 */ "amoand.b\t\000" |
203 | /* 2248 */ "cv.cmpge.b\t\000" |
204 | /* 2260 */ "cv.shuffle.b\t\000" |
205 | /* 2274 */ "cv.cmple.b\t\000" |
206 | /* 2286 */ "cv.cmpne.b\t\000" |
207 | /* 2298 */ "cv.avg.b\t\000" |
208 | /* 2308 */ "psext.h.b\t\000" |
209 | /* 2319 */ "cv.shufflei0.sci.b\t\000" |
210 | /* 2339 */ "cv.shufflei1.sci.b\t\000" |
211 | /* 2359 */ "cv.shufflei2.sci.b\t\000" |
212 | /* 2379 */ "cv.shufflei3.sci.b\t\000" |
213 | /* 2399 */ "cv.sra.sci.b\t\000" |
214 | /* 2413 */ "cv.sub.sci.b\t\000" |
215 | /* 2427 */ "cv.add.sci.b\t\000" |
216 | /* 2441 */ "cv.and.sci.b\t\000" |
217 | /* 2455 */ "cv.cmpge.sci.b\t\000" |
218 | /* 2471 */ "cv.cmple.sci.b\t\000" |
219 | /* 2487 */ "cv.cmpne.sci.b\t\000" |
220 | /* 2503 */ "cv.avg.sci.b\t\000" |
221 | /* 2517 */ "cv.sll.sci.b\t\000" |
222 | /* 2531 */ "cv.srl.sci.b\t\000" |
223 | /* 2545 */ "cv.min.sci.b\t\000" |
224 | /* 2559 */ "cv.dotsp.sci.b\t\000" |
225 | /* 2575 */ "cv.sdotsp.sci.b\t\000" |
226 | /* 2592 */ "cv.dotusp.sci.b\t\000" |
227 | /* 2609 */ "cv.sdotusp.sci.b\t\000" |
228 | /* 2627 */ "cv.dotup.sci.b\t\000" |
229 | /* 2643 */ "cv.sdotup.sci.b\t\000" |
230 | /* 2660 */ "cv.cmpeq.sci.b\t\000" |
231 | /* 2676 */ "cv.or.sci.b\t\000" |
232 | /* 2689 */ "cv.xor.sci.b\t\000" |
233 | /* 2703 */ "cv.cmpgt.sci.b\t\000" |
234 | /* 2719 */ "cv.cmplt.sci.b\t\000" |
235 | /* 2735 */ "cv.cmpgeu.sci.b\t\000" |
236 | /* 2752 */ "cv.cmpleu.sci.b\t\000" |
237 | /* 2769 */ "cv.avgu.sci.b\t\000" |
238 | /* 2784 */ "cv.minu.sci.b\t\000" |
239 | /* 2799 */ "cv.cmpgtu.sci.b\t\000" |
240 | /* 2816 */ "cv.cmpltu.sci.b\t\000" |
241 | /* 2833 */ "cv.maxu.sci.b\t\000" |
242 | /* 2848 */ "cv.max.sci.b\t\000" |
243 | /* 2862 */ "cv.packhi.b\t\000" |
244 | /* 2875 */ "pslli.b\t\000" |
245 | /* 2884 */ "pli.b\t\000" |
246 | /* 2891 */ "cv.sll.b\t\000" |
247 | /* 2901 */ "cv.srl.b\t\000" |
248 | /* 2911 */ "cv.min.b\t\000" |
249 | /* 2921 */ "amomin.b\t\000" |
250 | /* 2931 */ "cv.packlo.b\t\000" |
251 | /* 2944 */ "amoswap.b\t\000" |
252 | /* 2955 */ "cv.dotsp.b\t\000" |
253 | /* 2967 */ "cv.sdotsp.b\t\000" |
254 | /* 2980 */ "cv.dotusp.b\t\000" |
255 | /* 2993 */ "cv.sdotusp.b\t\000" |
256 | /* 3007 */ "cv.dotup.b\t\000" |
257 | /* 3019 */ "cv.sdotup.b\t\000" |
258 | /* 3032 */ "cv.cmpeq.b\t\000" |
259 | /* 3044 */ "cv.or.b\t\000" |
260 | /* 3053 */ "amoor.b\t\000" |
261 | /* 3062 */ "cv.xor.b\t\000" |
262 | /* 3072 */ "amoxor.b\t\000" |
263 | /* 3082 */ "amocas.b\t\000" |
264 | /* 3092 */ "cv.abs.b\t\000" |
265 | /* 3102 */ "psabs.b\t\000" |
266 | /* 3111 */ "cv.extract.b\t\000" |
267 | /* 3125 */ "cv.cmpgt.b\t\000" |
268 | /* 3137 */ "cv.cmplt.b\t\000" |
269 | /* 3149 */ "cv.insert.b\t\000" |
270 | /* 3162 */ "c.sext.b\t\000" |
271 | /* 3172 */ "c.zext.b\t\000" |
272 | /* 3182 */ "cv.cmpgeu.b\t\000" |
273 | /* 3195 */ "cv.cmpleu.b\t\000" |
274 | /* 3208 */ "cv.avgu.b\t\000" |
275 | /* 3219 */ "cv.minu.b\t\000" |
276 | /* 3230 */ "amominu.b\t\000" |
277 | /* 3241 */ "cv.extractu.b\t\000" |
278 | /* 3256 */ "cv.cmpgtu.b\t\000" |
279 | /* 3269 */ "cv.cmpltu.b\t\000" |
280 | /* 3282 */ "cv.maxu.b\t\000" |
281 | /* 3293 */ "amomaxu.b\t\000" |
282 | /* 3304 */ "hlv.b\t\000" |
283 | /* 3311 */ "hsv.b\t\000" |
284 | /* 3318 */ "psext.w.b\t\000" |
285 | /* 3329 */ "cv.max.b\t\000" |
286 | /* 3339 */ "amomax.b\t\000" |
287 | /* 3349 */ "nds.ffb\t\000" |
288 | /* 3358 */ "th.lbib\t\000" |
289 | /* 3367 */ "th.sbib\t\000" |
290 | /* 3376 */ "th.ldib\t\000" |
291 | /* 3385 */ "th.sdib\t\000" |
292 | /* 3394 */ "th.lhib\t\000" |
293 | /* 3403 */ "th.shib\t\000" |
294 | /* 3412 */ "th.lbuib\t\000" |
295 | /* 3422 */ "th.lhuib\t\000" |
296 | /* 3432 */ "th.lwuib\t\000" |
297 | /* 3442 */ "th.lwib\t\000" |
298 | /* 3451 */ "th.swib\t\000" |
299 | /* 3460 */ "qc.e.lb\t\000" |
300 | /* 3469 */ "cv.lb\t\000" |
301 | /* 3476 */ "cv.clb\t\000" |
302 | /* 3484 */ "qc.lrb\t\000" |
303 | /* 3492 */ "th.lrb\t\000" |
304 | /* 3500 */ "qc.srb\t\000" |
305 | /* 3508 */ "th.srb\t\000" |
306 | /* 3516 */ "th.lurb\t\000" |
307 | /* 3525 */ "th.surb\t\000" |
308 | /* 3534 */ "qk.c.sb\t\000" |
309 | /* 3543 */ "qc.e.sb\t\000" |
310 | /* 3552 */ "cv.sb\t\000" |
311 | /* 3559 */ "qc.insb\t\000" |
312 | /* 3568 */ "c.sub\t\000" |
313 | /* 3575 */ "cv.mac\t\000" |
314 | /* 3583 */ "nds.bbc\t\000" |
315 | /* 3592 */ "nds.bnec\t\000" |
316 | /* 3602 */ "vt.maskc\t\000" |
317 | /* 3612 */ "qc.c.sync\t\000" |
318 | /* 3623 */ "qc.sync\t\000" |
319 | /* 3632 */ "auipc\t\000" |
320 | /* 3639 */ "nds.beqc\t\000" |
321 | /* 3649 */ "csrrc\t\000" |
322 | /* 3656 */ "la.tlsdesc\t\000" |
323 | /* 3668 */ "qc.pputc\t\000" |
324 | /* 3678 */ "nds.lea.d\t\000" |
325 | /* 3689 */ "fsub.d\t\000" |
326 | /* 3697 */ "fmsub.d\t\000" |
327 | /* 3706 */ "fnmsub.d\t\000" |
328 | /* 3716 */ "sc.d\t\000" |
329 | /* 3722 */ "fadd.d\t\000" |
330 | /* 3730 */ "fmadd.d\t\000" |
331 | /* 3739 */ "fnmadd.d\t\000" |
332 | /* 3749 */ "amoadd.d\t\000" |
333 | /* 3759 */ "amoand.d\t\000" |
334 | /* 3769 */ "fround.d\t\000" |
335 | /* 3779 */ "fle.d\t\000" |
336 | /* 3786 */ "fcvt.h.d\t\000" |
337 | /* 3796 */ "fli.d\t\000" |
338 | /* 3803 */ "fsgnj.d\t\000" |
339 | /* 3812 */ "fcvt.l.d\t\000" |
340 | /* 3822 */ "fmul.d\t\000" |
341 | /* 3830 */ "fminm.d\t\000" |
342 | /* 3839 */ "fmaxm.d\t\000" |
343 | /* 3848 */ "fmin.d\t\000" |
344 | /* 3856 */ "amomin.d\t\000" |
345 | /* 3866 */ "fsgnjn.d\t\000" |
346 | /* 3876 */ "ssamoswap.d\t\000" |
347 | /* 3889 */ "fcvt.q.d\t\000" |
348 | /* 3899 */ "feq.d\t\000" |
349 | /* 3906 */ "fleq.d\t\000" |
350 | /* 3914 */ "fltq.d\t\000" |
351 | /* 3922 */ "lr.d\t\000" |
352 | /* 3928 */ "amoor.d\t\000" |
353 | /* 3937 */ "amoxor.d\t\000" |
354 | /* 3947 */ "fcvt.s.d\t\000" |
355 | /* 3957 */ "amocas.d\t\000" |
356 | /* 3967 */ "fclass.d\t\000" |
357 | /* 3977 */ "flt.d\t\000" |
358 | /* 3984 */ "fsqrt.d\t\000" |
359 | /* 3993 */ "fcvt.lu.d\t\000" |
360 | /* 4004 */ "amominu.d\t\000" |
361 | /* 4015 */ "fcvt.wu.d\t\000" |
362 | /* 4026 */ "amomaxu.d\t\000" |
363 | /* 4037 */ "fdiv.d\t\000" |
364 | /* 4045 */ "hlv.d\t\000" |
365 | /* 4052 */ "hsv.d\t\000" |
366 | /* 4059 */ "fcvtmod.w.d\t\000" |
367 | /* 4072 */ "fcvt.w.d\t\000" |
368 | /* 4082 */ "fmvh.x.d\t\000" |
369 | /* 4092 */ "fmv.x.d\t\000" |
370 | /* 4101 */ "fmax.d\t\000" |
371 | /* 4109 */ "amomax.d\t\000" |
372 | /* 4119 */ "fsgnjx.d\t\000" |
373 | /* 4129 */ "froundnx.d\t\000" |
374 | /* 4141 */ "c.add\t\000" |
375 | /* 4148 */ "sh1add\t\000" |
376 | /* 4156 */ "sh2add\t\000" |
377 | /* 4164 */ "sh3add\t\000" |
378 | /* 4172 */ "qc.c.muliadd\t\000" |
379 | /* 4186 */ "qc.muliadd\t\000" |
380 | /* 4198 */ "qc.shladd\t\000" |
381 | /* 4209 */ "th.ldd\t\000" |
382 | /* 4217 */ "th.sdd\t\000" |
383 | /* 4225 */ "sm4ed\t\000" |
384 | /* 4232 */ "la.tls.gd\t\000" |
385 | /* 4243 */ "c.ld\t\000" |
386 | /* 4249 */ "c.fld\t\000" |
387 | /* 4256 */ "c.and\t\000" |
388 | /* 4263 */ "th.lrd\t\000" |
389 | /* 4271 */ "th.flrd\t\000" |
390 | /* 4280 */ "th.srd\t\000" |
391 | /* 4288 */ "th.fsrd\t\000" |
392 | /* 4297 */ "th.lurd\t\000" |
393 | /* 4306 */ "th.flurd\t\000" |
394 | /* 4316 */ "th.surd\t\000" |
395 | /* 4325 */ "th.fsurd\t\000" |
396 | /* 4335 */ "c.sd\t\000" |
397 | /* 4341 */ "c.fsd\t\000" |
398 | /* 4348 */ "qc.extd\t\000" |
399 | /* 4357 */ "th.lwud\t\000" |
400 | /* 4366 */ "th.lwd\t\000" |
401 | /* 4374 */ "th.swd\t\000" |
402 | /* 4382 */ "fence\t\000" |
403 | /* 4389 */ "bge\t\000" |
404 | /* 4394 */ "qc.lige\t\000" |
405 | /* 4403 */ "qc.mvge\t\000" |
406 | /* 4412 */ "la.tls.ie\t\000" |
407 | /* 4423 */ "cv.sle\t\000" |
408 | /* 4431 */ "bne\t\000" |
409 | /* 4436 */ "qc.selectiine\t\000" |
410 | /* 4451 */ "qc.line\t\000" |
411 | /* 4460 */ "qc.selectine\t\000" |
412 | /* 4474 */ "qc.mvne\t\000" |
413 | /* 4483 */ "nds.lea.b.ze\t\000" |
414 | /* 4497 */ "nds.lea.d.ze\t\000" |
415 | /* 4511 */ "nds.lea.h.ze\t\000" |
416 | /* 4525 */ "nds.lea.w.ze\t\000" |
417 | /* 4539 */ "sf.mm.f.f\t\000" |
418 | /* 4550 */ "vfmv.s.f\t\000" |
419 | /* 4560 */ "vfmv.v.f\t\000" |
420 | /* 4570 */ "mips.pref\t\000" |
421 | /* 4581 */ "sf.vfnrclip.xu.f.qf\t\000" |
422 | /* 4602 */ "sf.vfnrclip.x.f.qf\t\000" |
423 | /* 4622 */ "vfwmaccbf16.vf\t\000" |
424 | /* 4638 */ "nds.vfpmadb.vf\t\000" |
425 | /* 4654 */ "vfsub.vf\t\000" |
426 | /* 4664 */ "vfmsub.vf\t\000" |
427 | /* 4675 */ "vfnmsub.vf\t\000" |
428 | /* 4687 */ "vfrsub.vf\t\000" |
429 | /* 4698 */ "vfwsub.vf\t\000" |
430 | /* 4709 */ "vfmsac.vf\t\000" |
431 | /* 4720 */ "vfnmsac.vf\t\000" |
432 | /* 4732 */ "vfwnmsac.vf\t\000" |
433 | /* 4745 */ "vfwmsac.vf\t\000" |
434 | /* 4757 */ "vfmacc.vf\t\000" |
435 | /* 4768 */ "vfnmacc.vf\t\000" |
436 | /* 4780 */ "vfwnmacc.vf\t\000" |
437 | /* 4793 */ "vfwmacc.vf\t\000" |
438 | /* 4805 */ "vfadd.vf\t\000" |
439 | /* 4815 */ "vfmadd.vf\t\000" |
440 | /* 4826 */ "vfnmadd.vf\t\000" |
441 | /* 4838 */ "vfwadd.vf\t\000" |
442 | /* 4849 */ "vmfge.vf\t\000" |
443 | /* 4859 */ "vmfle.vf\t\000" |
444 | /* 4869 */ "vmfne.vf\t\000" |
445 | /* 4879 */ "vfsgnj.vf\t\000" |
446 | /* 4890 */ "vfmul.vf\t\000" |
447 | /* 4900 */ "vfwmul.vf\t\000" |
448 | /* 4911 */ "vfmin.vf\t\000" |
449 | /* 4921 */ "vfsgnjn.vf\t\000" |
450 | /* 4933 */ "vfslide1down.vf\t\000" |
451 | /* 4950 */ "vfslide1up.vf\t\000" |
452 | /* 4965 */ "vmfeq.vf\t\000" |
453 | /* 4975 */ "nds.vfpmadt.vf\t\000" |
454 | /* 4991 */ "vmfgt.vf\t\000" |
455 | /* 5001 */ "vmflt.vf\t\000" |
456 | /* 5011 */ "vfdiv.vf\t\000" |
457 | /* 5021 */ "vfrdiv.vf\t\000" |
458 | /* 5032 */ "vfmax.vf\t\000" |
459 | /* 5042 */ "vfsgnjx.vf\t\000" |
460 | /* 5054 */ "vfwsub.wf\t\000" |
461 | /* 5065 */ "vfwadd.wf\t\000" |
462 | /* 5076 */ "qc.c.syncwf\t\000" |
463 | /* 5089 */ "qc.syncwf\t\000" |
464 | /* 5100 */ "qc.ppreg\t\000" |
465 | /* 5110 */ "cv.shuffle2.h\t\000" |
466 | /* 5125 */ "nds.lea.h\t\000" |
467 | /* 5136 */ "cv.sra.h\t\000" |
468 | /* 5146 */ "cv.sub.h\t\000" |
469 | /* 5156 */ "fsub.h\t\000" |
470 | /* 5164 */ "fmsub.h\t\000" |
471 | /* 5173 */ "fnmsub.h\t\000" |
472 | /* 5183 */ "cv.sra.sc.h\t\000" |
473 | /* 5196 */ "cv.sub.sc.h\t\000" |
474 | /* 5209 */ "cv.add.sc.h\t\000" |
475 | /* 5222 */ "cv.and.sc.h\t\000" |
476 | /* 5235 */ "cv.cmpge.sc.h\t\000" |
477 | /* 5250 */ "cv.cmple.sc.h\t\000" |
478 | /* 5265 */ "cv.cmpne.sc.h\t\000" |
479 | /* 5280 */ "cv.avg.sc.h\t\000" |
480 | /* 5293 */ "cv.sll.sc.h\t\000" |
481 | /* 5306 */ "cv.srl.sc.h\t\000" |
482 | /* 5319 */ "cv.min.sc.h\t\000" |
483 | /* 5332 */ "cv.dotsp.sc.h\t\000" |
484 | /* 5347 */ "cv.sdotsp.sc.h\t\000" |
485 | /* 5363 */ "cv.dotusp.sc.h\t\000" |
486 | /* 5379 */ "cv.sdotusp.sc.h\t\000" |
487 | /* 5396 */ "cv.dotup.sc.h\t\000" |
488 | /* 5411 */ "cv.sdotup.sc.h\t\000" |
489 | /* 5427 */ "cv.cmpeq.sc.h\t\000" |
490 | /* 5442 */ "cv.or.sc.h\t\000" |
491 | /* 5454 */ "cv.xor.sc.h\t\000" |
492 | /* 5467 */ "cv.cmpgt.sc.h\t\000" |
493 | /* 5482 */ "cv.cmplt.sc.h\t\000" |
494 | /* 5497 */ "cv.cmpgeu.sc.h\t\000" |
495 | /* 5513 */ "cv.cmpleu.sc.h\t\000" |
496 | /* 5529 */ "cv.avgu.sc.h\t\000" |
497 | /* 5543 */ "cv.minu.sc.h\t\000" |
498 | /* 5557 */ "cv.cmpgtu.sc.h\t\000" |
499 | /* 5573 */ "cv.cmpltu.sc.h\t\000" |
500 | /* 5589 */ "cv.maxu.sc.h\t\000" |
501 | /* 5603 */ "cv.max.sc.h\t\000" |
502 | /* 5616 */ "fcvt.d.h\t\000" |
503 | /* 5626 */ "cv.add.h\t\000" |
504 | /* 5636 */ "fadd.h\t\000" |
505 | /* 5644 */ "fmadd.h\t\000" |
506 | /* 5653 */ "fnmadd.h\t\000" |
507 | /* 5663 */ "amoadd.h\t\000" |
508 | /* 5673 */ "cv.and.h\t\000" |
509 | /* 5683 */ "amoand.h\t\000" |
510 | /* 5693 */ "fround.h\t\000" |
511 | /* 5703 */ "cv.cmpge.h\t\000" |
512 | /* 5715 */ "cv.shuffle.h\t\000" |
513 | /* 5729 */ "cv.cmple.h\t\000" |
514 | /* 5741 */ "cv.cmpne.h\t\000" |
515 | /* 5753 */ "cv.avg.h\t\000" |
516 | /* 5763 */ "psslai.h\t\000" |
517 | /* 5773 */ "cv.sra.sci.h\t\000" |
518 | /* 5787 */ "cv.sub.sci.h\t\000" |
519 | /* 5801 */ "cv.add.sci.h\t\000" |
520 | /* 5815 */ "cv.and.sci.h\t\000" |
521 | /* 5829 */ "cv.cmpge.sci.h\t\000" |
522 | /* 5845 */ "cv.shuffle.sci.h\t\000" |
523 | /* 5863 */ "cv.cmple.sci.h\t\000" |
524 | /* 5879 */ "cv.cmpne.sci.h\t\000" |
525 | /* 5895 */ "cv.avg.sci.h\t\000" |
526 | /* 5909 */ "cv.sll.sci.h\t\000" |
527 | /* 5923 */ "cv.srl.sci.h\t\000" |
528 | /* 5937 */ "cv.min.sci.h\t\000" |
529 | /* 5951 */ "cv.dotsp.sci.h\t\000" |
530 | /* 5967 */ "cv.sdotsp.sci.h\t\000" |
531 | /* 5984 */ "cv.dotusp.sci.h\t\000" |
532 | /* 6001 */ "cv.sdotusp.sci.h\t\000" |
533 | /* 6019 */ "cv.dotup.sci.h\t\000" |
534 | /* 6035 */ "cv.sdotup.sci.h\t\000" |
535 | /* 6052 */ "cv.cmpeq.sci.h\t\000" |
536 | /* 6068 */ "cv.or.sci.h\t\000" |
537 | /* 6081 */ "cv.xor.sci.h\t\000" |
538 | /* 6095 */ "cv.cmpgt.sci.h\t\000" |
539 | /* 6111 */ "cv.cmplt.sci.h\t\000" |
540 | /* 6127 */ "cv.cmpgeu.sci.h\t\000" |
541 | /* 6144 */ "cv.cmpleu.sci.h\t\000" |
542 | /* 6161 */ "cv.avgu.sci.h\t\000" |
543 | /* 6176 */ "cv.minu.sci.h\t\000" |
544 | /* 6191 */ "cv.cmpgtu.sci.h\t\000" |
545 | /* 6208 */ "cv.cmpltu.sci.h\t\000" |
546 | /* 6225 */ "cv.maxu.sci.h\t\000" |
547 | /* 6240 */ "cv.max.sci.h\t\000" |
548 | /* 6254 */ "fli.h\t\000" |
549 | /* 6261 */ "pslli.h\t\000" |
550 | /* 6270 */ "pli.h\t\000" |
551 | /* 6277 */ "plui.h\t\000" |
552 | /* 6285 */ "fsgnj.h\t\000" |
553 | /* 6294 */ "cv.pack.h\t\000" |
554 | /* 6305 */ "fcvt.l.h\t\000" |
555 | /* 6315 */ "cv.sll.h\t\000" |
556 | /* 6325 */ "cv.srl.h\t\000" |
557 | /* 6335 */ "fmul.h\t\000" |
558 | /* 6343 */ "fminm.h\t\000" |
559 | /* 6352 */ "fmaxm.h\t\000" |
560 | /* 6361 */ "cv.min.h\t\000" |
561 | /* 6371 */ "fmin.h\t\000" |
562 | /* 6379 */ "amomin.h\t\000" |
563 | /* 6389 */ "fsgnjn.h\t\000" |
564 | /* 6399 */ "amoswap.h\t\000" |
565 | /* 6410 */ "cv.dotsp.h\t\000" |
566 | /* 6422 */ "cv.sdotsp.h\t\000" |
567 | /* 6435 */ "cv.dotusp.h\t\000" |
568 | /* 6448 */ "cv.sdotusp.h\t\000" |
569 | /* 6462 */ "cv.dotup.h\t\000" |
570 | /* 6474 */ "cv.sdotup.h\t\000" |
571 | /* 6487 */ "feq.h\t\000" |
572 | /* 6494 */ "fleq.h\t\000" |
573 | /* 6502 */ "cv.cmpeq.h\t\000" |
574 | /* 6514 */ "fltq.h\t\000" |
575 | /* 6522 */ "cv.or.h\t\000" |
576 | /* 6531 */ "amoor.h\t\000" |
577 | /* 6540 */ "cv.xor.h\t\000" |
578 | /* 6550 */ "amoxor.h\t\000" |
579 | /* 6560 */ "fcvt.s.h\t\000" |
580 | /* 6570 */ "amocas.h\t\000" |
581 | /* 6580 */ "cv.abs.h\t\000" |
582 | /* 6590 */ "psabs.h\t\000" |
583 | /* 6599 */ "fclass.h\t\000" |
584 | /* 6609 */ "cv.extract.h\t\000" |
585 | /* 6623 */ "cv.cmpgt.h\t\000" |
586 | /* 6635 */ "flt.h\t\000" |
587 | /* 6642 */ "cv.cmplt.h\t\000" |
588 | /* 6654 */ "cv.insert.h\t\000" |
589 | /* 6667 */ "fsqrt.h\t\000" |
590 | /* 6676 */ "c.sext.h\t\000" |
591 | /* 6686 */ "c.zext.h\t\000" |
592 | /* 6696 */ "cv.cmpgeu.h\t\000" |
593 | /* 6709 */ "cv.cmpleu.h\t\000" |
594 | /* 6722 */ "cv.avgu.h\t\000" |
595 | /* 6733 */ "fcvt.lu.h\t\000" |
596 | /* 6744 */ "cv.minu.h\t\000" |
597 | /* 6755 */ "amominu.h\t\000" |
598 | /* 6766 */ "cv.extractu.h\t\000" |
599 | /* 6781 */ "cv.cmpgtu.h\t\000" |
600 | /* 6794 */ "cv.cmpltu.h\t\000" |
601 | /* 6807 */ "fcvt.wu.h\t\000" |
602 | /* 6818 */ "cv.maxu.h\t\000" |
603 | /* 6829 */ "amomaxu.h\t\000" |
604 | /* 6840 */ "fdiv.h\t\000" |
605 | /* 6848 */ "hlv.h\t\000" |
606 | /* 6855 */ "hsv.h\t\000" |
607 | /* 6862 */ "fcvt.w.h\t\000" |
608 | /* 6872 */ "psext.w.h\t\000" |
609 | /* 6883 */ "fmv.x.h\t\000" |
610 | /* 6892 */ "cv.max.h\t\000" |
611 | /* 6902 */ "fmax.h\t\000" |
612 | /* 6910 */ "amomax.h\t\000" |
613 | /* 6920 */ "fsgnjx.h\t\000" |
614 | /* 6930 */ "froundnx.h\t\000" |
615 | /* 6942 */ "sha512sig0h\t\000" |
616 | /* 6955 */ "sha512sig1h\t\000" |
617 | /* 6968 */ "th.mulah\t\000" |
618 | /* 6978 */ "qc.insbh\t\000" |
619 | /* 6988 */ "packh\t\000" |
620 | /* 6995 */ "c.lh\t\000" |
621 | /* 7001 */ "qc.e.lh\t\000" |
622 | /* 7010 */ "cv.lh\t\000" |
623 | /* 7017 */ "flh\t\000" |
624 | /* 7022 */ "clmulh\t\000" |
625 | /* 7030 */ "qc.lrh\t\000" |
626 | /* 7038 */ "th.lrh\t\000" |
627 | /* 7046 */ "qc.insbprh\t\000" |
628 | /* 7058 */ "qc.extdprh\t\000" |
629 | /* 7070 */ "qc.extduprh\t\000" |
630 | /* 7083 */ "qc.srh\t\000" |
631 | /* 7091 */ "th.srh\t\000" |
632 | /* 7099 */ "th.lurh\t\000" |
633 | /* 7108 */ "th.surh\t\000" |
634 | /* 7117 */ "qk.c.sh\t\000" |
635 | /* 7126 */ "qc.e.sh\t\000" |
636 | /* 7135 */ "cv.sh\t\000" |
637 | /* 7142 */ "fsh\t\000" |
638 | /* 7147 */ "th.mulsh\t\000" |
639 | /* 7157 */ "cbo.flush\t\000" |
640 | /* 7168 */ "qc.cm.push\t\000" |
641 | /* 7180 */ "c.sspush\t\000" |
642 | /* 7190 */ "sf.vc.i\t\000" |
643 | /* 7199 */ "prefetch.i\t\000" |
644 | /* 7211 */ "cv.cplxmul.i\t\000" |
645 | /* 7225 */ "sf.vc.v.i\t\000" |
646 | /* 7236 */ "vmv.v.i\t\000" |
647 | /* 7245 */ "aes64ks1i\t\000" |
648 | /* 7256 */ "qc.e.addai\t\000" |
649 | /* 7268 */ "qc.e.andai\t\000" |
650 | /* 7280 */ "sslai\t\000" |
651 | /* 7287 */ "qc.e.orai\t\000" |
652 | /* 7298 */ "qc.e.xorai\t\000" |
653 | /* 7310 */ "c.srai\t\000" |
654 | /* 7318 */ "qc.insbi\t\000" |
655 | /* 7328 */ "csrrci\t\000" |
656 | /* 7336 */ "qc.pputci\t\000" |
657 | /* 7347 */ "c.addi\t\000" |
658 | /* 7355 */ "qc.e.addi\t\000" |
659 | /* 7366 */ "c.andi\t\000" |
660 | /* 7374 */ "qc.e.andi\t\000" |
661 | /* 7385 */ "qc.bgei\t\000" |
662 | /* 7394 */ "qc.e.bgei\t\000" |
663 | /* 7405 */ "qc.ligei\t\000" |
664 | /* 7415 */ "qc.mvgei\t\000" |
665 | /* 7425 */ "qc.bnei\t\000" |
666 | /* 7434 */ "qc.e.bnei\t\000" |
667 | /* 7445 */ "qc.linei\t\000" |
668 | /* 7455 */ "qc.selectinei\t\000" |
669 | /* 7470 */ "qc.selectnei\t\000" |
670 | /* 7484 */ "qc.mvnei\t\000" |
671 | /* 7494 */ "qc.li\t\000" |
672 | /* 7501 */ "qc.e.li\t\000" |
673 | /* 7510 */ "qc.psyscalli\t\000" |
674 | /* 7524 */ "c.slli\t\000" |
675 | /* 7532 */ "c.srli\t\000" |
676 | /* 7540 */ "vsetivli\t\000" |
677 | /* 7550 */ "vsetvli\t\000" |
678 | /* 7559 */ "aes32dsmi\t\000" |
679 | /* 7570 */ "aes32esmi\t\000" |
680 | /* 7581 */ "qc.lwmi\t\000" |
681 | /* 7590 */ "qc.swmi\t\000" |
682 | /* 7599 */ "qc.setwmi\t\000" |
683 | /* 7610 */ "qc.wrapi\t\000" |
684 | /* 7620 */ "qc.beqi\t\000" |
685 | /* 7629 */ "qc.e.beqi\t\000" |
686 | /* 7640 */ "qc.lieqi\t\000" |
687 | /* 7650 */ "qc.selectieqi\t\000" |
688 | /* 7665 */ "qc.selecteqi\t\000" |
689 | /* 7679 */ "qc.mveqi\t\000" |
690 | /* 7689 */ "qc.insbri\t\000" |
691 | /* 7700 */ "bclri\t\000" |
692 | /* 7707 */ "qc.e.ori\t\000" |
693 | /* 7717 */ "rori\t\000" |
694 | /* 7723 */ "qc.e.xori\t\000" |
695 | /* 7734 */ "th.srri\t\000" |
696 | /* 7743 */ "qc.csrrwri\t\000" |
697 | /* 7755 */ "aes32dsi\t\000" |
698 | /* 7765 */ "aes32esi\t\000" |
699 | /* 7775 */ "csrrsi\t\000" |
700 | /* 7783 */ "qc.c.bseti\t\000" |
701 | /* 7795 */ "qc.blti\t\000" |
702 | /* 7804 */ "qc.e.blti\t\000" |
703 | /* 7815 */ "qc.lilti\t\000" |
704 | /* 7825 */ "slti\t\000" |
705 | /* 7831 */ "qc.mvlti\t\000" |
706 | /* 7841 */ "qc.clrinti\t\000" |
707 | /* 7853 */ "qc.setinti\t\000" |
708 | /* 7865 */ "qc.c.bexti\t\000" |
709 | /* 7877 */ "qc.bgeui\t\000" |
710 | /* 7887 */ "qc.e.bgeui\t\000" |
711 | /* 7899 */ "qc.ligeui\t\000" |
712 | /* 7910 */ "qc.mvgeui\t\000" |
713 | /* 7921 */ "c.lui\t\000" |
714 | /* 7928 */ "qc.bltui\t\000" |
715 | /* 7938 */ "qc.e.bltui\t\000" |
716 | /* 7950 */ "qc.liltui\t\000" |
717 | /* 7961 */ "qc.mvltui\t\000" |
718 | /* 7972 */ "vaeskf1.vi\t\000" |
719 | /* 7984 */ "vaeskf2.vi\t\000" |
720 | /* 7996 */ "vssra.vi\t\000" |
721 | /* 8006 */ "vsra.vi\t\000" |
722 | /* 8015 */ "vrsub.vi\t\000" |
723 | /* 8025 */ "vsm3c.vi\t\000" |
724 | /* 8035 */ "vmadc.vi\t\000" |
725 | /* 8045 */ "vsadd.vi\t\000" |
726 | /* 8055 */ "vadd.vi\t\000" |
727 | /* 8064 */ "vand.vi\t\000" |
728 | /* 8073 */ "vmsge.vi\t\000" |
729 | /* 8083 */ "vmsle.vi\t\000" |
730 | /* 8093 */ "vmsne.vi\t\000" |
731 | /* 8103 */ "vsm4k.vi\t\000" |
732 | /* 8113 */ "vsll.vi\t\000" |
733 | /* 8122 */ "vwsll.vi\t\000" |
734 | /* 8132 */ "vssrl.vi\t\000" |
735 | /* 8142 */ "vsrl.vi\t\000" |
736 | /* 8151 */ "vslidedown.vi\t\000" |
737 | /* 8166 */ "vslideup.vi\t\000" |
738 | /* 8179 */ "vmseq.vi\t\000" |
739 | /* 8189 */ "vrgather.vi\t\000" |
740 | /* 8202 */ "vror.vi\t\000" |
741 | /* 8211 */ "vor.vi\t\000" |
742 | /* 8219 */ "vxor.vi\t\000" |
743 | /* 8228 */ "vmsgt.vi\t\000" |
744 | /* 8238 */ "vmslt.vi\t\000" |
745 | /* 8248 */ "vsaddu.vi\t\000" |
746 | /* 8259 */ "vmsgeu.vi\t\000" |
747 | /* 8270 */ "vmsleu.vi\t\000" |
748 | /* 8281 */ "vmsgtu.vi\t\000" |
749 | /* 8292 */ "vmsltu.vi\t\000" |
750 | /* 8303 */ "binvi\t\000" |
751 | /* 8310 */ "vnsra.wi\t\000" |
752 | /* 8320 */ "vnsrl.wi\t\000" |
753 | /* 8330 */ "vnclip.wi\t\000" |
754 | /* 8341 */ "vnclipu.wi\t\000" |
755 | /* 8353 */ "csrrwi\t\000" |
756 | /* 8361 */ "c.j\t\000" |
757 | /* 8366 */ "qc.e.j\t\000" |
758 | /* 8374 */ "cv.subrotmj\t\000" |
759 | /* 8387 */ "cv.cplxconj\t\000" |
760 | /* 8400 */ "cv.pack\t\000" |
761 | /* 8409 */ "c.sspopchk\t\000" |
762 | /* 8421 */ "sf.vsettk\t\000" |
763 | /* 8432 */ "fcvt.d.l\t\000" |
764 | /* 8442 */ "fcvt.h.l\t\000" |
765 | /* 8452 */ "fcvt.q.l\t\000" |
766 | /* 8462 */ "fcvt.s.l\t\000" |
767 | /* 8472 */ "sha512sig0l\t\000" |
768 | /* 8485 */ "sha512sig1l\t\000" |
769 | /* 8498 */ "c.jal\t\000" |
770 | /* 8505 */ "qc.e.jal\t\000" |
771 | /* 8515 */ "cbo.inval\t\000" |
772 | /* 8526 */ "tail\t\000" |
773 | /* 8532 */ "qc.psyscall\t\000" |
774 | /* 8545 */ "sll\t\000" |
775 | /* 8550 */ "rol\t\000" |
776 | /* 8555 */ "amoadd.b.rl\t\000" |
777 | /* 8568 */ "amoand.b.rl\t\000" |
778 | /* 8581 */ "amomin.b.rl\t\000" |
779 | /* 8594 */ "amoswap.b.rl\t\000" |
780 | /* 8608 */ "amoor.b.rl\t\000" |
781 | /* 8620 */ "amoxor.b.rl\t\000" |
782 | /* 8633 */ "amocas.b.rl\t\000" |
783 | /* 8646 */ "amominu.b.rl\t\000" |
784 | /* 8660 */ "amomaxu.b.rl\t\000" |
785 | /* 8674 */ "amomax.b.rl\t\000" |
786 | /* 8687 */ "sb.rl\t\000" |
787 | /* 8694 */ "sc.d.rl\t\000" |
788 | /* 8703 */ "amoadd.d.rl\t\000" |
789 | /* 8716 */ "amoand.d.rl\t\000" |
790 | /* 8729 */ "amomin.d.rl\t\000" |
791 | /* 8742 */ "ssamoswap.d.rl\t\000" |
792 | /* 8758 */ "lr.d.rl\t\000" |
793 | /* 8767 */ "amoor.d.rl\t\000" |
794 | /* 8779 */ "amoxor.d.rl\t\000" |
795 | /* 8792 */ "amocas.d.rl\t\000" |
796 | /* 8805 */ "amominu.d.rl\t\000" |
797 | /* 8819 */ "amomaxu.d.rl\t\000" |
798 | /* 8833 */ "amomax.d.rl\t\000" |
799 | /* 8846 */ "sd.rl\t\000" |
800 | /* 8853 */ "amoadd.h.rl\t\000" |
801 | /* 8866 */ "amoand.h.rl\t\000" |
802 | /* 8879 */ "amomin.h.rl\t\000" |
803 | /* 8892 */ "amoswap.h.rl\t\000" |
804 | /* 8906 */ "amoor.h.rl\t\000" |
805 | /* 8918 */ "amoxor.h.rl\t\000" |
806 | /* 8931 */ "amocas.h.rl\t\000" |
807 | /* 8944 */ "amominu.h.rl\t\000" |
808 | /* 8958 */ "amomaxu.h.rl\t\000" |
809 | /* 8972 */ "amomax.h.rl\t\000" |
810 | /* 8985 */ "sh.rl\t\000" |
811 | /* 8992 */ "amocas.q.rl\t\000" |
812 | /* 9005 */ "sc.w.rl\t\000" |
813 | /* 9014 */ "amoadd.w.rl\t\000" |
814 | /* 9027 */ "amoand.w.rl\t\000" |
815 | /* 9040 */ "amomin.w.rl\t\000" |
816 | /* 9053 */ "ssamoswap.w.rl\t\000" |
817 | /* 9069 */ "lr.w.rl\t\000" |
818 | /* 9078 */ "amoor.w.rl\t\000" |
819 | /* 9090 */ "amoxor.w.rl\t\000" |
820 | /* 9103 */ "amocas.w.rl\t\000" |
821 | /* 9116 */ "amominu.w.rl\t\000" |
822 | /* 9130 */ "amomaxu.w.rl\t\000" |
823 | /* 9144 */ "amomax.w.rl\t\000" |
824 | /* 9157 */ "sw.rl\t\000" |
825 | /* 9164 */ "amoadd.b.aqrl\t\000" |
826 | /* 9179 */ "amoand.b.aqrl\t\000" |
827 | /* 9194 */ "amomin.b.aqrl\t\000" |
828 | /* 9209 */ "amoswap.b.aqrl\t\000" |
829 | /* 9225 */ "amoor.b.aqrl\t\000" |
830 | /* 9239 */ "amoxor.b.aqrl\t\000" |
831 | /* 9254 */ "amocas.b.aqrl\t\000" |
832 | /* 9269 */ "amominu.b.aqrl\t\000" |
833 | /* 9285 */ "amomaxu.b.aqrl\t\000" |
834 | /* 9301 */ "amomax.b.aqrl\t\000" |
835 | /* 9316 */ "lb.aqrl\t\000" |
836 | /* 9325 */ "sb.aqrl\t\000" |
837 | /* 9334 */ "sc.d.aqrl\t\000" |
838 | /* 9345 */ "amoadd.d.aqrl\t\000" |
839 | /* 9360 */ "amoand.d.aqrl\t\000" |
840 | /* 9375 */ "amomin.d.aqrl\t\000" |
841 | /* 9390 */ "ssamoswap.d.aqrl\t\000" |
842 | /* 9408 */ "lr.d.aqrl\t\000" |
843 | /* 9419 */ "amoor.d.aqrl\t\000" |
844 | /* 9433 */ "amoxor.d.aqrl\t\000" |
845 | /* 9448 */ "amocas.d.aqrl\t\000" |
846 | /* 9463 */ "amominu.d.aqrl\t\000" |
847 | /* 9479 */ "amomaxu.d.aqrl\t\000" |
848 | /* 9495 */ "amomax.d.aqrl\t\000" |
849 | /* 9510 */ "ld.aqrl\t\000" |
850 | /* 9519 */ "sd.aqrl\t\000" |
851 | /* 9528 */ "amoadd.h.aqrl\t\000" |
852 | /* 9543 */ "amoand.h.aqrl\t\000" |
853 | /* 9558 */ "amomin.h.aqrl\t\000" |
854 | /* 9573 */ "amoswap.h.aqrl\t\000" |
855 | /* 9589 */ "amoor.h.aqrl\t\000" |
856 | /* 9603 */ "amoxor.h.aqrl\t\000" |
857 | /* 9618 */ "amocas.h.aqrl\t\000" |
858 | /* 9633 */ "amominu.h.aqrl\t\000" |
859 | /* 9649 */ "amomaxu.h.aqrl\t\000" |
860 | /* 9665 */ "amomax.h.aqrl\t\000" |
861 | /* 9680 */ "lh.aqrl\t\000" |
862 | /* 9689 */ "sh.aqrl\t\000" |
863 | /* 9698 */ "amocas.q.aqrl\t\000" |
864 | /* 9713 */ "sc.w.aqrl\t\000" |
865 | /* 9724 */ "amoadd.w.aqrl\t\000" |
866 | /* 9739 */ "amoand.w.aqrl\t\000" |
867 | /* 9754 */ "amomin.w.aqrl\t\000" |
868 | /* 9769 */ "ssamoswap.w.aqrl\t\000" |
869 | /* 9787 */ "lr.w.aqrl\t\000" |
870 | /* 9798 */ "amoor.w.aqrl\t\000" |
871 | /* 9812 */ "amoxor.w.aqrl\t\000" |
872 | /* 9827 */ "amocas.w.aqrl\t\000" |
873 | /* 9842 */ "amominu.w.aqrl\t\000" |
874 | /* 9858 */ "amomaxu.w.aqrl\t\000" |
875 | /* 9874 */ "amomax.w.aqrl\t\000" |
876 | /* 9889 */ "lw.aqrl\t\000" |
877 | /* 9898 */ "sw.aqrl\t\000" |
878 | /* 9907 */ "srl\t\000" |
879 | /* 9912 */ "th.addsl\t\000" |
880 | /* 9922 */ "c.mul\t\000" |
881 | /* 9929 */ "clmul\t\000" |
882 | /* 9936 */ "vsetvl\t\000" |
883 | /* 9944 */ "qc.c.syncwl\t\000" |
884 | /* 9957 */ "qc.syncwl\t\000" |
885 | /* 9968 */ "viota.m\t\000" |
886 | /* 9977 */ "vmsbf.m\t\000" |
887 | /* 9986 */ "vmsif.m\t\000" |
888 | /* 9995 */ "vmsof.m\t\000" |
889 | /* 10004 */ "vcpop.m\t\000" |
890 | /* 10013 */ "vfirst.m\t\000" |
891 | /* 10023 */ "rem\t\000" |
892 | /* 10028 */ "vfmerge.vfm\t\000" |
893 | /* 10041 */ "aes64im\t\000" |
894 | /* 10050 */ "vmadc.vim\t\000" |
895 | /* 10061 */ "vadc.vim\t\000" |
896 | /* 10071 */ "vmerge.vim\t\000" |
897 | /* 10083 */ "vmand.mm\t\000" |
898 | /* 10093 */ "vmnand.mm\t\000" |
899 | /* 10104 */ "vmandn.mm\t\000" |
900 | /* 10115 */ "vmorn.mm\t\000" |
901 | /* 10125 */ "vmor.mm\t\000" |
902 | /* 10134 */ "vmnor.mm\t\000" |
903 | /* 10144 */ "vmxnor.mm\t\000" |
904 | /* 10155 */ "vmxor.mm\t\000" |
905 | /* 10165 */ "cv.bneimm\t\000" |
906 | /* 10176 */ "cv.beqimm\t\000" |
907 | /* 10187 */ "qc.norm\t\000" |
908 | /* 10196 */ "aes64dsm\t\000" |
909 | /* 10206 */ "aes64esm\t\000" |
910 | /* 10216 */ "nds.ffmism\t\000" |
911 | /* 10228 */ "nds.flmism\t\000" |
912 | /* 10240 */ "nds.ffzmism\t\000" |
913 | /* 10253 */ "sf.vsettm\t\000" |
914 | /* 10264 */ "vcompress.vm\t\000" |
915 | /* 10278 */ "vmsbc.vvm\t\000" |
916 | /* 10289 */ "vsbc.vvm\t\000" |
917 | /* 10299 */ "vmadc.vvm\t\000" |
918 | /* 10310 */ "vadc.vvm\t\000" |
919 | /* 10320 */ "vmerge.vvm\t\000" |
920 | /* 10332 */ "qc.lwm\t\000" |
921 | /* 10340 */ "qc.swm\t\000" |
922 | /* 10348 */ "qc.setwm\t\000" |
923 | /* 10358 */ "vmsbc.vxm\t\000" |
924 | /* 10369 */ "vsbc.vxm\t\000" |
925 | /* 10379 */ "vmadc.vxm\t\000" |
926 | /* 10390 */ "vadc.vxm\t\000" |
927 | /* 10400 */ "vmerge.vxm\t\000" |
928 | /* 10412 */ "cbo.clean\t\000" |
929 | /* 10423 */ "cv.subn\t\000" |
930 | /* 10432 */ "vt.maskcn\t\000" |
931 | /* 10443 */ "cv.addn\t\000" |
932 | /* 10452 */ "andn\t\000" |
933 | /* 10458 */ "cv.min\t\000" |
934 | /* 10466 */ "c.addi4spn\t\000" |
935 | /* 10478 */ "cv.subrn\t\000" |
936 | /* 10488 */ "cv.addrn\t\000" |
937 | /* 10498 */ "orn\t\000" |
938 | /* 10503 */ "cv.macsrn\t\000" |
939 | /* 10514 */ "cv.machhsrn\t\000" |
940 | /* 10527 */ "cv.mulhhsrn\t\000" |
941 | /* 10540 */ "cv.mulsrn\t\000" |
942 | /* 10551 */ "cv.suburn\t\000" |
943 | /* 10562 */ "cv.macurn\t\000" |
944 | /* 10573 */ "cv.addurn\t\000" |
945 | /* 10584 */ "cv.machhurn\t\000" |
946 | /* 10597 */ "cv.mulhhurn\t\000" |
947 | /* 10610 */ "cv.mulurn\t\000" |
948 | /* 10621 */ "cv.macsn\t\000" |
949 | /* 10631 */ "cv.machhsn\t\000" |
950 | /* 10643 */ "cv.mulhhsn\t\000" |
951 | /* 10655 */ "cv.mulsn\t\000" |
952 | /* 10665 */ "sf.vsettn\t\000" |
953 | /* 10676 */ "cv.subun\t\000" |
954 | /* 10686 */ "cv.macun\t\000" |
955 | /* 10696 */ "cv.addun\t\000" |
956 | /* 10706 */ "cv.machhun\t\000" |
957 | /* 10718 */ "cv.mulhhun\t\000" |
958 | /* 10730 */ "cv.mulun\t\000" |
959 | /* 10740 */ "qc.clo\t\000" |
960 | /* 10748 */ "cbo.zero\t\000" |
961 | /* 10758 */ "qc.cto\t\000" |
962 | /* 10766 */ "qc.wrap\t\000" |
963 | /* 10775 */ "mips.ldp\t\000" |
964 | /* 10785 */ "ssrdp\t\000" |
965 | /* 10792 */ "mips.sdp\t\000" |
966 | /* 10802 */ "qc.cm.pushfp\t\000" |
967 | /* 10816 */ "nds.lbgp\t\000" |
968 | /* 10826 */ "nds.sbgp\t\000" |
969 | /* 10836 */ "nds.ldgp\t\000" |
970 | /* 10846 */ "nds.sdgp\t\000" |
971 | /* 10856 */ "nds.lhgp\t\000" |
972 | /* 10866 */ "nds.shgp\t\000" |
973 | /* 10876 */ "nds.addigp\t\000" |
974 | /* 10888 */ "nds.lbugp\t\000" |
975 | /* 10899 */ "nds.lhugp\t\000" |
976 | /* 10910 */ "nds.lwugp\t\000" |
977 | /* 10921 */ "nds.lwgp\t\000" |
978 | /* 10931 */ "nds.swgp\t\000" |
979 | /* 10941 */ "cv.clip\t\000" |
980 | /* 10950 */ "unzip\t\000" |
981 | /* 10957 */ "jump\t\000" |
982 | /* 10963 */ "c.nop\t\000" |
983 | /* 10970 */ "qc.cm.pop\t\000" |
984 | /* 10981 */ "cpop\t\000" |
985 | /* 10987 */ "c.addi16sp\t\000" |
986 | /* 10999 */ "qk.c.sbsp\t\000" |
987 | /* 11010 */ "c.ldsp\t\000" |
988 | /* 11018 */ "c.fldsp\t\000" |
989 | /* 11027 */ "c.sdsp\t\000" |
990 | /* 11035 */ "c.fsdsp\t\000" |
991 | /* 11044 */ "qk.c.shsp\t\000" |
992 | /* 11055 */ "qk.c.lbusp\t\000" |
993 | /* 11067 */ "qk.c.lhusp\t\000" |
994 | /* 11079 */ "c.lwsp\t\000" |
995 | /* 11087 */ "c.flwsp\t\000" |
996 | /* 11096 */ "c.swsp\t\000" |
997 | /* 11104 */ "c.fswsp\t\000" |
998 | /* 11113 */ "mips.lwp\t\000" |
999 | /* 11123 */ "mips.swp\t\000" |
1000 | /* 11133 */ "fsub.q\t\000" |
1001 | /* 11141 */ "fmsub.q\t\000" |
1002 | /* 11150 */ "fnmsub.q\t\000" |
1003 | /* 11160 */ "fcvt.d.q\t\000" |
1004 | /* 11170 */ "fadd.q\t\000" |
1005 | /* 11178 */ "fmadd.q\t\000" |
1006 | /* 11187 */ "fnmadd.q\t\000" |
1007 | /* 11197 */ "fround.q\t\000" |
1008 | /* 11207 */ "fle.q\t\000" |
1009 | /* 11214 */ "fli.q\t\000" |
1010 | /* 11221 */ "fsgnj.q\t\000" |
1011 | /* 11230 */ "fcvt.l.q\t\000" |
1012 | /* 11240 */ "fmul.q\t\000" |
1013 | /* 11248 */ "fminm.q\t\000" |
1014 | /* 11257 */ "fmaxm.q\t\000" |
1015 | /* 11266 */ "fmin.q\t\000" |
1016 | /* 11274 */ "fsgnjn.q\t\000" |
1017 | /* 11284 */ "feq.q\t\000" |
1018 | /* 11291 */ "fleq.q\t\000" |
1019 | /* 11299 */ "fltq.q\t\000" |
1020 | /* 11307 */ "fcvt.s.q\t\000" |
1021 | /* 11317 */ "amocas.q\t\000" |
1022 | /* 11327 */ "fclass.q\t\000" |
1023 | /* 11337 */ "flt.q\t\000" |
1024 | /* 11344 */ "fsqrt.q\t\000" |
1025 | /* 11353 */ "fcvt.lu.q\t\000" |
1026 | /* 11364 */ "fcvt.wu.q\t\000" |
1027 | /* 11375 */ "fdiv.q\t\000" |
1028 | /* 11383 */ "fcvt.w.q\t\000" |
1029 | /* 11393 */ "fmvh.x.q\t\000" |
1030 | /* 11403 */ "fmax.q\t\000" |
1031 | /* 11411 */ "fsgnjx.q\t\000" |
1032 | /* 11421 */ "froundnx.q\t\000" |
1033 | /* 11433 */ "amoadd.b.aq\t\000" |
1034 | /* 11446 */ "amoand.b.aq\t\000" |
1035 | /* 11459 */ "amomin.b.aq\t\000" |
1036 | /* 11472 */ "amoswap.b.aq\t\000" |
1037 | /* 11486 */ "amoor.b.aq\t\000" |
1038 | /* 11498 */ "amoxor.b.aq\t\000" |
1039 | /* 11511 */ "amocas.b.aq\t\000" |
1040 | /* 11524 */ "amominu.b.aq\t\000" |
1041 | /* 11538 */ "amomaxu.b.aq\t\000" |
1042 | /* 11552 */ "amomax.b.aq\t\000" |
1043 | /* 11565 */ "lb.aq\t\000" |
1044 | /* 11572 */ "sc.d.aq\t\000" |
1045 | /* 11581 */ "amoadd.d.aq\t\000" |
1046 | /* 11594 */ "amoand.d.aq\t\000" |
1047 | /* 11607 */ "amomin.d.aq\t\000" |
1048 | /* 11620 */ "ssamoswap.d.aq\t\000" |
1049 | /* 11636 */ "lr.d.aq\t\000" |
1050 | /* 11645 */ "amoor.d.aq\t\000" |
1051 | /* 11657 */ "amoxor.d.aq\t\000" |
1052 | /* 11670 */ "amocas.d.aq\t\000" |
1053 | /* 11683 */ "amominu.d.aq\t\000" |
1054 | /* 11697 */ "amomaxu.d.aq\t\000" |
1055 | /* 11711 */ "amomax.d.aq\t\000" |
1056 | /* 11724 */ "ld.aq\t\000" |
1057 | /* 11731 */ "amoadd.h.aq\t\000" |
1058 | /* 11744 */ "amoand.h.aq\t\000" |
1059 | /* 11757 */ "amomin.h.aq\t\000" |
1060 | /* 11770 */ "amoswap.h.aq\t\000" |
1061 | /* 11784 */ "amoor.h.aq\t\000" |
1062 | /* 11796 */ "amoxor.h.aq\t\000" |
1063 | /* 11809 */ "amocas.h.aq\t\000" |
1064 | /* 11822 */ "amominu.h.aq\t\000" |
1065 | /* 11836 */ "amomaxu.h.aq\t\000" |
1066 | /* 11850 */ "amomax.h.aq\t\000" |
1067 | /* 11863 */ "lh.aq\t\000" |
1068 | /* 11870 */ "amocas.q.aq\t\000" |
1069 | /* 11883 */ "sc.w.aq\t\000" |
1070 | /* 11892 */ "amoadd.w.aq\t\000" |
1071 | /* 11905 */ "amoand.w.aq\t\000" |
1072 | /* 11918 */ "amomin.w.aq\t\000" |
1073 | /* 11931 */ "ssamoswap.w.aq\t\000" |
1074 | /* 11947 */ "lr.w.aq\t\000" |
1075 | /* 11956 */ "amoor.w.aq\t\000" |
1076 | /* 11968 */ "amoxor.w.aq\t\000" |
1077 | /* 11981 */ "amocas.w.aq\t\000" |
1078 | /* 11994 */ "amominu.w.aq\t\000" |
1079 | /* 12008 */ "amomaxu.w.aq\t\000" |
1080 | /* 12022 */ "amomax.w.aq\t\000" |
1081 | /* 12035 */ "lw.aq\t\000" |
1082 | /* 12042 */ "beq\t\000" |
1083 | /* 12047 */ "qc.selectiieq\t\000" |
1084 | /* 12062 */ "qc.lieq\t\000" |
1085 | /* 12071 */ "qc.selectieq\t\000" |
1086 | /* 12085 */ "qc.mveq\t\000" |
1087 | /* 12094 */ "flq\t\000" |
1088 | /* 12099 */ "fsq\t\000" |
1089 | /* 12104 */ "prefetch.r\t\000" |
1090 | /* 12116 */ "cv.cplxmul.r\t\000" |
1091 | /* 12130 */ "sha512sum0r\t\000" |
1092 | /* 12143 */ "sha512sum1r\t\000" |
1093 | /* 12156 */ "qc.insbr\t\000" |
1094 | /* 12166 */ "qc.c.syncr\t\000" |
1095 | /* 12178 */ "qc.syncr\t\000" |
1096 | /* 12188 */ "qc.extdr\t\000" |
1097 | /* 12198 */ "qc.insbhr\t\000" |
1098 | /* 12209 */ "qc.c.dir\t\000" |
1099 | /* 12219 */ "qc.c.eir\t\000" |
1100 | /* 12229 */ "c.jr\t\000" |
1101 | /* 12235 */ "c.jalr\t\000" |
1102 | /* 12243 */ "cv.bclr\t\000" |
1103 | /* 12252 */ "clmulr\t\000" |
1104 | /* 12260 */ "cv.subnr\t\000" |
1105 | /* 12270 */ "cv.addnr\t\000" |
1106 | /* 12280 */ "cv.subrnr\t\000" |
1107 | /* 12291 */ "cv.addrnr\t\000" |
1108 | /* 12302 */ "cv.suburnr\t\000" |
1109 | /* 12314 */ "cv.addurnr\t\000" |
1110 | /* 12326 */ "cv.subunr\t\000" |
1111 | /* 12337 */ "cv.addunr\t\000" |
1112 | /* 12348 */ "c.or\t\000" |
1113 | /* 12354 */ "xnor\t\000" |
1114 | /* 12360 */ "cv.ror\t\000" |
1115 | /* 12368 */ "c.xor\t\000" |
1116 | /* 12375 */ "qc.insbpr\t\000" |
1117 | /* 12386 */ "qc.extdpr\t\000" |
1118 | /* 12397 */ "cv.clipr\t\000" |
1119 | /* 12407 */ "qc.extdupr\t\000" |
1120 | /* 12419 */ "cv.bclrr\t\000" |
1121 | /* 12429 */ "cv.extractr\t\000" |
1122 | /* 12442 */ "cv.bsetr\t\000" |
1123 | /* 12452 */ "cv.insertr\t\000" |
1124 | /* 12464 */ "qc.extdur\t\000" |
1125 | /* 12475 */ "cv.clipur\t\000" |
1126 | /* 12486 */ "cv.extractur\t\000" |
1127 | /* 12500 */ "qc.csrrwr\t\000" |
1128 | /* 12511 */ "fcvt.bf16.s\t\000" |
1129 | /* 12524 */ "nds.vfncvt.bf16.s\t\000" |
1130 | /* 12543 */ "fsub.s\t\000" |
1131 | /* 12551 */ "fmsub.s\t\000" |
1132 | /* 12560 */ "fnmsub.s\t\000" |
1133 | /* 12570 */ "fcvt.d.s\t\000" |
1134 | /* 12580 */ "fadd.s\t\000" |
1135 | /* 12588 */ "fmadd.s\t\000" |
1136 | /* 12597 */ "fnmadd.s\t\000" |
1137 | /* 12607 */ "fround.s\t\000" |
1138 | /* 12617 */ "fle.s\t\000" |
1139 | /* 12624 */ "vfmv.f.s\t\000" |
1140 | /* 12634 */ "fcvt.h.s\t\000" |
1141 | /* 12644 */ "fli.s\t\000" |
1142 | /* 12651 */ "fsgnj.s\t\000" |
1143 | /* 12660 */ "fcvt.l.s\t\000" |
1144 | /* 12670 */ "fmul.s\t\000" |
1145 | /* 12678 */ "fminm.s\t\000" |
1146 | /* 12687 */ "fmaxm.s\t\000" |
1147 | /* 12696 */ "fmin.s\t\000" |
1148 | /* 12704 */ "fsgnjn.s\t\000" |
1149 | /* 12714 */ "fcvt.q.s\t\000" |
1150 | /* 12724 */ "feq.s\t\000" |
1151 | /* 12731 */ "fleq.s\t\000" |
1152 | /* 12739 */ "fltq.s\t\000" |
1153 | /* 12747 */ "sf.mm.s.s\t\000" |
1154 | /* 12758 */ "fclass.s\t\000" |
1155 | /* 12768 */ "flt.s\t\000" |
1156 | /* 12775 */ "fsqrt.s\t\000" |
1157 | /* 12784 */ "sf.mm.u.s\t\000" |
1158 | /* 12795 */ "fcvt.lu.s\t\000" |
1159 | /* 12806 */ "fcvt.wu.s\t\000" |
1160 | /* 12817 */ "fdiv.s\t\000" |
1161 | /* 12825 */ "fcvt.w.s\t\000" |
1162 | /* 12835 */ "vmv.x.s\t\000" |
1163 | /* 12844 */ "fmax.s\t\000" |
1164 | /* 12852 */ "fsgnjx.s\t\000" |
1165 | /* 12862 */ "froundnx.s\t\000" |
1166 | /* 12874 */ "qc.cm.mva01s\t\000" |
1167 | /* 12888 */ "th.sfence.vmas\t\000" |
1168 | /* 12904 */ "cv.abs\t\000" |
1169 | /* 12912 */ "nds.bbs\t\000" |
1170 | /* 12921 */ "cv.extbs\t\000" |
1171 | /* 12931 */ "aes64ds\t\000" |
1172 | /* 12940 */ "aes64es\t\000" |
1173 | /* 12949 */ "cv.exths\t\000" |
1174 | /* 12959 */ "sm4ks\t\000" |
1175 | /* 12966 */ "cls\t\000" |
1176 | /* 12971 */ "th.muls\t\000" |
1177 | /* 12980 */ "nds.bfos\t\000" |
1178 | /* 12990 */ "csrrs\t\000" |
1179 | /* 12997 */ "qc.pputs\t\000" |
1180 | /* 13007 */ "vredand.vs\t\000" |
1181 | /* 13019 */ "vaesdf.vs\t\000" |
1182 | /* 13030 */ "vaesef.vs\t\000" |
1183 | /* 13041 */ "vghsh.vs\t\000" |
1184 | /* 13051 */ "vgmul.vs\t\000" |
1185 | /* 13061 */ "vaesdm.vs\t\000" |
1186 | /* 13072 */ "vaesem.vs\t\000" |
1187 | /* 13083 */ "vredsum.vs\t\000" |
1188 | /* 13095 */ "vwredsum.vs\t\000" |
1189 | /* 13108 */ "vfredosum.vs\t\000" |
1190 | /* 13122 */ "vfwredosum.vs\t\000" |
1191 | /* 13137 */ "vfredusum.vs\t\000" |
1192 | /* 13151 */ "vfwredusum.vs\t\000" |
1193 | /* 13166 */ "vfredmin.vs\t\000" |
1194 | /* 13179 */ "vredmin.vs\t\000" |
1195 | /* 13191 */ "vsm4r.vs\t\000" |
1196 | /* 13201 */ "vredor.vs\t\000" |
1197 | /* 13212 */ "vredxor.vs\t\000" |
1198 | /* 13224 */ "vwredsumu.vs\t\000" |
1199 | /* 13238 */ "vredminu.vs\t\000" |
1200 | /* 13251 */ "vredmaxu.vs\t\000" |
1201 | /* 13264 */ "vfredmax.vs\t\000" |
1202 | /* 13277 */ "vredmax.vs\t\000" |
1203 | /* 13289 */ "vaesz.vs\t\000" |
1204 | /* 13299 */ "sf.vtzero.t\t\000" |
1205 | /* 13312 */ "sf.vtmv.v.t\t\000" |
1206 | /* 13325 */ "qc.subsat\t\000" |
1207 | /* 13336 */ "qc.addsat\t\000" |
1208 | /* 13347 */ "qc.shlsat\t\000" |
1209 | /* 13358 */ "qc.subusat\t\000" |
1210 | /* 13370 */ "qc.addusat\t\000" |
1211 | /* 13382 */ "qc.shlusat\t\000" |
1212 | /* 13394 */ "cv.extract\t\000" |
1213 | /* 13406 */ "qc.cm.popret\t\000" |
1214 | /* 13420 */ "cv.bset\t\000" |
1215 | /* 13429 */ "qc.pexit\t\000" |
1216 | /* 13439 */ "cm.jt\t\000" |
1217 | /* 13446 */ "cm.jalt\t\000" |
1218 | /* 13455 */ "blt\t\000" |
1219 | /* 13460 */ "qc.lilt\t\000" |
1220 | /* 13469 */ "slt\t\000" |
1221 | /* 13474 */ "qc.mvlt\t\000" |
1222 | /* 13483 */ "cv.cnt\t\000" |
1223 | /* 13491 */ "qc.c.clrint\t\000" |
1224 | /* 13504 */ "qc.c.setint\t\000" |
1225 | /* 13517 */ "c.not\t\000" |
1226 | /* 13524 */ "cv.insert\t\000" |
1227 | /* 13535 */ "th.tst\t\000" |
1228 | /* 13543 */ "qc.ext\t\000" |
1229 | /* 13551 */ "th.ext\t\000" |
1230 | /* 13559 */ "bext\t\000" |
1231 | /* 13565 */ "sf.mm.s.u\t\000" |
1232 | /* 13576 */ "sf.mm.u.u\t\000" |
1233 | /* 13587 */ "hlv.bu\t\000" |
1234 | /* 13595 */ "qk.c.lbu\t\000" |
1235 | /* 13605 */ "qc.e.lbu\t\000" |
1236 | /* 13615 */ "cv.lbu\t\000" |
1237 | /* 13623 */ "qc.lrbu\t\000" |
1238 | /* 13632 */ "th.lrbu\t\000" |
1239 | /* 13641 */ "th.lurbu\t\000" |
1240 | /* 13651 */ "qc.extdu\t\000" |
1241 | /* 13661 */ "bgeu\t\000" |
1242 | /* 13667 */ "qc.ligeu\t\000" |
1243 | /* 13677 */ "qc.mvgeu\t\000" |
1244 | /* 13687 */ "cv.sleu\t\000" |
1245 | /* 13696 */ "qc.normeu\t\000" |
1246 | /* 13707 */ "hlv.hu\t\000" |
1247 | /* 13715 */ "hlvx.hu\t\000" |
1248 | /* 13724 */ "qk.c.lhu\t\000" |
1249 | /* 13734 */ "qc.e.lhu\t\000" |
1250 | /* 13744 */ "cv.lhu\t\000" |
1251 | /* 13752 */ "mulhu\t\000" |
1252 | /* 13759 */ "qc.lrhu\t\000" |
1253 | /* 13768 */ "th.lrhu\t\000" |
1254 | /* 13777 */ "th.lurhu\t\000" |
1255 | /* 13787 */ "sltiu\t\000" |
1256 | /* 13794 */ "fcvt.d.lu\t\000" |
1257 | /* 13805 */ "fcvt.h.lu\t\000" |
1258 | /* 13816 */ "fcvt.q.lu\t\000" |
1259 | /* 13827 */ "fcvt.s.lu\t\000" |
1260 | /* 13838 */ "remu\t\000" |
1261 | /* 13844 */ "qc.normu\t\000" |
1262 | /* 13854 */ "cv.minu\t\000" |
1263 | /* 13863 */ "cv.clipu\t\000" |
1264 | /* 13873 */ "mulhsu\t\000" |
1265 | /* 13881 */ "cv.msu\t\000" |
1266 | /* 13889 */ "cv.extractu\t\000" |
1267 | /* 13902 */ "bltu\t\000" |
1268 | /* 13908 */ "qc.liltu\t\000" |
1269 | /* 13918 */ "sltu\t\000" |
1270 | /* 13924 */ "qc.mvltu\t\000" |
1271 | /* 13934 */ "qc.c.extu\t\000" |
1272 | /* 13945 */ "qc.extu\t\000" |
1273 | /* 13954 */ "th.extu\t\000" |
1274 | /* 13963 */ "divu\t\000" |
1275 | /* 13969 */ "fcvt.d.wu\t\000" |
1276 | /* 13980 */ "fcvt.h.wu\t\000" |
1277 | /* 13991 */ "fcvt.q.wu\t\000" |
1278 | /* 14002 */ "fcvt.s.wu\t\000" |
1279 | /* 14013 */ "hlv.wu\t\000" |
1280 | /* 14021 */ "hlvx.wu\t\000" |
1281 | /* 14030 */ "lwu\t\000" |
1282 | /* 14035 */ "th.lrwu\t\000" |
1283 | /* 14044 */ "th.lurwu\t\000" |
1284 | /* 14054 */ "cv.maxu\t\000" |
1285 | /* 14063 */ "vlseg2e32.v\t\000" |
1286 | /* 14076 */ "vlsseg2e32.v\t\000" |
1287 | /* 14090 */ "vssseg2e32.v\t\000" |
1288 | /* 14104 */ "vsseg2e32.v\t\000" |
1289 | /* 14117 */ "vlseg3e32.v\t\000" |
1290 | /* 14130 */ "vlsseg3e32.v\t\000" |
1291 | /* 14144 */ "vssseg3e32.v\t\000" |
1292 | /* 14158 */ "vsseg3e32.v\t\000" |
1293 | /* 14171 */ "vlseg4e32.v\t\000" |
1294 | /* 14184 */ "vlsseg4e32.v\t\000" |
1295 | /* 14198 */ "vssseg4e32.v\t\000" |
1296 | /* 14212 */ "vsseg4e32.v\t\000" |
1297 | /* 14225 */ "vlseg5e32.v\t\000" |
1298 | /* 14238 */ "vlsseg5e32.v\t\000" |
1299 | /* 14252 */ "vssseg5e32.v\t\000" |
1300 | /* 14266 */ "vsseg5e32.v\t\000" |
1301 | /* 14279 */ "vlseg6e32.v\t\000" |
1302 | /* 14292 */ "vlsseg6e32.v\t\000" |
1303 | /* 14306 */ "vssseg6e32.v\t\000" |
1304 | /* 14320 */ "vsseg6e32.v\t\000" |
1305 | /* 14333 */ "vlseg7e32.v\t\000" |
1306 | /* 14346 */ "vlsseg7e32.v\t\000" |
1307 | /* 14360 */ "vssseg7e32.v\t\000" |
1308 | /* 14374 */ "vsseg7e32.v\t\000" |
1309 | /* 14387 */ "vlseg8e32.v\t\000" |
1310 | /* 14400 */ "vlsseg8e32.v\t\000" |
1311 | /* 14414 */ "vssseg8e32.v\t\000" |
1312 | /* 14428 */ "vsseg8e32.v\t\000" |
1313 | /* 14441 */ "vle32.v\t\000" |
1314 | /* 14450 */ "vl1re32.v\t\000" |
1315 | /* 14461 */ "vl2re32.v\t\000" |
1316 | /* 14472 */ "vl4re32.v\t\000" |
1317 | /* 14483 */ "vl8re32.v\t\000" |
1318 | /* 14494 */ "vlse32.v\t\000" |
1319 | /* 14504 */ "vsse32.v\t\000" |
1320 | /* 14514 */ "vse32.v\t\000" |
1321 | /* 14523 */ "vloxseg2ei32.v\t\000" |
1322 | /* 14539 */ "vsoxseg2ei32.v\t\000" |
1323 | /* 14555 */ "vluxseg2ei32.v\t\000" |
1324 | /* 14571 */ "vsuxseg2ei32.v\t\000" |
1325 | /* 14587 */ "vloxseg3ei32.v\t\000" |
1326 | /* 14603 */ "vsoxseg3ei32.v\t\000" |
1327 | /* 14619 */ "vluxseg3ei32.v\t\000" |
1328 | /* 14635 */ "vsuxseg3ei32.v\t\000" |
1329 | /* 14651 */ "vloxseg4ei32.v\t\000" |
1330 | /* 14667 */ "vsoxseg4ei32.v\t\000" |
1331 | /* 14683 */ "vluxseg4ei32.v\t\000" |
1332 | /* 14699 */ "vsuxseg4ei32.v\t\000" |
1333 | /* 14715 */ "vloxseg5ei32.v\t\000" |
1334 | /* 14731 */ "vsoxseg5ei32.v\t\000" |
1335 | /* 14747 */ "vluxseg5ei32.v\t\000" |
1336 | /* 14763 */ "vsuxseg5ei32.v\t\000" |
1337 | /* 14779 */ "vloxseg6ei32.v\t\000" |
1338 | /* 14795 */ "vsoxseg6ei32.v\t\000" |
1339 | /* 14811 */ "vluxseg6ei32.v\t\000" |
1340 | /* 14827 */ "vsuxseg6ei32.v\t\000" |
1341 | /* 14843 */ "vloxseg7ei32.v\t\000" |
1342 | /* 14859 */ "vsoxseg7ei32.v\t\000" |
1343 | /* 14875 */ "vluxseg7ei32.v\t\000" |
1344 | /* 14891 */ "vsuxseg7ei32.v\t\000" |
1345 | /* 14907 */ "vloxseg8ei32.v\t\000" |
1346 | /* 14923 */ "vsoxseg8ei32.v\t\000" |
1347 | /* 14939 */ "vluxseg8ei32.v\t\000" |
1348 | /* 14955 */ "vsuxseg8ei32.v\t\000" |
1349 | /* 14971 */ "vloxei32.v\t\000" |
1350 | /* 14983 */ "vsoxei32.v\t\000" |
1351 | /* 14995 */ "vluxei32.v\t\000" |
1352 | /* 15007 */ "vsuxei32.v\t\000" |
1353 | /* 15019 */ "vlseg2e64.v\t\000" |
1354 | /* 15032 */ "vlsseg2e64.v\t\000" |
1355 | /* 15046 */ "vssseg2e64.v\t\000" |
1356 | /* 15060 */ "vsseg2e64.v\t\000" |
1357 | /* 15073 */ "vlseg3e64.v\t\000" |
1358 | /* 15086 */ "vlsseg3e64.v\t\000" |
1359 | /* 15100 */ "vssseg3e64.v\t\000" |
1360 | /* 15114 */ "vsseg3e64.v\t\000" |
1361 | /* 15127 */ "vlseg4e64.v\t\000" |
1362 | /* 15140 */ "vlsseg4e64.v\t\000" |
1363 | /* 15154 */ "vssseg4e64.v\t\000" |
1364 | /* 15168 */ "vsseg4e64.v\t\000" |
1365 | /* 15181 */ "vlseg5e64.v\t\000" |
1366 | /* 15194 */ "vlsseg5e64.v\t\000" |
1367 | /* 15208 */ "vssseg5e64.v\t\000" |
1368 | /* 15222 */ "vsseg5e64.v\t\000" |
1369 | /* 15235 */ "vlseg6e64.v\t\000" |
1370 | /* 15248 */ "vlsseg6e64.v\t\000" |
1371 | /* 15262 */ "vssseg6e64.v\t\000" |
1372 | /* 15276 */ "vsseg6e64.v\t\000" |
1373 | /* 15289 */ "vlseg7e64.v\t\000" |
1374 | /* 15302 */ "vlsseg7e64.v\t\000" |
1375 | /* 15316 */ "vssseg7e64.v\t\000" |
1376 | /* 15330 */ "vsseg7e64.v\t\000" |
1377 | /* 15343 */ "vlseg8e64.v\t\000" |
1378 | /* 15356 */ "vlsseg8e64.v\t\000" |
1379 | /* 15370 */ "vssseg8e64.v\t\000" |
1380 | /* 15384 */ "vsseg8e64.v\t\000" |
1381 | /* 15397 */ "vle64.v\t\000" |
1382 | /* 15406 */ "vl1re64.v\t\000" |
1383 | /* 15417 */ "vl2re64.v\t\000" |
1384 | /* 15428 */ "vl4re64.v\t\000" |
1385 | /* 15439 */ "vl8re64.v\t\000" |
1386 | /* 15450 */ "vlse64.v\t\000" |
1387 | /* 15460 */ "vsse64.v\t\000" |
1388 | /* 15470 */ "vse64.v\t\000" |
1389 | /* 15479 */ "vloxseg2ei64.v\t\000" |
1390 | /* 15495 */ "vsoxseg2ei64.v\t\000" |
1391 | /* 15511 */ "vluxseg2ei64.v\t\000" |
1392 | /* 15527 */ "vsuxseg2ei64.v\t\000" |
1393 | /* 15543 */ "vloxseg3ei64.v\t\000" |
1394 | /* 15559 */ "vsoxseg3ei64.v\t\000" |
1395 | /* 15575 */ "vluxseg3ei64.v\t\000" |
1396 | /* 15591 */ "vsuxseg3ei64.v\t\000" |
1397 | /* 15607 */ "vloxseg4ei64.v\t\000" |
1398 | /* 15623 */ "vsoxseg4ei64.v\t\000" |
1399 | /* 15639 */ "vluxseg4ei64.v\t\000" |
1400 | /* 15655 */ "vsuxseg4ei64.v\t\000" |
1401 | /* 15671 */ "vloxseg5ei64.v\t\000" |
1402 | /* 15687 */ "vsoxseg5ei64.v\t\000" |
1403 | /* 15703 */ "vluxseg5ei64.v\t\000" |
1404 | /* 15719 */ "vsuxseg5ei64.v\t\000" |
1405 | /* 15735 */ "vloxseg6ei64.v\t\000" |
1406 | /* 15751 */ "vsoxseg6ei64.v\t\000" |
1407 | /* 15767 */ "vluxseg6ei64.v\t\000" |
1408 | /* 15783 */ "vsuxseg6ei64.v\t\000" |
1409 | /* 15799 */ "vloxseg7ei64.v\t\000" |
1410 | /* 15815 */ "vsoxseg7ei64.v\t\000" |
1411 | /* 15831 */ "vluxseg7ei64.v\t\000" |
1412 | /* 15847 */ "vsuxseg7ei64.v\t\000" |
1413 | /* 15863 */ "vloxseg8ei64.v\t\000" |
1414 | /* 15879 */ "vsoxseg8ei64.v\t\000" |
1415 | /* 15895 */ "vluxseg8ei64.v\t\000" |
1416 | /* 15911 */ "vsuxseg8ei64.v\t\000" |
1417 | /* 15927 */ "vloxei64.v\t\000" |
1418 | /* 15939 */ "vsoxei64.v\t\000" |
1419 | /* 15951 */ "vluxei64.v\t\000" |
1420 | /* 15963 */ "vsuxei64.v\t\000" |
1421 | /* 15975 */ "vlseg2e16.v\t\000" |
1422 | /* 15988 */ "vlsseg2e16.v\t\000" |
1423 | /* 16002 */ "vssseg2e16.v\t\000" |
1424 | /* 16016 */ "vsseg2e16.v\t\000" |
1425 | /* 16029 */ "vlseg3e16.v\t\000" |
1426 | /* 16042 */ "vlsseg3e16.v\t\000" |
1427 | /* 16056 */ "vssseg3e16.v\t\000" |
1428 | /* 16070 */ "vsseg3e16.v\t\000" |
1429 | /* 16083 */ "vlseg4e16.v\t\000" |
1430 | /* 16096 */ "vlsseg4e16.v\t\000" |
1431 | /* 16110 */ "vssseg4e16.v\t\000" |
1432 | /* 16124 */ "vsseg4e16.v\t\000" |
1433 | /* 16137 */ "vlseg5e16.v\t\000" |
1434 | /* 16150 */ "vlsseg5e16.v\t\000" |
1435 | /* 16164 */ "vssseg5e16.v\t\000" |
1436 | /* 16178 */ "vsseg5e16.v\t\000" |
1437 | /* 16191 */ "vlseg6e16.v\t\000" |
1438 | /* 16204 */ "vlsseg6e16.v\t\000" |
1439 | /* 16218 */ "vssseg6e16.v\t\000" |
1440 | /* 16232 */ "vsseg6e16.v\t\000" |
1441 | /* 16245 */ "vlseg7e16.v\t\000" |
1442 | /* 16258 */ "vlsseg7e16.v\t\000" |
1443 | /* 16272 */ "vssseg7e16.v\t\000" |
1444 | /* 16286 */ "vsseg7e16.v\t\000" |
1445 | /* 16299 */ "vlseg8e16.v\t\000" |
1446 | /* 16312 */ "vlsseg8e16.v\t\000" |
1447 | /* 16326 */ "vssseg8e16.v\t\000" |
1448 | /* 16340 */ "vsseg8e16.v\t\000" |
1449 | /* 16353 */ "vle16.v\t\000" |
1450 | /* 16362 */ "vl1re16.v\t\000" |
1451 | /* 16373 */ "vl2re16.v\t\000" |
1452 | /* 16384 */ "vl4re16.v\t\000" |
1453 | /* 16395 */ "vl8re16.v\t\000" |
1454 | /* 16406 */ "vlse16.v\t\000" |
1455 | /* 16416 */ "vsse16.v\t\000" |
1456 | /* 16426 */ "vse16.v\t\000" |
1457 | /* 16435 */ "vloxseg2ei16.v\t\000" |
1458 | /* 16451 */ "vsoxseg2ei16.v\t\000" |
1459 | /* 16467 */ "vluxseg2ei16.v\t\000" |
1460 | /* 16483 */ "vsuxseg2ei16.v\t\000" |
1461 | /* 16499 */ "vloxseg3ei16.v\t\000" |
1462 | /* 16515 */ "vsoxseg3ei16.v\t\000" |
1463 | /* 16531 */ "vluxseg3ei16.v\t\000" |
1464 | /* 16547 */ "vsuxseg3ei16.v\t\000" |
1465 | /* 16563 */ "vloxseg4ei16.v\t\000" |
1466 | /* 16579 */ "vsoxseg4ei16.v\t\000" |
1467 | /* 16595 */ "vluxseg4ei16.v\t\000" |
1468 | /* 16611 */ "vsuxseg4ei16.v\t\000" |
1469 | /* 16627 */ "vloxseg5ei16.v\t\000" |
1470 | /* 16643 */ "vsoxseg5ei16.v\t\000" |
1471 | /* 16659 */ "vluxseg5ei16.v\t\000" |
1472 | /* 16675 */ "vsuxseg5ei16.v\t\000" |
1473 | /* 16691 */ "vloxseg6ei16.v\t\000" |
1474 | /* 16707 */ "vsoxseg6ei16.v\t\000" |
1475 | /* 16723 */ "vluxseg6ei16.v\t\000" |
1476 | /* 16739 */ "vsuxseg6ei16.v\t\000" |
1477 | /* 16755 */ "vloxseg7ei16.v\t\000" |
1478 | /* 16771 */ "vsoxseg7ei16.v\t\000" |
1479 | /* 16787 */ "vluxseg7ei16.v\t\000" |
1480 | /* 16803 */ "vsuxseg7ei16.v\t\000" |
1481 | /* 16819 */ "vloxseg8ei16.v\t\000" |
1482 | /* 16835 */ "vsoxseg8ei16.v\t\000" |
1483 | /* 16851 */ "vluxseg8ei16.v\t\000" |
1484 | /* 16867 */ "vsuxseg8ei16.v\t\000" |
1485 | /* 16883 */ "vloxei16.v\t\000" |
1486 | /* 16895 */ "vsoxei16.v\t\000" |
1487 | /* 16907 */ "vluxei16.v\t\000" |
1488 | /* 16919 */ "vsuxei16.v\t\000" |
1489 | /* 16931 */ "vfrec7.v\t\000" |
1490 | /* 16941 */ "vfrsqrt7.v\t\000" |
1491 | /* 16953 */ "vlseg2e8.v\t\000" |
1492 | /* 16965 */ "vlsseg2e8.v\t\000" |
1493 | /* 16978 */ "vssseg2e8.v\t\000" |
1494 | /* 16991 */ "vsseg2e8.v\t\000" |
1495 | /* 17003 */ "vlseg3e8.v\t\000" |
1496 | /* 17015 */ "vlsseg3e8.v\t\000" |
1497 | /* 17028 */ "vssseg3e8.v\t\000" |
1498 | /* 17041 */ "vsseg3e8.v\t\000" |
1499 | /* 17053 */ "vlseg4e8.v\t\000" |
1500 | /* 17065 */ "vlsseg4e8.v\t\000" |
1501 | /* 17078 */ "vssseg4e8.v\t\000" |
1502 | /* 17091 */ "vsseg4e8.v\t\000" |
1503 | /* 17103 */ "vlseg5e8.v\t\000" |
1504 | /* 17115 */ "vlsseg5e8.v\t\000" |
1505 | /* 17128 */ "vssseg5e8.v\t\000" |
1506 | /* 17141 */ "vsseg5e8.v\t\000" |
1507 | /* 17153 */ "vlseg6e8.v\t\000" |
1508 | /* 17165 */ "vlsseg6e8.v\t\000" |
1509 | /* 17178 */ "vssseg6e8.v\t\000" |
1510 | /* 17191 */ "vsseg6e8.v\t\000" |
1511 | /* 17203 */ "vlseg7e8.v\t\000" |
1512 | /* 17215 */ "vlsseg7e8.v\t\000" |
1513 | /* 17228 */ "vssseg7e8.v\t\000" |
1514 | /* 17241 */ "vsseg7e8.v\t\000" |
1515 | /* 17253 */ "vlseg8e8.v\t\000" |
1516 | /* 17265 */ "vlsseg8e8.v\t\000" |
1517 | /* 17278 */ "vssseg8e8.v\t\000" |
1518 | /* 17291 */ "vsseg8e8.v\t\000" |
1519 | /* 17303 */ "vle8.v\t\000" |
1520 | /* 17311 */ "vl1re8.v\t\000" |
1521 | /* 17321 */ "vl2re8.v\t\000" |
1522 | /* 17331 */ "vl4re8.v\t\000" |
1523 | /* 17341 */ "vl8re8.v\t\000" |
1524 | /* 17351 */ "vlse8.v\t\000" |
1525 | /* 17360 */ "vsse8.v\t\000" |
1526 | /* 17369 */ "vse8.v\t\000" |
1527 | /* 17377 */ "vloxseg2ei8.v\t\000" |
1528 | /* 17392 */ "vsoxseg2ei8.v\t\000" |
1529 | /* 17407 */ "vluxseg2ei8.v\t\000" |
1530 | /* 17422 */ "vsuxseg2ei8.v\t\000" |
1531 | /* 17437 */ "vloxseg3ei8.v\t\000" |
1532 | /* 17452 */ "vsoxseg3ei8.v\t\000" |
1533 | /* 17467 */ "vluxseg3ei8.v\t\000" |
1534 | /* 17482 */ "vsuxseg3ei8.v\t\000" |
1535 | /* 17497 */ "vloxseg4ei8.v\t\000" |
1536 | /* 17512 */ "vsoxseg4ei8.v\t\000" |
1537 | /* 17527 */ "vluxseg4ei8.v\t\000" |
1538 | /* 17542 */ "vsuxseg4ei8.v\t\000" |
1539 | /* 17557 */ "vloxseg5ei8.v\t\000" |
1540 | /* 17572 */ "vsoxseg5ei8.v\t\000" |
1541 | /* 17587 */ "vluxseg5ei8.v\t\000" |
1542 | /* 17602 */ "vsuxseg5ei8.v\t\000" |
1543 | /* 17617 */ "vloxseg6ei8.v\t\000" |
1544 | /* 17632 */ "vsoxseg6ei8.v\t\000" |
1545 | /* 17647 */ "vluxseg6ei8.v\t\000" |
1546 | /* 17662 */ "vsuxseg6ei8.v\t\000" |
1547 | /* 17677 */ "vloxseg7ei8.v\t\000" |
1548 | /* 17692 */ "vsoxseg7ei8.v\t\000" |
1549 | /* 17707 */ "vluxseg7ei8.v\t\000" |
1550 | /* 17722 */ "vsuxseg7ei8.v\t\000" |
1551 | /* 17737 */ "vloxseg8ei8.v\t\000" |
1552 | /* 17752 */ "vsoxseg8ei8.v\t\000" |
1553 | /* 17767 */ "vluxseg8ei8.v\t\000" |
1554 | /* 17782 */ "vsuxseg8ei8.v\t\000" |
1555 | /* 17797 */ "vloxei8.v\t\000" |
1556 | /* 17808 */ "vsoxei8.v\t\000" |
1557 | /* 17819 */ "vluxei8.v\t\000" |
1558 | /* 17830 */ "vsuxei8.v\t\000" |
1559 | /* 17841 */ "vbrev8.v\t\000" |
1560 | /* 17851 */ "vrev8.v\t\000" |
1561 | /* 17860 */ "vid.v\t\000" |
1562 | /* 17867 */ "vfwcvtbf16.f.f.v\t\000" |
1563 | /* 17885 */ "vfwcvt.f.f.v\t\000" |
1564 | /* 17899 */ "vfcvt.xu.f.v\t\000" |
1565 | /* 17913 */ "vfwcvt.xu.f.v\t\000" |
1566 | /* 17928 */ "vfcvt.rtz.xu.f.v\t\000" |
1567 | /* 17946 */ "vfwcvt.rtz.xu.f.v\t\000" |
1568 | /* 17965 */ "vfcvt.x.f.v\t\000" |
1569 | /* 17978 */ "vfwcvt.x.f.v\t\000" |
1570 | /* 17992 */ "vfcvt.rtz.x.f.v\t\000" |
1571 | /* 18009 */ "vfwcvt.rtz.x.f.v\t\000" |
1572 | /* 18027 */ "vlseg2e32ff.v\t\000" |
1573 | /* 18042 */ "vlseg3e32ff.v\t\000" |
1574 | /* 18057 */ "vlseg4e32ff.v\t\000" |
1575 | /* 18072 */ "vlseg5e32ff.v\t\000" |
1576 | /* 18087 */ "vlseg6e32ff.v\t\000" |
1577 | /* 18102 */ "vlseg7e32ff.v\t\000" |
1578 | /* 18117 */ "vlseg8e32ff.v\t\000" |
1579 | /* 18132 */ "vle32ff.v\t\000" |
1580 | /* 18143 */ "vlseg2e64ff.v\t\000" |
1581 | /* 18158 */ "vlseg3e64ff.v\t\000" |
1582 | /* 18173 */ "vlseg4e64ff.v\t\000" |
1583 | /* 18188 */ "vlseg5e64ff.v\t\000" |
1584 | /* 18203 */ "vlseg6e64ff.v\t\000" |
1585 | /* 18218 */ "vlseg7e64ff.v\t\000" |
1586 | /* 18233 */ "vlseg8e64ff.v\t\000" |
1587 | /* 18248 */ "vle64ff.v\t\000" |
1588 | /* 18259 */ "vlseg2e16ff.v\t\000" |
1589 | /* 18274 */ "vlseg3e16ff.v\t\000" |
1590 | /* 18289 */ "vlseg4e16ff.v\t\000" |
1591 | /* 18304 */ "vlseg5e16ff.v\t\000" |
1592 | /* 18319 */ "vlseg6e16ff.v\t\000" |
1593 | /* 18334 */ "vlseg7e16ff.v\t\000" |
1594 | /* 18349 */ "vlseg8e16ff.v\t\000" |
1595 | /* 18364 */ "vle16ff.v\t\000" |
1596 | /* 18375 */ "vlseg2e8ff.v\t\000" |
1597 | /* 18389 */ "vlseg3e8ff.v\t\000" |
1598 | /* 18403 */ "vlseg4e8ff.v\t\000" |
1599 | /* 18417 */ "vlseg5e8ff.v\t\000" |
1600 | /* 18431 */ "vlseg6e8ff.v\t\000" |
1601 | /* 18445 */ "vlseg7e8ff.v\t\000" |
1602 | /* 18459 */ "vlseg8e8ff.v\t\000" |
1603 | /* 18473 */ "vle8ff.v\t\000" |
1604 | /* 18483 */ "vlm.v\t\000" |
1605 | /* 18490 */ "vsm.v\t\000" |
1606 | /* 18497 */ "ri.vzero.v\t\000" |
1607 | /* 18509 */ "vcpop.v\t\000" |
1608 | /* 18518 */ "vs1r.v\t\000" |
1609 | /* 18526 */ "vmv1r.v\t\000" |
1610 | /* 18535 */ "vs2r.v\t\000" |
1611 | /* 18543 */ "vmv2r.v\t\000" |
1612 | /* 18552 */ "vs4r.v\t\000" |
1613 | /* 18560 */ "vmv4r.v\t\000" |
1614 | /* 18569 */ "vs8r.v\t\000" |
1615 | /* 18577 */ "vmv8r.v\t\000" |
1616 | /* 18586 */ "vfclass.v\t\000" |
1617 | /* 18597 */ "sf.vtmv.t.v\t\000" |
1618 | /* 18610 */ "vfsqrt.v\t\000" |
1619 | /* 18620 */ "vfcvt.f.xu.v\t\000" |
1620 | /* 18634 */ "vfwcvt.f.xu.v\t\000" |
1621 | /* 18649 */ "vmv.v.v\t\000" |
1622 | /* 18658 */ "vbrev.v\t\000" |
1623 | /* 18667 */ "vfcvt.f.x.v\t\000" |
1624 | /* 18680 */ "vfwcvt.f.x.v\t\000" |
1625 | /* 18694 */ "ri.vextract.x.v\t\000" |
1626 | /* 18711 */ "vclz.v\t\000" |
1627 | /* 18719 */ "vctz.v\t\000" |
1628 | /* 18727 */ "th.rev\t\000" |
1629 | /* 18735 */ "cv.bitrev\t\000" |
1630 | /* 18746 */ "sf.vc.fv\t\000" |
1631 | /* 18756 */ "sf.vc.v.fv\t\000" |
1632 | /* 18768 */ "sf.vc.iv\t\000" |
1633 | /* 18778 */ "sf.vc.v.iv\t\000" |
1634 | /* 18790 */ "div\t\000" |
1635 | /* 18795 */ "c.mv\t\000" |
1636 | /* 18801 */ "binv\t\000" |
1637 | /* 18807 */ "mips.ccmov\t\000" |
1638 | /* 18819 */ "vfwmaccbf16.vv\t\000" |
1639 | /* 18835 */ "vrgatherei16.vv\t\000" |
1640 | /* 18852 */ "ri.vunzip2a.vv\t\000" |
1641 | /* 18868 */ "ri.vzip2a.vv\t\000" |
1642 | /* 18882 */ "th.vmaqa.vv\t\000" |
1643 | /* 18895 */ "vssra.vv\t\000" |
1644 | /* 18905 */ "vsra.vv\t\000" |
1645 | /* 18914 */ "ri.vunzip2b.vv\t\000" |
1646 | /* 18930 */ "ri.vzip2b.vv\t\000" |
1647 | /* 18944 */ "vasub.vv\t\000" |
1648 | /* 18954 */ "vfsub.vv\t\000" |
1649 | /* 18964 */ "vfmsub.vv\t\000" |
1650 | /* 18975 */ "vfnmsub.vv\t\000" |
1651 | /* 18987 */ "vnmsub.vv\t\000" |
1652 | /* 18998 */ "vssub.vv\t\000" |
1653 | /* 19008 */ "vsub.vv\t\000" |
1654 | /* 19017 */ "vfwsub.vv\t\000" |
1655 | /* 19028 */ "vwsub.vv\t\000" |
1656 | /* 19038 */ "vfmsac.vv\t\000" |
1657 | /* 19049 */ "vfnmsac.vv\t\000" |
1658 | /* 19061 */ "vnmsac.vv\t\000" |
1659 | /* 19072 */ "vfwnmsac.vv\t\000" |
1660 | /* 19085 */ "vfwmsac.vv\t\000" |
1661 | /* 19097 */ "vmsbc.vv\t\000" |
1662 | /* 19107 */ "vfmacc.vv\t\000" |
1663 | /* 19118 */ "vfnmacc.vv\t\000" |
1664 | /* 19130 */ "vfwnmacc.vv\t\000" |
1665 | /* 19143 */ "vmacc.vv\t\000" |
1666 | /* 19153 */ "vfwmacc.vv\t\000" |
1667 | /* 19165 */ "vwmacc.vv\t\000" |
1668 | /* 19176 */ "vmadc.vv\t\000" |
1669 | /* 19186 */ "sf.vc.vv\t\000" |
1670 | /* 19196 */ "vaadd.vv\t\000" |
1671 | /* 19206 */ "vfadd.vv\t\000" |
1672 | /* 19216 */ "vfmadd.vv\t\000" |
1673 | /* 19227 */ "vfnmadd.vv\t\000" |
1674 | /* 19239 */ "vmadd.vv\t\000" |
1675 | /* 19249 */ "vsadd.vv\t\000" |
1676 | /* 19259 */ "vadd.vv\t\000" |
1677 | /* 19268 */ "vfwadd.vv\t\000" |
1678 | /* 19279 */ "vwadd.vv\t\000" |
1679 | /* 19289 */ "ri.vzipodd.vv\t\000" |
1680 | /* 19304 */ "vand.vv\t\000" |
1681 | /* 19313 */ "vmfle.vv\t\000" |
1682 | /* 19323 */ "vmsle.vv\t\000" |
1683 | /* 19333 */ "vsm3me.vv\t\000" |
1684 | /* 19344 */ "vmfne.vv\t\000" |
1685 | /* 19354 */ "vmsne.vv\t\000" |
1686 | /* 19364 */ "vaesdf.vv\t\000" |
1687 | /* 19375 */ "vaesef.vv\t\000" |
1688 | /* 19386 */ "vsha2ch.vv\t\000" |
1689 | /* 19398 */ "vclmulh.vv\t\000" |
1690 | /* 19410 */ "vmulh.vv\t\000" |
1691 | /* 19420 */ "vghsh.vv\t\000" |
1692 | /* 19430 */ "vfsgnj.vv\t\000" |
1693 | /* 19441 */ "vsha2cl.vv\t\000" |
1694 | /* 19453 */ "vsll.vv\t\000" |
1695 | /* 19462 */ "vwsll.vv\t\000" |
1696 | /* 19472 */ "vrol.vv\t\000" |
1697 | /* 19481 */ "vssrl.vv\t\000" |
1698 | /* 19491 */ "vsrl.vv\t\000" |
1699 | /* 19500 */ "vfmul.vv\t\000" |
1700 | /* 19510 */ "vgmul.vv\t\000" |
1701 | /* 19520 */ "vclmul.vv\t\000" |
1702 | /* 19531 */ "vsmul.vv\t\000" |
1703 | /* 19541 */ "vmul.vv\t\000" |
1704 | /* 19550 */ "vfwmul.vv\t\000" |
1705 | /* 19561 */ "vwmul.vv\t\000" |
1706 | /* 19571 */ "vaesdm.vv\t\000" |
1707 | /* 19582 */ "vrem.vv\t\000" |
1708 | /* 19591 */ "vaesem.vv\t\000" |
1709 | /* 19602 */ "vandn.vv\t\000" |
1710 | /* 19612 */ "ri.vzipeven.vv\t\000" |
1711 | /* 19628 */ "vfmin.vv\t\000" |
1712 | /* 19638 */ "vmin.vv\t\000" |
1713 | /* 19647 */ "vfsgnjn.vv\t\000" |
1714 | /* 19659 */ "vmfeq.vv\t\000" |
1715 | /* 19669 */ "vmseq.vv\t\000" |
1716 | /* 19679 */ "vsm4r.vv\t\000" |
1717 | /* 19689 */ "vrgather.vv\t\000" |
1718 | /* 19702 */ "vror.vv\t\000" |
1719 | /* 19711 */ "vor.vv\t\000" |
1720 | /* 19719 */ "vxor.vv\t\000" |
1721 | /* 19728 */ "vsha2ms.vv\t\000" |
1722 | /* 19740 */ "nds.vd4dots.vv\t\000" |
1723 | /* 19756 */ "vmflt.vv\t\000" |
1724 | /* 19766 */ "vmslt.vv\t\000" |
1725 | /* 19776 */ "vqdot.vv\t\000" |
1726 | /* 19786 */ "th.vmaqau.vv\t\000" |
1727 | /* 19800 */ "vasubu.vv\t\000" |
1728 | /* 19811 */ "vssubu.vv\t\000" |
1729 | /* 19822 */ "vwsubu.vv\t\000" |
1730 | /* 19833 */ "vwmaccu.vv\t\000" |
1731 | /* 19845 */ "vaaddu.vv\t\000" |
1732 | /* 19856 */ "vsaddu.vv\t\000" |
1733 | /* 19867 */ "vwaddu.vv\t\000" |
1734 | /* 19878 */ "vmsleu.vv\t\000" |
1735 | /* 19889 */ "vmulhu.vv\t\000" |
1736 | /* 19900 */ "vwmulu.vv\t\000" |
1737 | /* 19911 */ "vremu.vv\t\000" |
1738 | /* 19921 */ "vminu.vv\t\000" |
1739 | /* 19931 */ "th.vmaqasu.vv\t\000" |
1740 | /* 19946 */ "vwmaccsu.vv\t\000" |
1741 | /* 19959 */ "vmulhsu.vv\t\000" |
1742 | /* 19971 */ "vwmulsu.vv\t\000" |
1743 | /* 19983 */ "nds.vd4dotsu.vv\t\000" |
1744 | /* 20000 */ "vqdotsu.vv\t\000" |
1745 | /* 20012 */ "vmsltu.vv\t\000" |
1746 | /* 20023 */ "nds.vd4dotu.vv\t\000" |
1747 | /* 20039 */ "vqdotu.vv\t\000" |
1748 | /* 20050 */ "vdivu.vv\t\000" |
1749 | /* 20060 */ "vmaxu.vv\t\000" |
1750 | /* 20070 */ "sf.vc.v.vv\t\000" |
1751 | /* 20082 */ "vfdiv.vv\t\000" |
1752 | /* 20092 */ "vdiv.vv\t\000" |
1753 | /* 20101 */ "vfmax.vv\t\000" |
1754 | /* 20111 */ "vmax.vv\t\000" |
1755 | /* 20120 */ "vfsgnjx.vv\t\000" |
1756 | /* 20132 */ "sf.vc.fvv\t\000" |
1757 | /* 20143 */ "sf.vc.v.fvv\t\000" |
1758 | /* 20156 */ "sf.vc.ivv\t\000" |
1759 | /* 20167 */ "sf.vc.v.ivv\t\000" |
1760 | /* 20180 */ "sf.vc.vvv\t\000" |
1761 | /* 20191 */ "sf.vc.v.vvv\t\000" |
1762 | /* 20204 */ "sf.vc.xvv\t\000" |
1763 | /* 20215 */ "sf.vc.v.xvv\t\000" |
1764 | /* 20228 */ "vnsra.wv\t\000" |
1765 | /* 20238 */ "vfwsub.wv\t\000" |
1766 | /* 20249 */ "vwsub.wv\t\000" |
1767 | /* 20259 */ "vfwadd.wv\t\000" |
1768 | /* 20270 */ "vwadd.wv\t\000" |
1769 | /* 20280 */ "vnsrl.wv\t\000" |
1770 | /* 20290 */ "vnclip.wv\t\000" |
1771 | /* 20301 */ "vwsubu.wv\t\000" |
1772 | /* 20312 */ "vwaddu.wv\t\000" |
1773 | /* 20323 */ "vnclipu.wv\t\000" |
1774 | /* 20335 */ "sf.vc.xv\t\000" |
1775 | /* 20345 */ "sf.vc.v.xv\t\000" |
1776 | /* 20357 */ "nds.lea.w\t\000" |
1777 | /* 20368 */ "sc.w\t\000" |
1778 | /* 20374 */ "fcvt.d.w\t\000" |
1779 | /* 20384 */ "amoadd.w\t\000" |
1780 | /* 20394 */ "amoand.w\t\000" |
1781 | /* 20404 */ "vfncvtbf16.f.f.w\t\000" |
1782 | /* 20422 */ "vfncvt.rod.f.f.w\t\000" |
1783 | /* 20440 */ "vfncvt.f.f.w\t\000" |
1784 | /* 20454 */ "vfncvt.xu.f.w\t\000" |
1785 | /* 20469 */ "vfncvt.rtz.xu.f.w\t\000" |
1786 | /* 20488 */ "vfncvt.x.f.w\t\000" |
1787 | /* 20502 */ "vfncvt.rtz.x.f.w\t\000" |
1788 | /* 20520 */ "fcvt.h.w\t\000" |
1789 | /* 20530 */ "prefetch.w\t\000" |
1790 | /* 20542 */ "psslai.w\t\000" |
1791 | /* 20552 */ "pslli.w\t\000" |
1792 | /* 20561 */ "pli.w\t\000" |
1793 | /* 20568 */ "plui.w\t\000" |
1794 | /* 20576 */ "amomin.w\t\000" |
1795 | /* 20586 */ "ssamoswap.w\t\000" |
1796 | /* 20599 */ "fcvt.q.w\t\000" |
1797 | /* 20609 */ "lr.w\t\000" |
1798 | /* 20615 */ "amoor.w\t\000" |
1799 | /* 20624 */ "amoxor.w\t\000" |
1800 | /* 20634 */ "fcvt.s.w\t\000" |
1801 | /* 20644 */ "amocas.w\t\000" |
1802 | /* 20654 */ "c.zext.w\t\000" |
1803 | /* 20664 */ "amominu.w\t\000" |
1804 | /* 20675 */ "vfncvt.f.xu.w\t\000" |
1805 | /* 20690 */ "amomaxu.w\t\000" |
1806 | /* 20701 */ "hlv.w\t\000" |
1807 | /* 20708 */ "hsv.w\t\000" |
1808 | /* 20715 */ "vfncvt.f.x.w\t\000" |
1809 | /* 20729 */ "fmv.x.w\t\000" |
1810 | /* 20738 */ "amomax.w\t\000" |
1811 | /* 20748 */ "th.mulaw\t\000" |
1812 | /* 20758 */ "sraw\t\000" |
1813 | /* 20764 */ "c.subw\t\000" |
1814 | /* 20772 */ "c.addw\t\000" |
1815 | /* 20780 */ "sraiw\t\000" |
1816 | /* 20787 */ "c.addiw\t\000" |
1817 | /* 20796 */ "slliw\t\000" |
1818 | /* 20803 */ "srliw\t\000" |
1819 | /* 20810 */ "roriw\t\000" |
1820 | /* 20817 */ "th.srriw\t\000" |
1821 | /* 20827 */ "packw\t\000" |
1822 | /* 20834 */ "c.lw\t\000" |
1823 | /* 20840 */ "qc.e.lw\t\000" |
1824 | /* 20849 */ "cv.lw\t\000" |
1825 | /* 20856 */ "cv.elw\t\000" |
1826 | /* 20864 */ "c.flw\t\000" |
1827 | /* 20871 */ "sllw\t\000" |
1828 | /* 20877 */ "rolw\t\000" |
1829 | /* 20883 */ "srlw\t\000" |
1830 | /* 20889 */ "mulw\t\000" |
1831 | /* 20895 */ "remw\t\000" |
1832 | /* 20901 */ "qc.inw\t\000" |
1833 | /* 20909 */ "cpopw\t\000" |
1834 | /* 20916 */ "qc.lrw\t\000" |
1835 | /* 20924 */ "th.lrw\t\000" |
1836 | /* 20932 */ "th.flrw\t\000" |
1837 | /* 20941 */ "rorw\t\000" |
1838 | /* 20947 */ "csrrw\t\000" |
1839 | /* 20954 */ "qc.srw\t\000" |
1840 | /* 20962 */ "th.srw\t\000" |
1841 | /* 20970 */ "th.fsrw\t\000" |
1842 | /* 20979 */ "th.lurw\t\000" |
1843 | /* 20988 */ "th.flurw\t\000" |
1844 | /* 20998 */ "th.surw\t\000" |
1845 | /* 21007 */ "th.fsurw\t\000" |
1846 | /* 21017 */ "c.sw\t\000" |
1847 | /* 21023 */ "qc.e.sw\t\000" |
1848 | /* 21032 */ "cv.sw\t\000" |
1849 | /* 21039 */ "absw\t\000" |
1850 | /* 21045 */ "th.dcache.csw\t\000" |
1851 | /* 21060 */ "c.fsw\t\000" |
1852 | /* 21067 */ "th.dcache.isw\t\000" |
1853 | /* 21082 */ "th.dcache.cisw\t\000" |
1854 | /* 21098 */ "clsw\t\000" |
1855 | /* 21104 */ "th.mulsw\t\000" |
1856 | /* 21114 */ "qc.outw\t\000" |
1857 | /* 21123 */ "sh1add.uw\t\000" |
1858 | /* 21134 */ "sh2add.uw\t\000" |
1859 | /* 21145 */ "sh3add.uw\t\000" |
1860 | /* 21156 */ "slli.uw\t\000" |
1861 | /* 21165 */ "remuw\t\000" |
1862 | /* 21172 */ "divuw\t\000" |
1863 | /* 21179 */ "th.revw\t\000" |
1864 | /* 21188 */ "sf.vc.fvw\t\000" |
1865 | /* 21199 */ "sf.vc.v.fvw\t\000" |
1866 | /* 21212 */ "sf.vc.ivw\t\000" |
1867 | /* 21223 */ "sf.vc.v.ivw\t\000" |
1868 | /* 21236 */ "divw\t\000" |
1869 | /* 21242 */ "sf.vc.vvw\t\000" |
1870 | /* 21253 */ "sf.vc.v.vvw\t\000" |
1871 | /* 21266 */ "sf.vc.xvw\t\000" |
1872 | /* 21277 */ "sf.vc.v.xvw\t\000" |
1873 | /* 21290 */ "clzw\t\000" |
1874 | /* 21296 */ "ctzw\t\000" |
1875 | /* 21302 */ "sf.vc.x\t\000" |
1876 | /* 21311 */ "fmvp.d.x\t\000" |
1877 | /* 21321 */ "fmv.d.x\t\000" |
1878 | /* 21330 */ "fmv.h.x\t\000" |
1879 | /* 21339 */ "fmvp.q.x\t\000" |
1880 | /* 21349 */ "vmv.s.x\t\000" |
1881 | /* 21358 */ "sf.vc.v.x\t\000" |
1882 | /* 21369 */ "ri.vinsert.v.x\t\000" |
1883 | /* 21385 */ "vmv.v.x\t\000" |
1884 | /* 21394 */ "fmv.w.x\t\000" |
1885 | /* 21403 */ "cv.max\t\000" |
1886 | /* 21411 */ "th.vmaqa.vx\t\000" |
1887 | /* 21424 */ "vssra.vx\t\000" |
1888 | /* 21434 */ "vsra.vx\t\000" |
1889 | /* 21443 */ "vasub.vx\t\000" |
1890 | /* 21453 */ "vnmsub.vx\t\000" |
1891 | /* 21464 */ "vrsub.vx\t\000" |
1892 | /* 21474 */ "vssub.vx\t\000" |
1893 | /* 21484 */ "vsub.vx\t\000" |
1894 | /* 21493 */ "vwsub.vx\t\000" |
1895 | /* 21503 */ "vnmsac.vx\t\000" |
1896 | /* 21514 */ "vmsbc.vx\t\000" |
1897 | /* 21524 */ "vmacc.vx\t\000" |
1898 | /* 21534 */ "vwmacc.vx\t\000" |
1899 | /* 21545 */ "vmadc.vx\t\000" |
1900 | /* 21555 */ "vaadd.vx\t\000" |
1901 | /* 21565 */ "vmadd.vx\t\000" |
1902 | /* 21575 */ "vsadd.vx\t\000" |
1903 | /* 21585 */ "vadd.vx\t\000" |
1904 | /* 21594 */ "vwadd.vx\t\000" |
1905 | /* 21604 */ "vand.vx\t\000" |
1906 | /* 21613 */ "vmsge.vx\t\000" |
1907 | /* 21623 */ "vmsle.vx\t\000" |
1908 | /* 21633 */ "vmsne.vx\t\000" |
1909 | /* 21643 */ "vclmulh.vx\t\000" |
1910 | /* 21655 */ "vmulh.vx\t\000" |
1911 | /* 21665 */ "vsll.vx\t\000" |
1912 | /* 21674 */ "vwsll.vx\t\000" |
1913 | /* 21684 */ "vrol.vx\t\000" |
1914 | /* 21693 */ "vssrl.vx\t\000" |
1915 | /* 21703 */ "vsrl.vx\t\000" |
1916 | /* 21712 */ "vclmul.vx\t\000" |
1917 | /* 21723 */ "vsmul.vx\t\000" |
1918 | /* 21733 */ "vmul.vx\t\000" |
1919 | /* 21742 */ "vwmul.vx\t\000" |
1920 | /* 21752 */ "vrem.vx\t\000" |
1921 | /* 21761 */ "vandn.vx\t\000" |
1922 | /* 21771 */ "vmin.vx\t\000" |
1923 | /* 21780 */ "vslide1down.vx\t\000" |
1924 | /* 21796 */ "vslidedown.vx\t\000" |
1925 | /* 21811 */ "vslide1up.vx\t\000" |
1926 | /* 21825 */ "vslideup.vx\t\000" |
1927 | /* 21838 */ "vmseq.vx\t\000" |
1928 | /* 21848 */ "vrgather.vx\t\000" |
1929 | /* 21861 */ "vror.vx\t\000" |
1930 | /* 21870 */ "vor.vx\t\000" |
1931 | /* 21878 */ "vxor.vx\t\000" |
1932 | /* 21887 */ "th.vmaqaus.vx\t\000" |
1933 | /* 21902 */ "vwmaccus.vx\t\000" |
1934 | /* 21915 */ "vqdotus.vx\t\000" |
1935 | /* 21927 */ "vmsgt.vx\t\000" |
1936 | /* 21937 */ "vmslt.vx\t\000" |
1937 | /* 21947 */ "vqdot.vx\t\000" |
1938 | /* 21957 */ "th.vmaqau.vx\t\000" |
1939 | /* 21971 */ "vasubu.vx\t\000" |
1940 | /* 21982 */ "vssubu.vx\t\000" |
1941 | /* 21993 */ "vwsubu.vx\t\000" |
1942 | /* 22004 */ "vwmaccu.vx\t\000" |
1943 | /* 22016 */ "vaaddu.vx\t\000" |
1944 | /* 22027 */ "vsaddu.vx\t\000" |
1945 | /* 22038 */ "vwaddu.vx\t\000" |
1946 | /* 22049 */ "vmsgeu.vx\t\000" |
1947 | /* 22060 */ "vmsleu.vx\t\000" |
1948 | /* 22071 */ "vmulhu.vx\t\000" |
1949 | /* 22082 */ "vwmulu.vx\t\000" |
1950 | /* 22093 */ "vremu.vx\t\000" |
1951 | /* 22103 */ "vminu.vx\t\000" |
1952 | /* 22113 */ "th.vmaqasu.vx\t\000" |
1953 | /* 22128 */ "vwmaccsu.vx\t\000" |
1954 | /* 22141 */ "vmulhsu.vx\t\000" |
1955 | /* 22153 */ "vwmulsu.vx\t\000" |
1956 | /* 22165 */ "vqdotsu.vx\t\000" |
1957 | /* 22177 */ "vmsgtu.vx\t\000" |
1958 | /* 22188 */ "vmsltu.vx\t\000" |
1959 | /* 22199 */ "vqdotu.vx\t\000" |
1960 | /* 22210 */ "vdivu.vx\t\000" |
1961 | /* 22220 */ "vmaxu.vx\t\000" |
1962 | /* 22230 */ "vdiv.vx\t\000" |
1963 | /* 22239 */ "vmax.vx\t\000" |
1964 | /* 22248 */ "vnsra.wx\t\000" |
1965 | /* 22258 */ "vwsub.wx\t\000" |
1966 | /* 22268 */ "vwadd.wx\t\000" |
1967 | /* 22278 */ "vnsrl.wx\t\000" |
1968 | /* 22288 */ "vnclip.wx\t\000" |
1969 | /* 22299 */ "vwsubu.wx\t\000" |
1970 | /* 22310 */ "vwaddu.wx\t\000" |
1971 | /* 22321 */ "vnclipu.wx\t\000" |
1972 | /* 22333 */ "qc.c.delay\t\000" |
1973 | /* 22345 */ "th.tstnbz\t\000" |
1974 | /* 22356 */ "cv.extbz\t\000" |
1975 | /* 22366 */ "czero.nez\t\000" |
1976 | /* 22377 */ "c.bnez\t\000" |
1977 | /* 22385 */ "th.mvnez\t\000" |
1978 | /* 22395 */ "cv.exthz\t\000" |
1979 | /* 22405 */ "clz\t\000" |
1980 | /* 22410 */ "nds.bfoz\t\000" |
1981 | /* 22420 */ "czero.eqz\t\000" |
1982 | /* 22431 */ "c.beqz\t\000" |
1983 | /* 22439 */ "qc.c.mveqz\t\000" |
1984 | /* 22451 */ "th.mveqz\t\000" |
1985 | /* 22461 */ "ctz\t\000" |
1986 | /* 22466 */ "qc.cm.popretz\t\000" |
1987 | /* 22481 */ ".insn 0x2, \000" |
1988 | /* 22493 */ ".insn 0x4, \000" |
1989 | /* 22505 */ ".insn 0x6, \000" |
1990 | /* 22517 */ ".insn 0x8, \000" |
1991 | /* 22529 */ ".insn r4 \000" |
1992 | /* 22539 */ ".insn ca \000" |
1993 | /* 22549 */ ".insn b \000" |
1994 | /* 22558 */ ".insn cb \000" |
1995 | /* 22568 */ ".insn qc.eb \000" |
1996 | /* 22581 */ ".insn i \000" |
1997 | /* 22590 */ ".insn qc.eai \000" |
1998 | /* 22604 */ ".insn ci \000" |
1999 | /* 22614 */ ".insn qc.ei \000" |
2000 | /* 22627 */ ".insn j \000" |
2001 | /* 22636 */ ".insn cj \000" |
2002 | /* 22646 */ ".insn qc.ej \000" |
2003 | /* 22659 */ ".insn cl \000" |
2004 | /* 22669 */ ".insn r \000" |
2005 | /* 22678 */ ".insn cr \000" |
2006 | /* 22688 */ ".insn s \000" |
2007 | /* 22697 */ ".insn cs \000" |
2008 | /* 22707 */ ".insn qc.es \000" |
2009 | /* 22720 */ ".insn css \000" |
2010 | /* 22731 */ ".insn u \000" |
2011 | /* 22740 */ ".insn ciw \000" |
2012 | /* 22751 */ "# XRay Function Patchable RET.\000" |
2013 | /* 22782 */ "# XRay Typed Event Log.\000" |
2014 | /* 22806 */ "# XRay Custom Event Log.\000" |
2015 | /* 22831 */ "# XRay Function Enter.\000" |
2016 | /* 22854 */ "# XRay Tail Call Exit.\000" |
2017 | /* 22877 */ "# XRay Function Exit.\000" |
2018 | /* 22899 */ "c.mop.1\000" |
2019 | /* 22907 */ "c.mop.11\000" |
2020 | /* 22916 */ "c.mop.3\000" |
2021 | /* 22924 */ "c.mop.13\000" |
2022 | /* 22933 */ "c.mop.5\000" |
2023 | /* 22941 */ "c.mop.15\000" |
2024 | /* 22950 */ "c.mop.7\000" |
2025 | /* 22958 */ "c.mop.9\000" |
2026 | /* 22966 */ "LIFETIME_END\000" |
2027 | /* 22979 */ "PSEUDO_PROBE\000" |
2028 | /* 22992 */ "BUNDLE\000" |
2029 | /* 22999 */ "FAKE_USE\000" |
2030 | /* 23008 */ "DBG_VALUE\000" |
2031 | /* 23018 */ "DBG_INSTR_REF\000" |
2032 | /* 23032 */ "DBG_PHI\000" |
2033 | /* 23040 */ "DBG_LABEL\000" |
2034 | /* 23050 */ "LIFETIME_START\000" |
2035 | /* 23065 */ "DBG_VALUE_LIST\000" |
2036 | /* 23080 */ "th.sync\000" |
2037 | /* 23088 */ "sf.vtdiscard\000" |
2038 | /* 23101 */ "qc.c.ptrace\000" |
2039 | /* 23113 */ "sf.cease\000" |
2040 | /* 23122 */ "th.sync.i\000" |
2041 | /* 23132 */ "fence.i\000" |
2042 | /* 23140 */ "qc.c.di\000" |
2043 | /* 23148 */ "qc.c.ei\000" |
2044 | /* 23156 */ "wfi\000" |
2045 | /* 23160 */ "c.ebreak\000" |
2046 | /* 23169 */ "sfence.w.inval\000" |
2047 | /* 23184 */ "# FEntry call\000" |
2048 | /* 23198 */ "th.l2cache.call\000" |
2049 | /* 23214 */ "th.dcache.call\000" |
2050 | /* 23229 */ "ecall\000" |
2051 | /* 23235 */ "th.l2cache.iall\000" |
2052 | /* 23251 */ "th.dcache.iall\000" |
2053 | /* 23266 */ "th.icache.iall\000" |
2054 | /* 23281 */ "th.l2cache.ciall\000" |
2055 | /* 23298 */ "th.dcache.ciall\000" |
2056 | /* 23314 */ "fence.tso\000" |
2057 | /* 23324 */ "wrs.nto\000" |
2058 | /* 23332 */ "wrs.sto\000" |
2059 | /* 23340 */ "c.unimp\000" |
2060 | /* 23348 */ "qc.pcoredump\000" |
2061 | /* 23361 */ "c.nop\000" |
2062 | /* 23367 */ "qc.c.mienter\000" |
2063 | /* 23380 */ "sfence.inval.ir\000" |
2064 | /* 23396 */ "sctrclr\000" |
2065 | /* 23404 */ "th.sync.s\000" |
2066 | /* 23414 */ "qc.ppregs\000" |
2067 | /* 23424 */ "th.sync.is\000" |
2068 | /* 23435 */ "th.icache.ialls\000" |
2069 | /* 23451 */ "dret\000" |
2070 | /* 23456 */ "qc.c.mileaveret\000" |
2071 | /* 23472 */ "qc.c.mret\000" |
2072 | /* 23482 */ "qc.c.mnret\000" |
2073 | /* 23493 */ "sret\000" |
2074 | /* 23498 */ "qc.c.mienter.nest\000" |
2075 | }; |
2076 | #ifdef __GNUC__ |
2077 | #pragma GCC diagnostic pop |
2078 | #endif |
2079 | |
2080 | static const uint32_t OpInfo0[] = { |
2081 | 0U, // PHI |
2082 | 0U, // INLINEASM |
2083 | 0U, // INLINEASM_BR |
2084 | 0U, // CFI_INSTRUCTION |
2085 | 0U, // EH_LABEL |
2086 | 0U, // GC_LABEL |
2087 | 0U, // ANNOTATION_LABEL |
2088 | 0U, // KILL |
2089 | 0U, // EXTRACT_SUBREG |
2090 | 0U, // INSERT_SUBREG |
2091 | 0U, // IMPLICIT_DEF |
2092 | 0U, // INIT_UNDEF |
2093 | 0U, // SUBREG_TO_REG |
2094 | 0U, // COPY_TO_REGCLASS |
2095 | 23009U, // DBG_VALUE |
2096 | 23066U, // DBG_VALUE_LIST |
2097 | 23019U, // DBG_INSTR_REF |
2098 | 23033U, // DBG_PHI |
2099 | 23041U, // DBG_LABEL |
2100 | 0U, // REG_SEQUENCE |
2101 | 0U, // COPY |
2102 | 22993U, // BUNDLE |
2103 | 23051U, // LIFETIME_START |
2104 | 22967U, // LIFETIME_END |
2105 | 22980U, // PSEUDO_PROBE |
2106 | 0U, // ARITH_FENCE |
2107 | 0U, // STACKMAP |
2108 | 23185U, // FENTRY_CALL |
2109 | 0U, // PATCHPOINT |
2110 | 0U, // LOAD_STACK_GUARD |
2111 | 0U, // PREALLOCATED_SETUP |
2112 | 0U, // PREALLOCATED_ARG |
2113 | 0U, // STATEPOINT |
2114 | 0U, // LOCAL_ESCAPE |
2115 | 0U, // FAULTING_OP |
2116 | 0U, // PATCHABLE_OP |
2117 | 22832U, // PATCHABLE_FUNCTION_ENTER |
2118 | 22752U, // PATCHABLE_RET |
2119 | 22878U, // PATCHABLE_FUNCTION_EXIT |
2120 | 22855U, // PATCHABLE_TAIL_CALL |
2121 | 22807U, // PATCHABLE_EVENT_CALL |
2122 | 22783U, // PATCHABLE_TYPED_EVENT_CALL |
2123 | 0U, // ICALL_BRANCH_FUNNEL |
2124 | 23000U, // FAKE_USE |
2125 | 0U, // MEMBARRIER |
2126 | 0U, // JUMP_TABLE_DEBUG_INFO |
2127 | 0U, // CONVERGENCECTRL_ENTRY |
2128 | 0U, // CONVERGENCECTRL_ANCHOR |
2129 | 0U, // CONVERGENCECTRL_LOOP |
2130 | 0U, // CONVERGENCECTRL_GLUE |
2131 | 0U, // G_ASSERT_SEXT |
2132 | 0U, // G_ASSERT_ZEXT |
2133 | 0U, // G_ASSERT_ALIGN |
2134 | 0U, // G_ADD |
2135 | 0U, // G_SUB |
2136 | 0U, // G_MUL |
2137 | 0U, // G_SDIV |
2138 | 0U, // G_UDIV |
2139 | 0U, // G_SREM |
2140 | 0U, // G_UREM |
2141 | 0U, // G_SDIVREM |
2142 | 0U, // G_UDIVREM |
2143 | 0U, // G_AND |
2144 | 0U, // G_OR |
2145 | 0U, // G_XOR |
2146 | 0U, // G_ABDS |
2147 | 0U, // G_ABDU |
2148 | 0U, // G_IMPLICIT_DEF |
2149 | 0U, // G_PHI |
2150 | 0U, // G_FRAME_INDEX |
2151 | 0U, // G_GLOBAL_VALUE |
2152 | 0U, // G_PTRAUTH_GLOBAL_VALUE |
2153 | 0U, // G_CONSTANT_POOL |
2154 | 0U, // G_EXTRACT |
2155 | 0U, // G_UNMERGE_VALUES |
2156 | 0U, // G_INSERT |
2157 | 0U, // G_MERGE_VALUES |
2158 | 0U, // G_BUILD_VECTOR |
2159 | 0U, // G_BUILD_VECTOR_TRUNC |
2160 | 0U, // G_CONCAT_VECTORS |
2161 | 0U, // G_PTRTOINT |
2162 | 0U, // G_INTTOPTR |
2163 | 0U, // G_BITCAST |
2164 | 0U, // G_FREEZE |
2165 | 0U, // G_CONSTANT_FOLD_BARRIER |
2166 | 0U, // G_INTRINSIC_FPTRUNC_ROUND |
2167 | 0U, // G_INTRINSIC_TRUNC |
2168 | 0U, // G_INTRINSIC_ROUND |
2169 | 0U, // G_INTRINSIC_LRINT |
2170 | 0U, // G_INTRINSIC_LLRINT |
2171 | 0U, // G_INTRINSIC_ROUNDEVEN |
2172 | 0U, // G_READCYCLECOUNTER |
2173 | 0U, // G_READSTEADYCOUNTER |
2174 | 0U, // G_LOAD |
2175 | 0U, // G_SEXTLOAD |
2176 | 0U, // G_ZEXTLOAD |
2177 | 0U, // G_INDEXED_LOAD |
2178 | 0U, // G_INDEXED_SEXTLOAD |
2179 | 0U, // G_INDEXED_ZEXTLOAD |
2180 | 0U, // G_STORE |
2181 | 0U, // G_INDEXED_STORE |
2182 | 0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS |
2183 | 0U, // G_ATOMIC_CMPXCHG |
2184 | 0U, // G_ATOMICRMW_XCHG |
2185 | 0U, // G_ATOMICRMW_ADD |
2186 | 0U, // G_ATOMICRMW_SUB |
2187 | 0U, // G_ATOMICRMW_AND |
2188 | 0U, // G_ATOMICRMW_NAND |
2189 | 0U, // G_ATOMICRMW_OR |
2190 | 0U, // G_ATOMICRMW_XOR |
2191 | 0U, // G_ATOMICRMW_MAX |
2192 | 0U, // G_ATOMICRMW_MIN |
2193 | 0U, // G_ATOMICRMW_UMAX |
2194 | 0U, // G_ATOMICRMW_UMIN |
2195 | 0U, // G_ATOMICRMW_FADD |
2196 | 0U, // G_ATOMICRMW_FSUB |
2197 | 0U, // G_ATOMICRMW_FMAX |
2198 | 0U, // G_ATOMICRMW_FMIN |
2199 | 0U, // G_ATOMICRMW_FMAXIMUM |
2200 | 0U, // G_ATOMICRMW_FMINIMUM |
2201 | 0U, // G_ATOMICRMW_UINC_WRAP |
2202 | 0U, // G_ATOMICRMW_UDEC_WRAP |
2203 | 0U, // G_ATOMICRMW_USUB_COND |
2204 | 0U, // G_ATOMICRMW_USUB_SAT |
2205 | 0U, // G_FENCE |
2206 | 0U, // G_PREFETCH |
2207 | 0U, // G_BRCOND |
2208 | 0U, // G_BRINDIRECT |
2209 | 0U, // G_INVOKE_REGION_START |
2210 | 0U, // G_INTRINSIC |
2211 | 0U, // G_INTRINSIC_W_SIDE_EFFECTS |
2212 | 0U, // G_INTRINSIC_CONVERGENT |
2213 | 0U, // G_INTRINSIC_CONVERGENT_W_SIDE_EFFECTS |
2214 | 0U, // G_ANYEXT |
2215 | 0U, // G_TRUNC |
2216 | 0U, // G_CONSTANT |
2217 | 0U, // G_FCONSTANT |
2218 | 0U, // G_VASTART |
2219 | 0U, // G_VAARG |
2220 | 0U, // G_SEXT |
2221 | 0U, // G_SEXT_INREG |
2222 | 0U, // G_ZEXT |
2223 | 0U, // G_SHL |
2224 | 0U, // G_LSHR |
2225 | 0U, // G_ASHR |
2226 | 0U, // G_FSHL |
2227 | 0U, // G_FSHR |
2228 | 0U, // G_ROTR |
2229 | 0U, // G_ROTL |
2230 | 0U, // G_ICMP |
2231 | 0U, // G_FCMP |
2232 | 0U, // G_SCMP |
2233 | 0U, // G_UCMP |
2234 | 0U, // G_SELECT |
2235 | 0U, // G_UADDO |
2236 | 0U, // G_UADDE |
2237 | 0U, // G_USUBO |
2238 | 0U, // G_USUBE |
2239 | 0U, // G_SADDO |
2240 | 0U, // G_SADDE |
2241 | 0U, // G_SSUBO |
2242 | 0U, // G_SSUBE |
2243 | 0U, // G_UMULO |
2244 | 0U, // G_SMULO |
2245 | 0U, // G_UMULH |
2246 | 0U, // G_SMULH |
2247 | 0U, // G_UADDSAT |
2248 | 0U, // G_SADDSAT |
2249 | 0U, // G_USUBSAT |
2250 | 0U, // G_SSUBSAT |
2251 | 0U, // G_USHLSAT |
2252 | 0U, // G_SSHLSAT |
2253 | 0U, // G_SMULFIX |
2254 | 0U, // G_UMULFIX |
2255 | 0U, // G_SMULFIXSAT |
2256 | 0U, // G_UMULFIXSAT |
2257 | 0U, // G_SDIVFIX |
2258 | 0U, // G_UDIVFIX |
2259 | 0U, // G_SDIVFIXSAT |
2260 | 0U, // G_UDIVFIXSAT |
2261 | 0U, // G_FADD |
2262 | 0U, // G_FSUB |
2263 | 0U, // G_FMUL |
2264 | 0U, // G_FMA |
2265 | 0U, // G_FMAD |
2266 | 0U, // G_FDIV |
2267 | 0U, // G_FREM |
2268 | 0U, // G_FPOW |
2269 | 0U, // G_FPOWI |
2270 | 0U, // G_FEXP |
2271 | 0U, // G_FEXP2 |
2272 | 0U, // G_FEXP10 |
2273 | 0U, // G_FLOG |
2274 | 0U, // G_FLOG2 |
2275 | 0U, // G_FLOG10 |
2276 | 0U, // G_FLDEXP |
2277 | 0U, // G_FFREXP |
2278 | 0U, // G_FNEG |
2279 | 0U, // G_FPEXT |
2280 | 0U, // G_FPTRUNC |
2281 | 0U, // G_FPTOSI |
2282 | 0U, // G_FPTOUI |
2283 | 0U, // G_SITOFP |
2284 | 0U, // G_UITOFP |
2285 | 0U, // G_FPTOSI_SAT |
2286 | 0U, // G_FPTOUI_SAT |
2287 | 0U, // G_FABS |
2288 | 0U, // G_FCOPYSIGN |
2289 | 0U, // G_IS_FPCLASS |
2290 | 0U, // G_FCANONICALIZE |
2291 | 0U, // G_FMINNUM |
2292 | 0U, // G_FMAXNUM |
2293 | 0U, // G_FMINNUM_IEEE |
2294 | 0U, // G_FMAXNUM_IEEE |
2295 | 0U, // G_FMINIMUM |
2296 | 0U, // G_FMAXIMUM |
2297 | 0U, // G_FMINIMUMNUM |
2298 | 0U, // G_FMAXIMUMNUM |
2299 | 0U, // G_GET_FPENV |
2300 | 0U, // G_SET_FPENV |
2301 | 0U, // G_RESET_FPENV |
2302 | 0U, // G_GET_FPMODE |
2303 | 0U, // G_SET_FPMODE |
2304 | 0U, // G_RESET_FPMODE |
2305 | 0U, // G_PTR_ADD |
2306 | 0U, // G_PTRMASK |
2307 | 0U, // G_SMIN |
2308 | 0U, // G_SMAX |
2309 | 0U, // G_UMIN |
2310 | 0U, // G_UMAX |
2311 | 0U, // G_ABS |
2312 | 0U, // G_LROUND |
2313 | 0U, // G_LLROUND |
2314 | 0U, // G_BR |
2315 | 0U, // G_BRJT |
2316 | 0U, // G_VSCALE |
2317 | 0U, // G_INSERT_SUBVECTOR |
2318 | 0U, // G_EXTRACT_SUBVECTOR |
2319 | 0U, // G_INSERT_VECTOR_ELT |
2320 | 0U, // G_EXTRACT_VECTOR_ELT |
2321 | 0U, // G_SHUFFLE_VECTOR |
2322 | 0U, // G_SPLAT_VECTOR |
2323 | 0U, // G_STEP_VECTOR |
2324 | 0U, // G_VECTOR_COMPRESS |
2325 | 0U, // G_CTTZ |
2326 | 0U, // G_CTTZ_ZERO_UNDEF |
2327 | 0U, // G_CTLZ |
2328 | 0U, // G_CTLZ_ZERO_UNDEF |
2329 | 0U, // G_CTPOP |
2330 | 0U, // G_BSWAP |
2331 | 0U, // G_BITREVERSE |
2332 | 0U, // G_FCEIL |
2333 | 0U, // G_FCOS |
2334 | 0U, // G_FSIN |
2335 | 0U, // G_FSINCOS |
2336 | 0U, // G_FTAN |
2337 | 0U, // G_FACOS |
2338 | 0U, // G_FASIN |
2339 | 0U, // G_FATAN |
2340 | 0U, // G_FATAN2 |
2341 | 0U, // G_FCOSH |
2342 | 0U, // G_FSINH |
2343 | 0U, // G_FTANH |
2344 | 0U, // G_FSQRT |
2345 | 0U, // G_FFLOOR |
2346 | 0U, // G_FRINT |
2347 | 0U, // G_FNEARBYINT |
2348 | 0U, // G_ADDRSPACE_CAST |
2349 | 0U, // G_BLOCK_ADDR |
2350 | 0U, // G_JUMP_TABLE |
2351 | 0U, // G_DYN_STACKALLOC |
2352 | 0U, // G_STACKSAVE |
2353 | 0U, // G_STACKRESTORE |
2354 | 0U, // G_STRICT_FADD |
2355 | 0U, // G_STRICT_FSUB |
2356 | 0U, // G_STRICT_FMUL |
2357 | 0U, // G_STRICT_FDIV |
2358 | 0U, // G_STRICT_FREM |
2359 | 0U, // G_STRICT_FMA |
2360 | 0U, // G_STRICT_FSQRT |
2361 | 0U, // G_STRICT_FLDEXP |
2362 | 0U, // G_READ_REGISTER |
2363 | 0U, // G_WRITE_REGISTER |
2364 | 0U, // G_MEMCPY |
2365 | 0U, // G_MEMCPY_INLINE |
2366 | 0U, // G_MEMMOVE |
2367 | 0U, // G_MEMSET |
2368 | 0U, // G_BZERO |
2369 | 0U, // G_TRAP |
2370 | 0U, // G_DEBUGTRAP |
2371 | 0U, // G_UBSANTRAP |
2372 | 0U, // G_VECREDUCE_SEQ_FADD |
2373 | 0U, // G_VECREDUCE_SEQ_FMUL |
2374 | 0U, // G_VECREDUCE_FADD |
2375 | 0U, // G_VECREDUCE_FMUL |
2376 | 0U, // G_VECREDUCE_FMAX |
2377 | 0U, // G_VECREDUCE_FMIN |
2378 | 0U, // G_VECREDUCE_FMAXIMUM |
2379 | 0U, // G_VECREDUCE_FMINIMUM |
2380 | 0U, // G_VECREDUCE_ADD |
2381 | 0U, // G_VECREDUCE_MUL |
2382 | 0U, // G_VECREDUCE_AND |
2383 | 0U, // G_VECREDUCE_OR |
2384 | 0U, // G_VECREDUCE_XOR |
2385 | 0U, // G_VECREDUCE_SMAX |
2386 | 0U, // G_VECREDUCE_SMIN |
2387 | 0U, // G_VECREDUCE_UMAX |
2388 | 0U, // G_VECREDUCE_UMIN |
2389 | 0U, // G_SBFX |
2390 | 0U, // G_UBFX |
2391 | 0U, // ADJCALLSTACKDOWN |
2392 | 0U, // ADJCALLSTACKUP |
2393 | 0U, // BuildPairF64Pseudo |
2394 | 0U, // G_CLZW |
2395 | 0U, // G_CTZW |
2396 | 0U, // G_DIVUW |
2397 | 0U, // G_DIVW |
2398 | 0U, // G_FCLASS |
2399 | 0U, // G_FCVT_WU_RV64 |
2400 | 0U, // G_FCVT_W_RV64 |
2401 | 0U, // G_READ_VLENB |
2402 | 0U, // G_REMUW |
2403 | 0U, // G_ROLW |
2404 | 0U, // G_RORW |
2405 | 0U, // G_SLLW |
2406 | 0U, // G_SPLAT_VECTOR_SPLIT_I64_VL |
2407 | 0U, // G_SRAW |
2408 | 0U, // G_SRLW |
2409 | 0U, // G_VMCLR_VL |
2410 | 0U, // G_VMSET_VL |
2411 | 0U, // G_VMV_V_V_VL |
2412 | 0U, // G_VSLIDEDOWN_VL |
2413 | 0U, // G_VSLIDEUP_VL |
2414 | 0U, // HWASAN_CHECK_MEMACCESS_SHORTGRANULES |
2415 | 0U, // KCFI_CHECK |
2416 | 0U, // PROBED_STACKALLOC |
2417 | 0U, // PROBED_STACKALLOC_DYN |
2418 | 0U, // PROBED_STACKALLOC_RVV |
2419 | 36912U, // PseudoAddTPRel |
2420 | 0U, // PseudoAtomicLoadNand32 |
2421 | 0U, // PseudoAtomicLoadNand64 |
2422 | 0U, // PseudoBR |
2423 | 0U, // PseudoBRIND |
2424 | 0U, // PseudoBRINDNonX7 |
2425 | 0U, // PseudoBRINDX7 |
2426 | 303452U, // PseudoCALL |
2427 | 0U, // PseudoCALLIndirect |
2428 | 0U, // PseudoCALLIndirectNonX7 |
2429 | 0U, // PseudoCALLIndirectX7 |
2430 | 33595740U, // PseudoCALLReg |
2431 | 0U, // PseudoCCADD |
2432 | 0U, // PseudoCCADDI |
2433 | 0U, // PseudoCCADDIW |
2434 | 0U, // PseudoCCADDW |
2435 | 0U, // PseudoCCAND |
2436 | 0U, // PseudoCCANDI |
2437 | 0U, // PseudoCCANDN |
2438 | 0U, // PseudoCCMOVGPR |
2439 | 0U, // PseudoCCMOVGPRNoX0 |
2440 | 0U, // PseudoCCNDS_BFOS |
2441 | 0U, // PseudoCCNDS_BFOZ |
2442 | 0U, // PseudoCCOR |
2443 | 0U, // PseudoCCORI |
2444 | 0U, // PseudoCCORN |
2445 | 0U, // PseudoCCSLL |
2446 | 0U, // PseudoCCSLLI |
2447 | 0U, // PseudoCCSLLIW |
2448 | 0U, // PseudoCCSLLW |
2449 | 0U, // PseudoCCSRA |
2450 | 0U, // PseudoCCSRAI |
2451 | 0U, // PseudoCCSRAIW |
2452 | 0U, // PseudoCCSRAW |
2453 | 0U, // PseudoCCSRL |
2454 | 0U, // PseudoCCSRLI |
2455 | 0U, // PseudoCCSRLIW |
2456 | 0U, // PseudoCCSRLW |
2457 | 0U, // PseudoCCSUB |
2458 | 0U, // PseudoCCSUBW |
2459 | 0U, // PseudoCCXNOR |
2460 | 0U, // PseudoCCXOR |
2461 | 0U, // PseudoCCXORI |
2462 | 35691700U, // PseudoC_ADDI_NOP |
2463 | 0U, // PseudoCmpXchg32 |
2464 | 0U, // PseudoCmpXchg64 |
2465 | 270602396U, // PseudoFLD |
2466 | 270605162U, // PseudoFLH |
2467 | 270610239U, // PseudoFLQ |
2468 | 270619011U, // PseudoFLW |
2469 | 0U, // PseudoFROUND_D |
2470 | 0U, // PseudoFROUND_D_IN32X |
2471 | 0U, // PseudoFROUND_D_INX |
2472 | 0U, // PseudoFROUND_H |
2473 | 0U, // PseudoFROUND_H_INX |
2474 | 0U, // PseudoFROUND_S |
2475 | 0U, // PseudoFROUND_S_INX |
2476 | 270602488U, // PseudoFSD |
2477 | 270605287U, // PseudoFSH |
2478 | 270610244U, // PseudoFSQ |
2479 | 270619207U, // PseudoFSW |
2480 | 37825230U, // PseudoJump |
2481 | 33588718U, // PseudoLA |
2482 | 33588718U, // PseudoLAImm |
2483 | 33590857U, // PseudoLA_TLSDESC |
2484 | 33591433U, // PseudoLA_TLS_GD |
2485 | 33591613U, // PseudoLA_TLS_IE |
2486 | 33590666U, // PseudoLB |
2487 | 33600801U, // PseudoLBU |
2488 | 33591446U, // PseudoLD |
2489 | 33591446U, // PseudoLD_RV32 |
2490 | 33588610U, // PseudoLGA |
2491 | 33594198U, // PseudoLH |
2492 | 33600930U, // PseudoLHU |
2493 | 33594698U, // PseudoLI |
2494 | 33588717U, // PseudoLLA |
2495 | 33588717U, // PseudoLLAImm |
2496 | 33608037U, // PseudoLW |
2497 | 33601231U, // PseudoLWU |
2498 | 0U, // PseudoLongBEQ |
2499 | 0U, // PseudoLongBGE |
2500 | 0U, // PseudoLongBGEU |
2501 | 0U, // PseudoLongBLT |
2502 | 0U, // PseudoLongBLTU |
2503 | 0U, // PseudoLongBNE |
2504 | 0U, // PseudoLongQC_BEQI |
2505 | 0U, // PseudoLongQC_BGEI |
2506 | 0U, // PseudoLongQC_BGEUI |
2507 | 0U, // PseudoLongQC_BLTI |
2508 | 0U, // PseudoLongQC_BLTUI |
2509 | 0U, // PseudoLongQC_BNEI |
2510 | 0U, // PseudoLongQC_E_BEQI |
2511 | 0U, // PseudoLongQC_E_BGEI |
2512 | 0U, // PseudoLongQC_E_BGEUI |
2513 | 0U, // PseudoLongQC_E_BLTI |
2514 | 0U, // PseudoLongQC_E_BLTUI |
2515 | 0U, // PseudoLongQC_E_BNEI |
2516 | 0U, // PseudoMV_FPR16INX |
2517 | 0U, // PseudoMV_FPR32INX |
2518 | 0U, // PseudoMaskedAtomicLoadAdd32 |
2519 | 0U, // PseudoMaskedAtomicLoadMax32 |
2520 | 0U, // PseudoMaskedAtomicLoadMin32 |
2521 | 0U, // PseudoMaskedAtomicLoadNand32 |
2522 | 0U, // PseudoMaskedAtomicLoadSub32 |
2523 | 0U, // PseudoMaskedAtomicLoadUMax32 |
2524 | 0U, // PseudoMaskedAtomicLoadUMin32 |
2525 | 0U, // PseudoMaskedAtomicSwap32 |
2526 | 0U, // PseudoMaskedCmpXchg32 |
2527 | 0U, // PseudoMovAddr |
2528 | 0U, // PseudoMovImm |
2529 | 0U, // PseudoNDS_VD4DOTSU_VV_M1 |
2530 | 0U, // PseudoNDS_VD4DOTSU_VV_M1_MASK |
2531 | 0U, // PseudoNDS_VD4DOTSU_VV_M2 |
2532 | 0U, // PseudoNDS_VD4DOTSU_VV_M2_MASK |
2533 | 0U, // PseudoNDS_VD4DOTSU_VV_M4 |
2534 | 0U, // PseudoNDS_VD4DOTSU_VV_M4_MASK |
2535 | 0U, // PseudoNDS_VD4DOTSU_VV_M8 |
2536 | 0U, // PseudoNDS_VD4DOTSU_VV_M8_MASK |
2537 | 0U, // PseudoNDS_VD4DOTSU_VV_MF2 |
2538 | 0U, // PseudoNDS_VD4DOTSU_VV_MF2_MASK |
2539 | 0U, // PseudoNDS_VD4DOTS_VV_M1 |
2540 | 0U, // PseudoNDS_VD4DOTS_VV_M1_MASK |
2541 | 0U, // PseudoNDS_VD4DOTS_VV_M2 |
2542 | 0U, // PseudoNDS_VD4DOTS_VV_M2_MASK |
2543 | 0U, // PseudoNDS_VD4DOTS_VV_M4 |
2544 | 0U, // PseudoNDS_VD4DOTS_VV_M4_MASK |
2545 | 0U, // PseudoNDS_VD4DOTS_VV_M8 |
2546 | 0U, // PseudoNDS_VD4DOTS_VV_M8_MASK |
2547 | 0U, // PseudoNDS_VD4DOTS_VV_MF2 |
2548 | 0U, // PseudoNDS_VD4DOTS_VV_MF2_MASK |
2549 | 0U, // PseudoNDS_VD4DOTU_VV_M1 |
2550 | 0U, // PseudoNDS_VD4DOTU_VV_M1_MASK |
2551 | 0U, // PseudoNDS_VD4DOTU_VV_M2 |
2552 | 0U, // PseudoNDS_VD4DOTU_VV_M2_MASK |
2553 | 0U, // PseudoNDS_VD4DOTU_VV_M4 |
2554 | 0U, // PseudoNDS_VD4DOTU_VV_M4_MASK |
2555 | 0U, // PseudoNDS_VD4DOTU_VV_M8 |
2556 | 0U, // PseudoNDS_VD4DOTU_VV_M8_MASK |
2557 | 0U, // PseudoNDS_VD4DOTU_VV_MF2 |
2558 | 0U, // PseudoNDS_VD4DOTU_VV_MF2_MASK |
2559 | 0U, // PseudoNDS_VFNCVT_BF16_S_M1 |
2560 | 0U, // PseudoNDS_VFNCVT_BF16_S_M2 |
2561 | 0U, // PseudoNDS_VFNCVT_BF16_S_M4 |
2562 | 0U, // PseudoNDS_VFNCVT_BF16_S_MF2 |
2563 | 0U, // PseudoNDS_VFNCVT_BF16_S_MF4 |
2564 | 0U, // PseudoNDS_VFPMADB_VFPR16_M1 |
2565 | 0U, // PseudoNDS_VFPMADB_VFPR16_M1_MASK |
2566 | 0U, // PseudoNDS_VFPMADB_VFPR16_M2 |
2567 | 0U, // PseudoNDS_VFPMADB_VFPR16_M2_MASK |
2568 | 0U, // PseudoNDS_VFPMADB_VFPR16_M4 |
2569 | 0U, // PseudoNDS_VFPMADB_VFPR16_M4_MASK |
2570 | 0U, // PseudoNDS_VFPMADB_VFPR16_M8 |
2571 | 0U, // PseudoNDS_VFPMADB_VFPR16_M8_MASK |
2572 | 0U, // PseudoNDS_VFPMADB_VFPR16_MF2 |
2573 | 0U, // PseudoNDS_VFPMADB_VFPR16_MF2_MASK |
2574 | 0U, // PseudoNDS_VFPMADB_VFPR16_MF4 |
2575 | 0U, // PseudoNDS_VFPMADB_VFPR16_MF4_MASK |
2576 | 0U, // PseudoNDS_VFPMADT_VFPR16_M1 |
2577 | 0U, // PseudoNDS_VFPMADT_VFPR16_M1_MASK |
2578 | 0U, // PseudoNDS_VFPMADT_VFPR16_M2 |
2579 | 0U, // PseudoNDS_VFPMADT_VFPR16_M2_MASK |
2580 | 0U, // PseudoNDS_VFPMADT_VFPR16_M4 |
2581 | 0U, // PseudoNDS_VFPMADT_VFPR16_M4_MASK |
2582 | 0U, // PseudoNDS_VFPMADT_VFPR16_M8 |
2583 | 0U, // PseudoNDS_VFPMADT_VFPR16_M8_MASK |
2584 | 0U, // PseudoNDS_VFPMADT_VFPR16_MF2 |
2585 | 0U, // PseudoNDS_VFPMADT_VFPR16_MF2_MASK |
2586 | 0U, // PseudoNDS_VFPMADT_VFPR16_MF4 |
2587 | 0U, // PseudoNDS_VFPMADT_VFPR16_MF4_MASK |
2588 | 0U, // PseudoNDS_VFWCVT_S_BF16_M1 |
2589 | 0U, // PseudoNDS_VFWCVT_S_BF16_M2 |
2590 | 0U, // PseudoNDS_VFWCVT_S_BF16_M4 |
2591 | 0U, // PseudoNDS_VFWCVT_S_BF16_MF2 |
2592 | 0U, // PseudoNDS_VFWCVT_S_BF16_MF4 |
2593 | 33590661U, // PseudoQC_E_LB |
2594 | 33600806U, // PseudoQC_E_LBU |
2595 | 33594202U, // PseudoQC_E_LH |
2596 | 33600935U, // PseudoQC_E_LHU |
2597 | 33608041U, // PseudoQC_E_LW |
2598 | 270601688U, // PseudoQC_E_SB |
2599 | 270605271U, // PseudoQC_E_SH |
2600 | 270619168U, // PseudoQC_E_SW |
2601 | 0U, // PseudoQuietFLE_D |
2602 | 0U, // PseudoQuietFLE_D_IN32X |
2603 | 0U, // PseudoQuietFLE_D_INX |
2604 | 0U, // PseudoQuietFLE_H |
2605 | 0U, // PseudoQuietFLE_H_INX |
2606 | 0U, // PseudoQuietFLE_S |
2607 | 0U, // PseudoQuietFLE_S_INX |
2608 | 0U, // PseudoQuietFLT_D |
2609 | 0U, // PseudoQuietFLT_D_IN32X |
2610 | 0U, // PseudoQuietFLT_D_INX |
2611 | 0U, // PseudoQuietFLT_H |
2612 | 0U, // PseudoQuietFLT_H_INX |
2613 | 0U, // PseudoQuietFLT_S |
2614 | 0U, // PseudoQuietFLT_S_INX |
2615 | 0U, // PseudoRET |
2616 | 0U, // PseudoRI_VEXTRACT_M1 |
2617 | 0U, // PseudoRI_VEXTRACT_M2 |
2618 | 0U, // PseudoRI_VEXTRACT_M4 |
2619 | 0U, // PseudoRI_VEXTRACT_M8 |
2620 | 0U, // PseudoRI_VEXTRACT_MF2 |
2621 | 0U, // PseudoRI_VEXTRACT_MF4 |
2622 | 0U, // PseudoRI_VEXTRACT_MF8 |
2623 | 0U, // PseudoRI_VINSERT_M1 |
2624 | 0U, // PseudoRI_VINSERT_M2 |
2625 | 0U, // PseudoRI_VINSERT_M4 |
2626 | 0U, // PseudoRI_VINSERT_M8 |
2627 | 0U, // PseudoRI_VINSERT_MF2 |
2628 | 0U, // PseudoRI_VINSERT_MF4 |
2629 | 0U, // PseudoRI_VINSERT_MF8 |
2630 | 0U, // PseudoRI_VUNZIP2A_VV_M1 |
2631 | 0U, // PseudoRI_VUNZIP2A_VV_M1_MASK |
2632 | 0U, // PseudoRI_VUNZIP2A_VV_M2 |
2633 | 0U, // PseudoRI_VUNZIP2A_VV_M2_MASK |
2634 | 0U, // PseudoRI_VUNZIP2A_VV_M4 |
2635 | 0U, // PseudoRI_VUNZIP2A_VV_M4_MASK |
2636 | 0U, // PseudoRI_VUNZIP2A_VV_M8 |
2637 | 0U, // PseudoRI_VUNZIP2A_VV_M8_MASK |
2638 | 0U, // PseudoRI_VUNZIP2A_VV_MF2 |
2639 | 0U, // PseudoRI_VUNZIP2A_VV_MF2_MASK |
2640 | 0U, // PseudoRI_VUNZIP2A_VV_MF4 |
2641 | 0U, // PseudoRI_VUNZIP2A_VV_MF4_MASK |
2642 | 0U, // PseudoRI_VUNZIP2A_VV_MF8 |
2643 | 0U, // PseudoRI_VUNZIP2A_VV_MF8_MASK |
2644 | 0U, // PseudoRI_VUNZIP2B_VV_M1 |
2645 | 0U, // PseudoRI_VUNZIP2B_VV_M1_MASK |
2646 | 0U, // PseudoRI_VUNZIP2B_VV_M2 |
2647 | 0U, // PseudoRI_VUNZIP2B_VV_M2_MASK |
2648 | 0U, // PseudoRI_VUNZIP2B_VV_M4 |
2649 | 0U, // PseudoRI_VUNZIP2B_VV_M4_MASK |
2650 | 0U, // PseudoRI_VUNZIP2B_VV_M8 |
2651 | 0U, // PseudoRI_VUNZIP2B_VV_M8_MASK |
2652 | 0U, // PseudoRI_VUNZIP2B_VV_MF2 |
2653 | 0U, // PseudoRI_VUNZIP2B_VV_MF2_MASK |
2654 | 0U, // PseudoRI_VUNZIP2B_VV_MF4 |
2655 | 0U, // PseudoRI_VUNZIP2B_VV_MF4_MASK |
2656 | 0U, // PseudoRI_VUNZIP2B_VV_MF8 |
2657 | 0U, // PseudoRI_VUNZIP2B_VV_MF8_MASK |
2658 | 0U, // PseudoRI_VZIP2A_VV_M1 |
2659 | 0U, // PseudoRI_VZIP2A_VV_M1_MASK |
2660 | 0U, // PseudoRI_VZIP2A_VV_M2 |
2661 | 0U, // PseudoRI_VZIP2A_VV_M2_MASK |
2662 | 0U, // PseudoRI_VZIP2A_VV_M4 |
2663 | 0U, // PseudoRI_VZIP2A_VV_M4_MASK |
2664 | 0U, // PseudoRI_VZIP2A_VV_M8 |
2665 | 0U, // PseudoRI_VZIP2A_VV_M8_MASK |
2666 | 0U, // PseudoRI_VZIP2A_VV_MF2 |
2667 | 0U, // PseudoRI_VZIP2A_VV_MF2_MASK |
2668 | 0U, // PseudoRI_VZIP2A_VV_MF4 |
2669 | 0U, // PseudoRI_VZIP2A_VV_MF4_MASK |
2670 | 0U, // PseudoRI_VZIP2A_VV_MF8 |
2671 | 0U, // PseudoRI_VZIP2A_VV_MF8_MASK |
2672 | 0U, // PseudoRI_VZIP2B_VV_M1 |
2673 | 0U, // PseudoRI_VZIP2B_VV_M1_MASK |
2674 | 0U, // PseudoRI_VZIP2B_VV_M2 |
2675 | 0U, // PseudoRI_VZIP2B_VV_M2_MASK |
2676 | 0U, // PseudoRI_VZIP2B_VV_M4 |
2677 | 0U, // PseudoRI_VZIP2B_VV_M4_MASK |
2678 | 0U, // PseudoRI_VZIP2B_VV_M8 |
2679 | 0U, // PseudoRI_VZIP2B_VV_M8_MASK |
2680 | 0U, // PseudoRI_VZIP2B_VV_MF2 |
2681 | 0U, // PseudoRI_VZIP2B_VV_MF2_MASK |
2682 | 0U, // PseudoRI_VZIP2B_VV_MF4 |
2683 | 0U, // PseudoRI_VZIP2B_VV_MF4_MASK |
2684 | 0U, // PseudoRI_VZIP2B_VV_MF8 |
2685 | 0U, // PseudoRI_VZIP2B_VV_MF8_MASK |
2686 | 0U, // PseudoRI_VZIPEVEN_VV_M1 |
2687 | 0U, // PseudoRI_VZIPEVEN_VV_M1_MASK |
2688 | 0U, // PseudoRI_VZIPEVEN_VV_M2 |
2689 | 0U, // PseudoRI_VZIPEVEN_VV_M2_MASK |
2690 | 0U, // PseudoRI_VZIPEVEN_VV_M4 |
2691 | 0U, // PseudoRI_VZIPEVEN_VV_M4_MASK |
2692 | 0U, // PseudoRI_VZIPEVEN_VV_M8 |
2693 | 0U, // PseudoRI_VZIPEVEN_VV_M8_MASK |
2694 | 0U, // PseudoRI_VZIPEVEN_VV_MF2 |
2695 | 0U, // PseudoRI_VZIPEVEN_VV_MF2_MASK |
2696 | 0U, // PseudoRI_VZIPEVEN_VV_MF4 |
2697 | 0U, // PseudoRI_VZIPEVEN_VV_MF4_MASK |
2698 | 0U, // PseudoRI_VZIPEVEN_VV_MF8 |
2699 | 0U, // PseudoRI_VZIPEVEN_VV_MF8_MASK |
2700 | 0U, // PseudoRI_VZIPODD_VV_M1 |
2701 | 0U, // PseudoRI_VZIPODD_VV_M1_MASK |
2702 | 0U, // PseudoRI_VZIPODD_VV_M2 |
2703 | 0U, // PseudoRI_VZIPODD_VV_M2_MASK |
2704 | 0U, // PseudoRI_VZIPODD_VV_M4 |
2705 | 0U, // PseudoRI_VZIPODD_VV_M4_MASK |
2706 | 0U, // PseudoRI_VZIPODD_VV_M8 |
2707 | 0U, // PseudoRI_VZIPODD_VV_M8_MASK |
2708 | 0U, // PseudoRI_VZIPODD_VV_MF2 |
2709 | 0U, // PseudoRI_VZIPODD_VV_MF2_MASK |
2710 | 0U, // PseudoRI_VZIPODD_VV_MF4 |
2711 | 0U, // PseudoRI_VZIPODD_VV_MF4_MASK |
2712 | 0U, // PseudoRI_VZIPODD_VV_MF8 |
2713 | 0U, // PseudoRI_VZIPODD_VV_MF8_MASK |
2714 | 0U, // PseudoRV32ZdinxLD |
2715 | 0U, // PseudoRV32ZdinxSD |
2716 | 0U, // PseudoReadVL |
2717 | 0U, // PseudoReadVLENB |
2718 | 0U, // PseudoReadVLENBViaVSETVLIX0 |
2719 | 270601684U, // PseudoSB |
2720 | 270602482U, // PseudoSD |
2721 | 270602482U, // PseudoSD_RV32 |
2722 | 33590365U, // PseudoSEXT_B |
2723 | 33593879U, // PseudoSEXT_H |
2724 | 0U, // PseudoSF_VC_FPR16VV_SE_M1 |
2725 | 0U, // PseudoSF_VC_FPR16VV_SE_M2 |
2726 | 0U, // PseudoSF_VC_FPR16VV_SE_M4 |
2727 | 0U, // PseudoSF_VC_FPR16VV_SE_M8 |
2728 | 0U, // PseudoSF_VC_FPR16VV_SE_MF2 |
2729 | 0U, // PseudoSF_VC_FPR16VV_SE_MF4 |
2730 | 0U, // PseudoSF_VC_FPR16VW_SE_M1 |
2731 | 0U, // PseudoSF_VC_FPR16VW_SE_M2 |
2732 | 0U, // PseudoSF_VC_FPR16VW_SE_M4 |
2733 | 0U, // PseudoSF_VC_FPR16VW_SE_M8 |
2734 | 0U, // PseudoSF_VC_FPR16VW_SE_MF2 |
2735 | 0U, // PseudoSF_VC_FPR16VW_SE_MF4 |
2736 | 0U, // PseudoSF_VC_FPR16V_SE_M1 |
2737 | 0U, // PseudoSF_VC_FPR16V_SE_M2 |
2738 | 0U, // PseudoSF_VC_FPR16V_SE_M4 |
2739 | 0U, // PseudoSF_VC_FPR16V_SE_M8 |
2740 | 0U, // PseudoSF_VC_FPR16V_SE_MF2 |
2741 | 0U, // PseudoSF_VC_FPR16V_SE_MF4 |
2742 | 0U, // PseudoSF_VC_FPR32VV_SE_M1 |
2743 | 0U, // PseudoSF_VC_FPR32VV_SE_M2 |
2744 | 0U, // PseudoSF_VC_FPR32VV_SE_M4 |
2745 | 0U, // PseudoSF_VC_FPR32VV_SE_M8 |
2746 | 0U, // PseudoSF_VC_FPR32VV_SE_MF2 |
2747 | 0U, // PseudoSF_VC_FPR32VW_SE_M1 |
2748 | 0U, // PseudoSF_VC_FPR32VW_SE_M2 |
2749 | 0U, // PseudoSF_VC_FPR32VW_SE_M4 |
2750 | 0U, // PseudoSF_VC_FPR32VW_SE_M8 |
2751 | 0U, // PseudoSF_VC_FPR32VW_SE_MF2 |
2752 | 0U, // PseudoSF_VC_FPR32V_SE_M1 |
2753 | 0U, // PseudoSF_VC_FPR32V_SE_M2 |
2754 | 0U, // PseudoSF_VC_FPR32V_SE_M4 |
2755 | 0U, // PseudoSF_VC_FPR32V_SE_M8 |
2756 | 0U, // PseudoSF_VC_FPR32V_SE_MF2 |
2757 | 0U, // PseudoSF_VC_FPR64VV_SE_M1 |
2758 | 0U, // PseudoSF_VC_FPR64VV_SE_M2 |
2759 | 0U, // PseudoSF_VC_FPR64VV_SE_M4 |
2760 | 0U, // PseudoSF_VC_FPR64VV_SE_M8 |
2761 | 0U, // PseudoSF_VC_FPR64V_SE_M1 |
2762 | 0U, // PseudoSF_VC_FPR64V_SE_M2 |
2763 | 0U, // PseudoSF_VC_FPR64V_SE_M4 |
2764 | 0U, // PseudoSF_VC_FPR64V_SE_M8 |
2765 | 0U, // PseudoSF_VC_IVV_SE_M1 |
2766 | 0U, // PseudoSF_VC_IVV_SE_M2 |
2767 | 0U, // PseudoSF_VC_IVV_SE_M4 |
2768 | 0U, // PseudoSF_VC_IVV_SE_M8 |
2769 | 0U, // PseudoSF_VC_IVV_SE_MF2 |
2770 | 0U, // PseudoSF_VC_IVV_SE_MF4 |
2771 | 0U, // PseudoSF_VC_IVV_SE_MF8 |
2772 | 0U, // PseudoSF_VC_IVW_SE_M1 |
2773 | 0U, // PseudoSF_VC_IVW_SE_M2 |
2774 | 0U, // PseudoSF_VC_IVW_SE_M4 |
2775 | 0U, // PseudoSF_VC_IVW_SE_MF2 |
2776 | 0U, // PseudoSF_VC_IVW_SE_MF4 |
2777 | 0U, // PseudoSF_VC_IVW_SE_MF8 |
2778 | 0U, // PseudoSF_VC_IV_SE_M1 |
2779 | 0U, // PseudoSF_VC_IV_SE_M2 |
2780 | 0U, // PseudoSF_VC_IV_SE_M4 |
2781 | 0U, // PseudoSF_VC_IV_SE_M8 |
2782 | 0U, // PseudoSF_VC_IV_SE_MF2 |
2783 | 0U, // PseudoSF_VC_IV_SE_MF4 |
2784 | 0U, // PseudoSF_VC_IV_SE_MF8 |
2785 | 0U, // PseudoSF_VC_I_SE_M1 |
2786 | 0U, // PseudoSF_VC_I_SE_M2 |
2787 | 0U, // PseudoSF_VC_I_SE_M4 |
2788 | 0U, // PseudoSF_VC_I_SE_M8 |
2789 | 0U, // PseudoSF_VC_I_SE_MF2 |
2790 | 0U, // PseudoSF_VC_I_SE_MF4 |
2791 | 0U, // PseudoSF_VC_I_SE_MF8 |
2792 | 0U, // PseudoSF_VC_VVV_SE_M1 |
2793 | 0U, // PseudoSF_VC_VVV_SE_M2 |
2794 | 0U, // PseudoSF_VC_VVV_SE_M4 |
2795 | 0U, // PseudoSF_VC_VVV_SE_M8 |
2796 | 0U, // PseudoSF_VC_VVV_SE_MF2 |
2797 | 0U, // PseudoSF_VC_VVV_SE_MF4 |
2798 | 0U, // PseudoSF_VC_VVV_SE_MF8 |
2799 | 0U, // PseudoSF_VC_VVW_SE_M1 |
2800 | 0U, // PseudoSF_VC_VVW_SE_M2 |
2801 | 0U, // PseudoSF_VC_VVW_SE_M4 |
2802 | 0U, // PseudoSF_VC_VVW_SE_MF2 |
2803 | 0U, // PseudoSF_VC_VVW_SE_MF4 |
2804 | 0U, // PseudoSF_VC_VVW_SE_MF8 |
2805 | 0U, // PseudoSF_VC_VV_SE_M1 |
2806 | 0U, // PseudoSF_VC_VV_SE_M2 |
2807 | 0U, // PseudoSF_VC_VV_SE_M4 |
2808 | 0U, // PseudoSF_VC_VV_SE_M8 |
2809 | 0U, // PseudoSF_VC_VV_SE_MF2 |
2810 | 0U, // PseudoSF_VC_VV_SE_MF4 |
2811 | 0U, // PseudoSF_VC_VV_SE_MF8 |
2812 | 0U, // PseudoSF_VC_V_FPR16VV_M1 |
2813 | 0U, // PseudoSF_VC_V_FPR16VV_M2 |
2814 | 0U, // PseudoSF_VC_V_FPR16VV_M4 |
2815 | 0U, // PseudoSF_VC_V_FPR16VV_M8 |
2816 | 0U, // PseudoSF_VC_V_FPR16VV_MF2 |
2817 | 0U, // PseudoSF_VC_V_FPR16VV_MF4 |
2818 | 0U, // PseudoSF_VC_V_FPR16VV_SE_M1 |
2819 | 0U, // PseudoSF_VC_V_FPR16VV_SE_M2 |
2820 | 0U, // PseudoSF_VC_V_FPR16VV_SE_M4 |
2821 | 0U, // PseudoSF_VC_V_FPR16VV_SE_M8 |
2822 | 0U, // PseudoSF_VC_V_FPR16VV_SE_MF2 |
2823 | 0U, // PseudoSF_VC_V_FPR16VV_SE_MF4 |
2824 | 0U, // PseudoSF_VC_V_FPR16VW_M1 |
2825 | 0U, // PseudoSF_VC_V_FPR16VW_M2 |
2826 | 0U, // PseudoSF_VC_V_FPR16VW_M4 |
2827 | 0U, // PseudoSF_VC_V_FPR16VW_M8 |
2828 | 0U, // PseudoSF_VC_V_FPR16VW_MF2 |
2829 | 0U, // PseudoSF_VC_V_FPR16VW_MF4 |
2830 | 0U, // PseudoSF_VC_V_FPR16VW_SE_M1 |
2831 | 0U, // PseudoSF_VC_V_FPR16VW_SE_M2 |
2832 | 0U, // PseudoSF_VC_V_FPR16VW_SE_M4 |
2833 | 0U, // PseudoSF_VC_V_FPR16VW_SE_M8 |
2834 | 0U, // PseudoSF_VC_V_FPR16VW_SE_MF2 |
2835 | 0U, // PseudoSF_VC_V_FPR16VW_SE_MF4 |
2836 | 0U, // PseudoSF_VC_V_FPR16V_M1 |
2837 | 0U, // PseudoSF_VC_V_FPR16V_M2 |
2838 | 0U, // PseudoSF_VC_V_FPR16V_M4 |
2839 | 0U, // PseudoSF_VC_V_FPR16V_M8 |
2840 | 0U, // PseudoSF_VC_V_FPR16V_MF2 |
2841 | 0U, // PseudoSF_VC_V_FPR16V_MF4 |
2842 | 0U, // PseudoSF_VC_V_FPR16V_SE_M1 |
2843 | 0U, // PseudoSF_VC_V_FPR16V_SE_M2 |
2844 | 0U, // PseudoSF_VC_V_FPR16V_SE_M4 |
2845 | 0U, // PseudoSF_VC_V_FPR16V_SE_M8 |
2846 | 0U, // PseudoSF_VC_V_FPR16V_SE_MF2 |
2847 | 0U, // PseudoSF_VC_V_FPR16V_SE_MF4 |
2848 | 0U, // PseudoSF_VC_V_FPR32VV_M1 |
2849 | 0U, // PseudoSF_VC_V_FPR32VV_M2 |
2850 | 0U, // PseudoSF_VC_V_FPR32VV_M4 |
2851 | 0U, // PseudoSF_VC_V_FPR32VV_M8 |
2852 | 0U, // PseudoSF_VC_V_FPR32VV_MF2 |
2853 | 0U, // PseudoSF_VC_V_FPR32VV_SE_M1 |
2854 | 0U, // PseudoSF_VC_V_FPR32VV_SE_M2 |
2855 | 0U, // PseudoSF_VC_V_FPR32VV_SE_M4 |
2856 | 0U, // PseudoSF_VC_V_FPR32VV_SE_M8 |
2857 | 0U, // PseudoSF_VC_V_FPR32VV_SE_MF2 |
2858 | 0U, // PseudoSF_VC_V_FPR32VW_M1 |
2859 | 0U, // PseudoSF_VC_V_FPR32VW_M2 |
2860 | 0U, // PseudoSF_VC_V_FPR32VW_M4 |
2861 | 0U, // PseudoSF_VC_V_FPR32VW_M8 |
2862 | 0U, // PseudoSF_VC_V_FPR32VW_MF2 |
2863 | 0U, // PseudoSF_VC_V_FPR32VW_SE_M1 |
2864 | 0U, // PseudoSF_VC_V_FPR32VW_SE_M2 |
2865 | 0U, // PseudoSF_VC_V_FPR32VW_SE_M4 |
2866 | 0U, // PseudoSF_VC_V_FPR32VW_SE_M8 |
2867 | 0U, // PseudoSF_VC_V_FPR32VW_SE_MF2 |
2868 | 0U, // PseudoSF_VC_V_FPR32V_M1 |
2869 | 0U, // PseudoSF_VC_V_FPR32V_M2 |
2870 | 0U, // PseudoSF_VC_V_FPR32V_M4 |
2871 | 0U, // PseudoSF_VC_V_FPR32V_M8 |
2872 | 0U, // PseudoSF_VC_V_FPR32V_MF2 |
2873 | 0U, // PseudoSF_VC_V_FPR32V_SE_M1 |
2874 | 0U, // PseudoSF_VC_V_FPR32V_SE_M2 |
2875 | 0U, // PseudoSF_VC_V_FPR32V_SE_M4 |
2876 | 0U, // PseudoSF_VC_V_FPR32V_SE_M8 |
2877 | 0U, // PseudoSF_VC_V_FPR32V_SE_MF2 |
2878 | 0U, // PseudoSF_VC_V_FPR64VV_M1 |
2879 | 0U, // PseudoSF_VC_V_FPR64VV_M2 |
2880 | 0U, // PseudoSF_VC_V_FPR64VV_M4 |
2881 | 0U, // PseudoSF_VC_V_FPR64VV_M8 |
2882 | 0U, // PseudoSF_VC_V_FPR64VV_SE_M1 |
2883 | 0U, // PseudoSF_VC_V_FPR64VV_SE_M2 |
2884 | 0U, // PseudoSF_VC_V_FPR64VV_SE_M4 |
2885 | 0U, // PseudoSF_VC_V_FPR64VV_SE_M8 |
2886 | 0U, // PseudoSF_VC_V_FPR64V_M1 |
2887 | 0U, // PseudoSF_VC_V_FPR64V_M2 |
2888 | 0U, // PseudoSF_VC_V_FPR64V_M4 |
2889 | 0U, // PseudoSF_VC_V_FPR64V_M8 |
2890 | 0U, // PseudoSF_VC_V_FPR64V_SE_M1 |
2891 | 0U, // PseudoSF_VC_V_FPR64V_SE_M2 |
2892 | 0U, // PseudoSF_VC_V_FPR64V_SE_M4 |
2893 | 0U, // PseudoSF_VC_V_FPR64V_SE_M8 |
2894 | 0U, // PseudoSF_VC_V_IVV_M1 |
2895 | 0U, // PseudoSF_VC_V_IVV_M2 |
2896 | 0U, // PseudoSF_VC_V_IVV_M4 |
2897 | 0U, // PseudoSF_VC_V_IVV_M8 |
2898 | 0U, // PseudoSF_VC_V_IVV_MF2 |
2899 | 0U, // PseudoSF_VC_V_IVV_MF4 |
2900 | 0U, // PseudoSF_VC_V_IVV_MF8 |
2901 | 0U, // PseudoSF_VC_V_IVV_SE_M1 |
2902 | 0U, // PseudoSF_VC_V_IVV_SE_M2 |
2903 | 0U, // PseudoSF_VC_V_IVV_SE_M4 |
2904 | 0U, // PseudoSF_VC_V_IVV_SE_M8 |
2905 | 0U, // PseudoSF_VC_V_IVV_SE_MF2 |
2906 | 0U, // PseudoSF_VC_V_IVV_SE_MF4 |
2907 | 0U, // PseudoSF_VC_V_IVV_SE_MF8 |
2908 | 0U, // PseudoSF_VC_V_IVW_M1 |
2909 | 0U, // PseudoSF_VC_V_IVW_M2 |
2910 | 0U, // PseudoSF_VC_V_IVW_M4 |
2911 | 0U, // PseudoSF_VC_V_IVW_MF2 |
2912 | 0U, // PseudoSF_VC_V_IVW_MF4 |
2913 | 0U, // PseudoSF_VC_V_IVW_MF8 |
2914 | 0U, // PseudoSF_VC_V_IVW_SE_M1 |
2915 | 0U, // PseudoSF_VC_V_IVW_SE_M2 |
2916 | 0U, // PseudoSF_VC_V_IVW_SE_M4 |
2917 | 0U, // PseudoSF_VC_V_IVW_SE_MF2 |
2918 | 0U, // PseudoSF_VC_V_IVW_SE_MF4 |
2919 | 0U, // PseudoSF_VC_V_IVW_SE_MF8 |
2920 | 0U, // PseudoSF_VC_V_IV_M1 |
2921 | 0U, // PseudoSF_VC_V_IV_M2 |
2922 | 0U, // PseudoSF_VC_V_IV_M4 |
2923 | 0U, // PseudoSF_VC_V_IV_M8 |
2924 | 0U, // PseudoSF_VC_V_IV_MF2 |
2925 | 0U, // PseudoSF_VC_V_IV_MF4 |
2926 | 0U, // PseudoSF_VC_V_IV_MF8 |
2927 | 0U, // PseudoSF_VC_V_IV_SE_M1 |
2928 | 0U, // PseudoSF_VC_V_IV_SE_M2 |
2929 | 0U, // PseudoSF_VC_V_IV_SE_M4 |
2930 | 0U, // PseudoSF_VC_V_IV_SE_M8 |
2931 | 0U, // PseudoSF_VC_V_IV_SE_MF2 |
2932 | 0U, // PseudoSF_VC_V_IV_SE_MF4 |
2933 | 0U, // PseudoSF_VC_V_IV_SE_MF8 |
2934 | 0U, // PseudoSF_VC_V_I_M1 |
2935 | 0U, // PseudoSF_VC_V_I_M2 |
2936 | 0U, // PseudoSF_VC_V_I_M4 |
2937 | 0U, // PseudoSF_VC_V_I_M8 |
2938 | 0U, // PseudoSF_VC_V_I_MF2 |
2939 | 0U, // PseudoSF_VC_V_I_MF4 |
2940 | 0U, // PseudoSF_VC_V_I_MF8 |
2941 | 0U, // PseudoSF_VC_V_I_SE_M1 |
2942 | 0U, // PseudoSF_VC_V_I_SE_M2 |
2943 | 0U, // PseudoSF_VC_V_I_SE_M4 |
2944 | 0U, // PseudoSF_VC_V_I_SE_M8 |
2945 | 0U, // PseudoSF_VC_V_I_SE_MF2 |
2946 | 0U, // PseudoSF_VC_V_I_SE_MF4 |
2947 | 0U, // PseudoSF_VC_V_I_SE_MF8 |
2948 | 0U, // PseudoSF_VC_V_VVV_M1 |
2949 | 0U, // PseudoSF_VC_V_VVV_M2 |
2950 | 0U, // PseudoSF_VC_V_VVV_M4 |
2951 | 0U, // PseudoSF_VC_V_VVV_M8 |
2952 | 0U, // PseudoSF_VC_V_VVV_MF2 |
2953 | 0U, // PseudoSF_VC_V_VVV_MF4 |
2954 | 0U, // PseudoSF_VC_V_VVV_MF8 |
2955 | 0U, // PseudoSF_VC_V_VVV_SE_M1 |
2956 | 0U, // PseudoSF_VC_V_VVV_SE_M2 |
2957 | 0U, // PseudoSF_VC_V_VVV_SE_M4 |
2958 | 0U, // PseudoSF_VC_V_VVV_SE_M8 |
2959 | 0U, // PseudoSF_VC_V_VVV_SE_MF2 |
2960 | 0U, // PseudoSF_VC_V_VVV_SE_MF4 |
2961 | 0U, // PseudoSF_VC_V_VVV_SE_MF8 |
2962 | 0U, // PseudoSF_VC_V_VVW_M1 |
2963 | 0U, // PseudoSF_VC_V_VVW_M2 |
2964 | 0U, // PseudoSF_VC_V_VVW_M4 |
2965 | 0U, // PseudoSF_VC_V_VVW_MF2 |
2966 | 0U, // PseudoSF_VC_V_VVW_MF4 |
2967 | 0U, // PseudoSF_VC_V_VVW_MF8 |
2968 | 0U, // PseudoSF_VC_V_VVW_SE_M1 |
2969 | 0U, // PseudoSF_VC_V_VVW_SE_M2 |
2970 | 0U, // PseudoSF_VC_V_VVW_SE_M4 |
2971 | 0U, // PseudoSF_VC_V_VVW_SE_MF2 |
2972 | 0U, // PseudoSF_VC_V_VVW_SE_MF4 |
2973 | 0U, // PseudoSF_VC_V_VVW_SE_MF8 |
2974 | 0U, // PseudoSF_VC_V_VV_M1 |
2975 | 0U, // PseudoSF_VC_V_VV_M2 |
2976 | 0U, // PseudoSF_VC_V_VV_M4 |
2977 | 0U, // PseudoSF_VC_V_VV_M8 |
2978 | 0U, // PseudoSF_VC_V_VV_MF2 |
2979 | 0U, // PseudoSF_VC_V_VV_MF4 |
2980 | 0U, // PseudoSF_VC_V_VV_MF8 |
2981 | 0U, // PseudoSF_VC_V_VV_SE_M1 |
2982 | 0U, // PseudoSF_VC_V_VV_SE_M2 |
2983 | 0U, // PseudoSF_VC_V_VV_SE_M4 |
2984 | 0U, // PseudoSF_VC_V_VV_SE_M8 |
2985 | 0U, // PseudoSF_VC_V_VV_SE_MF2 |
2986 | 0U, // PseudoSF_VC_V_VV_SE_MF4 |
2987 | 0U, // PseudoSF_VC_V_VV_SE_MF8 |
2988 | 0U, // PseudoSF_VC_V_XVV_M1 |
2989 | 0U, // PseudoSF_VC_V_XVV_M2 |
2990 | 0U, // PseudoSF_VC_V_XVV_M4 |
2991 | 0U, // PseudoSF_VC_V_XVV_M8 |
2992 | 0U, // PseudoSF_VC_V_XVV_MF2 |
2993 | 0U, // PseudoSF_VC_V_XVV_MF4 |
2994 | 0U, // PseudoSF_VC_V_XVV_MF8 |
2995 | 0U, // PseudoSF_VC_V_XVV_SE_M1 |
2996 | 0U, // PseudoSF_VC_V_XVV_SE_M2 |
2997 | 0U, // PseudoSF_VC_V_XVV_SE_M4 |
2998 | 0U, // PseudoSF_VC_V_XVV_SE_M8 |
2999 | 0U, // PseudoSF_VC_V_XVV_SE_MF2 |
3000 | 0U, // PseudoSF_VC_V_XVV_SE_MF4 |
3001 | 0U, // PseudoSF_VC_V_XVV_SE_MF8 |
3002 | 0U, // PseudoSF_VC_V_XVW_M1 |
3003 | 0U, // PseudoSF_VC_V_XVW_M2 |
3004 | 0U, // PseudoSF_VC_V_XVW_M4 |
3005 | 0U, // PseudoSF_VC_V_XVW_MF2 |
3006 | 0U, // PseudoSF_VC_V_XVW_MF4 |
3007 | 0U, // PseudoSF_VC_V_XVW_MF8 |
3008 | 0U, // PseudoSF_VC_V_XVW_SE_M1 |
3009 | 0U, // PseudoSF_VC_V_XVW_SE_M2 |
3010 | 0U, // PseudoSF_VC_V_XVW_SE_M4 |
3011 | 0U, // PseudoSF_VC_V_XVW_SE_MF2 |
3012 | 0U, // PseudoSF_VC_V_XVW_SE_MF4 |
3013 | 0U, // PseudoSF_VC_V_XVW_SE_MF8 |
3014 | 0U, // PseudoSF_VC_V_XV_M1 |
3015 | 0U, // PseudoSF_VC_V_XV_M2 |
3016 | 0U, // PseudoSF_VC_V_XV_M4 |
3017 | 0U, // PseudoSF_VC_V_XV_M8 |
3018 | 0U, // PseudoSF_VC_V_XV_MF2 |
3019 | 0U, // PseudoSF_VC_V_XV_MF4 |
3020 | 0U, // PseudoSF_VC_V_XV_MF8 |
3021 | 0U, // PseudoSF_VC_V_XV_SE_M1 |
3022 | 0U, // PseudoSF_VC_V_XV_SE_M2 |
3023 | 0U, // PseudoSF_VC_V_XV_SE_M4 |
3024 | 0U, // PseudoSF_VC_V_XV_SE_M8 |
3025 | 0U, // PseudoSF_VC_V_XV_SE_MF2 |
3026 | 0U, // PseudoSF_VC_V_XV_SE_MF4 |
3027 | 0U, // PseudoSF_VC_V_XV_SE_MF8 |
3028 | 0U, // PseudoSF_VC_V_X_M1 |
3029 | 0U, // PseudoSF_VC_V_X_M2 |
3030 | 0U, // PseudoSF_VC_V_X_M4 |
3031 | 0U, // PseudoSF_VC_V_X_M8 |
3032 | 0U, // PseudoSF_VC_V_X_MF2 |
3033 | 0U, // PseudoSF_VC_V_X_MF4 |
3034 | 0U, // PseudoSF_VC_V_X_MF8 |
3035 | 0U, // PseudoSF_VC_V_X_SE_M1 |
3036 | 0U, // PseudoSF_VC_V_X_SE_M2 |
3037 | 0U, // PseudoSF_VC_V_X_SE_M4 |
3038 | 0U, // PseudoSF_VC_V_X_SE_M8 |
3039 | 0U, // PseudoSF_VC_V_X_SE_MF2 |
3040 | 0U, // PseudoSF_VC_V_X_SE_MF4 |
3041 | 0U, // PseudoSF_VC_V_X_SE_MF8 |
3042 | 0U, // PseudoSF_VC_XVV_SE_M1 |
3043 | 0U, // PseudoSF_VC_XVV_SE_M2 |
3044 | 0U, // PseudoSF_VC_XVV_SE_M4 |
3045 | 0U, // PseudoSF_VC_XVV_SE_M8 |
3046 | 0U, // PseudoSF_VC_XVV_SE_MF2 |
3047 | 0U, // PseudoSF_VC_XVV_SE_MF4 |
3048 | 0U, // PseudoSF_VC_XVV_SE_MF8 |
3049 | 0U, // PseudoSF_VC_XVW_SE_M1 |
3050 | 0U, // PseudoSF_VC_XVW_SE_M2 |
3051 | 0U, // PseudoSF_VC_XVW_SE_M4 |
3052 | 0U, // PseudoSF_VC_XVW_SE_MF2 |
3053 | 0U, // PseudoSF_VC_XVW_SE_MF4 |
3054 | 0U, // PseudoSF_VC_XVW_SE_MF8 |
3055 | 0U, // PseudoSF_VC_XV_SE_M1 |
3056 | 0U, // PseudoSF_VC_XV_SE_M2 |
3057 | 0U, // PseudoSF_VC_XV_SE_M4 |
3058 | 0U, // PseudoSF_VC_XV_SE_M8 |
3059 | 0U, // PseudoSF_VC_XV_SE_MF2 |
3060 | 0U, // PseudoSF_VC_XV_SE_MF4 |
3061 | 0U, // PseudoSF_VC_XV_SE_MF8 |
3062 | 0U, // PseudoSF_VC_X_SE_M1 |
3063 | 0U, // PseudoSF_VC_X_SE_M2 |
3064 | 0U, // PseudoSF_VC_X_SE_M4 |
3065 | 0U, // PseudoSF_VC_X_SE_M8 |
3066 | 0U, // PseudoSF_VC_X_SE_MF2 |
3067 | 0U, // PseudoSF_VC_X_SE_MF4 |
3068 | 0U, // PseudoSF_VC_X_SE_MF8 |
3069 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_M1 |
3070 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_M1_MASK |
3071 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_M2 |
3072 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_M2_MASK |
3073 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF2 |
3074 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF2_MASK |
3075 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF4 |
3076 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF4_MASK |
3077 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF8 |
3078 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF8_MASK |
3079 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_M1 |
3080 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_M1_MASK |
3081 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_M2 |
3082 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_M2_MASK |
3083 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF2 |
3084 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF2_MASK |
3085 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF4 |
3086 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF4_MASK |
3087 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF8 |
3088 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF8_MASK |
3089 | 0U, // PseudoSF_VFWMACC_4x4x4_M1 |
3090 | 0U, // PseudoSF_VFWMACC_4x4x4_M2 |
3091 | 0U, // PseudoSF_VFWMACC_4x4x4_M4 |
3092 | 0U, // PseudoSF_VFWMACC_4x4x4_MF2 |
3093 | 0U, // PseudoSF_VFWMACC_4x4x4_MF4 |
3094 | 0U, // PseudoSF_VQMACCSU_2x8x2_M1 |
3095 | 0U, // PseudoSF_VQMACCSU_2x8x2_M2 |
3096 | 0U, // PseudoSF_VQMACCSU_2x8x2_M4 |
3097 | 0U, // PseudoSF_VQMACCSU_2x8x2_M8 |
3098 | 0U, // PseudoSF_VQMACCSU_4x8x4_M1 |
3099 | 0U, // PseudoSF_VQMACCSU_4x8x4_M2 |
3100 | 0U, // PseudoSF_VQMACCSU_4x8x4_M4 |
3101 | 0U, // PseudoSF_VQMACCSU_4x8x4_MF2 |
3102 | 0U, // PseudoSF_VQMACCUS_2x8x2_M1 |
3103 | 0U, // PseudoSF_VQMACCUS_2x8x2_M2 |
3104 | 0U, // PseudoSF_VQMACCUS_2x8x2_M4 |
3105 | 0U, // PseudoSF_VQMACCUS_2x8x2_M8 |
3106 | 0U, // PseudoSF_VQMACCUS_4x8x4_M1 |
3107 | 0U, // PseudoSF_VQMACCUS_4x8x4_M2 |
3108 | 0U, // PseudoSF_VQMACCUS_4x8x4_M4 |
3109 | 0U, // PseudoSF_VQMACCUS_4x8x4_MF2 |
3110 | 0U, // PseudoSF_VQMACCU_2x8x2_M1 |
3111 | 0U, // PseudoSF_VQMACCU_2x8x2_M2 |
3112 | 0U, // PseudoSF_VQMACCU_2x8x2_M4 |
3113 | 0U, // PseudoSF_VQMACCU_2x8x2_M8 |
3114 | 0U, // PseudoSF_VQMACCU_4x8x4_M1 |
3115 | 0U, // PseudoSF_VQMACCU_4x8x4_M2 |
3116 | 0U, // PseudoSF_VQMACCU_4x8x4_M4 |
3117 | 0U, // PseudoSF_VQMACCU_4x8x4_MF2 |
3118 | 0U, // PseudoSF_VQMACC_2x8x2_M1 |
3119 | 0U, // PseudoSF_VQMACC_2x8x2_M2 |
3120 | 0U, // PseudoSF_VQMACC_2x8x2_M4 |
3121 | 0U, // PseudoSF_VQMACC_2x8x2_M8 |
3122 | 0U, // PseudoSF_VQMACC_4x8x4_M1 |
3123 | 0U, // PseudoSF_VQMACC_4x8x4_M2 |
3124 | 0U, // PseudoSF_VQMACC_4x8x4_M4 |
3125 | 0U, // PseudoSF_VQMACC_4x8x4_MF2 |
3126 | 270605267U, // PseudoSH |
3127 | 270619164U, // PseudoSW |
3128 | 303439U, // PseudoTAIL |
3129 | 0U, // PseudoTAILIndirect |
3130 | 0U, // PseudoTAILIndirectNonX7 |
3131 | 0U, // PseudoTAILIndirectX7 |
3132 | 0U, // PseudoTH_VMAQASU_VV_M1 |
3133 | 0U, // PseudoTH_VMAQASU_VV_M1_MASK |
3134 | 0U, // PseudoTH_VMAQASU_VV_M2 |
3135 | 0U, // PseudoTH_VMAQASU_VV_M2_MASK |
3136 | 0U, // PseudoTH_VMAQASU_VV_M4 |
3137 | 0U, // PseudoTH_VMAQASU_VV_M4_MASK |
3138 | 0U, // PseudoTH_VMAQASU_VV_M8 |
3139 | 0U, // PseudoTH_VMAQASU_VV_M8_MASK |
3140 | 0U, // PseudoTH_VMAQASU_VV_MF2 |
3141 | 0U, // PseudoTH_VMAQASU_VV_MF2_MASK |
3142 | 0U, // PseudoTH_VMAQASU_VX_M1 |
3143 | 0U, // PseudoTH_VMAQASU_VX_M1_MASK |
3144 | 0U, // PseudoTH_VMAQASU_VX_M2 |
3145 | 0U, // PseudoTH_VMAQASU_VX_M2_MASK |
3146 | 0U, // PseudoTH_VMAQASU_VX_M4 |
3147 | 0U, // PseudoTH_VMAQASU_VX_M4_MASK |
3148 | 0U, // PseudoTH_VMAQASU_VX_M8 |
3149 | 0U, // PseudoTH_VMAQASU_VX_M8_MASK |
3150 | 0U, // PseudoTH_VMAQASU_VX_MF2 |
3151 | 0U, // PseudoTH_VMAQASU_VX_MF2_MASK |
3152 | 0U, // PseudoTH_VMAQAUS_VX_M1 |
3153 | 0U, // PseudoTH_VMAQAUS_VX_M1_MASK |
3154 | 0U, // PseudoTH_VMAQAUS_VX_M2 |
3155 | 0U, // PseudoTH_VMAQAUS_VX_M2_MASK |
3156 | 0U, // PseudoTH_VMAQAUS_VX_M4 |
3157 | 0U, // PseudoTH_VMAQAUS_VX_M4_MASK |
3158 | 0U, // PseudoTH_VMAQAUS_VX_M8 |
3159 | 0U, // PseudoTH_VMAQAUS_VX_M8_MASK |
3160 | 0U, // PseudoTH_VMAQAUS_VX_MF2 |
3161 | 0U, // PseudoTH_VMAQAUS_VX_MF2_MASK |
3162 | 0U, // PseudoTH_VMAQAU_VV_M1 |
3163 | 0U, // PseudoTH_VMAQAU_VV_M1_MASK |
3164 | 0U, // PseudoTH_VMAQAU_VV_M2 |
3165 | 0U, // PseudoTH_VMAQAU_VV_M2_MASK |
3166 | 0U, // PseudoTH_VMAQAU_VV_M4 |
3167 | 0U, // PseudoTH_VMAQAU_VV_M4_MASK |
3168 | 0U, // PseudoTH_VMAQAU_VV_M8 |
3169 | 0U, // PseudoTH_VMAQAU_VV_M8_MASK |
3170 | 0U, // PseudoTH_VMAQAU_VV_MF2 |
3171 | 0U, // PseudoTH_VMAQAU_VV_MF2_MASK |
3172 | 0U, // PseudoTH_VMAQAU_VX_M1 |
3173 | 0U, // PseudoTH_VMAQAU_VX_M1_MASK |
3174 | 0U, // PseudoTH_VMAQAU_VX_M2 |
3175 | 0U, // PseudoTH_VMAQAU_VX_M2_MASK |
3176 | 0U, // PseudoTH_VMAQAU_VX_M4 |
3177 | 0U, // PseudoTH_VMAQAU_VX_M4_MASK |
3178 | 0U, // PseudoTH_VMAQAU_VX_M8 |
3179 | 0U, // PseudoTH_VMAQAU_VX_M8_MASK |
3180 | 0U, // PseudoTH_VMAQAU_VX_MF2 |
3181 | 0U, // PseudoTH_VMAQAU_VX_MF2_MASK |
3182 | 0U, // PseudoTH_VMAQA_VV_M1 |
3183 | 0U, // PseudoTH_VMAQA_VV_M1_MASK |
3184 | 0U, // PseudoTH_VMAQA_VV_M2 |
3185 | 0U, // PseudoTH_VMAQA_VV_M2_MASK |
3186 | 0U, // PseudoTH_VMAQA_VV_M4 |
3187 | 0U, // PseudoTH_VMAQA_VV_M4_MASK |
3188 | 0U, // PseudoTH_VMAQA_VV_M8 |
3189 | 0U, // PseudoTH_VMAQA_VV_M8_MASK |
3190 | 0U, // PseudoTH_VMAQA_VV_MF2 |
3191 | 0U, // PseudoTH_VMAQA_VV_MF2_MASK |
3192 | 0U, // PseudoTH_VMAQA_VX_M1 |
3193 | 0U, // PseudoTH_VMAQA_VX_M1_MASK |
3194 | 0U, // PseudoTH_VMAQA_VX_M2 |
3195 | 0U, // PseudoTH_VMAQA_VX_M2_MASK |
3196 | 0U, // PseudoTH_VMAQA_VX_M4 |
3197 | 0U, // PseudoTH_VMAQA_VX_M4_MASK |
3198 | 0U, // PseudoTH_VMAQA_VX_M8 |
3199 | 0U, // PseudoTH_VMAQA_VX_M8_MASK |
3200 | 0U, // PseudoTH_VMAQA_VX_MF2 |
3201 | 0U, // PseudoTH_VMAQA_VX_MF2_MASK |
3202 | 606121934U, // PseudoTLSDESCCall |
3203 | 0U, // PseudoVAADDU_VV_M1 |
3204 | 0U, // PseudoVAADDU_VV_M1_MASK |
3205 | 0U, // PseudoVAADDU_VV_M2 |
3206 | 0U, // PseudoVAADDU_VV_M2_MASK |
3207 | 0U, // PseudoVAADDU_VV_M4 |
3208 | 0U, // PseudoVAADDU_VV_M4_MASK |
3209 | 0U, // PseudoVAADDU_VV_M8 |
3210 | 0U, // PseudoVAADDU_VV_M8_MASK |
3211 | 0U, // PseudoVAADDU_VV_MF2 |
3212 | 0U, // PseudoVAADDU_VV_MF2_MASK |
3213 | 0U, // PseudoVAADDU_VV_MF4 |
3214 | 0U, // PseudoVAADDU_VV_MF4_MASK |
3215 | 0U, // PseudoVAADDU_VV_MF8 |
3216 | 0U, // PseudoVAADDU_VV_MF8_MASK |
3217 | 0U, // PseudoVAADDU_VX_M1 |
3218 | 0U, // PseudoVAADDU_VX_M1_MASK |
3219 | 0U, // PseudoVAADDU_VX_M2 |
3220 | 0U, // PseudoVAADDU_VX_M2_MASK |
3221 | 0U, // PseudoVAADDU_VX_M4 |
3222 | 0U, // PseudoVAADDU_VX_M4_MASK |
3223 | 0U, // PseudoVAADDU_VX_M8 |
3224 | 0U, // PseudoVAADDU_VX_M8_MASK |
3225 | 0U, // PseudoVAADDU_VX_MF2 |
3226 | 0U, // PseudoVAADDU_VX_MF2_MASK |
3227 | 0U, // PseudoVAADDU_VX_MF4 |
3228 | 0U, // PseudoVAADDU_VX_MF4_MASK |
3229 | 0U, // PseudoVAADDU_VX_MF8 |
3230 | 0U, // PseudoVAADDU_VX_MF8_MASK |
3231 | 0U, // PseudoVAADD_VV_M1 |
3232 | 0U, // PseudoVAADD_VV_M1_MASK |
3233 | 0U, // PseudoVAADD_VV_M2 |
3234 | 0U, // PseudoVAADD_VV_M2_MASK |
3235 | 0U, // PseudoVAADD_VV_M4 |
3236 | 0U, // PseudoVAADD_VV_M4_MASK |
3237 | 0U, // PseudoVAADD_VV_M8 |
3238 | 0U, // PseudoVAADD_VV_M8_MASK |
3239 | 0U, // PseudoVAADD_VV_MF2 |
3240 | 0U, // PseudoVAADD_VV_MF2_MASK |
3241 | 0U, // PseudoVAADD_VV_MF4 |
3242 | 0U, // PseudoVAADD_VV_MF4_MASK |
3243 | 0U, // PseudoVAADD_VV_MF8 |
3244 | 0U, // PseudoVAADD_VV_MF8_MASK |
3245 | 0U, // PseudoVAADD_VX_M1 |
3246 | 0U, // PseudoVAADD_VX_M1_MASK |
3247 | 0U, // PseudoVAADD_VX_M2 |
3248 | 0U, // PseudoVAADD_VX_M2_MASK |
3249 | 0U, // PseudoVAADD_VX_M4 |
3250 | 0U, // PseudoVAADD_VX_M4_MASK |
3251 | 0U, // PseudoVAADD_VX_M8 |
3252 | 0U, // PseudoVAADD_VX_M8_MASK |
3253 | 0U, // PseudoVAADD_VX_MF2 |
3254 | 0U, // PseudoVAADD_VX_MF2_MASK |
3255 | 0U, // PseudoVAADD_VX_MF4 |
3256 | 0U, // PseudoVAADD_VX_MF4_MASK |
3257 | 0U, // PseudoVAADD_VX_MF8 |
3258 | 0U, // PseudoVAADD_VX_MF8_MASK |
3259 | 0U, // PseudoVADC_VIM_M1 |
3260 | 0U, // PseudoVADC_VIM_M2 |
3261 | 0U, // PseudoVADC_VIM_M4 |
3262 | 0U, // PseudoVADC_VIM_M8 |
3263 | 0U, // PseudoVADC_VIM_MF2 |
3264 | 0U, // PseudoVADC_VIM_MF4 |
3265 | 0U, // PseudoVADC_VIM_MF8 |
3266 | 0U, // PseudoVADC_VVM_M1 |
3267 | 0U, // PseudoVADC_VVM_M2 |
3268 | 0U, // PseudoVADC_VVM_M4 |
3269 | 0U, // PseudoVADC_VVM_M8 |
3270 | 0U, // PseudoVADC_VVM_MF2 |
3271 | 0U, // PseudoVADC_VVM_MF4 |
3272 | 0U, // PseudoVADC_VVM_MF8 |
3273 | 0U, // PseudoVADC_VXM_M1 |
3274 | 0U, // PseudoVADC_VXM_M2 |
3275 | 0U, // PseudoVADC_VXM_M4 |
3276 | 0U, // PseudoVADC_VXM_M8 |
3277 | 0U, // PseudoVADC_VXM_MF2 |
3278 | 0U, // PseudoVADC_VXM_MF4 |
3279 | 0U, // PseudoVADC_VXM_MF8 |
3280 | 0U, // PseudoVADD_VI_M1 |
3281 | 0U, // PseudoVADD_VI_M1_MASK |
3282 | 0U, // PseudoVADD_VI_M2 |
3283 | 0U, // PseudoVADD_VI_M2_MASK |
3284 | 0U, // PseudoVADD_VI_M4 |
3285 | 0U, // PseudoVADD_VI_M4_MASK |
3286 | 0U, // PseudoVADD_VI_M8 |
3287 | 0U, // PseudoVADD_VI_M8_MASK |
3288 | 0U, // PseudoVADD_VI_MF2 |
3289 | 0U, // PseudoVADD_VI_MF2_MASK |
3290 | 0U, // PseudoVADD_VI_MF4 |
3291 | 0U, // PseudoVADD_VI_MF4_MASK |
3292 | 0U, // PseudoVADD_VI_MF8 |
3293 | 0U, // PseudoVADD_VI_MF8_MASK |
3294 | 0U, // PseudoVADD_VV_M1 |
3295 | 0U, // PseudoVADD_VV_M1_MASK |
3296 | 0U, // PseudoVADD_VV_M2 |
3297 | 0U, // PseudoVADD_VV_M2_MASK |
3298 | 0U, // PseudoVADD_VV_M4 |
3299 | 0U, // PseudoVADD_VV_M4_MASK |
3300 | 0U, // PseudoVADD_VV_M8 |
3301 | 0U, // PseudoVADD_VV_M8_MASK |
3302 | 0U, // PseudoVADD_VV_MF2 |
3303 | 0U, // PseudoVADD_VV_MF2_MASK |
3304 | 0U, // PseudoVADD_VV_MF4 |
3305 | 0U, // PseudoVADD_VV_MF4_MASK |
3306 | 0U, // PseudoVADD_VV_MF8 |
3307 | 0U, // PseudoVADD_VV_MF8_MASK |
3308 | 0U, // PseudoVADD_VX_M1 |
3309 | 0U, // PseudoVADD_VX_M1_MASK |
3310 | 0U, // PseudoVADD_VX_M2 |
3311 | 0U, // PseudoVADD_VX_M2_MASK |
3312 | 0U, // PseudoVADD_VX_M4 |
3313 | 0U, // PseudoVADD_VX_M4_MASK |
3314 | 0U, // PseudoVADD_VX_M8 |
3315 | 0U, // PseudoVADD_VX_M8_MASK |
3316 | 0U, // PseudoVADD_VX_MF2 |
3317 | 0U, // PseudoVADD_VX_MF2_MASK |
3318 | 0U, // PseudoVADD_VX_MF4 |
3319 | 0U, // PseudoVADD_VX_MF4_MASK |
3320 | 0U, // PseudoVADD_VX_MF8 |
3321 | 0U, // PseudoVADD_VX_MF8_MASK |
3322 | 0U, // PseudoVAESDF_VS_M1_M1 |
3323 | 0U, // PseudoVAESDF_VS_M1_MF2 |
3324 | 0U, // PseudoVAESDF_VS_M1_MF4 |
3325 | 0U, // PseudoVAESDF_VS_M1_MF8 |
3326 | 0U, // PseudoVAESDF_VS_M2_M1 |
3327 | 0U, // PseudoVAESDF_VS_M2_M2 |
3328 | 0U, // PseudoVAESDF_VS_M2_MF2 |
3329 | 0U, // PseudoVAESDF_VS_M2_MF4 |
3330 | 0U, // PseudoVAESDF_VS_M2_MF8 |
3331 | 0U, // PseudoVAESDF_VS_M4_M1 |
3332 | 0U, // PseudoVAESDF_VS_M4_M2 |
3333 | 0U, // PseudoVAESDF_VS_M4_M4 |
3334 | 0U, // PseudoVAESDF_VS_M4_MF2 |
3335 | 0U, // PseudoVAESDF_VS_M4_MF4 |
3336 | 0U, // PseudoVAESDF_VS_M4_MF8 |
3337 | 0U, // PseudoVAESDF_VS_M8_M1 |
3338 | 0U, // PseudoVAESDF_VS_M8_M2 |
3339 | 0U, // PseudoVAESDF_VS_M8_M4 |
3340 | 0U, // PseudoVAESDF_VS_M8_MF2 |
3341 | 0U, // PseudoVAESDF_VS_M8_MF4 |
3342 | 0U, // PseudoVAESDF_VS_M8_MF8 |
3343 | 0U, // PseudoVAESDF_VS_MF2_MF2 |
3344 | 0U, // PseudoVAESDF_VS_MF2_MF4 |
3345 | 0U, // PseudoVAESDF_VS_MF2_MF8 |
3346 | 0U, // PseudoVAESDF_VV_M1 |
3347 | 0U, // PseudoVAESDF_VV_M2 |
3348 | 0U, // PseudoVAESDF_VV_M4 |
3349 | 0U, // PseudoVAESDF_VV_M8 |
3350 | 0U, // PseudoVAESDF_VV_MF2 |
3351 | 0U, // PseudoVAESDM_VS_M1_M1 |
3352 | 0U, // PseudoVAESDM_VS_M1_MF2 |
3353 | 0U, // PseudoVAESDM_VS_M1_MF4 |
3354 | 0U, // PseudoVAESDM_VS_M1_MF8 |
3355 | 0U, // PseudoVAESDM_VS_M2_M1 |
3356 | 0U, // PseudoVAESDM_VS_M2_M2 |
3357 | 0U, // PseudoVAESDM_VS_M2_MF2 |
3358 | 0U, // PseudoVAESDM_VS_M2_MF4 |
3359 | 0U, // PseudoVAESDM_VS_M2_MF8 |
3360 | 0U, // PseudoVAESDM_VS_M4_M1 |
3361 | 0U, // PseudoVAESDM_VS_M4_M2 |
3362 | 0U, // PseudoVAESDM_VS_M4_M4 |
3363 | 0U, // PseudoVAESDM_VS_M4_MF2 |
3364 | 0U, // PseudoVAESDM_VS_M4_MF4 |
3365 | 0U, // PseudoVAESDM_VS_M4_MF8 |
3366 | 0U, // PseudoVAESDM_VS_M8_M1 |
3367 | 0U, // PseudoVAESDM_VS_M8_M2 |
3368 | 0U, // PseudoVAESDM_VS_M8_M4 |
3369 | 0U, // PseudoVAESDM_VS_M8_MF2 |
3370 | 0U, // PseudoVAESDM_VS_M8_MF4 |
3371 | 0U, // PseudoVAESDM_VS_M8_MF8 |
3372 | 0U, // PseudoVAESDM_VS_MF2_MF2 |
3373 | 0U, // PseudoVAESDM_VS_MF2_MF4 |
3374 | 0U, // PseudoVAESDM_VS_MF2_MF8 |
3375 | 0U, // PseudoVAESDM_VV_M1 |
3376 | 0U, // PseudoVAESDM_VV_M2 |
3377 | 0U, // PseudoVAESDM_VV_M4 |
3378 | 0U, // PseudoVAESDM_VV_M8 |
3379 | 0U, // PseudoVAESDM_VV_MF2 |
3380 | 0U, // PseudoVAESEF_VS_M1_M1 |
3381 | 0U, // PseudoVAESEF_VS_M1_MF2 |
3382 | 0U, // PseudoVAESEF_VS_M1_MF4 |
3383 | 0U, // PseudoVAESEF_VS_M1_MF8 |
3384 | 0U, // PseudoVAESEF_VS_M2_M1 |
3385 | 0U, // PseudoVAESEF_VS_M2_M2 |
3386 | 0U, // PseudoVAESEF_VS_M2_MF2 |
3387 | 0U, // PseudoVAESEF_VS_M2_MF4 |
3388 | 0U, // PseudoVAESEF_VS_M2_MF8 |
3389 | 0U, // PseudoVAESEF_VS_M4_M1 |
3390 | 0U, // PseudoVAESEF_VS_M4_M2 |
3391 | 0U, // PseudoVAESEF_VS_M4_M4 |
3392 | 0U, // PseudoVAESEF_VS_M4_MF2 |
3393 | 0U, // PseudoVAESEF_VS_M4_MF4 |
3394 | 0U, // PseudoVAESEF_VS_M4_MF8 |
3395 | 0U, // PseudoVAESEF_VS_M8_M1 |
3396 | 0U, // PseudoVAESEF_VS_M8_M2 |
3397 | 0U, // PseudoVAESEF_VS_M8_M4 |
3398 | 0U, // PseudoVAESEF_VS_M8_MF2 |
3399 | 0U, // PseudoVAESEF_VS_M8_MF4 |
3400 | 0U, // PseudoVAESEF_VS_M8_MF8 |
3401 | 0U, // PseudoVAESEF_VS_MF2_MF2 |
3402 | 0U, // PseudoVAESEF_VS_MF2_MF4 |
3403 | 0U, // PseudoVAESEF_VS_MF2_MF8 |
3404 | 0U, // PseudoVAESEF_VV_M1 |
3405 | 0U, // PseudoVAESEF_VV_M2 |
3406 | 0U, // PseudoVAESEF_VV_M4 |
3407 | 0U, // PseudoVAESEF_VV_M8 |
3408 | 0U, // PseudoVAESEF_VV_MF2 |
3409 | 0U, // PseudoVAESEM_VS_M1_M1 |
3410 | 0U, // PseudoVAESEM_VS_M1_MF2 |
3411 | 0U, // PseudoVAESEM_VS_M1_MF4 |
3412 | 0U, // PseudoVAESEM_VS_M1_MF8 |
3413 | 0U, // PseudoVAESEM_VS_M2_M1 |
3414 | 0U, // PseudoVAESEM_VS_M2_M2 |
3415 | 0U, // PseudoVAESEM_VS_M2_MF2 |
3416 | 0U, // PseudoVAESEM_VS_M2_MF4 |
3417 | 0U, // PseudoVAESEM_VS_M2_MF8 |
3418 | 0U, // PseudoVAESEM_VS_M4_M1 |
3419 | 0U, // PseudoVAESEM_VS_M4_M2 |
3420 | 0U, // PseudoVAESEM_VS_M4_M4 |
3421 | 0U, // PseudoVAESEM_VS_M4_MF2 |
3422 | 0U, // PseudoVAESEM_VS_M4_MF4 |
3423 | 0U, // PseudoVAESEM_VS_M4_MF8 |
3424 | 0U, // PseudoVAESEM_VS_M8_M1 |
3425 | 0U, // PseudoVAESEM_VS_M8_M2 |
3426 | 0U, // PseudoVAESEM_VS_M8_M4 |
3427 | 0U, // PseudoVAESEM_VS_M8_MF2 |
3428 | 0U, // PseudoVAESEM_VS_M8_MF4 |
3429 | 0U, // PseudoVAESEM_VS_M8_MF8 |
3430 | 0U, // PseudoVAESEM_VS_MF2_MF2 |
3431 | 0U, // PseudoVAESEM_VS_MF2_MF4 |
3432 | 0U, // PseudoVAESEM_VS_MF2_MF8 |
3433 | 0U, // PseudoVAESEM_VV_M1 |
3434 | 0U, // PseudoVAESEM_VV_M2 |
3435 | 0U, // PseudoVAESEM_VV_M4 |
3436 | 0U, // PseudoVAESEM_VV_M8 |
3437 | 0U, // PseudoVAESEM_VV_MF2 |
3438 | 0U, // PseudoVAESKF1_VI_M1 |
3439 | 0U, // PseudoVAESKF1_VI_M2 |
3440 | 0U, // PseudoVAESKF1_VI_M4 |
3441 | 0U, // PseudoVAESKF1_VI_M8 |
3442 | 0U, // PseudoVAESKF1_VI_MF2 |
3443 | 0U, // PseudoVAESKF2_VI_M1 |
3444 | 0U, // PseudoVAESKF2_VI_M2 |
3445 | 0U, // PseudoVAESKF2_VI_M4 |
3446 | 0U, // PseudoVAESKF2_VI_M8 |
3447 | 0U, // PseudoVAESKF2_VI_MF2 |
3448 | 0U, // PseudoVAESZ_VS_M1_M1 |
3449 | 0U, // PseudoVAESZ_VS_M1_MF2 |
3450 | 0U, // PseudoVAESZ_VS_M1_MF4 |
3451 | 0U, // PseudoVAESZ_VS_M1_MF8 |
3452 | 0U, // PseudoVAESZ_VS_M2_M1 |
3453 | 0U, // PseudoVAESZ_VS_M2_M2 |
3454 | 0U, // PseudoVAESZ_VS_M2_MF2 |
3455 | 0U, // PseudoVAESZ_VS_M2_MF4 |
3456 | 0U, // PseudoVAESZ_VS_M2_MF8 |
3457 | 0U, // PseudoVAESZ_VS_M4_M1 |
3458 | 0U, // PseudoVAESZ_VS_M4_M2 |
3459 | 0U, // PseudoVAESZ_VS_M4_M4 |
3460 | 0U, // PseudoVAESZ_VS_M4_MF2 |
3461 | 0U, // PseudoVAESZ_VS_M4_MF4 |
3462 | 0U, // PseudoVAESZ_VS_M4_MF8 |
3463 | 0U, // PseudoVAESZ_VS_M8_M1 |
3464 | 0U, // PseudoVAESZ_VS_M8_M2 |
3465 | 0U, // PseudoVAESZ_VS_M8_M4 |
3466 | 0U, // PseudoVAESZ_VS_M8_MF2 |
3467 | 0U, // PseudoVAESZ_VS_M8_MF4 |
3468 | 0U, // PseudoVAESZ_VS_M8_MF8 |
3469 | 0U, // PseudoVAESZ_VS_MF2_MF2 |
3470 | 0U, // PseudoVAESZ_VS_MF2_MF4 |
3471 | 0U, // PseudoVAESZ_VS_MF2_MF8 |
3472 | 0U, // PseudoVANDN_VV_M1 |
3473 | 0U, // PseudoVANDN_VV_M1_MASK |
3474 | 0U, // PseudoVANDN_VV_M2 |
3475 | 0U, // PseudoVANDN_VV_M2_MASK |
3476 | 0U, // PseudoVANDN_VV_M4 |
3477 | 0U, // PseudoVANDN_VV_M4_MASK |
3478 | 0U, // PseudoVANDN_VV_M8 |
3479 | 0U, // PseudoVANDN_VV_M8_MASK |
3480 | 0U, // PseudoVANDN_VV_MF2 |
3481 | 0U, // PseudoVANDN_VV_MF2_MASK |
3482 | 0U, // PseudoVANDN_VV_MF4 |
3483 | 0U, // PseudoVANDN_VV_MF4_MASK |
3484 | 0U, // PseudoVANDN_VV_MF8 |
3485 | 0U, // PseudoVANDN_VV_MF8_MASK |
3486 | 0U, // PseudoVANDN_VX_M1 |
3487 | 0U, // PseudoVANDN_VX_M1_MASK |
3488 | 0U, // PseudoVANDN_VX_M2 |
3489 | 0U, // PseudoVANDN_VX_M2_MASK |
3490 | 0U, // PseudoVANDN_VX_M4 |
3491 | 0U, // PseudoVANDN_VX_M4_MASK |
3492 | 0U, // PseudoVANDN_VX_M8 |
3493 | 0U, // PseudoVANDN_VX_M8_MASK |
3494 | 0U, // PseudoVANDN_VX_MF2 |
3495 | 0U, // PseudoVANDN_VX_MF2_MASK |
3496 | 0U, // PseudoVANDN_VX_MF4 |
3497 | 0U, // PseudoVANDN_VX_MF4_MASK |
3498 | 0U, // PseudoVANDN_VX_MF8 |
3499 | 0U, // PseudoVANDN_VX_MF8_MASK |
3500 | 0U, // PseudoVAND_VI_M1 |
3501 | 0U, // PseudoVAND_VI_M1_MASK |
3502 | 0U, // PseudoVAND_VI_M2 |
3503 | 0U, // PseudoVAND_VI_M2_MASK |
3504 | 0U, // PseudoVAND_VI_M4 |
3505 | 0U, // PseudoVAND_VI_M4_MASK |
3506 | 0U, // PseudoVAND_VI_M8 |
3507 | 0U, // PseudoVAND_VI_M8_MASK |
3508 | 0U, // PseudoVAND_VI_MF2 |
3509 | 0U, // PseudoVAND_VI_MF2_MASK |
3510 | 0U, // PseudoVAND_VI_MF4 |
3511 | 0U, // PseudoVAND_VI_MF4_MASK |
3512 | 0U, // PseudoVAND_VI_MF8 |
3513 | 0U, // PseudoVAND_VI_MF8_MASK |
3514 | 0U, // PseudoVAND_VV_M1 |
3515 | 0U, // PseudoVAND_VV_M1_MASK |
3516 | 0U, // PseudoVAND_VV_M2 |
3517 | 0U, // PseudoVAND_VV_M2_MASK |
3518 | 0U, // PseudoVAND_VV_M4 |
3519 | 0U, // PseudoVAND_VV_M4_MASK |
3520 | 0U, // PseudoVAND_VV_M8 |
3521 | 0U, // PseudoVAND_VV_M8_MASK |
3522 | 0U, // PseudoVAND_VV_MF2 |
3523 | 0U, // PseudoVAND_VV_MF2_MASK |
3524 | 0U, // PseudoVAND_VV_MF4 |
3525 | 0U, // PseudoVAND_VV_MF4_MASK |
3526 | 0U, // PseudoVAND_VV_MF8 |
3527 | 0U, // PseudoVAND_VV_MF8_MASK |
3528 | 0U, // PseudoVAND_VX_M1 |
3529 | 0U, // PseudoVAND_VX_M1_MASK |
3530 | 0U, // PseudoVAND_VX_M2 |
3531 | 0U, // PseudoVAND_VX_M2_MASK |
3532 | 0U, // PseudoVAND_VX_M4 |
3533 | 0U, // PseudoVAND_VX_M4_MASK |
3534 | 0U, // PseudoVAND_VX_M8 |
3535 | 0U, // PseudoVAND_VX_M8_MASK |
3536 | 0U, // PseudoVAND_VX_MF2 |
3537 | 0U, // PseudoVAND_VX_MF2_MASK |
3538 | 0U, // PseudoVAND_VX_MF4 |
3539 | 0U, // PseudoVAND_VX_MF4_MASK |
3540 | 0U, // PseudoVAND_VX_MF8 |
3541 | 0U, // PseudoVAND_VX_MF8_MASK |
3542 | 0U, // PseudoVASUBU_VV_M1 |
3543 | 0U, // PseudoVASUBU_VV_M1_MASK |
3544 | 0U, // PseudoVASUBU_VV_M2 |
3545 | 0U, // PseudoVASUBU_VV_M2_MASK |
3546 | 0U, // PseudoVASUBU_VV_M4 |
3547 | 0U, // PseudoVASUBU_VV_M4_MASK |
3548 | 0U, // PseudoVASUBU_VV_M8 |
3549 | 0U, // PseudoVASUBU_VV_M8_MASK |
3550 | 0U, // PseudoVASUBU_VV_MF2 |
3551 | 0U, // PseudoVASUBU_VV_MF2_MASK |
3552 | 0U, // PseudoVASUBU_VV_MF4 |
3553 | 0U, // PseudoVASUBU_VV_MF4_MASK |
3554 | 0U, // PseudoVASUBU_VV_MF8 |
3555 | 0U, // PseudoVASUBU_VV_MF8_MASK |
3556 | 0U, // PseudoVASUBU_VX_M1 |
3557 | 0U, // PseudoVASUBU_VX_M1_MASK |
3558 | 0U, // PseudoVASUBU_VX_M2 |
3559 | 0U, // PseudoVASUBU_VX_M2_MASK |
3560 | 0U, // PseudoVASUBU_VX_M4 |
3561 | 0U, // PseudoVASUBU_VX_M4_MASK |
3562 | 0U, // PseudoVASUBU_VX_M8 |
3563 | 0U, // PseudoVASUBU_VX_M8_MASK |
3564 | 0U, // PseudoVASUBU_VX_MF2 |
3565 | 0U, // PseudoVASUBU_VX_MF2_MASK |
3566 | 0U, // PseudoVASUBU_VX_MF4 |
3567 | 0U, // PseudoVASUBU_VX_MF4_MASK |
3568 | 0U, // PseudoVASUBU_VX_MF8 |
3569 | 0U, // PseudoVASUBU_VX_MF8_MASK |
3570 | 0U, // PseudoVASUB_VV_M1 |
3571 | 0U, // PseudoVASUB_VV_M1_MASK |
3572 | 0U, // PseudoVASUB_VV_M2 |
3573 | 0U, // PseudoVASUB_VV_M2_MASK |
3574 | 0U, // PseudoVASUB_VV_M4 |
3575 | 0U, // PseudoVASUB_VV_M4_MASK |
3576 | 0U, // PseudoVASUB_VV_M8 |
3577 | 0U, // PseudoVASUB_VV_M8_MASK |
3578 | 0U, // PseudoVASUB_VV_MF2 |
3579 | 0U, // PseudoVASUB_VV_MF2_MASK |
3580 | 0U, // PseudoVASUB_VV_MF4 |
3581 | 0U, // PseudoVASUB_VV_MF4_MASK |
3582 | 0U, // PseudoVASUB_VV_MF8 |
3583 | 0U, // PseudoVASUB_VV_MF8_MASK |
3584 | 0U, // PseudoVASUB_VX_M1 |
3585 | 0U, // PseudoVASUB_VX_M1_MASK |
3586 | 0U, // PseudoVASUB_VX_M2 |
3587 | 0U, // PseudoVASUB_VX_M2_MASK |
3588 | 0U, // PseudoVASUB_VX_M4 |
3589 | 0U, // PseudoVASUB_VX_M4_MASK |
3590 | 0U, // PseudoVASUB_VX_M8 |
3591 | 0U, // PseudoVASUB_VX_M8_MASK |
3592 | 0U, // PseudoVASUB_VX_MF2 |
3593 | 0U, // PseudoVASUB_VX_MF2_MASK |
3594 | 0U, // PseudoVASUB_VX_MF4 |
3595 | 0U, // PseudoVASUB_VX_MF4_MASK |
3596 | 0U, // PseudoVASUB_VX_MF8 |
3597 | 0U, // PseudoVASUB_VX_MF8_MASK |
3598 | 0U, // PseudoVBREV8_V_M1 |
3599 | 0U, // PseudoVBREV8_V_M1_MASK |
3600 | 0U, // PseudoVBREV8_V_M2 |
3601 | 0U, // PseudoVBREV8_V_M2_MASK |
3602 | 0U, // PseudoVBREV8_V_M4 |
3603 | 0U, // PseudoVBREV8_V_M4_MASK |
3604 | 0U, // PseudoVBREV8_V_M8 |
3605 | 0U, // PseudoVBREV8_V_M8_MASK |
3606 | 0U, // PseudoVBREV8_V_MF2 |
3607 | 0U, // PseudoVBREV8_V_MF2_MASK |
3608 | 0U, // PseudoVBREV8_V_MF4 |
3609 | 0U, // PseudoVBREV8_V_MF4_MASK |
3610 | 0U, // PseudoVBREV8_V_MF8 |
3611 | 0U, // PseudoVBREV8_V_MF8_MASK |
3612 | 0U, // PseudoVBREV_V_M1 |
3613 | 0U, // PseudoVBREV_V_M1_MASK |
3614 | 0U, // PseudoVBREV_V_M2 |
3615 | 0U, // PseudoVBREV_V_M2_MASK |
3616 | 0U, // PseudoVBREV_V_M4 |
3617 | 0U, // PseudoVBREV_V_M4_MASK |
3618 | 0U, // PseudoVBREV_V_M8 |
3619 | 0U, // PseudoVBREV_V_M8_MASK |
3620 | 0U, // PseudoVBREV_V_MF2 |
3621 | 0U, // PseudoVBREV_V_MF2_MASK |
3622 | 0U, // PseudoVBREV_V_MF4 |
3623 | 0U, // PseudoVBREV_V_MF4_MASK |
3624 | 0U, // PseudoVBREV_V_MF8 |
3625 | 0U, // PseudoVBREV_V_MF8_MASK |
3626 | 0U, // PseudoVCLMULH_VV_M1 |
3627 | 0U, // PseudoVCLMULH_VV_M1_MASK |
3628 | 0U, // PseudoVCLMULH_VV_M2 |
3629 | 0U, // PseudoVCLMULH_VV_M2_MASK |
3630 | 0U, // PseudoVCLMULH_VV_M4 |
3631 | 0U, // PseudoVCLMULH_VV_M4_MASK |
3632 | 0U, // PseudoVCLMULH_VV_M8 |
3633 | 0U, // PseudoVCLMULH_VV_M8_MASK |
3634 | 0U, // PseudoVCLMULH_VV_MF2 |
3635 | 0U, // PseudoVCLMULH_VV_MF2_MASK |
3636 | 0U, // PseudoVCLMULH_VV_MF4 |
3637 | 0U, // PseudoVCLMULH_VV_MF4_MASK |
3638 | 0U, // PseudoVCLMULH_VV_MF8 |
3639 | 0U, // PseudoVCLMULH_VV_MF8_MASK |
3640 | 0U, // PseudoVCLMULH_VX_M1 |
3641 | 0U, // PseudoVCLMULH_VX_M1_MASK |
3642 | 0U, // PseudoVCLMULH_VX_M2 |
3643 | 0U, // PseudoVCLMULH_VX_M2_MASK |
3644 | 0U, // PseudoVCLMULH_VX_M4 |
3645 | 0U, // PseudoVCLMULH_VX_M4_MASK |
3646 | 0U, // PseudoVCLMULH_VX_M8 |
3647 | 0U, // PseudoVCLMULH_VX_M8_MASK |
3648 | 0U, // PseudoVCLMULH_VX_MF2 |
3649 | 0U, // PseudoVCLMULH_VX_MF2_MASK |
3650 | 0U, // PseudoVCLMULH_VX_MF4 |
3651 | 0U, // PseudoVCLMULH_VX_MF4_MASK |
3652 | 0U, // PseudoVCLMULH_VX_MF8 |
3653 | 0U, // PseudoVCLMULH_VX_MF8_MASK |
3654 | 0U, // PseudoVCLMUL_VV_M1 |
3655 | 0U, // PseudoVCLMUL_VV_M1_MASK |
3656 | 0U, // PseudoVCLMUL_VV_M2 |
3657 | 0U, // PseudoVCLMUL_VV_M2_MASK |
3658 | 0U, // PseudoVCLMUL_VV_M4 |
3659 | 0U, // PseudoVCLMUL_VV_M4_MASK |
3660 | 0U, // PseudoVCLMUL_VV_M8 |
3661 | 0U, // PseudoVCLMUL_VV_M8_MASK |
3662 | 0U, // PseudoVCLMUL_VV_MF2 |
3663 | 0U, // PseudoVCLMUL_VV_MF2_MASK |
3664 | 0U, // PseudoVCLMUL_VV_MF4 |
3665 | 0U, // PseudoVCLMUL_VV_MF4_MASK |
3666 | 0U, // PseudoVCLMUL_VV_MF8 |
3667 | 0U, // PseudoVCLMUL_VV_MF8_MASK |
3668 | 0U, // PseudoVCLMUL_VX_M1 |
3669 | 0U, // PseudoVCLMUL_VX_M1_MASK |
3670 | 0U, // PseudoVCLMUL_VX_M2 |
3671 | 0U, // PseudoVCLMUL_VX_M2_MASK |
3672 | 0U, // PseudoVCLMUL_VX_M4 |
3673 | 0U, // PseudoVCLMUL_VX_M4_MASK |
3674 | 0U, // PseudoVCLMUL_VX_M8 |
3675 | 0U, // PseudoVCLMUL_VX_M8_MASK |
3676 | 0U, // PseudoVCLMUL_VX_MF2 |
3677 | 0U, // PseudoVCLMUL_VX_MF2_MASK |
3678 | 0U, // PseudoVCLMUL_VX_MF4 |
3679 | 0U, // PseudoVCLMUL_VX_MF4_MASK |
3680 | 0U, // PseudoVCLMUL_VX_MF8 |
3681 | 0U, // PseudoVCLMUL_VX_MF8_MASK |
3682 | 0U, // PseudoVCLZ_V_M1 |
3683 | 0U, // PseudoVCLZ_V_M1_MASK |
3684 | 0U, // PseudoVCLZ_V_M2 |
3685 | 0U, // PseudoVCLZ_V_M2_MASK |
3686 | 0U, // PseudoVCLZ_V_M4 |
3687 | 0U, // PseudoVCLZ_V_M4_MASK |
3688 | 0U, // PseudoVCLZ_V_M8 |
3689 | 0U, // PseudoVCLZ_V_M8_MASK |
3690 | 0U, // PseudoVCLZ_V_MF2 |
3691 | 0U, // PseudoVCLZ_V_MF2_MASK |
3692 | 0U, // PseudoVCLZ_V_MF4 |
3693 | 0U, // PseudoVCLZ_V_MF4_MASK |
3694 | 0U, // PseudoVCLZ_V_MF8 |
3695 | 0U, // PseudoVCLZ_V_MF8_MASK |
3696 | 0U, // PseudoVCOMPRESS_VM_M1_E16 |
3697 | 0U, // PseudoVCOMPRESS_VM_M1_E32 |
3698 | 0U, // PseudoVCOMPRESS_VM_M1_E64 |
3699 | 0U, // PseudoVCOMPRESS_VM_M1_E8 |
3700 | 0U, // PseudoVCOMPRESS_VM_M2_E16 |
3701 | 0U, // PseudoVCOMPRESS_VM_M2_E32 |
3702 | 0U, // PseudoVCOMPRESS_VM_M2_E64 |
3703 | 0U, // PseudoVCOMPRESS_VM_M2_E8 |
3704 | 0U, // PseudoVCOMPRESS_VM_M4_E16 |
3705 | 0U, // PseudoVCOMPRESS_VM_M4_E32 |
3706 | 0U, // PseudoVCOMPRESS_VM_M4_E64 |
3707 | 0U, // PseudoVCOMPRESS_VM_M4_E8 |
3708 | 0U, // PseudoVCOMPRESS_VM_M8_E16 |
3709 | 0U, // PseudoVCOMPRESS_VM_M8_E32 |
3710 | 0U, // PseudoVCOMPRESS_VM_M8_E64 |
3711 | 0U, // PseudoVCOMPRESS_VM_M8_E8 |
3712 | 0U, // PseudoVCOMPRESS_VM_MF2_E16 |
3713 | 0U, // PseudoVCOMPRESS_VM_MF2_E32 |
3714 | 0U, // PseudoVCOMPRESS_VM_MF2_E8 |
3715 | 0U, // PseudoVCOMPRESS_VM_MF4_E16 |
3716 | 0U, // PseudoVCOMPRESS_VM_MF4_E8 |
3717 | 0U, // PseudoVCOMPRESS_VM_MF8_E8 |
3718 | 0U, // PseudoVCPOP_M_B1 |
3719 | 0U, // PseudoVCPOP_M_B16 |
3720 | 0U, // PseudoVCPOP_M_B16_MASK |
3721 | 0U, // PseudoVCPOP_M_B1_MASK |
3722 | 0U, // PseudoVCPOP_M_B2 |
3723 | 0U, // PseudoVCPOP_M_B2_MASK |
3724 | 0U, // PseudoVCPOP_M_B32 |
3725 | 0U, // PseudoVCPOP_M_B32_MASK |
3726 | 0U, // PseudoVCPOP_M_B4 |
3727 | 0U, // PseudoVCPOP_M_B4_MASK |
3728 | 0U, // PseudoVCPOP_M_B64 |
3729 | 0U, // PseudoVCPOP_M_B64_MASK |
3730 | 0U, // PseudoVCPOP_M_B8 |
3731 | 0U, // PseudoVCPOP_M_B8_MASK |
3732 | 0U, // PseudoVCPOP_V_M1 |
3733 | 0U, // PseudoVCPOP_V_M1_MASK |
3734 | 0U, // PseudoVCPOP_V_M2 |
3735 | 0U, // PseudoVCPOP_V_M2_MASK |
3736 | 0U, // PseudoVCPOP_V_M4 |
3737 | 0U, // PseudoVCPOP_V_M4_MASK |
3738 | 0U, // PseudoVCPOP_V_M8 |
3739 | 0U, // PseudoVCPOP_V_M8_MASK |
3740 | 0U, // PseudoVCPOP_V_MF2 |
3741 | 0U, // PseudoVCPOP_V_MF2_MASK |
3742 | 0U, // PseudoVCPOP_V_MF4 |
3743 | 0U, // PseudoVCPOP_V_MF4_MASK |
3744 | 0U, // PseudoVCPOP_V_MF8 |
3745 | 0U, // PseudoVCPOP_V_MF8_MASK |
3746 | 0U, // PseudoVCTZ_V_M1 |
3747 | 0U, // PseudoVCTZ_V_M1_MASK |
3748 | 0U, // PseudoVCTZ_V_M2 |
3749 | 0U, // PseudoVCTZ_V_M2_MASK |
3750 | 0U, // PseudoVCTZ_V_M4 |
3751 | 0U, // PseudoVCTZ_V_M4_MASK |
3752 | 0U, // PseudoVCTZ_V_M8 |
3753 | 0U, // PseudoVCTZ_V_M8_MASK |
3754 | 0U, // PseudoVCTZ_V_MF2 |
3755 | 0U, // PseudoVCTZ_V_MF2_MASK |
3756 | 0U, // PseudoVCTZ_V_MF4 |
3757 | 0U, // PseudoVCTZ_V_MF4_MASK |
3758 | 0U, // PseudoVCTZ_V_MF8 |
3759 | 0U, // PseudoVCTZ_V_MF8_MASK |
3760 | 0U, // PseudoVDIVU_VV_M1_E16 |
3761 | 0U, // PseudoVDIVU_VV_M1_E16_MASK |
3762 | 0U, // PseudoVDIVU_VV_M1_E32 |
3763 | 0U, // PseudoVDIVU_VV_M1_E32_MASK |
3764 | 0U, // PseudoVDIVU_VV_M1_E64 |
3765 | 0U, // PseudoVDIVU_VV_M1_E64_MASK |
3766 | 0U, // PseudoVDIVU_VV_M1_E8 |
3767 | 0U, // PseudoVDIVU_VV_M1_E8_MASK |
3768 | 0U, // PseudoVDIVU_VV_M2_E16 |
3769 | 0U, // PseudoVDIVU_VV_M2_E16_MASK |
3770 | 0U, // PseudoVDIVU_VV_M2_E32 |
3771 | 0U, // PseudoVDIVU_VV_M2_E32_MASK |
3772 | 0U, // PseudoVDIVU_VV_M2_E64 |
3773 | 0U, // PseudoVDIVU_VV_M2_E64_MASK |
3774 | 0U, // PseudoVDIVU_VV_M2_E8 |
3775 | 0U, // PseudoVDIVU_VV_M2_E8_MASK |
3776 | 0U, // PseudoVDIVU_VV_M4_E16 |
3777 | 0U, // PseudoVDIVU_VV_M4_E16_MASK |
3778 | 0U, // PseudoVDIVU_VV_M4_E32 |
3779 | 0U, // PseudoVDIVU_VV_M4_E32_MASK |
3780 | 0U, // PseudoVDIVU_VV_M4_E64 |
3781 | 0U, // PseudoVDIVU_VV_M4_E64_MASK |
3782 | 0U, // PseudoVDIVU_VV_M4_E8 |
3783 | 0U, // PseudoVDIVU_VV_M4_E8_MASK |
3784 | 0U, // PseudoVDIVU_VV_M8_E16 |
3785 | 0U, // PseudoVDIVU_VV_M8_E16_MASK |
3786 | 0U, // PseudoVDIVU_VV_M8_E32 |
3787 | 0U, // PseudoVDIVU_VV_M8_E32_MASK |
3788 | 0U, // PseudoVDIVU_VV_M8_E64 |
3789 | 0U, // PseudoVDIVU_VV_M8_E64_MASK |
3790 | 0U, // PseudoVDIVU_VV_M8_E8 |
3791 | 0U, // PseudoVDIVU_VV_M8_E8_MASK |
3792 | 0U, // PseudoVDIVU_VV_MF2_E16 |
3793 | 0U, // PseudoVDIVU_VV_MF2_E16_MASK |
3794 | 0U, // PseudoVDIVU_VV_MF2_E32 |
3795 | 0U, // PseudoVDIVU_VV_MF2_E32_MASK |
3796 | 0U, // PseudoVDIVU_VV_MF2_E8 |
3797 | 0U, // PseudoVDIVU_VV_MF2_E8_MASK |
3798 | 0U, // PseudoVDIVU_VV_MF4_E16 |
3799 | 0U, // PseudoVDIVU_VV_MF4_E16_MASK |
3800 | 0U, // PseudoVDIVU_VV_MF4_E8 |
3801 | 0U, // PseudoVDIVU_VV_MF4_E8_MASK |
3802 | 0U, // PseudoVDIVU_VV_MF8_E8 |
3803 | 0U, // PseudoVDIVU_VV_MF8_E8_MASK |
3804 | 0U, // PseudoVDIVU_VX_M1_E16 |
3805 | 0U, // PseudoVDIVU_VX_M1_E16_MASK |
3806 | 0U, // PseudoVDIVU_VX_M1_E32 |
3807 | 0U, // PseudoVDIVU_VX_M1_E32_MASK |
3808 | 0U, // PseudoVDIVU_VX_M1_E64 |
3809 | 0U, // PseudoVDIVU_VX_M1_E64_MASK |
3810 | 0U, // PseudoVDIVU_VX_M1_E8 |
3811 | 0U, // PseudoVDIVU_VX_M1_E8_MASK |
3812 | 0U, // PseudoVDIVU_VX_M2_E16 |
3813 | 0U, // PseudoVDIVU_VX_M2_E16_MASK |
3814 | 0U, // PseudoVDIVU_VX_M2_E32 |
3815 | 0U, // PseudoVDIVU_VX_M2_E32_MASK |
3816 | 0U, // PseudoVDIVU_VX_M2_E64 |
3817 | 0U, // PseudoVDIVU_VX_M2_E64_MASK |
3818 | 0U, // PseudoVDIVU_VX_M2_E8 |
3819 | 0U, // PseudoVDIVU_VX_M2_E8_MASK |
3820 | 0U, // PseudoVDIVU_VX_M4_E16 |
3821 | 0U, // PseudoVDIVU_VX_M4_E16_MASK |
3822 | 0U, // PseudoVDIVU_VX_M4_E32 |
3823 | 0U, // PseudoVDIVU_VX_M4_E32_MASK |
3824 | 0U, // PseudoVDIVU_VX_M4_E64 |
3825 | 0U, // PseudoVDIVU_VX_M4_E64_MASK |
3826 | 0U, // PseudoVDIVU_VX_M4_E8 |
3827 | 0U, // PseudoVDIVU_VX_M4_E8_MASK |
3828 | 0U, // PseudoVDIVU_VX_M8_E16 |
3829 | 0U, // PseudoVDIVU_VX_M8_E16_MASK |
3830 | 0U, // PseudoVDIVU_VX_M8_E32 |
3831 | 0U, // PseudoVDIVU_VX_M8_E32_MASK |
3832 | 0U, // PseudoVDIVU_VX_M8_E64 |
3833 | 0U, // PseudoVDIVU_VX_M8_E64_MASK |
3834 | 0U, // PseudoVDIVU_VX_M8_E8 |
3835 | 0U, // PseudoVDIVU_VX_M8_E8_MASK |
3836 | 0U, // PseudoVDIVU_VX_MF2_E16 |
3837 | 0U, // PseudoVDIVU_VX_MF2_E16_MASK |
3838 | 0U, // PseudoVDIVU_VX_MF2_E32 |
3839 | 0U, // PseudoVDIVU_VX_MF2_E32_MASK |
3840 | 0U, // PseudoVDIVU_VX_MF2_E8 |
3841 | 0U, // PseudoVDIVU_VX_MF2_E8_MASK |
3842 | 0U, // PseudoVDIVU_VX_MF4_E16 |
3843 | 0U, // PseudoVDIVU_VX_MF4_E16_MASK |
3844 | 0U, // PseudoVDIVU_VX_MF4_E8 |
3845 | 0U, // PseudoVDIVU_VX_MF4_E8_MASK |
3846 | 0U, // PseudoVDIVU_VX_MF8_E8 |
3847 | 0U, // PseudoVDIVU_VX_MF8_E8_MASK |
3848 | 0U, // PseudoVDIV_VV_M1_E16 |
3849 | 0U, // PseudoVDIV_VV_M1_E16_MASK |
3850 | 0U, // PseudoVDIV_VV_M1_E32 |
3851 | 0U, // PseudoVDIV_VV_M1_E32_MASK |
3852 | 0U, // PseudoVDIV_VV_M1_E64 |
3853 | 0U, // PseudoVDIV_VV_M1_E64_MASK |
3854 | 0U, // PseudoVDIV_VV_M1_E8 |
3855 | 0U, // PseudoVDIV_VV_M1_E8_MASK |
3856 | 0U, // PseudoVDIV_VV_M2_E16 |
3857 | 0U, // PseudoVDIV_VV_M2_E16_MASK |
3858 | 0U, // PseudoVDIV_VV_M2_E32 |
3859 | 0U, // PseudoVDIV_VV_M2_E32_MASK |
3860 | 0U, // PseudoVDIV_VV_M2_E64 |
3861 | 0U, // PseudoVDIV_VV_M2_E64_MASK |
3862 | 0U, // PseudoVDIV_VV_M2_E8 |
3863 | 0U, // PseudoVDIV_VV_M2_E8_MASK |
3864 | 0U, // PseudoVDIV_VV_M4_E16 |
3865 | 0U, // PseudoVDIV_VV_M4_E16_MASK |
3866 | 0U, // PseudoVDIV_VV_M4_E32 |
3867 | 0U, // PseudoVDIV_VV_M4_E32_MASK |
3868 | 0U, // PseudoVDIV_VV_M4_E64 |
3869 | 0U, // PseudoVDIV_VV_M4_E64_MASK |
3870 | 0U, // PseudoVDIV_VV_M4_E8 |
3871 | 0U, // PseudoVDIV_VV_M4_E8_MASK |
3872 | 0U, // PseudoVDIV_VV_M8_E16 |
3873 | 0U, // PseudoVDIV_VV_M8_E16_MASK |
3874 | 0U, // PseudoVDIV_VV_M8_E32 |
3875 | 0U, // PseudoVDIV_VV_M8_E32_MASK |
3876 | 0U, // PseudoVDIV_VV_M8_E64 |
3877 | 0U, // PseudoVDIV_VV_M8_E64_MASK |
3878 | 0U, // PseudoVDIV_VV_M8_E8 |
3879 | 0U, // PseudoVDIV_VV_M8_E8_MASK |
3880 | 0U, // PseudoVDIV_VV_MF2_E16 |
3881 | 0U, // PseudoVDIV_VV_MF2_E16_MASK |
3882 | 0U, // PseudoVDIV_VV_MF2_E32 |
3883 | 0U, // PseudoVDIV_VV_MF2_E32_MASK |
3884 | 0U, // PseudoVDIV_VV_MF2_E8 |
3885 | 0U, // PseudoVDIV_VV_MF2_E8_MASK |
3886 | 0U, // PseudoVDIV_VV_MF4_E16 |
3887 | 0U, // PseudoVDIV_VV_MF4_E16_MASK |
3888 | 0U, // PseudoVDIV_VV_MF4_E8 |
3889 | 0U, // PseudoVDIV_VV_MF4_E8_MASK |
3890 | 0U, // PseudoVDIV_VV_MF8_E8 |
3891 | 0U, // PseudoVDIV_VV_MF8_E8_MASK |
3892 | 0U, // PseudoVDIV_VX_M1_E16 |
3893 | 0U, // PseudoVDIV_VX_M1_E16_MASK |
3894 | 0U, // PseudoVDIV_VX_M1_E32 |
3895 | 0U, // PseudoVDIV_VX_M1_E32_MASK |
3896 | 0U, // PseudoVDIV_VX_M1_E64 |
3897 | 0U, // PseudoVDIV_VX_M1_E64_MASK |
3898 | 0U, // PseudoVDIV_VX_M1_E8 |
3899 | 0U, // PseudoVDIV_VX_M1_E8_MASK |
3900 | 0U, // PseudoVDIV_VX_M2_E16 |
3901 | 0U, // PseudoVDIV_VX_M2_E16_MASK |
3902 | 0U, // PseudoVDIV_VX_M2_E32 |
3903 | 0U, // PseudoVDIV_VX_M2_E32_MASK |
3904 | 0U, // PseudoVDIV_VX_M2_E64 |
3905 | 0U, // PseudoVDIV_VX_M2_E64_MASK |
3906 | 0U, // PseudoVDIV_VX_M2_E8 |
3907 | 0U, // PseudoVDIV_VX_M2_E8_MASK |
3908 | 0U, // PseudoVDIV_VX_M4_E16 |
3909 | 0U, // PseudoVDIV_VX_M4_E16_MASK |
3910 | 0U, // PseudoVDIV_VX_M4_E32 |
3911 | 0U, // PseudoVDIV_VX_M4_E32_MASK |
3912 | 0U, // PseudoVDIV_VX_M4_E64 |
3913 | 0U, // PseudoVDIV_VX_M4_E64_MASK |
3914 | 0U, // PseudoVDIV_VX_M4_E8 |
3915 | 0U, // PseudoVDIV_VX_M4_E8_MASK |
3916 | 0U, // PseudoVDIV_VX_M8_E16 |
3917 | 0U, // PseudoVDIV_VX_M8_E16_MASK |
3918 | 0U, // PseudoVDIV_VX_M8_E32 |
3919 | 0U, // PseudoVDIV_VX_M8_E32_MASK |
3920 | 0U, // PseudoVDIV_VX_M8_E64 |
3921 | 0U, // PseudoVDIV_VX_M8_E64_MASK |
3922 | 0U, // PseudoVDIV_VX_M8_E8 |
3923 | 0U, // PseudoVDIV_VX_M8_E8_MASK |
3924 | 0U, // PseudoVDIV_VX_MF2_E16 |
3925 | 0U, // PseudoVDIV_VX_MF2_E16_MASK |
3926 | 0U, // PseudoVDIV_VX_MF2_E32 |
3927 | 0U, // PseudoVDIV_VX_MF2_E32_MASK |
3928 | 0U, // PseudoVDIV_VX_MF2_E8 |
3929 | 0U, // PseudoVDIV_VX_MF2_E8_MASK |
3930 | 0U, // PseudoVDIV_VX_MF4_E16 |
3931 | 0U, // PseudoVDIV_VX_MF4_E16_MASK |
3932 | 0U, // PseudoVDIV_VX_MF4_E8 |
3933 | 0U, // PseudoVDIV_VX_MF4_E8_MASK |
3934 | 0U, // PseudoVDIV_VX_MF8_E8 |
3935 | 0U, // PseudoVDIV_VX_MF8_E8_MASK |
3936 | 0U, // PseudoVFADD_VFPR16_M1_E16 |
3937 | 0U, // PseudoVFADD_VFPR16_M1_E16_MASK |
3938 | 0U, // PseudoVFADD_VFPR16_M2_E16 |
3939 | 0U, // PseudoVFADD_VFPR16_M2_E16_MASK |
3940 | 0U, // PseudoVFADD_VFPR16_M4_E16 |
3941 | 0U, // PseudoVFADD_VFPR16_M4_E16_MASK |
3942 | 0U, // PseudoVFADD_VFPR16_M8_E16 |
3943 | 0U, // PseudoVFADD_VFPR16_M8_E16_MASK |
3944 | 0U, // PseudoVFADD_VFPR16_MF2_E16 |
3945 | 0U, // PseudoVFADD_VFPR16_MF2_E16_MASK |
3946 | 0U, // PseudoVFADD_VFPR16_MF4_E16 |
3947 | 0U, // PseudoVFADD_VFPR16_MF4_E16_MASK |
3948 | 0U, // PseudoVFADD_VFPR32_M1_E32 |
3949 | 0U, // PseudoVFADD_VFPR32_M1_E32_MASK |
3950 | 0U, // PseudoVFADD_VFPR32_M2_E32 |
3951 | 0U, // PseudoVFADD_VFPR32_M2_E32_MASK |
3952 | 0U, // PseudoVFADD_VFPR32_M4_E32 |
3953 | 0U, // PseudoVFADD_VFPR32_M4_E32_MASK |
3954 | 0U, // PseudoVFADD_VFPR32_M8_E32 |
3955 | 0U, // PseudoVFADD_VFPR32_M8_E32_MASK |
3956 | 0U, // PseudoVFADD_VFPR32_MF2_E32 |
3957 | 0U, // PseudoVFADD_VFPR32_MF2_E32_MASK |
3958 | 0U, // PseudoVFADD_VFPR64_M1_E64 |
3959 | 0U, // PseudoVFADD_VFPR64_M1_E64_MASK |
3960 | 0U, // PseudoVFADD_VFPR64_M2_E64 |
3961 | 0U, // PseudoVFADD_VFPR64_M2_E64_MASK |
3962 | 0U, // PseudoVFADD_VFPR64_M4_E64 |
3963 | 0U, // PseudoVFADD_VFPR64_M4_E64_MASK |
3964 | 0U, // PseudoVFADD_VFPR64_M8_E64 |
3965 | 0U, // PseudoVFADD_VFPR64_M8_E64_MASK |
3966 | 0U, // PseudoVFADD_VV_M1_E16 |
3967 | 0U, // PseudoVFADD_VV_M1_E16_MASK |
3968 | 0U, // PseudoVFADD_VV_M1_E32 |
3969 | 0U, // PseudoVFADD_VV_M1_E32_MASK |
3970 | 0U, // PseudoVFADD_VV_M1_E64 |
3971 | 0U, // PseudoVFADD_VV_M1_E64_MASK |
3972 | 0U, // PseudoVFADD_VV_M2_E16 |
3973 | 0U, // PseudoVFADD_VV_M2_E16_MASK |
3974 | 0U, // PseudoVFADD_VV_M2_E32 |
3975 | 0U, // PseudoVFADD_VV_M2_E32_MASK |
3976 | 0U, // PseudoVFADD_VV_M2_E64 |
3977 | 0U, // PseudoVFADD_VV_M2_E64_MASK |
3978 | 0U, // PseudoVFADD_VV_M4_E16 |
3979 | 0U, // PseudoVFADD_VV_M4_E16_MASK |
3980 | 0U, // PseudoVFADD_VV_M4_E32 |
3981 | 0U, // PseudoVFADD_VV_M4_E32_MASK |
3982 | 0U, // PseudoVFADD_VV_M4_E64 |
3983 | 0U, // PseudoVFADD_VV_M4_E64_MASK |
3984 | 0U, // PseudoVFADD_VV_M8_E16 |
3985 | 0U, // PseudoVFADD_VV_M8_E16_MASK |
3986 | 0U, // PseudoVFADD_VV_M8_E32 |
3987 | 0U, // PseudoVFADD_VV_M8_E32_MASK |
3988 | 0U, // PseudoVFADD_VV_M8_E64 |
3989 | 0U, // PseudoVFADD_VV_M8_E64_MASK |
3990 | 0U, // PseudoVFADD_VV_MF2_E16 |
3991 | 0U, // PseudoVFADD_VV_MF2_E16_MASK |
3992 | 0U, // PseudoVFADD_VV_MF2_E32 |
3993 | 0U, // PseudoVFADD_VV_MF2_E32_MASK |
3994 | 0U, // PseudoVFADD_VV_MF4_E16 |
3995 | 0U, // PseudoVFADD_VV_MF4_E16_MASK |
3996 | 0U, // PseudoVFCLASS_V_M1 |
3997 | 0U, // PseudoVFCLASS_V_M1_MASK |
3998 | 0U, // PseudoVFCLASS_V_M2 |
3999 | 0U, // PseudoVFCLASS_V_M2_MASK |
4000 | 0U, // PseudoVFCLASS_V_M4 |
4001 | 0U, // PseudoVFCLASS_V_M4_MASK |
4002 | 0U, // PseudoVFCLASS_V_M8 |
4003 | 0U, // PseudoVFCLASS_V_M8_MASK |
4004 | 0U, // PseudoVFCLASS_V_MF2 |
4005 | 0U, // PseudoVFCLASS_V_MF2_MASK |
4006 | 0U, // PseudoVFCLASS_V_MF4 |
4007 | 0U, // PseudoVFCLASS_V_MF4_MASK |
4008 | 0U, // PseudoVFCVT_F_XU_V_M1_E16 |
4009 | 0U, // PseudoVFCVT_F_XU_V_M1_E16_MASK |
4010 | 0U, // PseudoVFCVT_F_XU_V_M1_E32 |
4011 | 0U, // PseudoVFCVT_F_XU_V_M1_E32_MASK |
4012 | 0U, // PseudoVFCVT_F_XU_V_M1_E64 |
4013 | 0U, // PseudoVFCVT_F_XU_V_M1_E64_MASK |
4014 | 0U, // PseudoVFCVT_F_XU_V_M2_E16 |
4015 | 0U, // PseudoVFCVT_F_XU_V_M2_E16_MASK |
4016 | 0U, // PseudoVFCVT_F_XU_V_M2_E32 |
4017 | 0U, // PseudoVFCVT_F_XU_V_M2_E32_MASK |
4018 | 0U, // PseudoVFCVT_F_XU_V_M2_E64 |
4019 | 0U, // PseudoVFCVT_F_XU_V_M2_E64_MASK |
4020 | 0U, // PseudoVFCVT_F_XU_V_M4_E16 |
4021 | 0U, // PseudoVFCVT_F_XU_V_M4_E16_MASK |
4022 | 0U, // PseudoVFCVT_F_XU_V_M4_E32 |
4023 | 0U, // PseudoVFCVT_F_XU_V_M4_E32_MASK |
4024 | 0U, // PseudoVFCVT_F_XU_V_M4_E64 |
4025 | 0U, // PseudoVFCVT_F_XU_V_M4_E64_MASK |
4026 | 0U, // PseudoVFCVT_F_XU_V_M8_E16 |
4027 | 0U, // PseudoVFCVT_F_XU_V_M8_E16_MASK |
4028 | 0U, // PseudoVFCVT_F_XU_V_M8_E32 |
4029 | 0U, // PseudoVFCVT_F_XU_V_M8_E32_MASK |
4030 | 0U, // PseudoVFCVT_F_XU_V_M8_E64 |
4031 | 0U, // PseudoVFCVT_F_XU_V_M8_E64_MASK |
4032 | 0U, // PseudoVFCVT_F_XU_V_MF2_E16 |
4033 | 0U, // PseudoVFCVT_F_XU_V_MF2_E16_MASK |
4034 | 0U, // PseudoVFCVT_F_XU_V_MF2_E32 |
4035 | 0U, // PseudoVFCVT_F_XU_V_MF2_E32_MASK |
4036 | 0U, // PseudoVFCVT_F_XU_V_MF4_E16 |
4037 | 0U, // PseudoVFCVT_F_XU_V_MF4_E16_MASK |
4038 | 0U, // PseudoVFCVT_F_X_V_M1_E16 |
4039 | 0U, // PseudoVFCVT_F_X_V_M1_E16_MASK |
4040 | 0U, // PseudoVFCVT_F_X_V_M1_E32 |
4041 | 0U, // PseudoVFCVT_F_X_V_M1_E32_MASK |
4042 | 0U, // PseudoVFCVT_F_X_V_M1_E64 |
4043 | 0U, // PseudoVFCVT_F_X_V_M1_E64_MASK |
4044 | 0U, // PseudoVFCVT_F_X_V_M2_E16 |
4045 | 0U, // PseudoVFCVT_F_X_V_M2_E16_MASK |
4046 | 0U, // PseudoVFCVT_F_X_V_M2_E32 |
4047 | 0U, // PseudoVFCVT_F_X_V_M2_E32_MASK |
4048 | 0U, // PseudoVFCVT_F_X_V_M2_E64 |
4049 | 0U, // PseudoVFCVT_F_X_V_M2_E64_MASK |
4050 | 0U, // PseudoVFCVT_F_X_V_M4_E16 |
4051 | 0U, // PseudoVFCVT_F_X_V_M4_E16_MASK |
4052 | 0U, // PseudoVFCVT_F_X_V_M4_E32 |
4053 | 0U, // PseudoVFCVT_F_X_V_M4_E32_MASK |
4054 | 0U, // PseudoVFCVT_F_X_V_M4_E64 |
4055 | 0U, // PseudoVFCVT_F_X_V_M4_E64_MASK |
4056 | 0U, // PseudoVFCVT_F_X_V_M8_E16 |
4057 | 0U, // PseudoVFCVT_F_X_V_M8_E16_MASK |
4058 | 0U, // PseudoVFCVT_F_X_V_M8_E32 |
4059 | 0U, // PseudoVFCVT_F_X_V_M8_E32_MASK |
4060 | 0U, // PseudoVFCVT_F_X_V_M8_E64 |
4061 | 0U, // PseudoVFCVT_F_X_V_M8_E64_MASK |
4062 | 0U, // PseudoVFCVT_F_X_V_MF2_E16 |
4063 | 0U, // PseudoVFCVT_F_X_V_MF2_E16_MASK |
4064 | 0U, // PseudoVFCVT_F_X_V_MF2_E32 |
4065 | 0U, // PseudoVFCVT_F_X_V_MF2_E32_MASK |
4066 | 0U, // PseudoVFCVT_F_X_V_MF4_E16 |
4067 | 0U, // PseudoVFCVT_F_X_V_MF4_E16_MASK |
4068 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M1 |
4069 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M1_MASK |
4070 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M2 |
4071 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M2_MASK |
4072 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M4 |
4073 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M4_MASK |
4074 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M8 |
4075 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M8_MASK |
4076 | 0U, // PseudoVFCVT_RTZ_XU_F_V_MF2 |
4077 | 0U, // PseudoVFCVT_RTZ_XU_F_V_MF2_MASK |
4078 | 0U, // PseudoVFCVT_RTZ_XU_F_V_MF4 |
4079 | 0U, // PseudoVFCVT_RTZ_XU_F_V_MF4_MASK |
4080 | 0U, // PseudoVFCVT_RTZ_X_F_V_M1 |
4081 | 0U, // PseudoVFCVT_RTZ_X_F_V_M1_MASK |
4082 | 0U, // PseudoVFCVT_RTZ_X_F_V_M2 |
4083 | 0U, // PseudoVFCVT_RTZ_X_F_V_M2_MASK |
4084 | 0U, // PseudoVFCVT_RTZ_X_F_V_M4 |
4085 | 0U, // PseudoVFCVT_RTZ_X_F_V_M4_MASK |
4086 | 0U, // PseudoVFCVT_RTZ_X_F_V_M8 |
4087 | 0U, // PseudoVFCVT_RTZ_X_F_V_M8_MASK |
4088 | 0U, // PseudoVFCVT_RTZ_X_F_V_MF2 |
4089 | 0U, // PseudoVFCVT_RTZ_X_F_V_MF2_MASK |
4090 | 0U, // PseudoVFCVT_RTZ_X_F_V_MF4 |
4091 | 0U, // PseudoVFCVT_RTZ_X_F_V_MF4_MASK |
4092 | 0U, // PseudoVFCVT_XU_F_V_M1 |
4093 | 0U, // PseudoVFCVT_XU_F_V_M1_MASK |
4094 | 0U, // PseudoVFCVT_XU_F_V_M2 |
4095 | 0U, // PseudoVFCVT_XU_F_V_M2_MASK |
4096 | 0U, // PseudoVFCVT_XU_F_V_M4 |
4097 | 0U, // PseudoVFCVT_XU_F_V_M4_MASK |
4098 | 0U, // PseudoVFCVT_XU_F_V_M8 |
4099 | 0U, // PseudoVFCVT_XU_F_V_M8_MASK |
4100 | 0U, // PseudoVFCVT_XU_F_V_MF2 |
4101 | 0U, // PseudoVFCVT_XU_F_V_MF2_MASK |
4102 | 0U, // PseudoVFCVT_XU_F_V_MF4 |
4103 | 0U, // PseudoVFCVT_XU_F_V_MF4_MASK |
4104 | 0U, // PseudoVFCVT_X_F_V_M1 |
4105 | 0U, // PseudoVFCVT_X_F_V_M1_MASK |
4106 | 0U, // PseudoVFCVT_X_F_V_M2 |
4107 | 0U, // PseudoVFCVT_X_F_V_M2_MASK |
4108 | 0U, // PseudoVFCVT_X_F_V_M4 |
4109 | 0U, // PseudoVFCVT_X_F_V_M4_MASK |
4110 | 0U, // PseudoVFCVT_X_F_V_M8 |
4111 | 0U, // PseudoVFCVT_X_F_V_M8_MASK |
4112 | 0U, // PseudoVFCVT_X_F_V_MF2 |
4113 | 0U, // PseudoVFCVT_X_F_V_MF2_MASK |
4114 | 0U, // PseudoVFCVT_X_F_V_MF4 |
4115 | 0U, // PseudoVFCVT_X_F_V_MF4_MASK |
4116 | 0U, // PseudoVFDIV_VFPR16_M1_E16 |
4117 | 0U, // PseudoVFDIV_VFPR16_M1_E16_MASK |
4118 | 0U, // PseudoVFDIV_VFPR16_M2_E16 |
4119 | 0U, // PseudoVFDIV_VFPR16_M2_E16_MASK |
4120 | 0U, // PseudoVFDIV_VFPR16_M4_E16 |
4121 | 0U, // PseudoVFDIV_VFPR16_M4_E16_MASK |
4122 | 0U, // PseudoVFDIV_VFPR16_M8_E16 |
4123 | 0U, // PseudoVFDIV_VFPR16_M8_E16_MASK |
4124 | 0U, // PseudoVFDIV_VFPR16_MF2_E16 |
4125 | 0U, // PseudoVFDIV_VFPR16_MF2_E16_MASK |
4126 | 0U, // PseudoVFDIV_VFPR16_MF4_E16 |
4127 | 0U, // PseudoVFDIV_VFPR16_MF4_E16_MASK |
4128 | 0U, // PseudoVFDIV_VFPR32_M1_E32 |
4129 | 0U, // PseudoVFDIV_VFPR32_M1_E32_MASK |
4130 | 0U, // PseudoVFDIV_VFPR32_M2_E32 |
4131 | 0U, // PseudoVFDIV_VFPR32_M2_E32_MASK |
4132 | 0U, // PseudoVFDIV_VFPR32_M4_E32 |
4133 | 0U, // PseudoVFDIV_VFPR32_M4_E32_MASK |
4134 | 0U, // PseudoVFDIV_VFPR32_M8_E32 |
4135 | 0U, // PseudoVFDIV_VFPR32_M8_E32_MASK |
4136 | 0U, // PseudoVFDIV_VFPR32_MF2_E32 |
4137 | 0U, // PseudoVFDIV_VFPR32_MF2_E32_MASK |
4138 | 0U, // PseudoVFDIV_VFPR64_M1_E64 |
4139 | 0U, // PseudoVFDIV_VFPR64_M1_E64_MASK |
4140 | 0U, // PseudoVFDIV_VFPR64_M2_E64 |
4141 | 0U, // PseudoVFDIV_VFPR64_M2_E64_MASK |
4142 | 0U, // PseudoVFDIV_VFPR64_M4_E64 |
4143 | 0U, // PseudoVFDIV_VFPR64_M4_E64_MASK |
4144 | 0U, // PseudoVFDIV_VFPR64_M8_E64 |
4145 | 0U, // PseudoVFDIV_VFPR64_M8_E64_MASK |
4146 | 0U, // PseudoVFDIV_VV_M1_E16 |
4147 | 0U, // PseudoVFDIV_VV_M1_E16_MASK |
4148 | 0U, // PseudoVFDIV_VV_M1_E32 |
4149 | 0U, // PseudoVFDIV_VV_M1_E32_MASK |
4150 | 0U, // PseudoVFDIV_VV_M1_E64 |
4151 | 0U, // PseudoVFDIV_VV_M1_E64_MASK |
4152 | 0U, // PseudoVFDIV_VV_M2_E16 |
4153 | 0U, // PseudoVFDIV_VV_M2_E16_MASK |
4154 | 0U, // PseudoVFDIV_VV_M2_E32 |
4155 | 0U, // PseudoVFDIV_VV_M2_E32_MASK |
4156 | 0U, // PseudoVFDIV_VV_M2_E64 |
4157 | 0U, // PseudoVFDIV_VV_M2_E64_MASK |
4158 | 0U, // PseudoVFDIV_VV_M4_E16 |
4159 | 0U, // PseudoVFDIV_VV_M4_E16_MASK |
4160 | 0U, // PseudoVFDIV_VV_M4_E32 |
4161 | 0U, // PseudoVFDIV_VV_M4_E32_MASK |
4162 | 0U, // PseudoVFDIV_VV_M4_E64 |
4163 | 0U, // PseudoVFDIV_VV_M4_E64_MASK |
4164 | 0U, // PseudoVFDIV_VV_M8_E16 |
4165 | 0U, // PseudoVFDIV_VV_M8_E16_MASK |
4166 | 0U, // PseudoVFDIV_VV_M8_E32 |
4167 | 0U, // PseudoVFDIV_VV_M8_E32_MASK |
4168 | 0U, // PseudoVFDIV_VV_M8_E64 |
4169 | 0U, // PseudoVFDIV_VV_M8_E64_MASK |
4170 | 0U, // PseudoVFDIV_VV_MF2_E16 |
4171 | 0U, // PseudoVFDIV_VV_MF2_E16_MASK |
4172 | 0U, // PseudoVFDIV_VV_MF2_E32 |
4173 | 0U, // PseudoVFDIV_VV_MF2_E32_MASK |
4174 | 0U, // PseudoVFDIV_VV_MF4_E16 |
4175 | 0U, // PseudoVFDIV_VV_MF4_E16_MASK |
4176 | 0U, // PseudoVFIRST_M_B1 |
4177 | 0U, // PseudoVFIRST_M_B16 |
4178 | 0U, // PseudoVFIRST_M_B16_MASK |
4179 | 0U, // PseudoVFIRST_M_B1_MASK |
4180 | 0U, // PseudoVFIRST_M_B2 |
4181 | 0U, // PseudoVFIRST_M_B2_MASK |
4182 | 0U, // PseudoVFIRST_M_B32 |
4183 | 0U, // PseudoVFIRST_M_B32_MASK |
4184 | 0U, // PseudoVFIRST_M_B4 |
4185 | 0U, // PseudoVFIRST_M_B4_MASK |
4186 | 0U, // PseudoVFIRST_M_B64 |
4187 | 0U, // PseudoVFIRST_M_B64_MASK |
4188 | 0U, // PseudoVFIRST_M_B8 |
4189 | 0U, // PseudoVFIRST_M_B8_MASK |
4190 | 0U, // PseudoVFMACC_VFPR16_M1_E16 |
4191 | 0U, // PseudoVFMACC_VFPR16_M1_E16_MASK |
4192 | 0U, // PseudoVFMACC_VFPR16_M2_E16 |
4193 | 0U, // PseudoVFMACC_VFPR16_M2_E16_MASK |
4194 | 0U, // PseudoVFMACC_VFPR16_M4_E16 |
4195 | 0U, // PseudoVFMACC_VFPR16_M4_E16_MASK |
4196 | 0U, // PseudoVFMACC_VFPR16_M8_E16 |
4197 | 0U, // PseudoVFMACC_VFPR16_M8_E16_MASK |
4198 | 0U, // PseudoVFMACC_VFPR16_MF2_E16 |
4199 | 0U, // PseudoVFMACC_VFPR16_MF2_E16_MASK |
4200 | 0U, // PseudoVFMACC_VFPR16_MF4_E16 |
4201 | 0U, // PseudoVFMACC_VFPR16_MF4_E16_MASK |
4202 | 0U, // PseudoVFMACC_VFPR32_M1_E32 |
4203 | 0U, // PseudoVFMACC_VFPR32_M1_E32_MASK |
4204 | 0U, // PseudoVFMACC_VFPR32_M2_E32 |
4205 | 0U, // PseudoVFMACC_VFPR32_M2_E32_MASK |
4206 | 0U, // PseudoVFMACC_VFPR32_M4_E32 |
4207 | 0U, // PseudoVFMACC_VFPR32_M4_E32_MASK |
4208 | 0U, // PseudoVFMACC_VFPR32_M8_E32 |
4209 | 0U, // PseudoVFMACC_VFPR32_M8_E32_MASK |
4210 | 0U, // PseudoVFMACC_VFPR32_MF2_E32 |
4211 | 0U, // PseudoVFMACC_VFPR32_MF2_E32_MASK |
4212 | 0U, // PseudoVFMACC_VFPR64_M1_E64 |
4213 | 0U, // PseudoVFMACC_VFPR64_M1_E64_MASK |
4214 | 0U, // PseudoVFMACC_VFPR64_M2_E64 |
4215 | 0U, // PseudoVFMACC_VFPR64_M2_E64_MASK |
4216 | 0U, // PseudoVFMACC_VFPR64_M4_E64 |
4217 | 0U, // PseudoVFMACC_VFPR64_M4_E64_MASK |
4218 | 0U, // PseudoVFMACC_VFPR64_M8_E64 |
4219 | 0U, // PseudoVFMACC_VFPR64_M8_E64_MASK |
4220 | 0U, // PseudoVFMACC_VV_M1_E16 |
4221 | 0U, // PseudoVFMACC_VV_M1_E16_MASK |
4222 | 0U, // PseudoVFMACC_VV_M1_E32 |
4223 | 0U, // PseudoVFMACC_VV_M1_E32_MASK |
4224 | 0U, // PseudoVFMACC_VV_M1_E64 |
4225 | 0U, // PseudoVFMACC_VV_M1_E64_MASK |
4226 | 0U, // PseudoVFMACC_VV_M2_E16 |
4227 | 0U, // PseudoVFMACC_VV_M2_E16_MASK |
4228 | 0U, // PseudoVFMACC_VV_M2_E32 |
4229 | 0U, // PseudoVFMACC_VV_M2_E32_MASK |
4230 | 0U, // PseudoVFMACC_VV_M2_E64 |
4231 | 0U, // PseudoVFMACC_VV_M2_E64_MASK |
4232 | 0U, // PseudoVFMACC_VV_M4_E16 |
4233 | 0U, // PseudoVFMACC_VV_M4_E16_MASK |
4234 | 0U, // PseudoVFMACC_VV_M4_E32 |
4235 | 0U, // PseudoVFMACC_VV_M4_E32_MASK |
4236 | 0U, // PseudoVFMACC_VV_M4_E64 |
4237 | 0U, // PseudoVFMACC_VV_M4_E64_MASK |
4238 | 0U, // PseudoVFMACC_VV_M8_E16 |
4239 | 0U, // PseudoVFMACC_VV_M8_E16_MASK |
4240 | 0U, // PseudoVFMACC_VV_M8_E32 |
4241 | 0U, // PseudoVFMACC_VV_M8_E32_MASK |
4242 | 0U, // PseudoVFMACC_VV_M8_E64 |
4243 | 0U, // PseudoVFMACC_VV_M8_E64_MASK |
4244 | 0U, // PseudoVFMACC_VV_MF2_E16 |
4245 | 0U, // PseudoVFMACC_VV_MF2_E16_MASK |
4246 | 0U, // PseudoVFMACC_VV_MF2_E32 |
4247 | 0U, // PseudoVFMACC_VV_MF2_E32_MASK |
4248 | 0U, // PseudoVFMACC_VV_MF4_E16 |
4249 | 0U, // PseudoVFMACC_VV_MF4_E16_MASK |
4250 | 0U, // PseudoVFMADD_VFPR16_M1_E16 |
4251 | 0U, // PseudoVFMADD_VFPR16_M1_E16_MASK |
4252 | 0U, // PseudoVFMADD_VFPR16_M2_E16 |
4253 | 0U, // PseudoVFMADD_VFPR16_M2_E16_MASK |
4254 | 0U, // PseudoVFMADD_VFPR16_M4_E16 |
4255 | 0U, // PseudoVFMADD_VFPR16_M4_E16_MASK |
4256 | 0U, // PseudoVFMADD_VFPR16_M8_E16 |
4257 | 0U, // PseudoVFMADD_VFPR16_M8_E16_MASK |
4258 | 0U, // PseudoVFMADD_VFPR16_MF2_E16 |
4259 | 0U, // PseudoVFMADD_VFPR16_MF2_E16_MASK |
4260 | 0U, // PseudoVFMADD_VFPR16_MF4_E16 |
4261 | 0U, // PseudoVFMADD_VFPR16_MF4_E16_MASK |
4262 | 0U, // PseudoVFMADD_VFPR32_M1_E32 |
4263 | 0U, // PseudoVFMADD_VFPR32_M1_E32_MASK |
4264 | 0U, // PseudoVFMADD_VFPR32_M2_E32 |
4265 | 0U, // PseudoVFMADD_VFPR32_M2_E32_MASK |
4266 | 0U, // PseudoVFMADD_VFPR32_M4_E32 |
4267 | 0U, // PseudoVFMADD_VFPR32_M4_E32_MASK |
4268 | 0U, // PseudoVFMADD_VFPR32_M8_E32 |
4269 | 0U, // PseudoVFMADD_VFPR32_M8_E32_MASK |
4270 | 0U, // PseudoVFMADD_VFPR32_MF2_E32 |
4271 | 0U, // PseudoVFMADD_VFPR32_MF2_E32_MASK |
4272 | 0U, // PseudoVFMADD_VFPR64_M1_E64 |
4273 | 0U, // PseudoVFMADD_VFPR64_M1_E64_MASK |
4274 | 0U, // PseudoVFMADD_VFPR64_M2_E64 |
4275 | 0U, // PseudoVFMADD_VFPR64_M2_E64_MASK |
4276 | 0U, // PseudoVFMADD_VFPR64_M4_E64 |
4277 | 0U, // PseudoVFMADD_VFPR64_M4_E64_MASK |
4278 | 0U, // PseudoVFMADD_VFPR64_M8_E64 |
4279 | 0U, // PseudoVFMADD_VFPR64_M8_E64_MASK |
4280 | 0U, // PseudoVFMADD_VV_M1_E16 |
4281 | 0U, // PseudoVFMADD_VV_M1_E16_MASK |
4282 | 0U, // PseudoVFMADD_VV_M1_E32 |
4283 | 0U, // PseudoVFMADD_VV_M1_E32_MASK |
4284 | 0U, // PseudoVFMADD_VV_M1_E64 |
4285 | 0U, // PseudoVFMADD_VV_M1_E64_MASK |
4286 | 0U, // PseudoVFMADD_VV_M2_E16 |
4287 | 0U, // PseudoVFMADD_VV_M2_E16_MASK |
4288 | 0U, // PseudoVFMADD_VV_M2_E32 |
4289 | 0U, // PseudoVFMADD_VV_M2_E32_MASK |
4290 | 0U, // PseudoVFMADD_VV_M2_E64 |
4291 | 0U, // PseudoVFMADD_VV_M2_E64_MASK |
4292 | 0U, // PseudoVFMADD_VV_M4_E16 |
4293 | 0U, // PseudoVFMADD_VV_M4_E16_MASK |
4294 | 0U, // PseudoVFMADD_VV_M4_E32 |
4295 | 0U, // PseudoVFMADD_VV_M4_E32_MASK |
4296 | 0U, // PseudoVFMADD_VV_M4_E64 |
4297 | 0U, // PseudoVFMADD_VV_M4_E64_MASK |
4298 | 0U, // PseudoVFMADD_VV_M8_E16 |
4299 | 0U, // PseudoVFMADD_VV_M8_E16_MASK |
4300 | 0U, // PseudoVFMADD_VV_M8_E32 |
4301 | 0U, // PseudoVFMADD_VV_M8_E32_MASK |
4302 | 0U, // PseudoVFMADD_VV_M8_E64 |
4303 | 0U, // PseudoVFMADD_VV_M8_E64_MASK |
4304 | 0U, // PseudoVFMADD_VV_MF2_E16 |
4305 | 0U, // PseudoVFMADD_VV_MF2_E16_MASK |
4306 | 0U, // PseudoVFMADD_VV_MF2_E32 |
4307 | 0U, // PseudoVFMADD_VV_MF2_E32_MASK |
4308 | 0U, // PseudoVFMADD_VV_MF4_E16 |
4309 | 0U, // PseudoVFMADD_VV_MF4_E16_MASK |
4310 | 0U, // PseudoVFMAX_VFPR16_M1_E16 |
4311 | 0U, // PseudoVFMAX_VFPR16_M1_E16_MASK |
4312 | 0U, // PseudoVFMAX_VFPR16_M2_E16 |
4313 | 0U, // PseudoVFMAX_VFPR16_M2_E16_MASK |
4314 | 0U, // PseudoVFMAX_VFPR16_M4_E16 |
4315 | 0U, // PseudoVFMAX_VFPR16_M4_E16_MASK |
4316 | 0U, // PseudoVFMAX_VFPR16_M8_E16 |
4317 | 0U, // PseudoVFMAX_VFPR16_M8_E16_MASK |
4318 | 0U, // PseudoVFMAX_VFPR16_MF2_E16 |
4319 | 0U, // PseudoVFMAX_VFPR16_MF2_E16_MASK |
4320 | 0U, // PseudoVFMAX_VFPR16_MF4_E16 |
4321 | 0U, // PseudoVFMAX_VFPR16_MF4_E16_MASK |
4322 | 0U, // PseudoVFMAX_VFPR32_M1_E32 |
4323 | 0U, // PseudoVFMAX_VFPR32_M1_E32_MASK |
4324 | 0U, // PseudoVFMAX_VFPR32_M2_E32 |
4325 | 0U, // PseudoVFMAX_VFPR32_M2_E32_MASK |
4326 | 0U, // PseudoVFMAX_VFPR32_M4_E32 |
4327 | 0U, // PseudoVFMAX_VFPR32_M4_E32_MASK |
4328 | 0U, // PseudoVFMAX_VFPR32_M8_E32 |
4329 | 0U, // PseudoVFMAX_VFPR32_M8_E32_MASK |
4330 | 0U, // PseudoVFMAX_VFPR32_MF2_E32 |
4331 | 0U, // PseudoVFMAX_VFPR32_MF2_E32_MASK |
4332 | 0U, // PseudoVFMAX_VFPR64_M1_E64 |
4333 | 0U, // PseudoVFMAX_VFPR64_M1_E64_MASK |
4334 | 0U, // PseudoVFMAX_VFPR64_M2_E64 |
4335 | 0U, // PseudoVFMAX_VFPR64_M2_E64_MASK |
4336 | 0U, // PseudoVFMAX_VFPR64_M4_E64 |
4337 | 0U, // PseudoVFMAX_VFPR64_M4_E64_MASK |
4338 | 0U, // PseudoVFMAX_VFPR64_M8_E64 |
4339 | 0U, // PseudoVFMAX_VFPR64_M8_E64_MASK |
4340 | 0U, // PseudoVFMAX_VV_M1_E16 |
4341 | 0U, // PseudoVFMAX_VV_M1_E16_MASK |
4342 | 0U, // PseudoVFMAX_VV_M1_E32 |
4343 | 0U, // PseudoVFMAX_VV_M1_E32_MASK |
4344 | 0U, // PseudoVFMAX_VV_M1_E64 |
4345 | 0U, // PseudoVFMAX_VV_M1_E64_MASK |
4346 | 0U, // PseudoVFMAX_VV_M2_E16 |
4347 | 0U, // PseudoVFMAX_VV_M2_E16_MASK |
4348 | 0U, // PseudoVFMAX_VV_M2_E32 |
4349 | 0U, // PseudoVFMAX_VV_M2_E32_MASK |
4350 | 0U, // PseudoVFMAX_VV_M2_E64 |
4351 | 0U, // PseudoVFMAX_VV_M2_E64_MASK |
4352 | 0U, // PseudoVFMAX_VV_M4_E16 |
4353 | 0U, // PseudoVFMAX_VV_M4_E16_MASK |
4354 | 0U, // PseudoVFMAX_VV_M4_E32 |
4355 | 0U, // PseudoVFMAX_VV_M4_E32_MASK |
4356 | 0U, // PseudoVFMAX_VV_M4_E64 |
4357 | 0U, // PseudoVFMAX_VV_M4_E64_MASK |
4358 | 0U, // PseudoVFMAX_VV_M8_E16 |
4359 | 0U, // PseudoVFMAX_VV_M8_E16_MASK |
4360 | 0U, // PseudoVFMAX_VV_M8_E32 |
4361 | 0U, // PseudoVFMAX_VV_M8_E32_MASK |
4362 | 0U, // PseudoVFMAX_VV_M8_E64 |
4363 | 0U, // PseudoVFMAX_VV_M8_E64_MASK |
4364 | 0U, // PseudoVFMAX_VV_MF2_E16 |
4365 | 0U, // PseudoVFMAX_VV_MF2_E16_MASK |
4366 | 0U, // PseudoVFMAX_VV_MF2_E32 |
4367 | 0U, // PseudoVFMAX_VV_MF2_E32_MASK |
4368 | 0U, // PseudoVFMAX_VV_MF4_E16 |
4369 | 0U, // PseudoVFMAX_VV_MF4_E16_MASK |
4370 | 0U, // PseudoVFMERGE_VFPR16M_M1 |
4371 | 0U, // PseudoVFMERGE_VFPR16M_M2 |
4372 | 0U, // PseudoVFMERGE_VFPR16M_M4 |
4373 | 0U, // PseudoVFMERGE_VFPR16M_M8 |
4374 | 0U, // PseudoVFMERGE_VFPR16M_MF2 |
4375 | 0U, // PseudoVFMERGE_VFPR16M_MF4 |
4376 | 0U, // PseudoVFMERGE_VFPR32M_M1 |
4377 | 0U, // PseudoVFMERGE_VFPR32M_M2 |
4378 | 0U, // PseudoVFMERGE_VFPR32M_M4 |
4379 | 0U, // PseudoVFMERGE_VFPR32M_M8 |
4380 | 0U, // PseudoVFMERGE_VFPR32M_MF2 |
4381 | 0U, // PseudoVFMERGE_VFPR64M_M1 |
4382 | 0U, // PseudoVFMERGE_VFPR64M_M2 |
4383 | 0U, // PseudoVFMERGE_VFPR64M_M4 |
4384 | 0U, // PseudoVFMERGE_VFPR64M_M8 |
4385 | 0U, // PseudoVFMIN_VFPR16_M1_E16 |
4386 | 0U, // PseudoVFMIN_VFPR16_M1_E16_MASK |
4387 | 0U, // PseudoVFMIN_VFPR16_M2_E16 |
4388 | 0U, // PseudoVFMIN_VFPR16_M2_E16_MASK |
4389 | 0U, // PseudoVFMIN_VFPR16_M4_E16 |
4390 | 0U, // PseudoVFMIN_VFPR16_M4_E16_MASK |
4391 | 0U, // PseudoVFMIN_VFPR16_M8_E16 |
4392 | 0U, // PseudoVFMIN_VFPR16_M8_E16_MASK |
4393 | 0U, // PseudoVFMIN_VFPR16_MF2_E16 |
4394 | 0U, // PseudoVFMIN_VFPR16_MF2_E16_MASK |
4395 | 0U, // PseudoVFMIN_VFPR16_MF4_E16 |
4396 | 0U, // PseudoVFMIN_VFPR16_MF4_E16_MASK |
4397 | 0U, // PseudoVFMIN_VFPR32_M1_E32 |
4398 | 0U, // PseudoVFMIN_VFPR32_M1_E32_MASK |
4399 | 0U, // PseudoVFMIN_VFPR32_M2_E32 |
4400 | 0U, // PseudoVFMIN_VFPR32_M2_E32_MASK |
4401 | 0U, // PseudoVFMIN_VFPR32_M4_E32 |
4402 | 0U, // PseudoVFMIN_VFPR32_M4_E32_MASK |
4403 | 0U, // PseudoVFMIN_VFPR32_M8_E32 |
4404 | 0U, // PseudoVFMIN_VFPR32_M8_E32_MASK |
4405 | 0U, // PseudoVFMIN_VFPR32_MF2_E32 |
4406 | 0U, // PseudoVFMIN_VFPR32_MF2_E32_MASK |
4407 | 0U, // PseudoVFMIN_VFPR64_M1_E64 |
4408 | 0U, // PseudoVFMIN_VFPR64_M1_E64_MASK |
4409 | 0U, // PseudoVFMIN_VFPR64_M2_E64 |
4410 | 0U, // PseudoVFMIN_VFPR64_M2_E64_MASK |
4411 | 0U, // PseudoVFMIN_VFPR64_M4_E64 |
4412 | 0U, // PseudoVFMIN_VFPR64_M4_E64_MASK |
4413 | 0U, // PseudoVFMIN_VFPR64_M8_E64 |
4414 | 0U, // PseudoVFMIN_VFPR64_M8_E64_MASK |
4415 | 0U, // PseudoVFMIN_VV_M1_E16 |
4416 | 0U, // PseudoVFMIN_VV_M1_E16_MASK |
4417 | 0U, // PseudoVFMIN_VV_M1_E32 |
4418 | 0U, // PseudoVFMIN_VV_M1_E32_MASK |
4419 | 0U, // PseudoVFMIN_VV_M1_E64 |
4420 | 0U, // PseudoVFMIN_VV_M1_E64_MASK |
4421 | 0U, // PseudoVFMIN_VV_M2_E16 |
4422 | 0U, // PseudoVFMIN_VV_M2_E16_MASK |
4423 | 0U, // PseudoVFMIN_VV_M2_E32 |
4424 | 0U, // PseudoVFMIN_VV_M2_E32_MASK |
4425 | 0U, // PseudoVFMIN_VV_M2_E64 |
4426 | 0U, // PseudoVFMIN_VV_M2_E64_MASK |
4427 | 0U, // PseudoVFMIN_VV_M4_E16 |
4428 | 0U, // PseudoVFMIN_VV_M4_E16_MASK |
4429 | 0U, // PseudoVFMIN_VV_M4_E32 |
4430 | 0U, // PseudoVFMIN_VV_M4_E32_MASK |
4431 | 0U, // PseudoVFMIN_VV_M4_E64 |
4432 | 0U, // PseudoVFMIN_VV_M4_E64_MASK |
4433 | 0U, // PseudoVFMIN_VV_M8_E16 |
4434 | 0U, // PseudoVFMIN_VV_M8_E16_MASK |
4435 | 0U, // PseudoVFMIN_VV_M8_E32 |
4436 | 0U, // PseudoVFMIN_VV_M8_E32_MASK |
4437 | 0U, // PseudoVFMIN_VV_M8_E64 |
4438 | 0U, // PseudoVFMIN_VV_M8_E64_MASK |
4439 | 0U, // PseudoVFMIN_VV_MF2_E16 |
4440 | 0U, // PseudoVFMIN_VV_MF2_E16_MASK |
4441 | 0U, // PseudoVFMIN_VV_MF2_E32 |
4442 | 0U, // PseudoVFMIN_VV_MF2_E32_MASK |
4443 | 0U, // PseudoVFMIN_VV_MF4_E16 |
4444 | 0U, // PseudoVFMIN_VV_MF4_E16_MASK |
4445 | 0U, // PseudoVFMSAC_VFPR16_M1_E16 |
4446 | 0U, // PseudoVFMSAC_VFPR16_M1_E16_MASK |
4447 | 0U, // PseudoVFMSAC_VFPR16_M2_E16 |
4448 | 0U, // PseudoVFMSAC_VFPR16_M2_E16_MASK |
4449 | 0U, // PseudoVFMSAC_VFPR16_M4_E16 |
4450 | 0U, // PseudoVFMSAC_VFPR16_M4_E16_MASK |
4451 | 0U, // PseudoVFMSAC_VFPR16_M8_E16 |
4452 | 0U, // PseudoVFMSAC_VFPR16_M8_E16_MASK |
4453 | 0U, // PseudoVFMSAC_VFPR16_MF2_E16 |
4454 | 0U, // PseudoVFMSAC_VFPR16_MF2_E16_MASK |
4455 | 0U, // PseudoVFMSAC_VFPR16_MF4_E16 |
4456 | 0U, // PseudoVFMSAC_VFPR16_MF4_E16_MASK |
4457 | 0U, // PseudoVFMSAC_VFPR32_M1_E32 |
4458 | 0U, // PseudoVFMSAC_VFPR32_M1_E32_MASK |
4459 | 0U, // PseudoVFMSAC_VFPR32_M2_E32 |
4460 | 0U, // PseudoVFMSAC_VFPR32_M2_E32_MASK |
4461 | 0U, // PseudoVFMSAC_VFPR32_M4_E32 |
4462 | 0U, // PseudoVFMSAC_VFPR32_M4_E32_MASK |
4463 | 0U, // PseudoVFMSAC_VFPR32_M8_E32 |
4464 | 0U, // PseudoVFMSAC_VFPR32_M8_E32_MASK |
4465 | 0U, // PseudoVFMSAC_VFPR32_MF2_E32 |
4466 | 0U, // PseudoVFMSAC_VFPR32_MF2_E32_MASK |
4467 | 0U, // PseudoVFMSAC_VFPR64_M1_E64 |
4468 | 0U, // PseudoVFMSAC_VFPR64_M1_E64_MASK |
4469 | 0U, // PseudoVFMSAC_VFPR64_M2_E64 |
4470 | 0U, // PseudoVFMSAC_VFPR64_M2_E64_MASK |
4471 | 0U, // PseudoVFMSAC_VFPR64_M4_E64 |
4472 | 0U, // PseudoVFMSAC_VFPR64_M4_E64_MASK |
4473 | 0U, // PseudoVFMSAC_VFPR64_M8_E64 |
4474 | 0U, // PseudoVFMSAC_VFPR64_M8_E64_MASK |
4475 | 0U, // PseudoVFMSAC_VV_M1_E16 |
4476 | 0U, // PseudoVFMSAC_VV_M1_E16_MASK |
4477 | 0U, // PseudoVFMSAC_VV_M1_E32 |
4478 | 0U, // PseudoVFMSAC_VV_M1_E32_MASK |
4479 | 0U, // PseudoVFMSAC_VV_M1_E64 |
4480 | 0U, // PseudoVFMSAC_VV_M1_E64_MASK |
4481 | 0U, // PseudoVFMSAC_VV_M2_E16 |
4482 | 0U, // PseudoVFMSAC_VV_M2_E16_MASK |
4483 | 0U, // PseudoVFMSAC_VV_M2_E32 |
4484 | 0U, // PseudoVFMSAC_VV_M2_E32_MASK |
4485 | 0U, // PseudoVFMSAC_VV_M2_E64 |
4486 | 0U, // PseudoVFMSAC_VV_M2_E64_MASK |
4487 | 0U, // PseudoVFMSAC_VV_M4_E16 |
4488 | 0U, // PseudoVFMSAC_VV_M4_E16_MASK |
4489 | 0U, // PseudoVFMSAC_VV_M4_E32 |
4490 | 0U, // PseudoVFMSAC_VV_M4_E32_MASK |
4491 | 0U, // PseudoVFMSAC_VV_M4_E64 |
4492 | 0U, // PseudoVFMSAC_VV_M4_E64_MASK |
4493 | 0U, // PseudoVFMSAC_VV_M8_E16 |
4494 | 0U, // PseudoVFMSAC_VV_M8_E16_MASK |
4495 | 0U, // PseudoVFMSAC_VV_M8_E32 |
4496 | 0U, // PseudoVFMSAC_VV_M8_E32_MASK |
4497 | 0U, // PseudoVFMSAC_VV_M8_E64 |
4498 | 0U, // PseudoVFMSAC_VV_M8_E64_MASK |
4499 | 0U, // PseudoVFMSAC_VV_MF2_E16 |
4500 | 0U, // PseudoVFMSAC_VV_MF2_E16_MASK |
4501 | 0U, // PseudoVFMSAC_VV_MF2_E32 |
4502 | 0U, // PseudoVFMSAC_VV_MF2_E32_MASK |
4503 | 0U, // PseudoVFMSAC_VV_MF4_E16 |
4504 | 0U, // PseudoVFMSAC_VV_MF4_E16_MASK |
4505 | 0U, // PseudoVFMSUB_VFPR16_M1_E16 |
4506 | 0U, // PseudoVFMSUB_VFPR16_M1_E16_MASK |
4507 | 0U, // PseudoVFMSUB_VFPR16_M2_E16 |
4508 | 0U, // PseudoVFMSUB_VFPR16_M2_E16_MASK |
4509 | 0U, // PseudoVFMSUB_VFPR16_M4_E16 |
4510 | 0U, // PseudoVFMSUB_VFPR16_M4_E16_MASK |
4511 | 0U, // PseudoVFMSUB_VFPR16_M8_E16 |
4512 | 0U, // PseudoVFMSUB_VFPR16_M8_E16_MASK |
4513 | 0U, // PseudoVFMSUB_VFPR16_MF2_E16 |
4514 | 0U, // PseudoVFMSUB_VFPR16_MF2_E16_MASK |
4515 | 0U, // PseudoVFMSUB_VFPR16_MF4_E16 |
4516 | 0U, // PseudoVFMSUB_VFPR16_MF4_E16_MASK |
4517 | 0U, // PseudoVFMSUB_VFPR32_M1_E32 |
4518 | 0U, // PseudoVFMSUB_VFPR32_M1_E32_MASK |
4519 | 0U, // PseudoVFMSUB_VFPR32_M2_E32 |
4520 | 0U, // PseudoVFMSUB_VFPR32_M2_E32_MASK |
4521 | 0U, // PseudoVFMSUB_VFPR32_M4_E32 |
4522 | 0U, // PseudoVFMSUB_VFPR32_M4_E32_MASK |
4523 | 0U, // PseudoVFMSUB_VFPR32_M8_E32 |
4524 | 0U, // PseudoVFMSUB_VFPR32_M8_E32_MASK |
4525 | 0U, // PseudoVFMSUB_VFPR32_MF2_E32 |
4526 | 0U, // PseudoVFMSUB_VFPR32_MF2_E32_MASK |
4527 | 0U, // PseudoVFMSUB_VFPR64_M1_E64 |
4528 | 0U, // PseudoVFMSUB_VFPR64_M1_E64_MASK |
4529 | 0U, // PseudoVFMSUB_VFPR64_M2_E64 |
4530 | 0U, // PseudoVFMSUB_VFPR64_M2_E64_MASK |
4531 | 0U, // PseudoVFMSUB_VFPR64_M4_E64 |
4532 | 0U, // PseudoVFMSUB_VFPR64_M4_E64_MASK |
4533 | 0U, // PseudoVFMSUB_VFPR64_M8_E64 |
4534 | 0U, // PseudoVFMSUB_VFPR64_M8_E64_MASK |
4535 | 0U, // PseudoVFMSUB_VV_M1_E16 |
4536 | 0U, // PseudoVFMSUB_VV_M1_E16_MASK |
4537 | 0U, // PseudoVFMSUB_VV_M1_E32 |
4538 | 0U, // PseudoVFMSUB_VV_M1_E32_MASK |
4539 | 0U, // PseudoVFMSUB_VV_M1_E64 |
4540 | 0U, // PseudoVFMSUB_VV_M1_E64_MASK |
4541 | 0U, // PseudoVFMSUB_VV_M2_E16 |
4542 | 0U, // PseudoVFMSUB_VV_M2_E16_MASK |
4543 | 0U, // PseudoVFMSUB_VV_M2_E32 |
4544 | 0U, // PseudoVFMSUB_VV_M2_E32_MASK |
4545 | 0U, // PseudoVFMSUB_VV_M2_E64 |
4546 | 0U, // PseudoVFMSUB_VV_M2_E64_MASK |
4547 | 0U, // PseudoVFMSUB_VV_M4_E16 |
4548 | 0U, // PseudoVFMSUB_VV_M4_E16_MASK |
4549 | 0U, // PseudoVFMSUB_VV_M4_E32 |
4550 | 0U, // PseudoVFMSUB_VV_M4_E32_MASK |
4551 | 0U, // PseudoVFMSUB_VV_M4_E64 |
4552 | 0U, // PseudoVFMSUB_VV_M4_E64_MASK |
4553 | 0U, // PseudoVFMSUB_VV_M8_E16 |
4554 | 0U, // PseudoVFMSUB_VV_M8_E16_MASK |
4555 | 0U, // PseudoVFMSUB_VV_M8_E32 |
4556 | 0U, // PseudoVFMSUB_VV_M8_E32_MASK |
4557 | 0U, // PseudoVFMSUB_VV_M8_E64 |
4558 | 0U, // PseudoVFMSUB_VV_M8_E64_MASK |
4559 | 0U, // PseudoVFMSUB_VV_MF2_E16 |
4560 | 0U, // PseudoVFMSUB_VV_MF2_E16_MASK |
4561 | 0U, // PseudoVFMSUB_VV_MF2_E32 |
4562 | 0U, // PseudoVFMSUB_VV_MF2_E32_MASK |
4563 | 0U, // PseudoVFMSUB_VV_MF4_E16 |
4564 | 0U, // PseudoVFMSUB_VV_MF4_E16_MASK |
4565 | 0U, // PseudoVFMUL_VFPR16_M1_E16 |
4566 | 0U, // PseudoVFMUL_VFPR16_M1_E16_MASK |
4567 | 0U, // PseudoVFMUL_VFPR16_M2_E16 |
4568 | 0U, // PseudoVFMUL_VFPR16_M2_E16_MASK |
4569 | 0U, // PseudoVFMUL_VFPR16_M4_E16 |
4570 | 0U, // PseudoVFMUL_VFPR16_M4_E16_MASK |
4571 | 0U, // PseudoVFMUL_VFPR16_M8_E16 |
4572 | 0U, // PseudoVFMUL_VFPR16_M8_E16_MASK |
4573 | 0U, // PseudoVFMUL_VFPR16_MF2_E16 |
4574 | 0U, // PseudoVFMUL_VFPR16_MF2_E16_MASK |
4575 | 0U, // PseudoVFMUL_VFPR16_MF4_E16 |
4576 | 0U, // PseudoVFMUL_VFPR16_MF4_E16_MASK |
4577 | 0U, // PseudoVFMUL_VFPR32_M1_E32 |
4578 | 0U, // PseudoVFMUL_VFPR32_M1_E32_MASK |
4579 | 0U, // PseudoVFMUL_VFPR32_M2_E32 |
4580 | 0U, // PseudoVFMUL_VFPR32_M2_E32_MASK |
4581 | 0U, // PseudoVFMUL_VFPR32_M4_E32 |
4582 | 0U, // PseudoVFMUL_VFPR32_M4_E32_MASK |
4583 | 0U, // PseudoVFMUL_VFPR32_M8_E32 |
4584 | 0U, // PseudoVFMUL_VFPR32_M8_E32_MASK |
4585 | 0U, // PseudoVFMUL_VFPR32_MF2_E32 |
4586 | 0U, // PseudoVFMUL_VFPR32_MF2_E32_MASK |
4587 | 0U, // PseudoVFMUL_VFPR64_M1_E64 |
4588 | 0U, // PseudoVFMUL_VFPR64_M1_E64_MASK |
4589 | 0U, // PseudoVFMUL_VFPR64_M2_E64 |
4590 | 0U, // PseudoVFMUL_VFPR64_M2_E64_MASK |
4591 | 0U, // PseudoVFMUL_VFPR64_M4_E64 |
4592 | 0U, // PseudoVFMUL_VFPR64_M4_E64_MASK |
4593 | 0U, // PseudoVFMUL_VFPR64_M8_E64 |
4594 | 0U, // PseudoVFMUL_VFPR64_M8_E64_MASK |
4595 | 0U, // PseudoVFMUL_VV_M1_E16 |
4596 | 0U, // PseudoVFMUL_VV_M1_E16_MASK |
4597 | 0U, // PseudoVFMUL_VV_M1_E32 |
4598 | 0U, // PseudoVFMUL_VV_M1_E32_MASK |
4599 | 0U, // PseudoVFMUL_VV_M1_E64 |
4600 | 0U, // PseudoVFMUL_VV_M1_E64_MASK |
4601 | 0U, // PseudoVFMUL_VV_M2_E16 |
4602 | 0U, // PseudoVFMUL_VV_M2_E16_MASK |
4603 | 0U, // PseudoVFMUL_VV_M2_E32 |
4604 | 0U, // PseudoVFMUL_VV_M2_E32_MASK |
4605 | 0U, // PseudoVFMUL_VV_M2_E64 |
4606 | 0U, // PseudoVFMUL_VV_M2_E64_MASK |
4607 | 0U, // PseudoVFMUL_VV_M4_E16 |
4608 | 0U, // PseudoVFMUL_VV_M4_E16_MASK |
4609 | 0U, // PseudoVFMUL_VV_M4_E32 |
4610 | 0U, // PseudoVFMUL_VV_M4_E32_MASK |
4611 | 0U, // PseudoVFMUL_VV_M4_E64 |
4612 | 0U, // PseudoVFMUL_VV_M4_E64_MASK |
4613 | 0U, // PseudoVFMUL_VV_M8_E16 |
4614 | 0U, // PseudoVFMUL_VV_M8_E16_MASK |
4615 | 0U, // PseudoVFMUL_VV_M8_E32 |
4616 | 0U, // PseudoVFMUL_VV_M8_E32_MASK |
4617 | 0U, // PseudoVFMUL_VV_M8_E64 |
4618 | 0U, // PseudoVFMUL_VV_M8_E64_MASK |
4619 | 0U, // PseudoVFMUL_VV_MF2_E16 |
4620 | 0U, // PseudoVFMUL_VV_MF2_E16_MASK |
4621 | 0U, // PseudoVFMUL_VV_MF2_E32 |
4622 | 0U, // PseudoVFMUL_VV_MF2_E32_MASK |
4623 | 0U, // PseudoVFMUL_VV_MF4_E16 |
4624 | 0U, // PseudoVFMUL_VV_MF4_E16_MASK |
4625 | 0U, // PseudoVFMV_FPR16_S |
4626 | 0U, // PseudoVFMV_FPR32_S |
4627 | 0U, // PseudoVFMV_FPR64_S |
4628 | 0U, // PseudoVFMV_S_FPR16 |
4629 | 0U, // PseudoVFMV_S_FPR32 |
4630 | 0U, // PseudoVFMV_S_FPR64 |
4631 | 0U, // PseudoVFMV_V_FPR16_M1 |
4632 | 0U, // PseudoVFMV_V_FPR16_M2 |
4633 | 0U, // PseudoVFMV_V_FPR16_M4 |
4634 | 0U, // PseudoVFMV_V_FPR16_M8 |
4635 | 0U, // PseudoVFMV_V_FPR16_MF2 |
4636 | 0U, // PseudoVFMV_V_FPR16_MF4 |
4637 | 0U, // PseudoVFMV_V_FPR32_M1 |
4638 | 0U, // PseudoVFMV_V_FPR32_M2 |
4639 | 0U, // PseudoVFMV_V_FPR32_M4 |
4640 | 0U, // PseudoVFMV_V_FPR32_M8 |
4641 | 0U, // PseudoVFMV_V_FPR32_MF2 |
4642 | 0U, // PseudoVFMV_V_FPR64_M1 |
4643 | 0U, // PseudoVFMV_V_FPR64_M2 |
4644 | 0U, // PseudoVFMV_V_FPR64_M4 |
4645 | 0U, // PseudoVFMV_V_FPR64_M8 |
4646 | 0U, // PseudoVFNCVTBF16_F_F_W_M1_E16 |
4647 | 0U, // PseudoVFNCVTBF16_F_F_W_M1_E16_MASK |
4648 | 0U, // PseudoVFNCVTBF16_F_F_W_M1_E32 |
4649 | 0U, // PseudoVFNCVTBF16_F_F_W_M1_E32_MASK |
4650 | 0U, // PseudoVFNCVTBF16_F_F_W_M2_E16 |
4651 | 0U, // PseudoVFNCVTBF16_F_F_W_M2_E16_MASK |
4652 | 0U, // PseudoVFNCVTBF16_F_F_W_M2_E32 |
4653 | 0U, // PseudoVFNCVTBF16_F_F_W_M2_E32_MASK |
4654 | 0U, // PseudoVFNCVTBF16_F_F_W_M4_E16 |
4655 | 0U, // PseudoVFNCVTBF16_F_F_W_M4_E16_MASK |
4656 | 0U, // PseudoVFNCVTBF16_F_F_W_M4_E32 |
4657 | 0U, // PseudoVFNCVTBF16_F_F_W_M4_E32_MASK |
4658 | 0U, // PseudoVFNCVTBF16_F_F_W_MF2_E16 |
4659 | 0U, // PseudoVFNCVTBF16_F_F_W_MF2_E16_MASK |
4660 | 0U, // PseudoVFNCVTBF16_F_F_W_MF2_E32 |
4661 | 0U, // PseudoVFNCVTBF16_F_F_W_MF2_E32_MASK |
4662 | 0U, // PseudoVFNCVTBF16_F_F_W_MF4_E16 |
4663 | 0U, // PseudoVFNCVTBF16_F_F_W_MF4_E16_MASK |
4664 | 0U, // PseudoVFNCVT_F_F_W_M1_E16 |
4665 | 0U, // PseudoVFNCVT_F_F_W_M1_E16_MASK |
4666 | 0U, // PseudoVFNCVT_F_F_W_M1_E32 |
4667 | 0U, // PseudoVFNCVT_F_F_W_M1_E32_MASK |
4668 | 0U, // PseudoVFNCVT_F_F_W_M2_E16 |
4669 | 0U, // PseudoVFNCVT_F_F_W_M2_E16_MASK |
4670 | 0U, // PseudoVFNCVT_F_F_W_M2_E32 |
4671 | 0U, // PseudoVFNCVT_F_F_W_M2_E32_MASK |
4672 | 0U, // PseudoVFNCVT_F_F_W_M4_E16 |
4673 | 0U, // PseudoVFNCVT_F_F_W_M4_E16_MASK |
4674 | 0U, // PseudoVFNCVT_F_F_W_M4_E32 |
4675 | 0U, // PseudoVFNCVT_F_F_W_M4_E32_MASK |
4676 | 0U, // PseudoVFNCVT_F_F_W_MF2_E16 |
4677 | 0U, // PseudoVFNCVT_F_F_W_MF2_E16_MASK |
4678 | 0U, // PseudoVFNCVT_F_F_W_MF2_E32 |
4679 | 0U, // PseudoVFNCVT_F_F_W_MF2_E32_MASK |
4680 | 0U, // PseudoVFNCVT_F_F_W_MF4_E16 |
4681 | 0U, // PseudoVFNCVT_F_F_W_MF4_E16_MASK |
4682 | 0U, // PseudoVFNCVT_F_XU_W_M1_E16 |
4683 | 0U, // PseudoVFNCVT_F_XU_W_M1_E16_MASK |
4684 | 0U, // PseudoVFNCVT_F_XU_W_M1_E32 |
4685 | 0U, // PseudoVFNCVT_F_XU_W_M1_E32_MASK |
4686 | 0U, // PseudoVFNCVT_F_XU_W_M2_E16 |
4687 | 0U, // PseudoVFNCVT_F_XU_W_M2_E16_MASK |
4688 | 0U, // PseudoVFNCVT_F_XU_W_M2_E32 |
4689 | 0U, // PseudoVFNCVT_F_XU_W_M2_E32_MASK |
4690 | 0U, // PseudoVFNCVT_F_XU_W_M4_E16 |
4691 | 0U, // PseudoVFNCVT_F_XU_W_M4_E16_MASK |
4692 | 0U, // PseudoVFNCVT_F_XU_W_M4_E32 |
4693 | 0U, // PseudoVFNCVT_F_XU_W_M4_E32_MASK |
4694 | 0U, // PseudoVFNCVT_F_XU_W_MF2_E16 |
4695 | 0U, // PseudoVFNCVT_F_XU_W_MF2_E16_MASK |
4696 | 0U, // PseudoVFNCVT_F_XU_W_MF2_E32 |
4697 | 0U, // PseudoVFNCVT_F_XU_W_MF2_E32_MASK |
4698 | 0U, // PseudoVFNCVT_F_XU_W_MF4_E16 |
4699 | 0U, // PseudoVFNCVT_F_XU_W_MF4_E16_MASK |
4700 | 0U, // PseudoVFNCVT_F_X_W_M1_E16 |
4701 | 0U, // PseudoVFNCVT_F_X_W_M1_E16_MASK |
4702 | 0U, // PseudoVFNCVT_F_X_W_M1_E32 |
4703 | 0U, // PseudoVFNCVT_F_X_W_M1_E32_MASK |
4704 | 0U, // PseudoVFNCVT_F_X_W_M2_E16 |
4705 | 0U, // PseudoVFNCVT_F_X_W_M2_E16_MASK |
4706 | 0U, // PseudoVFNCVT_F_X_W_M2_E32 |
4707 | 0U, // PseudoVFNCVT_F_X_W_M2_E32_MASK |
4708 | 0U, // PseudoVFNCVT_F_X_W_M4_E16 |
4709 | 0U, // PseudoVFNCVT_F_X_W_M4_E16_MASK |
4710 | 0U, // PseudoVFNCVT_F_X_W_M4_E32 |
4711 | 0U, // PseudoVFNCVT_F_X_W_M4_E32_MASK |
4712 | 0U, // PseudoVFNCVT_F_X_W_MF2_E16 |
4713 | 0U, // PseudoVFNCVT_F_X_W_MF2_E16_MASK |
4714 | 0U, // PseudoVFNCVT_F_X_W_MF2_E32 |
4715 | 0U, // PseudoVFNCVT_F_X_W_MF2_E32_MASK |
4716 | 0U, // PseudoVFNCVT_F_X_W_MF4_E16 |
4717 | 0U, // PseudoVFNCVT_F_X_W_MF4_E16_MASK |
4718 | 0U, // PseudoVFNCVT_ROD_F_F_W_M1_E16 |
4719 | 0U, // PseudoVFNCVT_ROD_F_F_W_M1_E16_MASK |
4720 | 0U, // PseudoVFNCVT_ROD_F_F_W_M1_E32 |
4721 | 0U, // PseudoVFNCVT_ROD_F_F_W_M1_E32_MASK |
4722 | 0U, // PseudoVFNCVT_ROD_F_F_W_M2_E16 |
4723 | 0U, // PseudoVFNCVT_ROD_F_F_W_M2_E16_MASK |
4724 | 0U, // PseudoVFNCVT_ROD_F_F_W_M2_E32 |
4725 | 0U, // PseudoVFNCVT_ROD_F_F_W_M2_E32_MASK |
4726 | 0U, // PseudoVFNCVT_ROD_F_F_W_M4_E16 |
4727 | 0U, // PseudoVFNCVT_ROD_F_F_W_M4_E16_MASK |
4728 | 0U, // PseudoVFNCVT_ROD_F_F_W_M4_E32 |
4729 | 0U, // PseudoVFNCVT_ROD_F_F_W_M4_E32_MASK |
4730 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF2_E16 |
4731 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF2_E16_MASK |
4732 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF2_E32 |
4733 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF2_E32_MASK |
4734 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF4_E16 |
4735 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF4_E16_MASK |
4736 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M1 |
4737 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M1_MASK |
4738 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M2 |
4739 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M2_MASK |
4740 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M4 |
4741 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M4_MASK |
4742 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF2 |
4743 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF2_MASK |
4744 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF4 |
4745 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF4_MASK |
4746 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF8 |
4747 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF8_MASK |
4748 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M1 |
4749 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M1_MASK |
4750 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M2 |
4751 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M2_MASK |
4752 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M4 |
4753 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M4_MASK |
4754 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF2 |
4755 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF2_MASK |
4756 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF4 |
4757 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF4_MASK |
4758 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF8 |
4759 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF8_MASK |
4760 | 0U, // PseudoVFNCVT_XU_F_W_M1 |
4761 | 0U, // PseudoVFNCVT_XU_F_W_M1_MASK |
4762 | 0U, // PseudoVFNCVT_XU_F_W_M2 |
4763 | 0U, // PseudoVFNCVT_XU_F_W_M2_MASK |
4764 | 0U, // PseudoVFNCVT_XU_F_W_M4 |
4765 | 0U, // PseudoVFNCVT_XU_F_W_M4_MASK |
4766 | 0U, // PseudoVFNCVT_XU_F_W_MF2 |
4767 | 0U, // PseudoVFNCVT_XU_F_W_MF2_MASK |
4768 | 0U, // PseudoVFNCVT_XU_F_W_MF4 |
4769 | 0U, // PseudoVFNCVT_XU_F_W_MF4_MASK |
4770 | 0U, // PseudoVFNCVT_XU_F_W_MF8 |
4771 | 0U, // PseudoVFNCVT_XU_F_W_MF8_MASK |
4772 | 0U, // PseudoVFNCVT_X_F_W_M1 |
4773 | 0U, // PseudoVFNCVT_X_F_W_M1_MASK |
4774 | 0U, // PseudoVFNCVT_X_F_W_M2 |
4775 | 0U, // PseudoVFNCVT_X_F_W_M2_MASK |
4776 | 0U, // PseudoVFNCVT_X_F_W_M4 |
4777 | 0U, // PseudoVFNCVT_X_F_W_M4_MASK |
4778 | 0U, // PseudoVFNCVT_X_F_W_MF2 |
4779 | 0U, // PseudoVFNCVT_X_F_W_MF2_MASK |
4780 | 0U, // PseudoVFNCVT_X_F_W_MF4 |
4781 | 0U, // PseudoVFNCVT_X_F_W_MF4_MASK |
4782 | 0U, // PseudoVFNCVT_X_F_W_MF8 |
4783 | 0U, // PseudoVFNCVT_X_F_W_MF8_MASK |
4784 | 0U, // PseudoVFNMACC_VFPR16_M1_E16 |
4785 | 0U, // PseudoVFNMACC_VFPR16_M1_E16_MASK |
4786 | 0U, // PseudoVFNMACC_VFPR16_M2_E16 |
4787 | 0U, // PseudoVFNMACC_VFPR16_M2_E16_MASK |
4788 | 0U, // PseudoVFNMACC_VFPR16_M4_E16 |
4789 | 0U, // PseudoVFNMACC_VFPR16_M4_E16_MASK |
4790 | 0U, // PseudoVFNMACC_VFPR16_M8_E16 |
4791 | 0U, // PseudoVFNMACC_VFPR16_M8_E16_MASK |
4792 | 0U, // PseudoVFNMACC_VFPR16_MF2_E16 |
4793 | 0U, // PseudoVFNMACC_VFPR16_MF2_E16_MASK |
4794 | 0U, // PseudoVFNMACC_VFPR16_MF4_E16 |
4795 | 0U, // PseudoVFNMACC_VFPR16_MF4_E16_MASK |
4796 | 0U, // PseudoVFNMACC_VFPR32_M1_E32 |
4797 | 0U, // PseudoVFNMACC_VFPR32_M1_E32_MASK |
4798 | 0U, // PseudoVFNMACC_VFPR32_M2_E32 |
4799 | 0U, // PseudoVFNMACC_VFPR32_M2_E32_MASK |
4800 | 0U, // PseudoVFNMACC_VFPR32_M4_E32 |
4801 | 0U, // PseudoVFNMACC_VFPR32_M4_E32_MASK |
4802 | 0U, // PseudoVFNMACC_VFPR32_M8_E32 |
4803 | 0U, // PseudoVFNMACC_VFPR32_M8_E32_MASK |
4804 | 0U, // PseudoVFNMACC_VFPR32_MF2_E32 |
4805 | 0U, // PseudoVFNMACC_VFPR32_MF2_E32_MASK |
4806 | 0U, // PseudoVFNMACC_VFPR64_M1_E64 |
4807 | 0U, // PseudoVFNMACC_VFPR64_M1_E64_MASK |
4808 | 0U, // PseudoVFNMACC_VFPR64_M2_E64 |
4809 | 0U, // PseudoVFNMACC_VFPR64_M2_E64_MASK |
4810 | 0U, // PseudoVFNMACC_VFPR64_M4_E64 |
4811 | 0U, // PseudoVFNMACC_VFPR64_M4_E64_MASK |
4812 | 0U, // PseudoVFNMACC_VFPR64_M8_E64 |
4813 | 0U, // PseudoVFNMACC_VFPR64_M8_E64_MASK |
4814 | 0U, // PseudoVFNMACC_VV_M1_E16 |
4815 | 0U, // PseudoVFNMACC_VV_M1_E16_MASK |
4816 | 0U, // PseudoVFNMACC_VV_M1_E32 |
4817 | 0U, // PseudoVFNMACC_VV_M1_E32_MASK |
4818 | 0U, // PseudoVFNMACC_VV_M1_E64 |
4819 | 0U, // PseudoVFNMACC_VV_M1_E64_MASK |
4820 | 0U, // PseudoVFNMACC_VV_M2_E16 |
4821 | 0U, // PseudoVFNMACC_VV_M2_E16_MASK |
4822 | 0U, // PseudoVFNMACC_VV_M2_E32 |
4823 | 0U, // PseudoVFNMACC_VV_M2_E32_MASK |
4824 | 0U, // PseudoVFNMACC_VV_M2_E64 |
4825 | 0U, // PseudoVFNMACC_VV_M2_E64_MASK |
4826 | 0U, // PseudoVFNMACC_VV_M4_E16 |
4827 | 0U, // PseudoVFNMACC_VV_M4_E16_MASK |
4828 | 0U, // PseudoVFNMACC_VV_M4_E32 |
4829 | 0U, // PseudoVFNMACC_VV_M4_E32_MASK |
4830 | 0U, // PseudoVFNMACC_VV_M4_E64 |
4831 | 0U, // PseudoVFNMACC_VV_M4_E64_MASK |
4832 | 0U, // PseudoVFNMACC_VV_M8_E16 |
4833 | 0U, // PseudoVFNMACC_VV_M8_E16_MASK |
4834 | 0U, // PseudoVFNMACC_VV_M8_E32 |
4835 | 0U, // PseudoVFNMACC_VV_M8_E32_MASK |
4836 | 0U, // PseudoVFNMACC_VV_M8_E64 |
4837 | 0U, // PseudoVFNMACC_VV_M8_E64_MASK |
4838 | 0U, // PseudoVFNMACC_VV_MF2_E16 |
4839 | 0U, // PseudoVFNMACC_VV_MF2_E16_MASK |
4840 | 0U, // PseudoVFNMACC_VV_MF2_E32 |
4841 | 0U, // PseudoVFNMACC_VV_MF2_E32_MASK |
4842 | 0U, // PseudoVFNMACC_VV_MF4_E16 |
4843 | 0U, // PseudoVFNMACC_VV_MF4_E16_MASK |
4844 | 0U, // PseudoVFNMADD_VFPR16_M1_E16 |
4845 | 0U, // PseudoVFNMADD_VFPR16_M1_E16_MASK |
4846 | 0U, // PseudoVFNMADD_VFPR16_M2_E16 |
4847 | 0U, // PseudoVFNMADD_VFPR16_M2_E16_MASK |
4848 | 0U, // PseudoVFNMADD_VFPR16_M4_E16 |
4849 | 0U, // PseudoVFNMADD_VFPR16_M4_E16_MASK |
4850 | 0U, // PseudoVFNMADD_VFPR16_M8_E16 |
4851 | 0U, // PseudoVFNMADD_VFPR16_M8_E16_MASK |
4852 | 0U, // PseudoVFNMADD_VFPR16_MF2_E16 |
4853 | 0U, // PseudoVFNMADD_VFPR16_MF2_E16_MASK |
4854 | 0U, // PseudoVFNMADD_VFPR16_MF4_E16 |
4855 | 0U, // PseudoVFNMADD_VFPR16_MF4_E16_MASK |
4856 | 0U, // PseudoVFNMADD_VFPR32_M1_E32 |
4857 | 0U, // PseudoVFNMADD_VFPR32_M1_E32_MASK |
4858 | 0U, // PseudoVFNMADD_VFPR32_M2_E32 |
4859 | 0U, // PseudoVFNMADD_VFPR32_M2_E32_MASK |
4860 | 0U, // PseudoVFNMADD_VFPR32_M4_E32 |
4861 | 0U, // PseudoVFNMADD_VFPR32_M4_E32_MASK |
4862 | 0U, // PseudoVFNMADD_VFPR32_M8_E32 |
4863 | 0U, // PseudoVFNMADD_VFPR32_M8_E32_MASK |
4864 | 0U, // PseudoVFNMADD_VFPR32_MF2_E32 |
4865 | 0U, // PseudoVFNMADD_VFPR32_MF2_E32_MASK |
4866 | 0U, // PseudoVFNMADD_VFPR64_M1_E64 |
4867 | 0U, // PseudoVFNMADD_VFPR64_M1_E64_MASK |
4868 | 0U, // PseudoVFNMADD_VFPR64_M2_E64 |
4869 | 0U, // PseudoVFNMADD_VFPR64_M2_E64_MASK |
4870 | 0U, // PseudoVFNMADD_VFPR64_M4_E64 |
4871 | 0U, // PseudoVFNMADD_VFPR64_M4_E64_MASK |
4872 | 0U, // PseudoVFNMADD_VFPR64_M8_E64 |
4873 | 0U, // PseudoVFNMADD_VFPR64_M8_E64_MASK |
4874 | 0U, // PseudoVFNMADD_VV_M1_E16 |
4875 | 0U, // PseudoVFNMADD_VV_M1_E16_MASK |
4876 | 0U, // PseudoVFNMADD_VV_M1_E32 |
4877 | 0U, // PseudoVFNMADD_VV_M1_E32_MASK |
4878 | 0U, // PseudoVFNMADD_VV_M1_E64 |
4879 | 0U, // PseudoVFNMADD_VV_M1_E64_MASK |
4880 | 0U, // PseudoVFNMADD_VV_M2_E16 |
4881 | 0U, // PseudoVFNMADD_VV_M2_E16_MASK |
4882 | 0U, // PseudoVFNMADD_VV_M2_E32 |
4883 | 0U, // PseudoVFNMADD_VV_M2_E32_MASK |
4884 | 0U, // PseudoVFNMADD_VV_M2_E64 |
4885 | 0U, // PseudoVFNMADD_VV_M2_E64_MASK |
4886 | 0U, // PseudoVFNMADD_VV_M4_E16 |
4887 | 0U, // PseudoVFNMADD_VV_M4_E16_MASK |
4888 | 0U, // PseudoVFNMADD_VV_M4_E32 |
4889 | 0U, // PseudoVFNMADD_VV_M4_E32_MASK |
4890 | 0U, // PseudoVFNMADD_VV_M4_E64 |
4891 | 0U, // PseudoVFNMADD_VV_M4_E64_MASK |
4892 | 0U, // PseudoVFNMADD_VV_M8_E16 |
4893 | 0U, // PseudoVFNMADD_VV_M8_E16_MASK |
4894 | 0U, // PseudoVFNMADD_VV_M8_E32 |
4895 | 0U, // PseudoVFNMADD_VV_M8_E32_MASK |
4896 | 0U, // PseudoVFNMADD_VV_M8_E64 |
4897 | 0U, // PseudoVFNMADD_VV_M8_E64_MASK |
4898 | 0U, // PseudoVFNMADD_VV_MF2_E16 |
4899 | 0U, // PseudoVFNMADD_VV_MF2_E16_MASK |
4900 | 0U, // PseudoVFNMADD_VV_MF2_E32 |
4901 | 0U, // PseudoVFNMADD_VV_MF2_E32_MASK |
4902 | 0U, // PseudoVFNMADD_VV_MF4_E16 |
4903 | 0U, // PseudoVFNMADD_VV_MF4_E16_MASK |
4904 | 0U, // PseudoVFNMSAC_VFPR16_M1_E16 |
4905 | 0U, // PseudoVFNMSAC_VFPR16_M1_E16_MASK |
4906 | 0U, // PseudoVFNMSAC_VFPR16_M2_E16 |
4907 | 0U, // PseudoVFNMSAC_VFPR16_M2_E16_MASK |
4908 | 0U, // PseudoVFNMSAC_VFPR16_M4_E16 |
4909 | 0U, // PseudoVFNMSAC_VFPR16_M4_E16_MASK |
4910 | 0U, // PseudoVFNMSAC_VFPR16_M8_E16 |
4911 | 0U, // PseudoVFNMSAC_VFPR16_M8_E16_MASK |
4912 | 0U, // PseudoVFNMSAC_VFPR16_MF2_E16 |
4913 | 0U, // PseudoVFNMSAC_VFPR16_MF2_E16_MASK |
4914 | 0U, // PseudoVFNMSAC_VFPR16_MF4_E16 |
4915 | 0U, // PseudoVFNMSAC_VFPR16_MF4_E16_MASK |
4916 | 0U, // PseudoVFNMSAC_VFPR32_M1_E32 |
4917 | 0U, // PseudoVFNMSAC_VFPR32_M1_E32_MASK |
4918 | 0U, // PseudoVFNMSAC_VFPR32_M2_E32 |
4919 | 0U, // PseudoVFNMSAC_VFPR32_M2_E32_MASK |
4920 | 0U, // PseudoVFNMSAC_VFPR32_M4_E32 |
4921 | 0U, // PseudoVFNMSAC_VFPR32_M4_E32_MASK |
4922 | 0U, // PseudoVFNMSAC_VFPR32_M8_E32 |
4923 | 0U, // PseudoVFNMSAC_VFPR32_M8_E32_MASK |
4924 | 0U, // PseudoVFNMSAC_VFPR32_MF2_E32 |
4925 | 0U, // PseudoVFNMSAC_VFPR32_MF2_E32_MASK |
4926 | 0U, // PseudoVFNMSAC_VFPR64_M1_E64 |
4927 | 0U, // PseudoVFNMSAC_VFPR64_M1_E64_MASK |
4928 | 0U, // PseudoVFNMSAC_VFPR64_M2_E64 |
4929 | 0U, // PseudoVFNMSAC_VFPR64_M2_E64_MASK |
4930 | 0U, // PseudoVFNMSAC_VFPR64_M4_E64 |
4931 | 0U, // PseudoVFNMSAC_VFPR64_M4_E64_MASK |
4932 | 0U, // PseudoVFNMSAC_VFPR64_M8_E64 |
4933 | 0U, // PseudoVFNMSAC_VFPR64_M8_E64_MASK |
4934 | 0U, // PseudoVFNMSAC_VV_M1_E16 |
4935 | 0U, // PseudoVFNMSAC_VV_M1_E16_MASK |
4936 | 0U, // PseudoVFNMSAC_VV_M1_E32 |
4937 | 0U, // PseudoVFNMSAC_VV_M1_E32_MASK |
4938 | 0U, // PseudoVFNMSAC_VV_M1_E64 |
4939 | 0U, // PseudoVFNMSAC_VV_M1_E64_MASK |
4940 | 0U, // PseudoVFNMSAC_VV_M2_E16 |
4941 | 0U, // PseudoVFNMSAC_VV_M2_E16_MASK |
4942 | 0U, // PseudoVFNMSAC_VV_M2_E32 |
4943 | 0U, // PseudoVFNMSAC_VV_M2_E32_MASK |
4944 | 0U, // PseudoVFNMSAC_VV_M2_E64 |
4945 | 0U, // PseudoVFNMSAC_VV_M2_E64_MASK |
4946 | 0U, // PseudoVFNMSAC_VV_M4_E16 |
4947 | 0U, // PseudoVFNMSAC_VV_M4_E16_MASK |
4948 | 0U, // PseudoVFNMSAC_VV_M4_E32 |
4949 | 0U, // PseudoVFNMSAC_VV_M4_E32_MASK |
4950 | 0U, // PseudoVFNMSAC_VV_M4_E64 |
4951 | 0U, // PseudoVFNMSAC_VV_M4_E64_MASK |
4952 | 0U, // PseudoVFNMSAC_VV_M8_E16 |
4953 | 0U, // PseudoVFNMSAC_VV_M8_E16_MASK |
4954 | 0U, // PseudoVFNMSAC_VV_M8_E32 |
4955 | 0U, // PseudoVFNMSAC_VV_M8_E32_MASK |
4956 | 0U, // PseudoVFNMSAC_VV_M8_E64 |
4957 | 0U, // PseudoVFNMSAC_VV_M8_E64_MASK |
4958 | 0U, // PseudoVFNMSAC_VV_MF2_E16 |
4959 | 0U, // PseudoVFNMSAC_VV_MF2_E16_MASK |
4960 | 0U, // PseudoVFNMSAC_VV_MF2_E32 |
4961 | 0U, // PseudoVFNMSAC_VV_MF2_E32_MASK |
4962 | 0U, // PseudoVFNMSAC_VV_MF4_E16 |
4963 | 0U, // PseudoVFNMSAC_VV_MF4_E16_MASK |
4964 | 0U, // PseudoVFNMSUB_VFPR16_M1_E16 |
4965 | 0U, // PseudoVFNMSUB_VFPR16_M1_E16_MASK |
4966 | 0U, // PseudoVFNMSUB_VFPR16_M2_E16 |
4967 | 0U, // PseudoVFNMSUB_VFPR16_M2_E16_MASK |
4968 | 0U, // PseudoVFNMSUB_VFPR16_M4_E16 |
4969 | 0U, // PseudoVFNMSUB_VFPR16_M4_E16_MASK |
4970 | 0U, // PseudoVFNMSUB_VFPR16_M8_E16 |
4971 | 0U, // PseudoVFNMSUB_VFPR16_M8_E16_MASK |
4972 | 0U, // PseudoVFNMSUB_VFPR16_MF2_E16 |
4973 | 0U, // PseudoVFNMSUB_VFPR16_MF2_E16_MASK |
4974 | 0U, // PseudoVFNMSUB_VFPR16_MF4_E16 |
4975 | 0U, // PseudoVFNMSUB_VFPR16_MF4_E16_MASK |
4976 | 0U, // PseudoVFNMSUB_VFPR32_M1_E32 |
4977 | 0U, // PseudoVFNMSUB_VFPR32_M1_E32_MASK |
4978 | 0U, // PseudoVFNMSUB_VFPR32_M2_E32 |
4979 | 0U, // PseudoVFNMSUB_VFPR32_M2_E32_MASK |
4980 | 0U, // PseudoVFNMSUB_VFPR32_M4_E32 |
4981 | 0U, // PseudoVFNMSUB_VFPR32_M4_E32_MASK |
4982 | 0U, // PseudoVFNMSUB_VFPR32_M8_E32 |
4983 | 0U, // PseudoVFNMSUB_VFPR32_M8_E32_MASK |
4984 | 0U, // PseudoVFNMSUB_VFPR32_MF2_E32 |
4985 | 0U, // PseudoVFNMSUB_VFPR32_MF2_E32_MASK |
4986 | 0U, // PseudoVFNMSUB_VFPR64_M1_E64 |
4987 | 0U, // PseudoVFNMSUB_VFPR64_M1_E64_MASK |
4988 | 0U, // PseudoVFNMSUB_VFPR64_M2_E64 |
4989 | 0U, // PseudoVFNMSUB_VFPR64_M2_E64_MASK |
4990 | 0U, // PseudoVFNMSUB_VFPR64_M4_E64 |
4991 | 0U, // PseudoVFNMSUB_VFPR64_M4_E64_MASK |
4992 | 0U, // PseudoVFNMSUB_VFPR64_M8_E64 |
4993 | 0U, // PseudoVFNMSUB_VFPR64_M8_E64_MASK |
4994 | 0U, // PseudoVFNMSUB_VV_M1_E16 |
4995 | 0U, // PseudoVFNMSUB_VV_M1_E16_MASK |
4996 | 0U, // PseudoVFNMSUB_VV_M1_E32 |
4997 | 0U, // PseudoVFNMSUB_VV_M1_E32_MASK |
4998 | 0U, // PseudoVFNMSUB_VV_M1_E64 |
4999 | 0U, // PseudoVFNMSUB_VV_M1_E64_MASK |
5000 | 0U, // PseudoVFNMSUB_VV_M2_E16 |
5001 | 0U, // PseudoVFNMSUB_VV_M2_E16_MASK |
5002 | 0U, // PseudoVFNMSUB_VV_M2_E32 |
5003 | 0U, // PseudoVFNMSUB_VV_M2_E32_MASK |
5004 | 0U, // PseudoVFNMSUB_VV_M2_E64 |
5005 | 0U, // PseudoVFNMSUB_VV_M2_E64_MASK |
5006 | 0U, // PseudoVFNMSUB_VV_M4_E16 |
5007 | 0U, // PseudoVFNMSUB_VV_M4_E16_MASK |
5008 | 0U, // PseudoVFNMSUB_VV_M4_E32 |
5009 | 0U, // PseudoVFNMSUB_VV_M4_E32_MASK |
5010 | 0U, // PseudoVFNMSUB_VV_M4_E64 |
5011 | 0U, // PseudoVFNMSUB_VV_M4_E64_MASK |
5012 | 0U, // PseudoVFNMSUB_VV_M8_E16 |
5013 | 0U, // PseudoVFNMSUB_VV_M8_E16_MASK |
5014 | 0U, // PseudoVFNMSUB_VV_M8_E32 |
5015 | 0U, // PseudoVFNMSUB_VV_M8_E32_MASK |
5016 | 0U, // PseudoVFNMSUB_VV_M8_E64 |
5017 | 0U, // PseudoVFNMSUB_VV_M8_E64_MASK |
5018 | 0U, // PseudoVFNMSUB_VV_MF2_E16 |
5019 | 0U, // PseudoVFNMSUB_VV_MF2_E16_MASK |
5020 | 0U, // PseudoVFNMSUB_VV_MF2_E32 |
5021 | 0U, // PseudoVFNMSUB_VV_MF2_E32_MASK |
5022 | 0U, // PseudoVFNMSUB_VV_MF4_E16 |
5023 | 0U, // PseudoVFNMSUB_VV_MF4_E16_MASK |
5024 | 0U, // PseudoVFRDIV_VFPR16_M1_E16 |
5025 | 0U, // PseudoVFRDIV_VFPR16_M1_E16_MASK |
5026 | 0U, // PseudoVFRDIV_VFPR16_M2_E16 |
5027 | 0U, // PseudoVFRDIV_VFPR16_M2_E16_MASK |
5028 | 0U, // PseudoVFRDIV_VFPR16_M4_E16 |
5029 | 0U, // PseudoVFRDIV_VFPR16_M4_E16_MASK |
5030 | 0U, // PseudoVFRDIV_VFPR16_M8_E16 |
5031 | 0U, // PseudoVFRDIV_VFPR16_M8_E16_MASK |
5032 | 0U, // PseudoVFRDIV_VFPR16_MF2_E16 |
5033 | 0U, // PseudoVFRDIV_VFPR16_MF2_E16_MASK |
5034 | 0U, // PseudoVFRDIV_VFPR16_MF4_E16 |
5035 | 0U, // PseudoVFRDIV_VFPR16_MF4_E16_MASK |
5036 | 0U, // PseudoVFRDIV_VFPR32_M1_E32 |
5037 | 0U, // PseudoVFRDIV_VFPR32_M1_E32_MASK |
5038 | 0U, // PseudoVFRDIV_VFPR32_M2_E32 |
5039 | 0U, // PseudoVFRDIV_VFPR32_M2_E32_MASK |
5040 | 0U, // PseudoVFRDIV_VFPR32_M4_E32 |
5041 | 0U, // PseudoVFRDIV_VFPR32_M4_E32_MASK |
5042 | 0U, // PseudoVFRDIV_VFPR32_M8_E32 |
5043 | 0U, // PseudoVFRDIV_VFPR32_M8_E32_MASK |
5044 | 0U, // PseudoVFRDIV_VFPR32_MF2_E32 |
5045 | 0U, // PseudoVFRDIV_VFPR32_MF2_E32_MASK |
5046 | 0U, // PseudoVFRDIV_VFPR64_M1_E64 |
5047 | 0U, // PseudoVFRDIV_VFPR64_M1_E64_MASK |
5048 | 0U, // PseudoVFRDIV_VFPR64_M2_E64 |
5049 | 0U, // PseudoVFRDIV_VFPR64_M2_E64_MASK |
5050 | 0U, // PseudoVFRDIV_VFPR64_M4_E64 |
5051 | 0U, // PseudoVFRDIV_VFPR64_M4_E64_MASK |
5052 | 0U, // PseudoVFRDIV_VFPR64_M8_E64 |
5053 | 0U, // PseudoVFRDIV_VFPR64_M8_E64_MASK |
5054 | 0U, // PseudoVFREC7_V_M1_E16 |
5055 | 0U, // PseudoVFREC7_V_M1_E16_MASK |
5056 | 0U, // PseudoVFREC7_V_M1_E32 |
5057 | 0U, // PseudoVFREC7_V_M1_E32_MASK |
5058 | 0U, // PseudoVFREC7_V_M1_E64 |
5059 | 0U, // PseudoVFREC7_V_M1_E64_MASK |
5060 | 0U, // PseudoVFREC7_V_M2_E16 |
5061 | 0U, // PseudoVFREC7_V_M2_E16_MASK |
5062 | 0U, // PseudoVFREC7_V_M2_E32 |
5063 | 0U, // PseudoVFREC7_V_M2_E32_MASK |
5064 | 0U, // PseudoVFREC7_V_M2_E64 |
5065 | 0U, // PseudoVFREC7_V_M2_E64_MASK |
5066 | 0U, // PseudoVFREC7_V_M4_E16 |
5067 | 0U, // PseudoVFREC7_V_M4_E16_MASK |
5068 | 0U, // PseudoVFREC7_V_M4_E32 |
5069 | 0U, // PseudoVFREC7_V_M4_E32_MASK |
5070 | 0U, // PseudoVFREC7_V_M4_E64 |
5071 | 0U, // PseudoVFREC7_V_M4_E64_MASK |
5072 | 0U, // PseudoVFREC7_V_M8_E16 |
5073 | 0U, // PseudoVFREC7_V_M8_E16_MASK |
5074 | 0U, // PseudoVFREC7_V_M8_E32 |
5075 | 0U, // PseudoVFREC7_V_M8_E32_MASK |
5076 | 0U, // PseudoVFREC7_V_M8_E64 |
5077 | 0U, // PseudoVFREC7_V_M8_E64_MASK |
5078 | 0U, // PseudoVFREC7_V_MF2_E16 |
5079 | 0U, // PseudoVFREC7_V_MF2_E16_MASK |
5080 | 0U, // PseudoVFREC7_V_MF2_E32 |
5081 | 0U, // PseudoVFREC7_V_MF2_E32_MASK |
5082 | 0U, // PseudoVFREC7_V_MF4_E16 |
5083 | 0U, // PseudoVFREC7_V_MF4_E16_MASK |
5084 | 0U, // PseudoVFREDMAX_VS_M1_E16 |
5085 | 0U, // PseudoVFREDMAX_VS_M1_E16_MASK |
5086 | 0U, // PseudoVFREDMAX_VS_M1_E32 |
5087 | 0U, // PseudoVFREDMAX_VS_M1_E32_MASK |
5088 | 0U, // PseudoVFREDMAX_VS_M1_E64 |
5089 | 0U, // PseudoVFREDMAX_VS_M1_E64_MASK |
5090 | 0U, // PseudoVFREDMAX_VS_M2_E16 |
5091 | 0U, // PseudoVFREDMAX_VS_M2_E16_MASK |
5092 | 0U, // PseudoVFREDMAX_VS_M2_E32 |
5093 | 0U, // PseudoVFREDMAX_VS_M2_E32_MASK |
5094 | 0U, // PseudoVFREDMAX_VS_M2_E64 |
5095 | 0U, // PseudoVFREDMAX_VS_M2_E64_MASK |
5096 | 0U, // PseudoVFREDMAX_VS_M4_E16 |
5097 | 0U, // PseudoVFREDMAX_VS_M4_E16_MASK |
5098 | 0U, // PseudoVFREDMAX_VS_M4_E32 |
5099 | 0U, // PseudoVFREDMAX_VS_M4_E32_MASK |
5100 | 0U, // PseudoVFREDMAX_VS_M4_E64 |
5101 | 0U, // PseudoVFREDMAX_VS_M4_E64_MASK |
5102 | 0U, // PseudoVFREDMAX_VS_M8_E16 |
5103 | 0U, // PseudoVFREDMAX_VS_M8_E16_MASK |
5104 | 0U, // PseudoVFREDMAX_VS_M8_E32 |
5105 | 0U, // PseudoVFREDMAX_VS_M8_E32_MASK |
5106 | 0U, // PseudoVFREDMAX_VS_M8_E64 |
5107 | 0U, // PseudoVFREDMAX_VS_M8_E64_MASK |
5108 | 0U, // PseudoVFREDMAX_VS_MF2_E16 |
5109 | 0U, // PseudoVFREDMAX_VS_MF2_E16_MASK |
5110 | 0U, // PseudoVFREDMAX_VS_MF2_E32 |
5111 | 0U, // PseudoVFREDMAX_VS_MF2_E32_MASK |
5112 | 0U, // PseudoVFREDMAX_VS_MF4_E16 |
5113 | 0U, // PseudoVFREDMAX_VS_MF4_E16_MASK |
5114 | 0U, // PseudoVFREDMIN_VS_M1_E16 |
5115 | 0U, // PseudoVFREDMIN_VS_M1_E16_MASK |
5116 | 0U, // PseudoVFREDMIN_VS_M1_E32 |
5117 | 0U, // PseudoVFREDMIN_VS_M1_E32_MASK |
5118 | 0U, // PseudoVFREDMIN_VS_M1_E64 |
5119 | 0U, // PseudoVFREDMIN_VS_M1_E64_MASK |
5120 | 0U, // PseudoVFREDMIN_VS_M2_E16 |
5121 | 0U, // PseudoVFREDMIN_VS_M2_E16_MASK |
5122 | 0U, // PseudoVFREDMIN_VS_M2_E32 |
5123 | 0U, // PseudoVFREDMIN_VS_M2_E32_MASK |
5124 | 0U, // PseudoVFREDMIN_VS_M2_E64 |
5125 | 0U, // PseudoVFREDMIN_VS_M2_E64_MASK |
5126 | 0U, // PseudoVFREDMIN_VS_M4_E16 |
5127 | 0U, // PseudoVFREDMIN_VS_M4_E16_MASK |
5128 | 0U, // PseudoVFREDMIN_VS_M4_E32 |
5129 | 0U, // PseudoVFREDMIN_VS_M4_E32_MASK |
5130 | 0U, // PseudoVFREDMIN_VS_M4_E64 |
5131 | 0U, // PseudoVFREDMIN_VS_M4_E64_MASK |
5132 | 0U, // PseudoVFREDMIN_VS_M8_E16 |
5133 | 0U, // PseudoVFREDMIN_VS_M8_E16_MASK |
5134 | 0U, // PseudoVFREDMIN_VS_M8_E32 |
5135 | 0U, // PseudoVFREDMIN_VS_M8_E32_MASK |
5136 | 0U, // PseudoVFREDMIN_VS_M8_E64 |
5137 | 0U, // PseudoVFREDMIN_VS_M8_E64_MASK |
5138 | 0U, // PseudoVFREDMIN_VS_MF2_E16 |
5139 | 0U, // PseudoVFREDMIN_VS_MF2_E16_MASK |
5140 | 0U, // PseudoVFREDMIN_VS_MF2_E32 |
5141 | 0U, // PseudoVFREDMIN_VS_MF2_E32_MASK |
5142 | 0U, // PseudoVFREDMIN_VS_MF4_E16 |
5143 | 0U, // PseudoVFREDMIN_VS_MF4_E16_MASK |
5144 | 0U, // PseudoVFREDOSUM_VS_M1_E16 |
5145 | 0U, // PseudoVFREDOSUM_VS_M1_E16_MASK |
5146 | 0U, // PseudoVFREDOSUM_VS_M1_E32 |
5147 | 0U, // PseudoVFREDOSUM_VS_M1_E32_MASK |
5148 | 0U, // PseudoVFREDOSUM_VS_M1_E64 |
5149 | 0U, // PseudoVFREDOSUM_VS_M1_E64_MASK |
5150 | 0U, // PseudoVFREDOSUM_VS_M2_E16 |
5151 | 0U, // PseudoVFREDOSUM_VS_M2_E16_MASK |
5152 | 0U, // PseudoVFREDOSUM_VS_M2_E32 |
5153 | 0U, // PseudoVFREDOSUM_VS_M2_E32_MASK |
5154 | 0U, // PseudoVFREDOSUM_VS_M2_E64 |
5155 | 0U, // PseudoVFREDOSUM_VS_M2_E64_MASK |
5156 | 0U, // PseudoVFREDOSUM_VS_M4_E16 |
5157 | 0U, // PseudoVFREDOSUM_VS_M4_E16_MASK |
5158 | 0U, // PseudoVFREDOSUM_VS_M4_E32 |
5159 | 0U, // PseudoVFREDOSUM_VS_M4_E32_MASK |
5160 | 0U, // PseudoVFREDOSUM_VS_M4_E64 |
5161 | 0U, // PseudoVFREDOSUM_VS_M4_E64_MASK |
5162 | 0U, // PseudoVFREDOSUM_VS_M8_E16 |
5163 | 0U, // PseudoVFREDOSUM_VS_M8_E16_MASK |
5164 | 0U, // PseudoVFREDOSUM_VS_M8_E32 |
5165 | 0U, // PseudoVFREDOSUM_VS_M8_E32_MASK |
5166 | 0U, // PseudoVFREDOSUM_VS_M8_E64 |
5167 | 0U, // PseudoVFREDOSUM_VS_M8_E64_MASK |
5168 | 0U, // PseudoVFREDOSUM_VS_MF2_E16 |
5169 | 0U, // PseudoVFREDOSUM_VS_MF2_E16_MASK |
5170 | 0U, // PseudoVFREDOSUM_VS_MF2_E32 |
5171 | 0U, // PseudoVFREDOSUM_VS_MF2_E32_MASK |
5172 | 0U, // PseudoVFREDOSUM_VS_MF4_E16 |
5173 | 0U, // PseudoVFREDOSUM_VS_MF4_E16_MASK |
5174 | 0U, // PseudoVFREDUSUM_VS_M1_E16 |
5175 | 0U, // PseudoVFREDUSUM_VS_M1_E16_MASK |
5176 | 0U, // PseudoVFREDUSUM_VS_M1_E32 |
5177 | 0U, // PseudoVFREDUSUM_VS_M1_E32_MASK |
5178 | 0U, // PseudoVFREDUSUM_VS_M1_E64 |
5179 | 0U, // PseudoVFREDUSUM_VS_M1_E64_MASK |
5180 | 0U, // PseudoVFREDUSUM_VS_M2_E16 |
5181 | 0U, // PseudoVFREDUSUM_VS_M2_E16_MASK |
5182 | 0U, // PseudoVFREDUSUM_VS_M2_E32 |
5183 | 0U, // PseudoVFREDUSUM_VS_M2_E32_MASK |
5184 | 0U, // PseudoVFREDUSUM_VS_M2_E64 |
5185 | 0U, // PseudoVFREDUSUM_VS_M2_E64_MASK |
5186 | 0U, // PseudoVFREDUSUM_VS_M4_E16 |
5187 | 0U, // PseudoVFREDUSUM_VS_M4_E16_MASK |
5188 | 0U, // PseudoVFREDUSUM_VS_M4_E32 |
5189 | 0U, // PseudoVFREDUSUM_VS_M4_E32_MASK |
5190 | 0U, // PseudoVFREDUSUM_VS_M4_E64 |
5191 | 0U, // PseudoVFREDUSUM_VS_M4_E64_MASK |
5192 | 0U, // PseudoVFREDUSUM_VS_M8_E16 |
5193 | 0U, // PseudoVFREDUSUM_VS_M8_E16_MASK |
5194 | 0U, // PseudoVFREDUSUM_VS_M8_E32 |
5195 | 0U, // PseudoVFREDUSUM_VS_M8_E32_MASK |
5196 | 0U, // PseudoVFREDUSUM_VS_M8_E64 |
5197 | 0U, // PseudoVFREDUSUM_VS_M8_E64_MASK |
5198 | 0U, // PseudoVFREDUSUM_VS_MF2_E16 |
5199 | 0U, // PseudoVFREDUSUM_VS_MF2_E16_MASK |
5200 | 0U, // PseudoVFREDUSUM_VS_MF2_E32 |
5201 | 0U, // PseudoVFREDUSUM_VS_MF2_E32_MASK |
5202 | 0U, // PseudoVFREDUSUM_VS_MF4_E16 |
5203 | 0U, // PseudoVFREDUSUM_VS_MF4_E16_MASK |
5204 | 0U, // PseudoVFROUND_NOEXCEPT_V_M1_MASK |
5205 | 0U, // PseudoVFROUND_NOEXCEPT_V_M2_MASK |
5206 | 0U, // PseudoVFROUND_NOEXCEPT_V_M4_MASK |
5207 | 0U, // PseudoVFROUND_NOEXCEPT_V_M8_MASK |
5208 | 0U, // PseudoVFROUND_NOEXCEPT_V_MF2_MASK |
5209 | 0U, // PseudoVFROUND_NOEXCEPT_V_MF4_MASK |
5210 | 0U, // PseudoVFRSQRT7_V_M1_E16 |
5211 | 0U, // PseudoVFRSQRT7_V_M1_E16_MASK |
5212 | 0U, // PseudoVFRSQRT7_V_M1_E32 |
5213 | 0U, // PseudoVFRSQRT7_V_M1_E32_MASK |
5214 | 0U, // PseudoVFRSQRT7_V_M1_E64 |
5215 | 0U, // PseudoVFRSQRT7_V_M1_E64_MASK |
5216 | 0U, // PseudoVFRSQRT7_V_M2_E16 |
5217 | 0U, // PseudoVFRSQRT7_V_M2_E16_MASK |
5218 | 0U, // PseudoVFRSQRT7_V_M2_E32 |
5219 | 0U, // PseudoVFRSQRT7_V_M2_E32_MASK |
5220 | 0U, // PseudoVFRSQRT7_V_M2_E64 |
5221 | 0U, // PseudoVFRSQRT7_V_M2_E64_MASK |
5222 | 0U, // PseudoVFRSQRT7_V_M4_E16 |
5223 | 0U, // PseudoVFRSQRT7_V_M4_E16_MASK |
5224 | 0U, // PseudoVFRSQRT7_V_M4_E32 |
5225 | 0U, // PseudoVFRSQRT7_V_M4_E32_MASK |
5226 | 0U, // PseudoVFRSQRT7_V_M4_E64 |
5227 | 0U, // PseudoVFRSQRT7_V_M4_E64_MASK |
5228 | 0U, // PseudoVFRSQRT7_V_M8_E16 |
5229 | 0U, // PseudoVFRSQRT7_V_M8_E16_MASK |
5230 | 0U, // PseudoVFRSQRT7_V_M8_E32 |
5231 | 0U, // PseudoVFRSQRT7_V_M8_E32_MASK |
5232 | 0U, // PseudoVFRSQRT7_V_M8_E64 |
5233 | 0U, // PseudoVFRSQRT7_V_M8_E64_MASK |
5234 | 0U, // PseudoVFRSQRT7_V_MF2_E16 |
5235 | 0U, // PseudoVFRSQRT7_V_MF2_E16_MASK |
5236 | 0U, // PseudoVFRSQRT7_V_MF2_E32 |
5237 | 0U, // PseudoVFRSQRT7_V_MF2_E32_MASK |
5238 | 0U, // PseudoVFRSQRT7_V_MF4_E16 |
5239 | 0U, // PseudoVFRSQRT7_V_MF4_E16_MASK |
5240 | 0U, // PseudoVFRSUB_VFPR16_M1_E16 |
5241 | 0U, // PseudoVFRSUB_VFPR16_M1_E16_MASK |
5242 | 0U, // PseudoVFRSUB_VFPR16_M2_E16 |
5243 | 0U, // PseudoVFRSUB_VFPR16_M2_E16_MASK |
5244 | 0U, // PseudoVFRSUB_VFPR16_M4_E16 |
5245 | 0U, // PseudoVFRSUB_VFPR16_M4_E16_MASK |
5246 | 0U, // PseudoVFRSUB_VFPR16_M8_E16 |
5247 | 0U, // PseudoVFRSUB_VFPR16_M8_E16_MASK |
5248 | 0U, // PseudoVFRSUB_VFPR16_MF2_E16 |
5249 | 0U, // PseudoVFRSUB_VFPR16_MF2_E16_MASK |
5250 | 0U, // PseudoVFRSUB_VFPR16_MF4_E16 |
5251 | 0U, // PseudoVFRSUB_VFPR16_MF4_E16_MASK |
5252 | 0U, // PseudoVFRSUB_VFPR32_M1_E32 |
5253 | 0U, // PseudoVFRSUB_VFPR32_M1_E32_MASK |
5254 | 0U, // PseudoVFRSUB_VFPR32_M2_E32 |
5255 | 0U, // PseudoVFRSUB_VFPR32_M2_E32_MASK |
5256 | 0U, // PseudoVFRSUB_VFPR32_M4_E32 |
5257 | 0U, // PseudoVFRSUB_VFPR32_M4_E32_MASK |
5258 | 0U, // PseudoVFRSUB_VFPR32_M8_E32 |
5259 | 0U, // PseudoVFRSUB_VFPR32_M8_E32_MASK |
5260 | 0U, // PseudoVFRSUB_VFPR32_MF2_E32 |
5261 | 0U, // PseudoVFRSUB_VFPR32_MF2_E32_MASK |
5262 | 0U, // PseudoVFRSUB_VFPR64_M1_E64 |
5263 | 0U, // PseudoVFRSUB_VFPR64_M1_E64_MASK |
5264 | 0U, // PseudoVFRSUB_VFPR64_M2_E64 |
5265 | 0U, // PseudoVFRSUB_VFPR64_M2_E64_MASK |
5266 | 0U, // PseudoVFRSUB_VFPR64_M4_E64 |
5267 | 0U, // PseudoVFRSUB_VFPR64_M4_E64_MASK |
5268 | 0U, // PseudoVFRSUB_VFPR64_M8_E64 |
5269 | 0U, // PseudoVFRSUB_VFPR64_M8_E64_MASK |
5270 | 0U, // PseudoVFSGNJN_VFPR16_M1_E16 |
5271 | 0U, // PseudoVFSGNJN_VFPR16_M1_E16_MASK |
5272 | 0U, // PseudoVFSGNJN_VFPR16_M2_E16 |
5273 | 0U, // PseudoVFSGNJN_VFPR16_M2_E16_MASK |
5274 | 0U, // PseudoVFSGNJN_VFPR16_M4_E16 |
5275 | 0U, // PseudoVFSGNJN_VFPR16_M4_E16_MASK |
5276 | 0U, // PseudoVFSGNJN_VFPR16_M8_E16 |
5277 | 0U, // PseudoVFSGNJN_VFPR16_M8_E16_MASK |
5278 | 0U, // PseudoVFSGNJN_VFPR16_MF2_E16 |
5279 | 0U, // PseudoVFSGNJN_VFPR16_MF2_E16_MASK |
5280 | 0U, // PseudoVFSGNJN_VFPR16_MF4_E16 |
5281 | 0U, // PseudoVFSGNJN_VFPR16_MF4_E16_MASK |
5282 | 0U, // PseudoVFSGNJN_VFPR32_M1_E32 |
5283 | 0U, // PseudoVFSGNJN_VFPR32_M1_E32_MASK |
5284 | 0U, // PseudoVFSGNJN_VFPR32_M2_E32 |
5285 | 0U, // PseudoVFSGNJN_VFPR32_M2_E32_MASK |
5286 | 0U, // PseudoVFSGNJN_VFPR32_M4_E32 |
5287 | 0U, // PseudoVFSGNJN_VFPR32_M4_E32_MASK |
5288 | 0U, // PseudoVFSGNJN_VFPR32_M8_E32 |
5289 | 0U, // PseudoVFSGNJN_VFPR32_M8_E32_MASK |
5290 | 0U, // PseudoVFSGNJN_VFPR32_MF2_E32 |
5291 | 0U, // PseudoVFSGNJN_VFPR32_MF2_E32_MASK |
5292 | 0U, // PseudoVFSGNJN_VFPR64_M1_E64 |
5293 | 0U, // PseudoVFSGNJN_VFPR64_M1_E64_MASK |
5294 | 0U, // PseudoVFSGNJN_VFPR64_M2_E64 |
5295 | 0U, // PseudoVFSGNJN_VFPR64_M2_E64_MASK |
5296 | 0U, // PseudoVFSGNJN_VFPR64_M4_E64 |
5297 | 0U, // PseudoVFSGNJN_VFPR64_M4_E64_MASK |
5298 | 0U, // PseudoVFSGNJN_VFPR64_M8_E64 |
5299 | 0U, // PseudoVFSGNJN_VFPR64_M8_E64_MASK |
5300 | 0U, // PseudoVFSGNJN_VV_M1_E16 |
5301 | 0U, // PseudoVFSGNJN_VV_M1_E16_MASK |
5302 | 0U, // PseudoVFSGNJN_VV_M1_E32 |
5303 | 0U, // PseudoVFSGNJN_VV_M1_E32_MASK |
5304 | 0U, // PseudoVFSGNJN_VV_M1_E64 |
5305 | 0U, // PseudoVFSGNJN_VV_M1_E64_MASK |
5306 | 0U, // PseudoVFSGNJN_VV_M2_E16 |
5307 | 0U, // PseudoVFSGNJN_VV_M2_E16_MASK |
5308 | 0U, // PseudoVFSGNJN_VV_M2_E32 |
5309 | 0U, // PseudoVFSGNJN_VV_M2_E32_MASK |
5310 | 0U, // PseudoVFSGNJN_VV_M2_E64 |
5311 | 0U, // PseudoVFSGNJN_VV_M2_E64_MASK |
5312 | 0U, // PseudoVFSGNJN_VV_M4_E16 |
5313 | 0U, // PseudoVFSGNJN_VV_M4_E16_MASK |
5314 | 0U, // PseudoVFSGNJN_VV_M4_E32 |
5315 | 0U, // PseudoVFSGNJN_VV_M4_E32_MASK |
5316 | 0U, // PseudoVFSGNJN_VV_M4_E64 |
5317 | 0U, // PseudoVFSGNJN_VV_M4_E64_MASK |
5318 | 0U, // PseudoVFSGNJN_VV_M8_E16 |
5319 | 0U, // PseudoVFSGNJN_VV_M8_E16_MASK |
5320 | 0U, // PseudoVFSGNJN_VV_M8_E32 |
5321 | 0U, // PseudoVFSGNJN_VV_M8_E32_MASK |
5322 | 0U, // PseudoVFSGNJN_VV_M8_E64 |
5323 | 0U, // PseudoVFSGNJN_VV_M8_E64_MASK |
5324 | 0U, // PseudoVFSGNJN_VV_MF2_E16 |
5325 | 0U, // PseudoVFSGNJN_VV_MF2_E16_MASK |
5326 | 0U, // PseudoVFSGNJN_VV_MF2_E32 |
5327 | 0U, // PseudoVFSGNJN_VV_MF2_E32_MASK |
5328 | 0U, // PseudoVFSGNJN_VV_MF4_E16 |
5329 | 0U, // PseudoVFSGNJN_VV_MF4_E16_MASK |
5330 | 0U, // PseudoVFSGNJX_VFPR16_M1_E16 |
5331 | 0U, // PseudoVFSGNJX_VFPR16_M1_E16_MASK |
5332 | 0U, // PseudoVFSGNJX_VFPR16_M2_E16 |
5333 | 0U, // PseudoVFSGNJX_VFPR16_M2_E16_MASK |
5334 | 0U, // PseudoVFSGNJX_VFPR16_M4_E16 |
5335 | 0U, // PseudoVFSGNJX_VFPR16_M4_E16_MASK |
5336 | 0U, // PseudoVFSGNJX_VFPR16_M8_E16 |
5337 | 0U, // PseudoVFSGNJX_VFPR16_M8_E16_MASK |
5338 | 0U, // PseudoVFSGNJX_VFPR16_MF2_E16 |
5339 | 0U, // PseudoVFSGNJX_VFPR16_MF2_E16_MASK |
5340 | 0U, // PseudoVFSGNJX_VFPR16_MF4_E16 |
5341 | 0U, // PseudoVFSGNJX_VFPR16_MF4_E16_MASK |
5342 | 0U, // PseudoVFSGNJX_VFPR32_M1_E32 |
5343 | 0U, // PseudoVFSGNJX_VFPR32_M1_E32_MASK |
5344 | 0U, // PseudoVFSGNJX_VFPR32_M2_E32 |
5345 | 0U, // PseudoVFSGNJX_VFPR32_M2_E32_MASK |
5346 | 0U, // PseudoVFSGNJX_VFPR32_M4_E32 |
5347 | 0U, // PseudoVFSGNJX_VFPR32_M4_E32_MASK |
5348 | 0U, // PseudoVFSGNJX_VFPR32_M8_E32 |
5349 | 0U, // PseudoVFSGNJX_VFPR32_M8_E32_MASK |
5350 | 0U, // PseudoVFSGNJX_VFPR32_MF2_E32 |
5351 | 0U, // PseudoVFSGNJX_VFPR32_MF2_E32_MASK |
5352 | 0U, // PseudoVFSGNJX_VFPR64_M1_E64 |
5353 | 0U, // PseudoVFSGNJX_VFPR64_M1_E64_MASK |
5354 | 0U, // PseudoVFSGNJX_VFPR64_M2_E64 |
5355 | 0U, // PseudoVFSGNJX_VFPR64_M2_E64_MASK |
5356 | 0U, // PseudoVFSGNJX_VFPR64_M4_E64 |
5357 | 0U, // PseudoVFSGNJX_VFPR64_M4_E64_MASK |
5358 | 0U, // PseudoVFSGNJX_VFPR64_M8_E64 |
5359 | 0U, // PseudoVFSGNJX_VFPR64_M8_E64_MASK |
5360 | 0U, // PseudoVFSGNJX_VV_M1_E16 |
5361 | 0U, // PseudoVFSGNJX_VV_M1_E16_MASK |
5362 | 0U, // PseudoVFSGNJX_VV_M1_E32 |
5363 | 0U, // PseudoVFSGNJX_VV_M1_E32_MASK |
5364 | 0U, // PseudoVFSGNJX_VV_M1_E64 |
5365 | 0U, // PseudoVFSGNJX_VV_M1_E64_MASK |
5366 | 0U, // PseudoVFSGNJX_VV_M2_E16 |
5367 | 0U, // PseudoVFSGNJX_VV_M2_E16_MASK |
5368 | 0U, // PseudoVFSGNJX_VV_M2_E32 |
5369 | 0U, // PseudoVFSGNJX_VV_M2_E32_MASK |
5370 | 0U, // PseudoVFSGNJX_VV_M2_E64 |
5371 | 0U, // PseudoVFSGNJX_VV_M2_E64_MASK |
5372 | 0U, // PseudoVFSGNJX_VV_M4_E16 |
5373 | 0U, // PseudoVFSGNJX_VV_M4_E16_MASK |
5374 | 0U, // PseudoVFSGNJX_VV_M4_E32 |
5375 | 0U, // PseudoVFSGNJX_VV_M4_E32_MASK |
5376 | 0U, // PseudoVFSGNJX_VV_M4_E64 |
5377 | 0U, // PseudoVFSGNJX_VV_M4_E64_MASK |
5378 | 0U, // PseudoVFSGNJX_VV_M8_E16 |
5379 | 0U, // PseudoVFSGNJX_VV_M8_E16_MASK |
5380 | 0U, // PseudoVFSGNJX_VV_M8_E32 |
5381 | 0U, // PseudoVFSGNJX_VV_M8_E32_MASK |
5382 | 0U, // PseudoVFSGNJX_VV_M8_E64 |
5383 | 0U, // PseudoVFSGNJX_VV_M8_E64_MASK |
5384 | 0U, // PseudoVFSGNJX_VV_MF2_E16 |
5385 | 0U, // PseudoVFSGNJX_VV_MF2_E16_MASK |
5386 | 0U, // PseudoVFSGNJX_VV_MF2_E32 |
5387 | 0U, // PseudoVFSGNJX_VV_MF2_E32_MASK |
5388 | 0U, // PseudoVFSGNJX_VV_MF4_E16 |
5389 | 0U, // PseudoVFSGNJX_VV_MF4_E16_MASK |
5390 | 0U, // PseudoVFSGNJ_VFPR16_M1_E16 |
5391 | 0U, // PseudoVFSGNJ_VFPR16_M1_E16_MASK |
5392 | 0U, // PseudoVFSGNJ_VFPR16_M2_E16 |
5393 | 0U, // PseudoVFSGNJ_VFPR16_M2_E16_MASK |
5394 | 0U, // PseudoVFSGNJ_VFPR16_M4_E16 |
5395 | 0U, // PseudoVFSGNJ_VFPR16_M4_E16_MASK |
5396 | 0U, // PseudoVFSGNJ_VFPR16_M8_E16 |
5397 | 0U, // PseudoVFSGNJ_VFPR16_M8_E16_MASK |
5398 | 0U, // PseudoVFSGNJ_VFPR16_MF2_E16 |
5399 | 0U, // PseudoVFSGNJ_VFPR16_MF2_E16_MASK |
5400 | 0U, // PseudoVFSGNJ_VFPR16_MF4_E16 |
5401 | 0U, // PseudoVFSGNJ_VFPR16_MF4_E16_MASK |
5402 | 0U, // PseudoVFSGNJ_VFPR32_M1_E32 |
5403 | 0U, // PseudoVFSGNJ_VFPR32_M1_E32_MASK |
5404 | 0U, // PseudoVFSGNJ_VFPR32_M2_E32 |
5405 | 0U, // PseudoVFSGNJ_VFPR32_M2_E32_MASK |
5406 | 0U, // PseudoVFSGNJ_VFPR32_M4_E32 |
5407 | 0U, // PseudoVFSGNJ_VFPR32_M4_E32_MASK |
5408 | 0U, // PseudoVFSGNJ_VFPR32_M8_E32 |
5409 | 0U, // PseudoVFSGNJ_VFPR32_M8_E32_MASK |
5410 | 0U, // PseudoVFSGNJ_VFPR32_MF2_E32 |
5411 | 0U, // PseudoVFSGNJ_VFPR32_MF2_E32_MASK |
5412 | 0U, // PseudoVFSGNJ_VFPR64_M1_E64 |
5413 | 0U, // PseudoVFSGNJ_VFPR64_M1_E64_MASK |
5414 | 0U, // PseudoVFSGNJ_VFPR64_M2_E64 |
5415 | 0U, // PseudoVFSGNJ_VFPR64_M2_E64_MASK |
5416 | 0U, // PseudoVFSGNJ_VFPR64_M4_E64 |
5417 | 0U, // PseudoVFSGNJ_VFPR64_M4_E64_MASK |
5418 | 0U, // PseudoVFSGNJ_VFPR64_M8_E64 |
5419 | 0U, // PseudoVFSGNJ_VFPR64_M8_E64_MASK |
5420 | 0U, // PseudoVFSGNJ_VV_M1_E16 |
5421 | 0U, // PseudoVFSGNJ_VV_M1_E16_MASK |
5422 | 0U, // PseudoVFSGNJ_VV_M1_E32 |
5423 | 0U, // PseudoVFSGNJ_VV_M1_E32_MASK |
5424 | 0U, // PseudoVFSGNJ_VV_M1_E64 |
5425 | 0U, // PseudoVFSGNJ_VV_M1_E64_MASK |
5426 | 0U, // PseudoVFSGNJ_VV_M2_E16 |
5427 | 0U, // PseudoVFSGNJ_VV_M2_E16_MASK |
5428 | 0U, // PseudoVFSGNJ_VV_M2_E32 |
5429 | 0U, // PseudoVFSGNJ_VV_M2_E32_MASK |
5430 | 0U, // PseudoVFSGNJ_VV_M2_E64 |
5431 | 0U, // PseudoVFSGNJ_VV_M2_E64_MASK |
5432 | 0U, // PseudoVFSGNJ_VV_M4_E16 |
5433 | 0U, // PseudoVFSGNJ_VV_M4_E16_MASK |
5434 | 0U, // PseudoVFSGNJ_VV_M4_E32 |
5435 | 0U, // PseudoVFSGNJ_VV_M4_E32_MASK |
5436 | 0U, // PseudoVFSGNJ_VV_M4_E64 |
5437 | 0U, // PseudoVFSGNJ_VV_M4_E64_MASK |
5438 | 0U, // PseudoVFSGNJ_VV_M8_E16 |
5439 | 0U, // PseudoVFSGNJ_VV_M8_E16_MASK |
5440 | 0U, // PseudoVFSGNJ_VV_M8_E32 |
5441 | 0U, // PseudoVFSGNJ_VV_M8_E32_MASK |
5442 | 0U, // PseudoVFSGNJ_VV_M8_E64 |
5443 | 0U, // PseudoVFSGNJ_VV_M8_E64_MASK |
5444 | 0U, // PseudoVFSGNJ_VV_MF2_E16 |
5445 | 0U, // PseudoVFSGNJ_VV_MF2_E16_MASK |
5446 | 0U, // PseudoVFSGNJ_VV_MF2_E32 |
5447 | 0U, // PseudoVFSGNJ_VV_MF2_E32_MASK |
5448 | 0U, // PseudoVFSGNJ_VV_MF4_E16 |
5449 | 0U, // PseudoVFSGNJ_VV_MF4_E16_MASK |
5450 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M1 |
5451 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M1_MASK |
5452 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M2 |
5453 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M2_MASK |
5454 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M4 |
5455 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M4_MASK |
5456 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M8 |
5457 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M8_MASK |
5458 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_MF2 |
5459 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_MF2_MASK |
5460 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_MF4 |
5461 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_MF4_MASK |
5462 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M1 |
5463 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M1_MASK |
5464 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M2 |
5465 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M2_MASK |
5466 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M4 |
5467 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M4_MASK |
5468 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M8 |
5469 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M8_MASK |
5470 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_MF2 |
5471 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_MF2_MASK |
5472 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M1 |
5473 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M1_MASK |
5474 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M2 |
5475 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M2_MASK |
5476 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M4 |
5477 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M4_MASK |
5478 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M8 |
5479 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M8_MASK |
5480 | 0U, // PseudoVFSLIDE1UP_VFPR16_M1 |
5481 | 0U, // PseudoVFSLIDE1UP_VFPR16_M1_MASK |
5482 | 0U, // PseudoVFSLIDE1UP_VFPR16_M2 |
5483 | 0U, // PseudoVFSLIDE1UP_VFPR16_M2_MASK |
5484 | 0U, // PseudoVFSLIDE1UP_VFPR16_M4 |
5485 | 0U, // PseudoVFSLIDE1UP_VFPR16_M4_MASK |
5486 | 0U, // PseudoVFSLIDE1UP_VFPR16_M8 |
5487 | 0U, // PseudoVFSLIDE1UP_VFPR16_M8_MASK |
5488 | 0U, // PseudoVFSLIDE1UP_VFPR16_MF2 |
5489 | 0U, // PseudoVFSLIDE1UP_VFPR16_MF2_MASK |
5490 | 0U, // PseudoVFSLIDE1UP_VFPR16_MF4 |
5491 | 0U, // PseudoVFSLIDE1UP_VFPR16_MF4_MASK |
5492 | 0U, // PseudoVFSLIDE1UP_VFPR32_M1 |
5493 | 0U, // PseudoVFSLIDE1UP_VFPR32_M1_MASK |
5494 | 0U, // PseudoVFSLIDE1UP_VFPR32_M2 |
5495 | 0U, // PseudoVFSLIDE1UP_VFPR32_M2_MASK |
5496 | 0U, // PseudoVFSLIDE1UP_VFPR32_M4 |
5497 | 0U, // PseudoVFSLIDE1UP_VFPR32_M4_MASK |
5498 | 0U, // PseudoVFSLIDE1UP_VFPR32_M8 |
5499 | 0U, // PseudoVFSLIDE1UP_VFPR32_M8_MASK |
5500 | 0U, // PseudoVFSLIDE1UP_VFPR32_MF2 |
5501 | 0U, // PseudoVFSLIDE1UP_VFPR32_MF2_MASK |
5502 | 0U, // PseudoVFSLIDE1UP_VFPR64_M1 |
5503 | 0U, // PseudoVFSLIDE1UP_VFPR64_M1_MASK |
5504 | 0U, // PseudoVFSLIDE1UP_VFPR64_M2 |
5505 | 0U, // PseudoVFSLIDE1UP_VFPR64_M2_MASK |
5506 | 0U, // PseudoVFSLIDE1UP_VFPR64_M4 |
5507 | 0U, // PseudoVFSLIDE1UP_VFPR64_M4_MASK |
5508 | 0U, // PseudoVFSLIDE1UP_VFPR64_M8 |
5509 | 0U, // PseudoVFSLIDE1UP_VFPR64_M8_MASK |
5510 | 0U, // PseudoVFSQRT_V_M1_E16 |
5511 | 0U, // PseudoVFSQRT_V_M1_E16_MASK |
5512 | 0U, // PseudoVFSQRT_V_M1_E32 |
5513 | 0U, // PseudoVFSQRT_V_M1_E32_MASK |
5514 | 0U, // PseudoVFSQRT_V_M1_E64 |
5515 | 0U, // PseudoVFSQRT_V_M1_E64_MASK |
5516 | 0U, // PseudoVFSQRT_V_M2_E16 |
5517 | 0U, // PseudoVFSQRT_V_M2_E16_MASK |
5518 | 0U, // PseudoVFSQRT_V_M2_E32 |
5519 | 0U, // PseudoVFSQRT_V_M2_E32_MASK |
5520 | 0U, // PseudoVFSQRT_V_M2_E64 |
5521 | 0U, // PseudoVFSQRT_V_M2_E64_MASK |
5522 | 0U, // PseudoVFSQRT_V_M4_E16 |
5523 | 0U, // PseudoVFSQRT_V_M4_E16_MASK |
5524 | 0U, // PseudoVFSQRT_V_M4_E32 |
5525 | 0U, // PseudoVFSQRT_V_M4_E32_MASK |
5526 | 0U, // PseudoVFSQRT_V_M4_E64 |
5527 | 0U, // PseudoVFSQRT_V_M4_E64_MASK |
5528 | 0U, // PseudoVFSQRT_V_M8_E16 |
5529 | 0U, // PseudoVFSQRT_V_M8_E16_MASK |
5530 | 0U, // PseudoVFSQRT_V_M8_E32 |
5531 | 0U, // PseudoVFSQRT_V_M8_E32_MASK |
5532 | 0U, // PseudoVFSQRT_V_M8_E64 |
5533 | 0U, // PseudoVFSQRT_V_M8_E64_MASK |
5534 | 0U, // PseudoVFSQRT_V_MF2_E16 |
5535 | 0U, // PseudoVFSQRT_V_MF2_E16_MASK |
5536 | 0U, // PseudoVFSQRT_V_MF2_E32 |
5537 | 0U, // PseudoVFSQRT_V_MF2_E32_MASK |
5538 | 0U, // PseudoVFSQRT_V_MF4_E16 |
5539 | 0U, // PseudoVFSQRT_V_MF4_E16_MASK |
5540 | 0U, // PseudoVFSUB_VFPR16_M1_E16 |
5541 | 0U, // PseudoVFSUB_VFPR16_M1_E16_MASK |
5542 | 0U, // PseudoVFSUB_VFPR16_M2_E16 |
5543 | 0U, // PseudoVFSUB_VFPR16_M2_E16_MASK |
5544 | 0U, // PseudoVFSUB_VFPR16_M4_E16 |
5545 | 0U, // PseudoVFSUB_VFPR16_M4_E16_MASK |
5546 | 0U, // PseudoVFSUB_VFPR16_M8_E16 |
5547 | 0U, // PseudoVFSUB_VFPR16_M8_E16_MASK |
5548 | 0U, // PseudoVFSUB_VFPR16_MF2_E16 |
5549 | 0U, // PseudoVFSUB_VFPR16_MF2_E16_MASK |
5550 | 0U, // PseudoVFSUB_VFPR16_MF4_E16 |
5551 | 0U, // PseudoVFSUB_VFPR16_MF4_E16_MASK |
5552 | 0U, // PseudoVFSUB_VFPR32_M1_E32 |
5553 | 0U, // PseudoVFSUB_VFPR32_M1_E32_MASK |
5554 | 0U, // PseudoVFSUB_VFPR32_M2_E32 |
5555 | 0U, // PseudoVFSUB_VFPR32_M2_E32_MASK |
5556 | 0U, // PseudoVFSUB_VFPR32_M4_E32 |
5557 | 0U, // PseudoVFSUB_VFPR32_M4_E32_MASK |
5558 | 0U, // PseudoVFSUB_VFPR32_M8_E32 |
5559 | 0U, // PseudoVFSUB_VFPR32_M8_E32_MASK |
5560 | 0U, // PseudoVFSUB_VFPR32_MF2_E32 |
5561 | 0U, // PseudoVFSUB_VFPR32_MF2_E32_MASK |
5562 | 0U, // PseudoVFSUB_VFPR64_M1_E64 |
5563 | 0U, // PseudoVFSUB_VFPR64_M1_E64_MASK |
5564 | 0U, // PseudoVFSUB_VFPR64_M2_E64 |
5565 | 0U, // PseudoVFSUB_VFPR64_M2_E64_MASK |
5566 | 0U, // PseudoVFSUB_VFPR64_M4_E64 |
5567 | 0U, // PseudoVFSUB_VFPR64_M4_E64_MASK |
5568 | 0U, // PseudoVFSUB_VFPR64_M8_E64 |
5569 | 0U, // PseudoVFSUB_VFPR64_M8_E64_MASK |
5570 | 0U, // PseudoVFSUB_VV_M1_E16 |
5571 | 0U, // PseudoVFSUB_VV_M1_E16_MASK |
5572 | 0U, // PseudoVFSUB_VV_M1_E32 |
5573 | 0U, // PseudoVFSUB_VV_M1_E32_MASK |
5574 | 0U, // PseudoVFSUB_VV_M1_E64 |
5575 | 0U, // PseudoVFSUB_VV_M1_E64_MASK |
5576 | 0U, // PseudoVFSUB_VV_M2_E16 |
5577 | 0U, // PseudoVFSUB_VV_M2_E16_MASK |
5578 | 0U, // PseudoVFSUB_VV_M2_E32 |
5579 | 0U, // PseudoVFSUB_VV_M2_E32_MASK |
5580 | 0U, // PseudoVFSUB_VV_M2_E64 |
5581 | 0U, // PseudoVFSUB_VV_M2_E64_MASK |
5582 | 0U, // PseudoVFSUB_VV_M4_E16 |
5583 | 0U, // PseudoVFSUB_VV_M4_E16_MASK |
5584 | 0U, // PseudoVFSUB_VV_M4_E32 |
5585 | 0U, // PseudoVFSUB_VV_M4_E32_MASK |
5586 | 0U, // PseudoVFSUB_VV_M4_E64 |
5587 | 0U, // PseudoVFSUB_VV_M4_E64_MASK |
5588 | 0U, // PseudoVFSUB_VV_M8_E16 |
5589 | 0U, // PseudoVFSUB_VV_M8_E16_MASK |
5590 | 0U, // PseudoVFSUB_VV_M8_E32 |
5591 | 0U, // PseudoVFSUB_VV_M8_E32_MASK |
5592 | 0U, // PseudoVFSUB_VV_M8_E64 |
5593 | 0U, // PseudoVFSUB_VV_M8_E64_MASK |
5594 | 0U, // PseudoVFSUB_VV_MF2_E16 |
5595 | 0U, // PseudoVFSUB_VV_MF2_E16_MASK |
5596 | 0U, // PseudoVFSUB_VV_MF2_E32 |
5597 | 0U, // PseudoVFSUB_VV_MF2_E32_MASK |
5598 | 0U, // PseudoVFSUB_VV_MF4_E16 |
5599 | 0U, // PseudoVFSUB_VV_MF4_E16_MASK |
5600 | 0U, // PseudoVFWADD_VFPR16_M1_E16 |
5601 | 0U, // PseudoVFWADD_VFPR16_M1_E16_MASK |
5602 | 0U, // PseudoVFWADD_VFPR16_M2_E16 |
5603 | 0U, // PseudoVFWADD_VFPR16_M2_E16_MASK |
5604 | 0U, // PseudoVFWADD_VFPR16_M4_E16 |
5605 | 0U, // PseudoVFWADD_VFPR16_M4_E16_MASK |
5606 | 0U, // PseudoVFWADD_VFPR16_MF2_E16 |
5607 | 0U, // PseudoVFWADD_VFPR16_MF2_E16_MASK |
5608 | 0U, // PseudoVFWADD_VFPR16_MF4_E16 |
5609 | 0U, // PseudoVFWADD_VFPR16_MF4_E16_MASK |
5610 | 0U, // PseudoVFWADD_VFPR32_M1_E32 |
5611 | 0U, // PseudoVFWADD_VFPR32_M1_E32_MASK |
5612 | 0U, // PseudoVFWADD_VFPR32_M2_E32 |
5613 | 0U, // PseudoVFWADD_VFPR32_M2_E32_MASK |
5614 | 0U, // PseudoVFWADD_VFPR32_M4_E32 |
5615 | 0U, // PseudoVFWADD_VFPR32_M4_E32_MASK |
5616 | 0U, // PseudoVFWADD_VFPR32_MF2_E32 |
5617 | 0U, // PseudoVFWADD_VFPR32_MF2_E32_MASK |
5618 | 0U, // PseudoVFWADD_VV_M1_E16 |
5619 | 0U, // PseudoVFWADD_VV_M1_E16_MASK |
5620 | 0U, // PseudoVFWADD_VV_M1_E32 |
5621 | 0U, // PseudoVFWADD_VV_M1_E32_MASK |
5622 | 0U, // PseudoVFWADD_VV_M2_E16 |
5623 | 0U, // PseudoVFWADD_VV_M2_E16_MASK |
5624 | 0U, // PseudoVFWADD_VV_M2_E32 |
5625 | 0U, // PseudoVFWADD_VV_M2_E32_MASK |
5626 | 0U, // PseudoVFWADD_VV_M4_E16 |
5627 | 0U, // PseudoVFWADD_VV_M4_E16_MASK |
5628 | 0U, // PseudoVFWADD_VV_M4_E32 |
5629 | 0U, // PseudoVFWADD_VV_M4_E32_MASK |
5630 | 0U, // PseudoVFWADD_VV_MF2_E16 |
5631 | 0U, // PseudoVFWADD_VV_MF2_E16_MASK |
5632 | 0U, // PseudoVFWADD_VV_MF2_E32 |
5633 | 0U, // PseudoVFWADD_VV_MF2_E32_MASK |
5634 | 0U, // PseudoVFWADD_VV_MF4_E16 |
5635 | 0U, // PseudoVFWADD_VV_MF4_E16_MASK |
5636 | 0U, // PseudoVFWADD_WFPR16_M1_E16 |
5637 | 0U, // PseudoVFWADD_WFPR16_M1_E16_MASK |
5638 | 0U, // PseudoVFWADD_WFPR16_M2_E16 |
5639 | 0U, // PseudoVFWADD_WFPR16_M2_E16_MASK |
5640 | 0U, // PseudoVFWADD_WFPR16_M4_E16 |
5641 | 0U, // PseudoVFWADD_WFPR16_M4_E16_MASK |
5642 | 0U, // PseudoVFWADD_WFPR16_MF2_E16 |
5643 | 0U, // PseudoVFWADD_WFPR16_MF2_E16_MASK |
5644 | 0U, // PseudoVFWADD_WFPR16_MF4_E16 |
5645 | 0U, // PseudoVFWADD_WFPR16_MF4_E16_MASK |
5646 | 0U, // PseudoVFWADD_WFPR32_M1_E32 |
5647 | 0U, // PseudoVFWADD_WFPR32_M1_E32_MASK |
5648 | 0U, // PseudoVFWADD_WFPR32_M2_E32 |
5649 | 0U, // PseudoVFWADD_WFPR32_M2_E32_MASK |
5650 | 0U, // PseudoVFWADD_WFPR32_M4_E32 |
5651 | 0U, // PseudoVFWADD_WFPR32_M4_E32_MASK |
5652 | 0U, // PseudoVFWADD_WFPR32_MF2_E32 |
5653 | 0U, // PseudoVFWADD_WFPR32_MF2_E32_MASK |
5654 | 0U, // PseudoVFWADD_WV_M1_E16 |
5655 | 0U, // PseudoVFWADD_WV_M1_E16_MASK |
5656 | 0U, // PseudoVFWADD_WV_M1_E16_MASK_TIED |
5657 | 0U, // PseudoVFWADD_WV_M1_E16_TIED |
5658 | 0U, // PseudoVFWADD_WV_M1_E32 |
5659 | 0U, // PseudoVFWADD_WV_M1_E32_MASK |
5660 | 0U, // PseudoVFWADD_WV_M1_E32_MASK_TIED |
5661 | 0U, // PseudoVFWADD_WV_M1_E32_TIED |
5662 | 0U, // PseudoVFWADD_WV_M2_E16 |
5663 | 0U, // PseudoVFWADD_WV_M2_E16_MASK |
5664 | 0U, // PseudoVFWADD_WV_M2_E16_MASK_TIED |
5665 | 0U, // PseudoVFWADD_WV_M2_E16_TIED |
5666 | 0U, // PseudoVFWADD_WV_M2_E32 |
5667 | 0U, // PseudoVFWADD_WV_M2_E32_MASK |
5668 | 0U, // PseudoVFWADD_WV_M2_E32_MASK_TIED |
5669 | 0U, // PseudoVFWADD_WV_M2_E32_TIED |
5670 | 0U, // PseudoVFWADD_WV_M4_E16 |
5671 | 0U, // PseudoVFWADD_WV_M4_E16_MASK |
5672 | 0U, // PseudoVFWADD_WV_M4_E16_MASK_TIED |
5673 | 0U, // PseudoVFWADD_WV_M4_E16_TIED |
5674 | 0U, // PseudoVFWADD_WV_M4_E32 |
5675 | 0U, // PseudoVFWADD_WV_M4_E32_MASK |
5676 | 0U, // PseudoVFWADD_WV_M4_E32_MASK_TIED |
5677 | 0U, // PseudoVFWADD_WV_M4_E32_TIED |
5678 | 0U, // PseudoVFWADD_WV_MF2_E16 |
5679 | 0U, // PseudoVFWADD_WV_MF2_E16_MASK |
5680 | 0U, // PseudoVFWADD_WV_MF2_E16_MASK_TIED |
5681 | 0U, // PseudoVFWADD_WV_MF2_E16_TIED |
5682 | 0U, // PseudoVFWADD_WV_MF2_E32 |
5683 | 0U, // PseudoVFWADD_WV_MF2_E32_MASK |
5684 | 0U, // PseudoVFWADD_WV_MF2_E32_MASK_TIED |
5685 | 0U, // PseudoVFWADD_WV_MF2_E32_TIED |
5686 | 0U, // PseudoVFWADD_WV_MF4_E16 |
5687 | 0U, // PseudoVFWADD_WV_MF4_E16_MASK |
5688 | 0U, // PseudoVFWADD_WV_MF4_E16_MASK_TIED |
5689 | 0U, // PseudoVFWADD_WV_MF4_E16_TIED |
5690 | 0U, // PseudoVFWCVTBF16_F_F_V_M1_E16 |
5691 | 0U, // PseudoVFWCVTBF16_F_F_V_M1_E16_MASK |
5692 | 0U, // PseudoVFWCVTBF16_F_F_V_M1_E32 |
5693 | 0U, // PseudoVFWCVTBF16_F_F_V_M1_E32_MASK |
5694 | 0U, // PseudoVFWCVTBF16_F_F_V_M2_E16 |
5695 | 0U, // PseudoVFWCVTBF16_F_F_V_M2_E16_MASK |
5696 | 0U, // PseudoVFWCVTBF16_F_F_V_M2_E32 |
5697 | 0U, // PseudoVFWCVTBF16_F_F_V_M2_E32_MASK |
5698 | 0U, // PseudoVFWCVTBF16_F_F_V_M4_E16 |
5699 | 0U, // PseudoVFWCVTBF16_F_F_V_M4_E16_MASK |
5700 | 0U, // PseudoVFWCVTBF16_F_F_V_M4_E32 |
5701 | 0U, // PseudoVFWCVTBF16_F_F_V_M4_E32_MASK |
5702 | 0U, // PseudoVFWCVTBF16_F_F_V_MF2_E16 |
5703 | 0U, // PseudoVFWCVTBF16_F_F_V_MF2_E16_MASK |
5704 | 0U, // PseudoVFWCVTBF16_F_F_V_MF2_E32 |
5705 | 0U, // PseudoVFWCVTBF16_F_F_V_MF2_E32_MASK |
5706 | 0U, // PseudoVFWCVTBF16_F_F_V_MF4_E16 |
5707 | 0U, // PseudoVFWCVTBF16_F_F_V_MF4_E16_MASK |
5708 | 0U, // PseudoVFWCVT_F_F_V_M1_E16 |
5709 | 0U, // PseudoVFWCVT_F_F_V_M1_E16_MASK |
5710 | 0U, // PseudoVFWCVT_F_F_V_M1_E32 |
5711 | 0U, // PseudoVFWCVT_F_F_V_M1_E32_MASK |
5712 | 0U, // PseudoVFWCVT_F_F_V_M2_E16 |
5713 | 0U, // PseudoVFWCVT_F_F_V_M2_E16_MASK |
5714 | 0U, // PseudoVFWCVT_F_F_V_M2_E32 |
5715 | 0U, // PseudoVFWCVT_F_F_V_M2_E32_MASK |
5716 | 0U, // PseudoVFWCVT_F_F_V_M4_E16 |
5717 | 0U, // PseudoVFWCVT_F_F_V_M4_E16_MASK |
5718 | 0U, // PseudoVFWCVT_F_F_V_M4_E32 |
5719 | 0U, // PseudoVFWCVT_F_F_V_M4_E32_MASK |
5720 | 0U, // PseudoVFWCVT_F_F_V_MF2_E16 |
5721 | 0U, // PseudoVFWCVT_F_F_V_MF2_E16_MASK |
5722 | 0U, // PseudoVFWCVT_F_F_V_MF2_E32 |
5723 | 0U, // PseudoVFWCVT_F_F_V_MF2_E32_MASK |
5724 | 0U, // PseudoVFWCVT_F_F_V_MF4_E16 |
5725 | 0U, // PseudoVFWCVT_F_F_V_MF4_E16_MASK |
5726 | 0U, // PseudoVFWCVT_F_XU_V_M1_E16 |
5727 | 0U, // PseudoVFWCVT_F_XU_V_M1_E16_MASK |
5728 | 0U, // PseudoVFWCVT_F_XU_V_M1_E32 |
5729 | 0U, // PseudoVFWCVT_F_XU_V_M1_E32_MASK |
5730 | 0U, // PseudoVFWCVT_F_XU_V_M1_E8 |
5731 | 0U, // PseudoVFWCVT_F_XU_V_M1_E8_MASK |
5732 | 0U, // PseudoVFWCVT_F_XU_V_M2_E16 |
5733 | 0U, // PseudoVFWCVT_F_XU_V_M2_E16_MASK |
5734 | 0U, // PseudoVFWCVT_F_XU_V_M2_E32 |
5735 | 0U, // PseudoVFWCVT_F_XU_V_M2_E32_MASK |
5736 | 0U, // PseudoVFWCVT_F_XU_V_M2_E8 |
5737 | 0U, // PseudoVFWCVT_F_XU_V_M2_E8_MASK |
5738 | 0U, // PseudoVFWCVT_F_XU_V_M4_E16 |
5739 | 0U, // PseudoVFWCVT_F_XU_V_M4_E16_MASK |
5740 | 0U, // PseudoVFWCVT_F_XU_V_M4_E32 |
5741 | 0U, // PseudoVFWCVT_F_XU_V_M4_E32_MASK |
5742 | 0U, // PseudoVFWCVT_F_XU_V_M4_E8 |
5743 | 0U, // PseudoVFWCVT_F_XU_V_M4_E8_MASK |
5744 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E16 |
5745 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E16_MASK |
5746 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E32 |
5747 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E32_MASK |
5748 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E8 |
5749 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E8_MASK |
5750 | 0U, // PseudoVFWCVT_F_XU_V_MF4_E16 |
5751 | 0U, // PseudoVFWCVT_F_XU_V_MF4_E16_MASK |
5752 | 0U, // PseudoVFWCVT_F_XU_V_MF4_E8 |
5753 | 0U, // PseudoVFWCVT_F_XU_V_MF4_E8_MASK |
5754 | 0U, // PseudoVFWCVT_F_XU_V_MF8_E8 |
5755 | 0U, // PseudoVFWCVT_F_XU_V_MF8_E8_MASK |
5756 | 0U, // PseudoVFWCVT_F_X_V_M1_E16 |
5757 | 0U, // PseudoVFWCVT_F_X_V_M1_E16_MASK |
5758 | 0U, // PseudoVFWCVT_F_X_V_M1_E32 |
5759 | 0U, // PseudoVFWCVT_F_X_V_M1_E32_MASK |
5760 | 0U, // PseudoVFWCVT_F_X_V_M1_E8 |
5761 | 0U, // PseudoVFWCVT_F_X_V_M1_E8_MASK |
5762 | 0U, // PseudoVFWCVT_F_X_V_M2_E16 |
5763 | 0U, // PseudoVFWCVT_F_X_V_M2_E16_MASK |
5764 | 0U, // PseudoVFWCVT_F_X_V_M2_E32 |
5765 | 0U, // PseudoVFWCVT_F_X_V_M2_E32_MASK |
5766 | 0U, // PseudoVFWCVT_F_X_V_M2_E8 |
5767 | 0U, // PseudoVFWCVT_F_X_V_M2_E8_MASK |
5768 | 0U, // PseudoVFWCVT_F_X_V_M4_E16 |
5769 | 0U, // PseudoVFWCVT_F_X_V_M4_E16_MASK |
5770 | 0U, // PseudoVFWCVT_F_X_V_M4_E32 |
5771 | 0U, // PseudoVFWCVT_F_X_V_M4_E32_MASK |
5772 | 0U, // PseudoVFWCVT_F_X_V_M4_E8 |
5773 | 0U, // PseudoVFWCVT_F_X_V_M4_E8_MASK |
5774 | 0U, // PseudoVFWCVT_F_X_V_MF2_E16 |
5775 | 0U, // PseudoVFWCVT_F_X_V_MF2_E16_MASK |
5776 | 0U, // PseudoVFWCVT_F_X_V_MF2_E32 |
5777 | 0U, // PseudoVFWCVT_F_X_V_MF2_E32_MASK |
5778 | 0U, // PseudoVFWCVT_F_X_V_MF2_E8 |
5779 | 0U, // PseudoVFWCVT_F_X_V_MF2_E8_MASK |
5780 | 0U, // PseudoVFWCVT_F_X_V_MF4_E16 |
5781 | 0U, // PseudoVFWCVT_F_X_V_MF4_E16_MASK |
5782 | 0U, // PseudoVFWCVT_F_X_V_MF4_E8 |
5783 | 0U, // PseudoVFWCVT_F_X_V_MF4_E8_MASK |
5784 | 0U, // PseudoVFWCVT_F_X_V_MF8_E8 |
5785 | 0U, // PseudoVFWCVT_F_X_V_MF8_E8_MASK |
5786 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M1 |
5787 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M1_MASK |
5788 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M2 |
5789 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M2_MASK |
5790 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M4 |
5791 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M4_MASK |
5792 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_MF2 |
5793 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_MF2_MASK |
5794 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_MF4 |
5795 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_MF4_MASK |
5796 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M1 |
5797 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M1_MASK |
5798 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M2 |
5799 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M2_MASK |
5800 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M4 |
5801 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M4_MASK |
5802 | 0U, // PseudoVFWCVT_RTZ_X_F_V_MF2 |
5803 | 0U, // PseudoVFWCVT_RTZ_X_F_V_MF2_MASK |
5804 | 0U, // PseudoVFWCVT_RTZ_X_F_V_MF4 |
5805 | 0U, // PseudoVFWCVT_RTZ_X_F_V_MF4_MASK |
5806 | 0U, // PseudoVFWCVT_XU_F_V_M1 |
5807 | 0U, // PseudoVFWCVT_XU_F_V_M1_MASK |
5808 | 0U, // PseudoVFWCVT_XU_F_V_M2 |
5809 | 0U, // PseudoVFWCVT_XU_F_V_M2_MASK |
5810 | 0U, // PseudoVFWCVT_XU_F_V_M4 |
5811 | 0U, // PseudoVFWCVT_XU_F_V_M4_MASK |
5812 | 0U, // PseudoVFWCVT_XU_F_V_MF2 |
5813 | 0U, // PseudoVFWCVT_XU_F_V_MF2_MASK |
5814 | 0U, // PseudoVFWCVT_XU_F_V_MF4 |
5815 | 0U, // PseudoVFWCVT_XU_F_V_MF4_MASK |
5816 | 0U, // PseudoVFWCVT_X_F_V_M1 |
5817 | 0U, // PseudoVFWCVT_X_F_V_M1_MASK |
5818 | 0U, // PseudoVFWCVT_X_F_V_M2 |
5819 | 0U, // PseudoVFWCVT_X_F_V_M2_MASK |
5820 | 0U, // PseudoVFWCVT_X_F_V_M4 |
5821 | 0U, // PseudoVFWCVT_X_F_V_M4_MASK |
5822 | 0U, // PseudoVFWCVT_X_F_V_MF2 |
5823 | 0U, // PseudoVFWCVT_X_F_V_MF2_MASK |
5824 | 0U, // PseudoVFWCVT_X_F_V_MF4 |
5825 | 0U, // PseudoVFWCVT_X_F_V_MF4_MASK |
5826 | 0U, // PseudoVFWMACCBF16_VFPR16_M1_E16 |
5827 | 0U, // PseudoVFWMACCBF16_VFPR16_M1_E16_MASK |
5828 | 0U, // PseudoVFWMACCBF16_VFPR16_M2_E16 |
5829 | 0U, // PseudoVFWMACCBF16_VFPR16_M2_E16_MASK |
5830 | 0U, // PseudoVFWMACCBF16_VFPR16_M4_E16 |
5831 | 0U, // PseudoVFWMACCBF16_VFPR16_M4_E16_MASK |
5832 | 0U, // PseudoVFWMACCBF16_VFPR16_MF2_E16 |
5833 | 0U, // PseudoVFWMACCBF16_VFPR16_MF2_E16_MASK |
5834 | 0U, // PseudoVFWMACCBF16_VFPR16_MF4_E16 |
5835 | 0U, // PseudoVFWMACCBF16_VFPR16_MF4_E16_MASK |
5836 | 0U, // PseudoVFWMACCBF16_VV_M1_E16 |
5837 | 0U, // PseudoVFWMACCBF16_VV_M1_E16_MASK |
5838 | 0U, // PseudoVFWMACCBF16_VV_M1_E32 |
5839 | 0U, // PseudoVFWMACCBF16_VV_M1_E32_MASK |
5840 | 0U, // PseudoVFWMACCBF16_VV_M2_E16 |
5841 | 0U, // PseudoVFWMACCBF16_VV_M2_E16_MASK |
5842 | 0U, // PseudoVFWMACCBF16_VV_M2_E32 |
5843 | 0U, // PseudoVFWMACCBF16_VV_M2_E32_MASK |
5844 | 0U, // PseudoVFWMACCBF16_VV_M4_E16 |
5845 | 0U, // PseudoVFWMACCBF16_VV_M4_E16_MASK |
5846 | 0U, // PseudoVFWMACCBF16_VV_M4_E32 |
5847 | 0U, // PseudoVFWMACCBF16_VV_M4_E32_MASK |
5848 | 0U, // PseudoVFWMACCBF16_VV_MF2_E16 |
5849 | 0U, // PseudoVFWMACCBF16_VV_MF2_E16_MASK |
5850 | 0U, // PseudoVFWMACCBF16_VV_MF2_E32 |
5851 | 0U, // PseudoVFWMACCBF16_VV_MF2_E32_MASK |
5852 | 0U, // PseudoVFWMACCBF16_VV_MF4_E16 |
5853 | 0U, // PseudoVFWMACCBF16_VV_MF4_E16_MASK |
5854 | 0U, // PseudoVFWMACC_VFPR16_M1_E16 |
5855 | 0U, // PseudoVFWMACC_VFPR16_M1_E16_MASK |
5856 | 0U, // PseudoVFWMACC_VFPR16_M2_E16 |
5857 | 0U, // PseudoVFWMACC_VFPR16_M2_E16_MASK |
5858 | 0U, // PseudoVFWMACC_VFPR16_M4_E16 |
5859 | 0U, // PseudoVFWMACC_VFPR16_M4_E16_MASK |
5860 | 0U, // PseudoVFWMACC_VFPR16_MF2_E16 |
5861 | 0U, // PseudoVFWMACC_VFPR16_MF2_E16_MASK |
5862 | 0U, // PseudoVFWMACC_VFPR16_MF4_E16 |
5863 | 0U, // PseudoVFWMACC_VFPR16_MF4_E16_MASK |
5864 | 0U, // PseudoVFWMACC_VFPR32_M1_E32 |
5865 | 0U, // PseudoVFWMACC_VFPR32_M1_E32_MASK |
5866 | 0U, // PseudoVFWMACC_VFPR32_M2_E32 |
5867 | 0U, // PseudoVFWMACC_VFPR32_M2_E32_MASK |
5868 | 0U, // PseudoVFWMACC_VFPR32_M4_E32 |
5869 | 0U, // PseudoVFWMACC_VFPR32_M4_E32_MASK |
5870 | 0U, // PseudoVFWMACC_VFPR32_MF2_E32 |
5871 | 0U, // PseudoVFWMACC_VFPR32_MF2_E32_MASK |
5872 | 0U, // PseudoVFWMACC_VV_M1_E16 |
5873 | 0U, // PseudoVFWMACC_VV_M1_E16_MASK |
5874 | 0U, // PseudoVFWMACC_VV_M1_E32 |
5875 | 0U, // PseudoVFWMACC_VV_M1_E32_MASK |
5876 | 0U, // PseudoVFWMACC_VV_M2_E16 |
5877 | 0U, // PseudoVFWMACC_VV_M2_E16_MASK |
5878 | 0U, // PseudoVFWMACC_VV_M2_E32 |
5879 | 0U, // PseudoVFWMACC_VV_M2_E32_MASK |
5880 | 0U, // PseudoVFWMACC_VV_M4_E16 |
5881 | 0U, // PseudoVFWMACC_VV_M4_E16_MASK |
5882 | 0U, // PseudoVFWMACC_VV_M4_E32 |
5883 | 0U, // PseudoVFWMACC_VV_M4_E32_MASK |
5884 | 0U, // PseudoVFWMACC_VV_MF2_E16 |
5885 | 0U, // PseudoVFWMACC_VV_MF2_E16_MASK |
5886 | 0U, // PseudoVFWMACC_VV_MF2_E32 |
5887 | 0U, // PseudoVFWMACC_VV_MF2_E32_MASK |
5888 | 0U, // PseudoVFWMACC_VV_MF4_E16 |
5889 | 0U, // PseudoVFWMACC_VV_MF4_E16_MASK |
5890 | 0U, // PseudoVFWMSAC_VFPR16_M1_E16 |
5891 | 0U, // PseudoVFWMSAC_VFPR16_M1_E16_MASK |
5892 | 0U, // PseudoVFWMSAC_VFPR16_M2_E16 |
5893 | 0U, // PseudoVFWMSAC_VFPR16_M2_E16_MASK |
5894 | 0U, // PseudoVFWMSAC_VFPR16_M4_E16 |
5895 | 0U, // PseudoVFWMSAC_VFPR16_M4_E16_MASK |
5896 | 0U, // PseudoVFWMSAC_VFPR16_MF2_E16 |
5897 | 0U, // PseudoVFWMSAC_VFPR16_MF2_E16_MASK |
5898 | 0U, // PseudoVFWMSAC_VFPR16_MF4_E16 |
5899 | 0U, // PseudoVFWMSAC_VFPR16_MF4_E16_MASK |
5900 | 0U, // PseudoVFWMSAC_VFPR32_M1_E32 |
5901 | 0U, // PseudoVFWMSAC_VFPR32_M1_E32_MASK |
5902 | 0U, // PseudoVFWMSAC_VFPR32_M2_E32 |
5903 | 0U, // PseudoVFWMSAC_VFPR32_M2_E32_MASK |
5904 | 0U, // PseudoVFWMSAC_VFPR32_M4_E32 |
5905 | 0U, // PseudoVFWMSAC_VFPR32_M4_E32_MASK |
5906 | 0U, // PseudoVFWMSAC_VFPR32_MF2_E32 |
5907 | 0U, // PseudoVFWMSAC_VFPR32_MF2_E32_MASK |
5908 | 0U, // PseudoVFWMSAC_VV_M1_E16 |
5909 | 0U, // PseudoVFWMSAC_VV_M1_E16_MASK |
5910 | 0U, // PseudoVFWMSAC_VV_M1_E32 |
5911 | 0U, // PseudoVFWMSAC_VV_M1_E32_MASK |
5912 | 0U, // PseudoVFWMSAC_VV_M2_E16 |
5913 | 0U, // PseudoVFWMSAC_VV_M2_E16_MASK |
5914 | 0U, // PseudoVFWMSAC_VV_M2_E32 |
5915 | 0U, // PseudoVFWMSAC_VV_M2_E32_MASK |
5916 | 0U, // PseudoVFWMSAC_VV_M4_E16 |
5917 | 0U, // PseudoVFWMSAC_VV_M4_E16_MASK |
5918 | 0U, // PseudoVFWMSAC_VV_M4_E32 |
5919 | 0U, // PseudoVFWMSAC_VV_M4_E32_MASK |
5920 | 0U, // PseudoVFWMSAC_VV_MF2_E16 |
5921 | 0U, // PseudoVFWMSAC_VV_MF2_E16_MASK |
5922 | 0U, // PseudoVFWMSAC_VV_MF2_E32 |
5923 | 0U, // PseudoVFWMSAC_VV_MF2_E32_MASK |
5924 | 0U, // PseudoVFWMSAC_VV_MF4_E16 |
5925 | 0U, // PseudoVFWMSAC_VV_MF4_E16_MASK |
5926 | 0U, // PseudoVFWMUL_VFPR16_M1_E16 |
5927 | 0U, // PseudoVFWMUL_VFPR16_M1_E16_MASK |
5928 | 0U, // PseudoVFWMUL_VFPR16_M2_E16 |
5929 | 0U, // PseudoVFWMUL_VFPR16_M2_E16_MASK |
5930 | 0U, // PseudoVFWMUL_VFPR16_M4_E16 |
5931 | 0U, // PseudoVFWMUL_VFPR16_M4_E16_MASK |
5932 | 0U, // PseudoVFWMUL_VFPR16_MF2_E16 |
5933 | 0U, // PseudoVFWMUL_VFPR16_MF2_E16_MASK |
5934 | 0U, // PseudoVFWMUL_VFPR16_MF4_E16 |
5935 | 0U, // PseudoVFWMUL_VFPR16_MF4_E16_MASK |
5936 | 0U, // PseudoVFWMUL_VFPR32_M1_E32 |
5937 | 0U, // PseudoVFWMUL_VFPR32_M1_E32_MASK |
5938 | 0U, // PseudoVFWMUL_VFPR32_M2_E32 |
5939 | 0U, // PseudoVFWMUL_VFPR32_M2_E32_MASK |
5940 | 0U, // PseudoVFWMUL_VFPR32_M4_E32 |
5941 | 0U, // PseudoVFWMUL_VFPR32_M4_E32_MASK |
5942 | 0U, // PseudoVFWMUL_VFPR32_MF2_E32 |
5943 | 0U, // PseudoVFWMUL_VFPR32_MF2_E32_MASK |
5944 | 0U, // PseudoVFWMUL_VV_M1_E16 |
5945 | 0U, // PseudoVFWMUL_VV_M1_E16_MASK |
5946 | 0U, // PseudoVFWMUL_VV_M1_E32 |
5947 | 0U, // PseudoVFWMUL_VV_M1_E32_MASK |
5948 | 0U, // PseudoVFWMUL_VV_M2_E16 |
5949 | 0U, // PseudoVFWMUL_VV_M2_E16_MASK |
5950 | 0U, // PseudoVFWMUL_VV_M2_E32 |
5951 | 0U, // PseudoVFWMUL_VV_M2_E32_MASK |
5952 | 0U, // PseudoVFWMUL_VV_M4_E16 |
5953 | 0U, // PseudoVFWMUL_VV_M4_E16_MASK |
5954 | 0U, // PseudoVFWMUL_VV_M4_E32 |
5955 | 0U, // PseudoVFWMUL_VV_M4_E32_MASK |
5956 | 0U, // PseudoVFWMUL_VV_MF2_E16 |
5957 | 0U, // PseudoVFWMUL_VV_MF2_E16_MASK |
5958 | 0U, // PseudoVFWMUL_VV_MF2_E32 |
5959 | 0U, // PseudoVFWMUL_VV_MF2_E32_MASK |
5960 | 0U, // PseudoVFWMUL_VV_MF4_E16 |
5961 | 0U, // PseudoVFWMUL_VV_MF4_E16_MASK |
5962 | 0U, // PseudoVFWNMACC_VFPR16_M1_E16 |
5963 | 0U, // PseudoVFWNMACC_VFPR16_M1_E16_MASK |
5964 | 0U, // PseudoVFWNMACC_VFPR16_M2_E16 |
5965 | 0U, // PseudoVFWNMACC_VFPR16_M2_E16_MASK |
5966 | 0U, // PseudoVFWNMACC_VFPR16_M4_E16 |
5967 | 0U, // PseudoVFWNMACC_VFPR16_M4_E16_MASK |
5968 | 0U, // PseudoVFWNMACC_VFPR16_MF2_E16 |
5969 | 0U, // PseudoVFWNMACC_VFPR16_MF2_E16_MASK |
5970 | 0U, // PseudoVFWNMACC_VFPR16_MF4_E16 |
5971 | 0U, // PseudoVFWNMACC_VFPR16_MF4_E16_MASK |
5972 | 0U, // PseudoVFWNMACC_VFPR32_M1_E32 |
5973 | 0U, // PseudoVFWNMACC_VFPR32_M1_E32_MASK |
5974 | 0U, // PseudoVFWNMACC_VFPR32_M2_E32 |
5975 | 0U, // PseudoVFWNMACC_VFPR32_M2_E32_MASK |
5976 | 0U, // PseudoVFWNMACC_VFPR32_M4_E32 |
5977 | 0U, // PseudoVFWNMACC_VFPR32_M4_E32_MASK |
5978 | 0U, // PseudoVFWNMACC_VFPR32_MF2_E32 |
5979 | 0U, // PseudoVFWNMACC_VFPR32_MF2_E32_MASK |
5980 | 0U, // PseudoVFWNMACC_VV_M1_E16 |
5981 | 0U, // PseudoVFWNMACC_VV_M1_E16_MASK |
5982 | 0U, // PseudoVFWNMACC_VV_M1_E32 |
5983 | 0U, // PseudoVFWNMACC_VV_M1_E32_MASK |
5984 | 0U, // PseudoVFWNMACC_VV_M2_E16 |
5985 | 0U, // PseudoVFWNMACC_VV_M2_E16_MASK |
5986 | 0U, // PseudoVFWNMACC_VV_M2_E32 |
5987 | 0U, // PseudoVFWNMACC_VV_M2_E32_MASK |
5988 | 0U, // PseudoVFWNMACC_VV_M4_E16 |
5989 | 0U, // PseudoVFWNMACC_VV_M4_E16_MASK |
5990 | 0U, // PseudoVFWNMACC_VV_M4_E32 |
5991 | 0U, // PseudoVFWNMACC_VV_M4_E32_MASK |
5992 | 0U, // PseudoVFWNMACC_VV_MF2_E16 |
5993 | 0U, // PseudoVFWNMACC_VV_MF2_E16_MASK |
5994 | 0U, // PseudoVFWNMACC_VV_MF2_E32 |
5995 | 0U, // PseudoVFWNMACC_VV_MF2_E32_MASK |
5996 | 0U, // PseudoVFWNMACC_VV_MF4_E16 |
5997 | 0U, // PseudoVFWNMACC_VV_MF4_E16_MASK |
5998 | 0U, // PseudoVFWNMSAC_VFPR16_M1_E16 |
5999 | 0U, // PseudoVFWNMSAC_VFPR16_M1_E16_MASK |
6000 | 0U, // PseudoVFWNMSAC_VFPR16_M2_E16 |
6001 | 0U, // PseudoVFWNMSAC_VFPR16_M2_E16_MASK |
6002 | 0U, // PseudoVFWNMSAC_VFPR16_M4_E16 |
6003 | 0U, // PseudoVFWNMSAC_VFPR16_M4_E16_MASK |
6004 | 0U, // PseudoVFWNMSAC_VFPR16_MF2_E16 |
6005 | 0U, // PseudoVFWNMSAC_VFPR16_MF2_E16_MASK |
6006 | 0U, // PseudoVFWNMSAC_VFPR16_MF4_E16 |
6007 | 0U, // PseudoVFWNMSAC_VFPR16_MF4_E16_MASK |
6008 | 0U, // PseudoVFWNMSAC_VFPR32_M1_E32 |
6009 | 0U, // PseudoVFWNMSAC_VFPR32_M1_E32_MASK |
6010 | 0U, // PseudoVFWNMSAC_VFPR32_M2_E32 |
6011 | 0U, // PseudoVFWNMSAC_VFPR32_M2_E32_MASK |
6012 | 0U, // PseudoVFWNMSAC_VFPR32_M4_E32 |
6013 | 0U, // PseudoVFWNMSAC_VFPR32_M4_E32_MASK |
6014 | 0U, // PseudoVFWNMSAC_VFPR32_MF2_E32 |
6015 | 0U, // PseudoVFWNMSAC_VFPR32_MF2_E32_MASK |
6016 | 0U, // PseudoVFWNMSAC_VV_M1_E16 |
6017 | 0U, // PseudoVFWNMSAC_VV_M1_E16_MASK |
6018 | 0U, // PseudoVFWNMSAC_VV_M1_E32 |
6019 | 0U, // PseudoVFWNMSAC_VV_M1_E32_MASK |
6020 | 0U, // PseudoVFWNMSAC_VV_M2_E16 |
6021 | 0U, // PseudoVFWNMSAC_VV_M2_E16_MASK |
6022 | 0U, // PseudoVFWNMSAC_VV_M2_E32 |
6023 | 0U, // PseudoVFWNMSAC_VV_M2_E32_MASK |
6024 | 0U, // PseudoVFWNMSAC_VV_M4_E16 |
6025 | 0U, // PseudoVFWNMSAC_VV_M4_E16_MASK |
6026 | 0U, // PseudoVFWNMSAC_VV_M4_E32 |
6027 | 0U, // PseudoVFWNMSAC_VV_M4_E32_MASK |
6028 | 0U, // PseudoVFWNMSAC_VV_MF2_E16 |
6029 | 0U, // PseudoVFWNMSAC_VV_MF2_E16_MASK |
6030 | 0U, // PseudoVFWNMSAC_VV_MF2_E32 |
6031 | 0U, // PseudoVFWNMSAC_VV_MF2_E32_MASK |
6032 | 0U, // PseudoVFWNMSAC_VV_MF4_E16 |
6033 | 0U, // PseudoVFWNMSAC_VV_MF4_E16_MASK |
6034 | 0U, // PseudoVFWREDOSUM_VS_M1_E16 |
6035 | 0U, // PseudoVFWREDOSUM_VS_M1_E16_MASK |
6036 | 0U, // PseudoVFWREDOSUM_VS_M1_E32 |
6037 | 0U, // PseudoVFWREDOSUM_VS_M1_E32_MASK |
6038 | 0U, // PseudoVFWREDOSUM_VS_M2_E16 |
6039 | 0U, // PseudoVFWREDOSUM_VS_M2_E16_MASK |
6040 | 0U, // PseudoVFWREDOSUM_VS_M2_E32 |
6041 | 0U, // PseudoVFWREDOSUM_VS_M2_E32_MASK |
6042 | 0U, // PseudoVFWREDOSUM_VS_M4_E16 |
6043 | 0U, // PseudoVFWREDOSUM_VS_M4_E16_MASK |
6044 | 0U, // PseudoVFWREDOSUM_VS_M4_E32 |
6045 | 0U, // PseudoVFWREDOSUM_VS_M4_E32_MASK |
6046 | 0U, // PseudoVFWREDOSUM_VS_M8_E16 |
6047 | 0U, // PseudoVFWREDOSUM_VS_M8_E16_MASK |
6048 | 0U, // PseudoVFWREDOSUM_VS_M8_E32 |
6049 | 0U, // PseudoVFWREDOSUM_VS_M8_E32_MASK |
6050 | 0U, // PseudoVFWREDOSUM_VS_MF2_E16 |
6051 | 0U, // PseudoVFWREDOSUM_VS_MF2_E16_MASK |
6052 | 0U, // PseudoVFWREDOSUM_VS_MF2_E32 |
6053 | 0U, // PseudoVFWREDOSUM_VS_MF2_E32_MASK |
6054 | 0U, // PseudoVFWREDOSUM_VS_MF4_E16 |
6055 | 0U, // PseudoVFWREDOSUM_VS_MF4_E16_MASK |
6056 | 0U, // PseudoVFWREDUSUM_VS_M1_E16 |
6057 | 0U, // PseudoVFWREDUSUM_VS_M1_E16_MASK |
6058 | 0U, // PseudoVFWREDUSUM_VS_M1_E32 |
6059 | 0U, // PseudoVFWREDUSUM_VS_M1_E32_MASK |
6060 | 0U, // PseudoVFWREDUSUM_VS_M2_E16 |
6061 | 0U, // PseudoVFWREDUSUM_VS_M2_E16_MASK |
6062 | 0U, // PseudoVFWREDUSUM_VS_M2_E32 |
6063 | 0U, // PseudoVFWREDUSUM_VS_M2_E32_MASK |
6064 | 0U, // PseudoVFWREDUSUM_VS_M4_E16 |
6065 | 0U, // PseudoVFWREDUSUM_VS_M4_E16_MASK |
6066 | 0U, // PseudoVFWREDUSUM_VS_M4_E32 |
6067 | 0U, // PseudoVFWREDUSUM_VS_M4_E32_MASK |
6068 | 0U, // PseudoVFWREDUSUM_VS_M8_E16 |
6069 | 0U, // PseudoVFWREDUSUM_VS_M8_E16_MASK |
6070 | 0U, // PseudoVFWREDUSUM_VS_M8_E32 |
6071 | 0U, // PseudoVFWREDUSUM_VS_M8_E32_MASK |
6072 | 0U, // PseudoVFWREDUSUM_VS_MF2_E16 |
6073 | 0U, // PseudoVFWREDUSUM_VS_MF2_E16_MASK |
6074 | 0U, // PseudoVFWREDUSUM_VS_MF2_E32 |
6075 | 0U, // PseudoVFWREDUSUM_VS_MF2_E32_MASK |
6076 | 0U, // PseudoVFWREDUSUM_VS_MF4_E16 |
6077 | 0U, // PseudoVFWREDUSUM_VS_MF4_E16_MASK |
6078 | 0U, // PseudoVFWSUB_VFPR16_M1_E16 |
6079 | 0U, // PseudoVFWSUB_VFPR16_M1_E16_MASK |
6080 | 0U, // PseudoVFWSUB_VFPR16_M2_E16 |
6081 | 0U, // PseudoVFWSUB_VFPR16_M2_E16_MASK |
6082 | 0U, // PseudoVFWSUB_VFPR16_M4_E16 |
6083 | 0U, // PseudoVFWSUB_VFPR16_M4_E16_MASK |
6084 | 0U, // PseudoVFWSUB_VFPR16_MF2_E16 |
6085 | 0U, // PseudoVFWSUB_VFPR16_MF2_E16_MASK |
6086 | 0U, // PseudoVFWSUB_VFPR16_MF4_E16 |
6087 | 0U, // PseudoVFWSUB_VFPR16_MF4_E16_MASK |
6088 | 0U, // PseudoVFWSUB_VFPR32_M1_E32 |
6089 | 0U, // PseudoVFWSUB_VFPR32_M1_E32_MASK |
6090 | 0U, // PseudoVFWSUB_VFPR32_M2_E32 |
6091 | 0U, // PseudoVFWSUB_VFPR32_M2_E32_MASK |
6092 | 0U, // PseudoVFWSUB_VFPR32_M4_E32 |
6093 | 0U, // PseudoVFWSUB_VFPR32_M4_E32_MASK |
6094 | 0U, // PseudoVFWSUB_VFPR32_MF2_E32 |
6095 | 0U, // PseudoVFWSUB_VFPR32_MF2_E32_MASK |
6096 | 0U, // PseudoVFWSUB_VV_M1_E16 |
6097 | 0U, // PseudoVFWSUB_VV_M1_E16_MASK |
6098 | 0U, // PseudoVFWSUB_VV_M1_E32 |
6099 | 0U, // PseudoVFWSUB_VV_M1_E32_MASK |
6100 | 0U, // PseudoVFWSUB_VV_M2_E16 |
6101 | 0U, // PseudoVFWSUB_VV_M2_E16_MASK |
6102 | 0U, // PseudoVFWSUB_VV_M2_E32 |
6103 | 0U, // PseudoVFWSUB_VV_M2_E32_MASK |
6104 | 0U, // PseudoVFWSUB_VV_M4_E16 |
6105 | 0U, // PseudoVFWSUB_VV_M4_E16_MASK |
6106 | 0U, // PseudoVFWSUB_VV_M4_E32 |
6107 | 0U, // PseudoVFWSUB_VV_M4_E32_MASK |
6108 | 0U, // PseudoVFWSUB_VV_MF2_E16 |
6109 | 0U, // PseudoVFWSUB_VV_MF2_E16_MASK |
6110 | 0U, // PseudoVFWSUB_VV_MF2_E32 |
6111 | 0U, // PseudoVFWSUB_VV_MF2_E32_MASK |
6112 | 0U, // PseudoVFWSUB_VV_MF4_E16 |
6113 | 0U, // PseudoVFWSUB_VV_MF4_E16_MASK |
6114 | 0U, // PseudoVFWSUB_WFPR16_M1_E16 |
6115 | 0U, // PseudoVFWSUB_WFPR16_M1_E16_MASK |
6116 | 0U, // PseudoVFWSUB_WFPR16_M2_E16 |
6117 | 0U, // PseudoVFWSUB_WFPR16_M2_E16_MASK |
6118 | 0U, // PseudoVFWSUB_WFPR16_M4_E16 |
6119 | 0U, // PseudoVFWSUB_WFPR16_M4_E16_MASK |
6120 | 0U, // PseudoVFWSUB_WFPR16_MF2_E16 |
6121 | 0U, // PseudoVFWSUB_WFPR16_MF2_E16_MASK |
6122 | 0U, // PseudoVFWSUB_WFPR16_MF4_E16 |
6123 | 0U, // PseudoVFWSUB_WFPR16_MF4_E16_MASK |
6124 | 0U, // PseudoVFWSUB_WFPR32_M1_E32 |
6125 | 0U, // PseudoVFWSUB_WFPR32_M1_E32_MASK |
6126 | 0U, // PseudoVFWSUB_WFPR32_M2_E32 |
6127 | 0U, // PseudoVFWSUB_WFPR32_M2_E32_MASK |
6128 | 0U, // PseudoVFWSUB_WFPR32_M4_E32 |
6129 | 0U, // PseudoVFWSUB_WFPR32_M4_E32_MASK |
6130 | 0U, // PseudoVFWSUB_WFPR32_MF2_E32 |
6131 | 0U, // PseudoVFWSUB_WFPR32_MF2_E32_MASK |
6132 | 0U, // PseudoVFWSUB_WV_M1_E16 |
6133 | 0U, // PseudoVFWSUB_WV_M1_E16_MASK |
6134 | 0U, // PseudoVFWSUB_WV_M1_E16_MASK_TIED |
6135 | 0U, // PseudoVFWSUB_WV_M1_E16_TIED |
6136 | 0U, // PseudoVFWSUB_WV_M1_E32 |
6137 | 0U, // PseudoVFWSUB_WV_M1_E32_MASK |
6138 | 0U, // PseudoVFWSUB_WV_M1_E32_MASK_TIED |
6139 | 0U, // PseudoVFWSUB_WV_M1_E32_TIED |
6140 | 0U, // PseudoVFWSUB_WV_M2_E16 |
6141 | 0U, // PseudoVFWSUB_WV_M2_E16_MASK |
6142 | 0U, // PseudoVFWSUB_WV_M2_E16_MASK_TIED |
6143 | 0U, // PseudoVFWSUB_WV_M2_E16_TIED |
6144 | 0U, // PseudoVFWSUB_WV_M2_E32 |
6145 | 0U, // PseudoVFWSUB_WV_M2_E32_MASK |
6146 | 0U, // PseudoVFWSUB_WV_M2_E32_MASK_TIED |
6147 | 0U, // PseudoVFWSUB_WV_M2_E32_TIED |
6148 | 0U, // PseudoVFWSUB_WV_M4_E16 |
6149 | 0U, // PseudoVFWSUB_WV_M4_E16_MASK |
6150 | 0U, // PseudoVFWSUB_WV_M4_E16_MASK_TIED |
6151 | 0U, // PseudoVFWSUB_WV_M4_E16_TIED |
6152 | 0U, // PseudoVFWSUB_WV_M4_E32 |
6153 | 0U, // PseudoVFWSUB_WV_M4_E32_MASK |
6154 | 0U, // PseudoVFWSUB_WV_M4_E32_MASK_TIED |
6155 | 0U, // PseudoVFWSUB_WV_M4_E32_TIED |
6156 | 0U, // PseudoVFWSUB_WV_MF2_E16 |
6157 | 0U, // PseudoVFWSUB_WV_MF2_E16_MASK |
6158 | 0U, // PseudoVFWSUB_WV_MF2_E16_MASK_TIED |
6159 | 0U, // PseudoVFWSUB_WV_MF2_E16_TIED |
6160 | 0U, // PseudoVFWSUB_WV_MF2_E32 |
6161 | 0U, // PseudoVFWSUB_WV_MF2_E32_MASK |
6162 | 0U, // PseudoVFWSUB_WV_MF2_E32_MASK_TIED |
6163 | 0U, // PseudoVFWSUB_WV_MF2_E32_TIED |
6164 | 0U, // PseudoVFWSUB_WV_MF4_E16 |
6165 | 0U, // PseudoVFWSUB_WV_MF4_E16_MASK |
6166 | 0U, // PseudoVFWSUB_WV_MF4_E16_MASK_TIED |
6167 | 0U, // PseudoVFWSUB_WV_MF4_E16_TIED |
6168 | 0U, // PseudoVGHSH_VV_M1 |
6169 | 0U, // PseudoVGHSH_VV_M2 |
6170 | 0U, // PseudoVGHSH_VV_M4 |
6171 | 0U, // PseudoVGHSH_VV_M8 |
6172 | 0U, // PseudoVGHSH_VV_MF2 |
6173 | 0U, // PseudoVGMUL_VV_M1 |
6174 | 0U, // PseudoVGMUL_VV_M2 |
6175 | 0U, // PseudoVGMUL_VV_M4 |
6176 | 0U, // PseudoVGMUL_VV_M8 |
6177 | 0U, // PseudoVGMUL_VV_MF2 |
6178 | 0U, // PseudoVID_V_M1 |
6179 | 0U, // PseudoVID_V_M1_MASK |
6180 | 0U, // PseudoVID_V_M2 |
6181 | 0U, // PseudoVID_V_M2_MASK |
6182 | 0U, // PseudoVID_V_M4 |
6183 | 0U, // PseudoVID_V_M4_MASK |
6184 | 0U, // PseudoVID_V_M8 |
6185 | 0U, // PseudoVID_V_M8_MASK |
6186 | 0U, // PseudoVID_V_MF2 |
6187 | 0U, // PseudoVID_V_MF2_MASK |
6188 | 0U, // PseudoVID_V_MF4 |
6189 | 0U, // PseudoVID_V_MF4_MASK |
6190 | 0U, // PseudoVID_V_MF8 |
6191 | 0U, // PseudoVID_V_MF8_MASK |
6192 | 0U, // PseudoVIOTA_M_M1 |
6193 | 0U, // PseudoVIOTA_M_M1_MASK |
6194 | 0U, // PseudoVIOTA_M_M2 |
6195 | 0U, // PseudoVIOTA_M_M2_MASK |
6196 | 0U, // PseudoVIOTA_M_M4 |
6197 | 0U, // PseudoVIOTA_M_M4_MASK |
6198 | 0U, // PseudoVIOTA_M_M8 |
6199 | 0U, // PseudoVIOTA_M_M8_MASK |
6200 | 0U, // PseudoVIOTA_M_MF2 |
6201 | 0U, // PseudoVIOTA_M_MF2_MASK |
6202 | 0U, // PseudoVIOTA_M_MF4 |
6203 | 0U, // PseudoVIOTA_M_MF4_MASK |
6204 | 0U, // PseudoVIOTA_M_MF8 |
6205 | 0U, // PseudoVIOTA_M_MF8_MASK |
6206 | 0U, // PseudoVLE16FF_V_M1 |
6207 | 0U, // PseudoVLE16FF_V_M1_MASK |
6208 | 0U, // PseudoVLE16FF_V_M2 |
6209 | 0U, // PseudoVLE16FF_V_M2_MASK |
6210 | 0U, // PseudoVLE16FF_V_M4 |
6211 | 0U, // PseudoVLE16FF_V_M4_MASK |
6212 | 0U, // PseudoVLE16FF_V_M8 |
6213 | 0U, // PseudoVLE16FF_V_M8_MASK |
6214 | 0U, // PseudoVLE16FF_V_MF2 |
6215 | 0U, // PseudoVLE16FF_V_MF2_MASK |
6216 | 0U, // PseudoVLE16FF_V_MF4 |
6217 | 0U, // PseudoVLE16FF_V_MF4_MASK |
6218 | 0U, // PseudoVLE16_V_M1 |
6219 | 0U, // PseudoVLE16_V_M1_MASK |
6220 | 0U, // PseudoVLE16_V_M2 |
6221 | 0U, // PseudoVLE16_V_M2_MASK |
6222 | 0U, // PseudoVLE16_V_M4 |
6223 | 0U, // PseudoVLE16_V_M4_MASK |
6224 | 0U, // PseudoVLE16_V_M8 |
6225 | 0U, // PseudoVLE16_V_M8_MASK |
6226 | 0U, // PseudoVLE16_V_MF2 |
6227 | 0U, // PseudoVLE16_V_MF2_MASK |
6228 | 0U, // PseudoVLE16_V_MF4 |
6229 | 0U, // PseudoVLE16_V_MF4_MASK |
6230 | 0U, // PseudoVLE32FF_V_M1 |
6231 | 0U, // PseudoVLE32FF_V_M1_MASK |
6232 | 0U, // PseudoVLE32FF_V_M2 |
6233 | 0U, // PseudoVLE32FF_V_M2_MASK |
6234 | 0U, // PseudoVLE32FF_V_M4 |
6235 | 0U, // PseudoVLE32FF_V_M4_MASK |
6236 | 0U, // PseudoVLE32FF_V_M8 |
6237 | 0U, // PseudoVLE32FF_V_M8_MASK |
6238 | 0U, // PseudoVLE32FF_V_MF2 |
6239 | 0U, // PseudoVLE32FF_V_MF2_MASK |
6240 | 0U, // PseudoVLE32_V_M1 |
6241 | 0U, // PseudoVLE32_V_M1_MASK |
6242 | 0U, // PseudoVLE32_V_M2 |
6243 | 0U, // PseudoVLE32_V_M2_MASK |
6244 | 0U, // PseudoVLE32_V_M4 |
6245 | 0U, // PseudoVLE32_V_M4_MASK |
6246 | 0U, // PseudoVLE32_V_M8 |
6247 | 0U, // PseudoVLE32_V_M8_MASK |
6248 | 0U, // PseudoVLE32_V_MF2 |
6249 | 0U, // PseudoVLE32_V_MF2_MASK |
6250 | 0U, // PseudoVLE64FF_V_M1 |
6251 | 0U, // PseudoVLE64FF_V_M1_MASK |
6252 | 0U, // PseudoVLE64FF_V_M2 |
6253 | 0U, // PseudoVLE64FF_V_M2_MASK |
6254 | 0U, // PseudoVLE64FF_V_M4 |
6255 | 0U, // PseudoVLE64FF_V_M4_MASK |
6256 | 0U, // PseudoVLE64FF_V_M8 |
6257 | 0U, // PseudoVLE64FF_V_M8_MASK |
6258 | 0U, // PseudoVLE64_V_M1 |
6259 | 0U, // PseudoVLE64_V_M1_MASK |
6260 | 0U, // PseudoVLE64_V_M2 |
6261 | 0U, // PseudoVLE64_V_M2_MASK |
6262 | 0U, // PseudoVLE64_V_M4 |
6263 | 0U, // PseudoVLE64_V_M4_MASK |
6264 | 0U, // PseudoVLE64_V_M8 |
6265 | 0U, // PseudoVLE64_V_M8_MASK |
6266 | 0U, // PseudoVLE8FF_V_M1 |
6267 | 0U, // PseudoVLE8FF_V_M1_MASK |
6268 | 0U, // PseudoVLE8FF_V_M2 |
6269 | 0U, // PseudoVLE8FF_V_M2_MASK |
6270 | 0U, // PseudoVLE8FF_V_M4 |
6271 | 0U, // PseudoVLE8FF_V_M4_MASK |
6272 | 0U, // PseudoVLE8FF_V_M8 |
6273 | 0U, // PseudoVLE8FF_V_M8_MASK |
6274 | 0U, // PseudoVLE8FF_V_MF2 |
6275 | 0U, // PseudoVLE8FF_V_MF2_MASK |
6276 | 0U, // PseudoVLE8FF_V_MF4 |
6277 | 0U, // PseudoVLE8FF_V_MF4_MASK |
6278 | 0U, // PseudoVLE8FF_V_MF8 |
6279 | 0U, // PseudoVLE8FF_V_MF8_MASK |
6280 | 0U, // PseudoVLE8_V_M1 |
6281 | 0U, // PseudoVLE8_V_M1_MASK |
6282 | 0U, // PseudoVLE8_V_M2 |
6283 | 0U, // PseudoVLE8_V_M2_MASK |
6284 | 0U, // PseudoVLE8_V_M4 |
6285 | 0U, // PseudoVLE8_V_M4_MASK |
6286 | 0U, // PseudoVLE8_V_M8 |
6287 | 0U, // PseudoVLE8_V_M8_MASK |
6288 | 0U, // PseudoVLE8_V_MF2 |
6289 | 0U, // PseudoVLE8_V_MF2_MASK |
6290 | 0U, // PseudoVLE8_V_MF4 |
6291 | 0U, // PseudoVLE8_V_MF4_MASK |
6292 | 0U, // PseudoVLE8_V_MF8 |
6293 | 0U, // PseudoVLE8_V_MF8_MASK |
6294 | 0U, // PseudoVLM_V_B1 |
6295 | 0U, // PseudoVLM_V_B16 |
6296 | 0U, // PseudoVLM_V_B2 |
6297 | 0U, // PseudoVLM_V_B32 |
6298 | 0U, // PseudoVLM_V_B4 |
6299 | 0U, // PseudoVLM_V_B64 |
6300 | 0U, // PseudoVLM_V_B8 |
6301 | 0U, // PseudoVLOXEI16_V_M1_M1 |
6302 | 0U, // PseudoVLOXEI16_V_M1_M1_MASK |
6303 | 0U, // PseudoVLOXEI16_V_M1_M2 |
6304 | 0U, // PseudoVLOXEI16_V_M1_M2_MASK |
6305 | 0U, // PseudoVLOXEI16_V_M1_M4 |
6306 | 0U, // PseudoVLOXEI16_V_M1_M4_MASK |
6307 | 0U, // PseudoVLOXEI16_V_M1_MF2 |
6308 | 0U, // PseudoVLOXEI16_V_M1_MF2_MASK |
6309 | 0U, // PseudoVLOXEI16_V_M2_M1 |
6310 | 0U, // PseudoVLOXEI16_V_M2_M1_MASK |
6311 | 0U, // PseudoVLOXEI16_V_M2_M2 |
6312 | 0U, // PseudoVLOXEI16_V_M2_M2_MASK |
6313 | 0U, // PseudoVLOXEI16_V_M2_M4 |
6314 | 0U, // PseudoVLOXEI16_V_M2_M4_MASK |
6315 | 0U, // PseudoVLOXEI16_V_M2_M8 |
6316 | 0U, // PseudoVLOXEI16_V_M2_M8_MASK |
6317 | 0U, // PseudoVLOXEI16_V_M4_M2 |
6318 | 0U, // PseudoVLOXEI16_V_M4_M2_MASK |
6319 | 0U, // PseudoVLOXEI16_V_M4_M4 |
6320 | 0U, // PseudoVLOXEI16_V_M4_M4_MASK |
6321 | 0U, // PseudoVLOXEI16_V_M4_M8 |
6322 | 0U, // PseudoVLOXEI16_V_M4_M8_MASK |
6323 | 0U, // PseudoVLOXEI16_V_M8_M4 |
6324 | 0U, // PseudoVLOXEI16_V_M8_M4_MASK |
6325 | 0U, // PseudoVLOXEI16_V_M8_M8 |
6326 | 0U, // PseudoVLOXEI16_V_M8_M8_MASK |
6327 | 0U, // PseudoVLOXEI16_V_MF2_M1 |
6328 | 0U, // PseudoVLOXEI16_V_MF2_M1_MASK |
6329 | 0U, // PseudoVLOXEI16_V_MF2_M2 |
6330 | 0U, // PseudoVLOXEI16_V_MF2_M2_MASK |
6331 | 0U, // PseudoVLOXEI16_V_MF2_MF2 |
6332 | 0U, // PseudoVLOXEI16_V_MF2_MF2_MASK |
6333 | 0U, // PseudoVLOXEI16_V_MF2_MF4 |
6334 | 0U, // PseudoVLOXEI16_V_MF2_MF4_MASK |
6335 | 0U, // PseudoVLOXEI16_V_MF4_M1 |
6336 | 0U, // PseudoVLOXEI16_V_MF4_M1_MASK |
6337 | 0U, // PseudoVLOXEI16_V_MF4_MF2 |
6338 | 0U, // PseudoVLOXEI16_V_MF4_MF2_MASK |
6339 | 0U, // PseudoVLOXEI16_V_MF4_MF4 |
6340 | 0U, // PseudoVLOXEI16_V_MF4_MF4_MASK |
6341 | 0U, // PseudoVLOXEI16_V_MF4_MF8 |
6342 | 0U, // PseudoVLOXEI16_V_MF4_MF8_MASK |
6343 | 0U, // PseudoVLOXEI32_V_M1_M1 |
6344 | 0U, // PseudoVLOXEI32_V_M1_M1_MASK |
6345 | 0U, // PseudoVLOXEI32_V_M1_M2 |
6346 | 0U, // PseudoVLOXEI32_V_M1_M2_MASK |
6347 | 0U, // PseudoVLOXEI32_V_M1_MF2 |
6348 | 0U, // PseudoVLOXEI32_V_M1_MF2_MASK |
6349 | 0U, // PseudoVLOXEI32_V_M1_MF4 |
6350 | 0U, // PseudoVLOXEI32_V_M1_MF4_MASK |
6351 | 0U, // PseudoVLOXEI32_V_M2_M1 |
6352 | 0U, // PseudoVLOXEI32_V_M2_M1_MASK |
6353 | 0U, // PseudoVLOXEI32_V_M2_M2 |
6354 | 0U, // PseudoVLOXEI32_V_M2_M2_MASK |
6355 | 0U, // PseudoVLOXEI32_V_M2_M4 |
6356 | 0U, // PseudoVLOXEI32_V_M2_M4_MASK |
6357 | 0U, // PseudoVLOXEI32_V_M2_MF2 |
6358 | 0U, // PseudoVLOXEI32_V_M2_MF2_MASK |
6359 | 0U, // PseudoVLOXEI32_V_M4_M1 |
6360 | 0U, // PseudoVLOXEI32_V_M4_M1_MASK |
6361 | 0U, // PseudoVLOXEI32_V_M4_M2 |
6362 | 0U, // PseudoVLOXEI32_V_M4_M2_MASK |
6363 | 0U, // PseudoVLOXEI32_V_M4_M4 |
6364 | 0U, // PseudoVLOXEI32_V_M4_M4_MASK |
6365 | 0U, // PseudoVLOXEI32_V_M4_M8 |
6366 | 0U, // PseudoVLOXEI32_V_M4_M8_MASK |
6367 | 0U, // PseudoVLOXEI32_V_M8_M2 |
6368 | 0U, // PseudoVLOXEI32_V_M8_M2_MASK |
6369 | 0U, // PseudoVLOXEI32_V_M8_M4 |
6370 | 0U, // PseudoVLOXEI32_V_M8_M4_MASK |
6371 | 0U, // PseudoVLOXEI32_V_M8_M8 |
6372 | 0U, // PseudoVLOXEI32_V_M8_M8_MASK |
6373 | 0U, // PseudoVLOXEI32_V_MF2_M1 |
6374 | 0U, // PseudoVLOXEI32_V_MF2_M1_MASK |
6375 | 0U, // PseudoVLOXEI32_V_MF2_MF2 |
6376 | 0U, // PseudoVLOXEI32_V_MF2_MF2_MASK |
6377 | 0U, // PseudoVLOXEI32_V_MF2_MF4 |
6378 | 0U, // PseudoVLOXEI32_V_MF2_MF4_MASK |
6379 | 0U, // PseudoVLOXEI32_V_MF2_MF8 |
6380 | 0U, // PseudoVLOXEI32_V_MF2_MF8_MASK |
6381 | 0U, // PseudoVLOXEI64_V_M1_M1 |
6382 | 0U, // PseudoVLOXEI64_V_M1_M1_MASK |
6383 | 0U, // PseudoVLOXEI64_V_M1_MF2 |
6384 | 0U, // PseudoVLOXEI64_V_M1_MF2_MASK |
6385 | 0U, // PseudoVLOXEI64_V_M1_MF4 |
6386 | 0U, // PseudoVLOXEI64_V_M1_MF4_MASK |
6387 | 0U, // PseudoVLOXEI64_V_M1_MF8 |
6388 | 0U, // PseudoVLOXEI64_V_M1_MF8_MASK |
6389 | 0U, // PseudoVLOXEI64_V_M2_M1 |
6390 | 0U, // PseudoVLOXEI64_V_M2_M1_MASK |
6391 | 0U, // PseudoVLOXEI64_V_M2_M2 |
6392 | 0U, // PseudoVLOXEI64_V_M2_M2_MASK |
6393 | 0U, // PseudoVLOXEI64_V_M2_MF2 |
6394 | 0U, // PseudoVLOXEI64_V_M2_MF2_MASK |
6395 | 0U, // PseudoVLOXEI64_V_M2_MF4 |
6396 | 0U, // PseudoVLOXEI64_V_M2_MF4_MASK |
6397 | 0U, // PseudoVLOXEI64_V_M4_M1 |
6398 | 0U, // PseudoVLOXEI64_V_M4_M1_MASK |
6399 | 0U, // PseudoVLOXEI64_V_M4_M2 |
6400 | 0U, // PseudoVLOXEI64_V_M4_M2_MASK |
6401 | 0U, // PseudoVLOXEI64_V_M4_M4 |
6402 | 0U, // PseudoVLOXEI64_V_M4_M4_MASK |
6403 | 0U, // PseudoVLOXEI64_V_M4_MF2 |
6404 | 0U, // PseudoVLOXEI64_V_M4_MF2_MASK |
6405 | 0U, // PseudoVLOXEI64_V_M8_M1 |
6406 | 0U, // PseudoVLOXEI64_V_M8_M1_MASK |
6407 | 0U, // PseudoVLOXEI64_V_M8_M2 |
6408 | 0U, // PseudoVLOXEI64_V_M8_M2_MASK |
6409 | 0U, // PseudoVLOXEI64_V_M8_M4 |
6410 | 0U, // PseudoVLOXEI64_V_M8_M4_MASK |
6411 | 0U, // PseudoVLOXEI64_V_M8_M8 |
6412 | 0U, // PseudoVLOXEI64_V_M8_M8_MASK |
6413 | 0U, // PseudoVLOXEI8_V_M1_M1 |
6414 | 0U, // PseudoVLOXEI8_V_M1_M1_MASK |
6415 | 0U, // PseudoVLOXEI8_V_M1_M2 |
6416 | 0U, // PseudoVLOXEI8_V_M1_M2_MASK |
6417 | 0U, // PseudoVLOXEI8_V_M1_M4 |
6418 | 0U, // PseudoVLOXEI8_V_M1_M4_MASK |
6419 | 0U, // PseudoVLOXEI8_V_M1_M8 |
6420 | 0U, // PseudoVLOXEI8_V_M1_M8_MASK |
6421 | 0U, // PseudoVLOXEI8_V_M2_M2 |
6422 | 0U, // PseudoVLOXEI8_V_M2_M2_MASK |
6423 | 0U, // PseudoVLOXEI8_V_M2_M4 |
6424 | 0U, // PseudoVLOXEI8_V_M2_M4_MASK |
6425 | 0U, // PseudoVLOXEI8_V_M2_M8 |
6426 | 0U, // PseudoVLOXEI8_V_M2_M8_MASK |
6427 | 0U, // PseudoVLOXEI8_V_M4_M4 |
6428 | 0U, // PseudoVLOXEI8_V_M4_M4_MASK |
6429 | 0U, // PseudoVLOXEI8_V_M4_M8 |
6430 | 0U, // PseudoVLOXEI8_V_M4_M8_MASK |
6431 | 0U, // PseudoVLOXEI8_V_M8_M8 |
6432 | 0U, // PseudoVLOXEI8_V_M8_M8_MASK |
6433 | 0U, // PseudoVLOXEI8_V_MF2_M1 |
6434 | 0U, // PseudoVLOXEI8_V_MF2_M1_MASK |
6435 | 0U, // PseudoVLOXEI8_V_MF2_M2 |
6436 | 0U, // PseudoVLOXEI8_V_MF2_M2_MASK |
6437 | 0U, // PseudoVLOXEI8_V_MF2_M4 |
6438 | 0U, // PseudoVLOXEI8_V_MF2_M4_MASK |
6439 | 0U, // PseudoVLOXEI8_V_MF2_MF2 |
6440 | 0U, // PseudoVLOXEI8_V_MF2_MF2_MASK |
6441 | 0U, // PseudoVLOXEI8_V_MF4_M1 |
6442 | 0U, // PseudoVLOXEI8_V_MF4_M1_MASK |
6443 | 0U, // PseudoVLOXEI8_V_MF4_M2 |
6444 | 0U, // PseudoVLOXEI8_V_MF4_M2_MASK |
6445 | 0U, // PseudoVLOXEI8_V_MF4_MF2 |
6446 | 0U, // PseudoVLOXEI8_V_MF4_MF2_MASK |
6447 | 0U, // PseudoVLOXEI8_V_MF4_MF4 |
6448 | 0U, // PseudoVLOXEI8_V_MF4_MF4_MASK |
6449 | 0U, // PseudoVLOXEI8_V_MF8_M1 |
6450 | 0U, // PseudoVLOXEI8_V_MF8_M1_MASK |
6451 | 0U, // PseudoVLOXEI8_V_MF8_MF2 |
6452 | 0U, // PseudoVLOXEI8_V_MF8_MF2_MASK |
6453 | 0U, // PseudoVLOXEI8_V_MF8_MF4 |
6454 | 0U, // PseudoVLOXEI8_V_MF8_MF4_MASK |
6455 | 0U, // PseudoVLOXEI8_V_MF8_MF8 |
6456 | 0U, // PseudoVLOXEI8_V_MF8_MF8_MASK |
6457 | 0U, // PseudoVLOXSEG2EI16_V_M1_M1 |
6458 | 0U, // PseudoVLOXSEG2EI16_V_M1_M1_MASK |
6459 | 0U, // PseudoVLOXSEG2EI16_V_M1_M2 |
6460 | 0U, // PseudoVLOXSEG2EI16_V_M1_M2_MASK |
6461 | 0U, // PseudoVLOXSEG2EI16_V_M1_M4 |
6462 | 0U, // PseudoVLOXSEG2EI16_V_M1_M4_MASK |
6463 | 0U, // PseudoVLOXSEG2EI16_V_M1_MF2 |
6464 | 0U, // PseudoVLOXSEG2EI16_V_M1_MF2_MASK |
6465 | 0U, // PseudoVLOXSEG2EI16_V_M2_M1 |
6466 | 0U, // PseudoVLOXSEG2EI16_V_M2_M1_MASK |
6467 | 0U, // PseudoVLOXSEG2EI16_V_M2_M2 |
6468 | 0U, // PseudoVLOXSEG2EI16_V_M2_M2_MASK |
6469 | 0U, // PseudoVLOXSEG2EI16_V_M2_M4 |
6470 | 0U, // PseudoVLOXSEG2EI16_V_M2_M4_MASK |
6471 | 0U, // PseudoVLOXSEG2EI16_V_M4_M2 |
6472 | 0U, // PseudoVLOXSEG2EI16_V_M4_M2_MASK |
6473 | 0U, // PseudoVLOXSEG2EI16_V_M4_M4 |
6474 | 0U, // PseudoVLOXSEG2EI16_V_M4_M4_MASK |
6475 | 0U, // PseudoVLOXSEG2EI16_V_M8_M4 |
6476 | 0U, // PseudoVLOXSEG2EI16_V_M8_M4_MASK |
6477 | 0U, // PseudoVLOXSEG2EI16_V_MF2_M1 |
6478 | 0U, // PseudoVLOXSEG2EI16_V_MF2_M1_MASK |
6479 | 0U, // PseudoVLOXSEG2EI16_V_MF2_M2 |
6480 | 0U, // PseudoVLOXSEG2EI16_V_MF2_M2_MASK |
6481 | 0U, // PseudoVLOXSEG2EI16_V_MF2_MF2 |
6482 | 0U, // PseudoVLOXSEG2EI16_V_MF2_MF2_MASK |
6483 | 0U, // PseudoVLOXSEG2EI16_V_MF2_MF4 |
6484 | 0U, // PseudoVLOXSEG2EI16_V_MF2_MF4_MASK |
6485 | 0U, // PseudoVLOXSEG2EI16_V_MF4_M1 |
6486 | 0U, // PseudoVLOXSEG2EI16_V_MF4_M1_MASK |
6487 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF2 |
6488 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF2_MASK |
6489 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF4 |
6490 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF4_MASK |
6491 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF8 |
6492 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF8_MASK |
6493 | 0U, // PseudoVLOXSEG2EI32_V_M1_M1 |
6494 | 0U, // PseudoVLOXSEG2EI32_V_M1_M1_MASK |
6495 | 0U, // PseudoVLOXSEG2EI32_V_M1_M2 |
6496 | 0U, // PseudoVLOXSEG2EI32_V_M1_M2_MASK |
6497 | 0U, // PseudoVLOXSEG2EI32_V_M1_MF2 |
6498 | 0U, // PseudoVLOXSEG2EI32_V_M1_MF2_MASK |
6499 | 0U, // PseudoVLOXSEG2EI32_V_M1_MF4 |
6500 | 0U, // PseudoVLOXSEG2EI32_V_M1_MF4_MASK |
6501 | 0U, // PseudoVLOXSEG2EI32_V_M2_M1 |
6502 | 0U, // PseudoVLOXSEG2EI32_V_M2_M1_MASK |
6503 | 0U, // PseudoVLOXSEG2EI32_V_M2_M2 |
6504 | 0U, // PseudoVLOXSEG2EI32_V_M2_M2_MASK |
6505 | 0U, // PseudoVLOXSEG2EI32_V_M2_M4 |
6506 | 0U, // PseudoVLOXSEG2EI32_V_M2_M4_MASK |
6507 | 0U, // PseudoVLOXSEG2EI32_V_M2_MF2 |
6508 | 0U, // PseudoVLOXSEG2EI32_V_M2_MF2_MASK |
6509 | 0U, // PseudoVLOXSEG2EI32_V_M4_M1 |
6510 | 0U, // PseudoVLOXSEG2EI32_V_M4_M1_MASK |
6511 | 0U, // PseudoVLOXSEG2EI32_V_M4_M2 |
6512 | 0U, // PseudoVLOXSEG2EI32_V_M4_M2_MASK |
6513 | 0U, // PseudoVLOXSEG2EI32_V_M4_M4 |
6514 | 0U, // PseudoVLOXSEG2EI32_V_M4_M4_MASK |
6515 | 0U, // PseudoVLOXSEG2EI32_V_M8_M2 |
6516 | 0U, // PseudoVLOXSEG2EI32_V_M8_M2_MASK |
6517 | 0U, // PseudoVLOXSEG2EI32_V_M8_M4 |
6518 | 0U, // PseudoVLOXSEG2EI32_V_M8_M4_MASK |
6519 | 0U, // PseudoVLOXSEG2EI32_V_MF2_M1 |
6520 | 0U, // PseudoVLOXSEG2EI32_V_MF2_M1_MASK |
6521 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF2 |
6522 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF2_MASK |
6523 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF4 |
6524 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF4_MASK |
6525 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF8 |
6526 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF8_MASK |
6527 | 0U, // PseudoVLOXSEG2EI64_V_M1_M1 |
6528 | 0U, // PseudoVLOXSEG2EI64_V_M1_M1_MASK |
6529 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF2 |
6530 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF2_MASK |
6531 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF4 |
6532 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF4_MASK |
6533 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF8 |
6534 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF8_MASK |
6535 | 0U, // PseudoVLOXSEG2EI64_V_M2_M1 |
6536 | 0U, // PseudoVLOXSEG2EI64_V_M2_M1_MASK |
6537 | 0U, // PseudoVLOXSEG2EI64_V_M2_M2 |
6538 | 0U, // PseudoVLOXSEG2EI64_V_M2_M2_MASK |
6539 | 0U, // PseudoVLOXSEG2EI64_V_M2_MF2 |
6540 | 0U, // PseudoVLOXSEG2EI64_V_M2_MF2_MASK |
6541 | 0U, // PseudoVLOXSEG2EI64_V_M2_MF4 |
6542 | 0U, // PseudoVLOXSEG2EI64_V_M2_MF4_MASK |
6543 | 0U, // PseudoVLOXSEG2EI64_V_M4_M1 |
6544 | 0U, // PseudoVLOXSEG2EI64_V_M4_M1_MASK |
6545 | 0U, // PseudoVLOXSEG2EI64_V_M4_M2 |
6546 | 0U, // PseudoVLOXSEG2EI64_V_M4_M2_MASK |
6547 | 0U, // PseudoVLOXSEG2EI64_V_M4_M4 |
6548 | 0U, // PseudoVLOXSEG2EI64_V_M4_M4_MASK |
6549 | 0U, // PseudoVLOXSEG2EI64_V_M4_MF2 |
6550 | 0U, // PseudoVLOXSEG2EI64_V_M4_MF2_MASK |
6551 | 0U, // PseudoVLOXSEG2EI64_V_M8_M1 |
6552 | 0U, // PseudoVLOXSEG2EI64_V_M8_M1_MASK |
6553 | 0U, // PseudoVLOXSEG2EI64_V_M8_M2 |
6554 | 0U, // PseudoVLOXSEG2EI64_V_M8_M2_MASK |
6555 | 0U, // PseudoVLOXSEG2EI64_V_M8_M4 |
6556 | 0U, // PseudoVLOXSEG2EI64_V_M8_M4_MASK |
6557 | 0U, // PseudoVLOXSEG2EI8_V_M1_M1 |
6558 | 0U, // PseudoVLOXSEG2EI8_V_M1_M1_MASK |
6559 | 0U, // PseudoVLOXSEG2EI8_V_M1_M2 |
6560 | 0U, // PseudoVLOXSEG2EI8_V_M1_M2_MASK |
6561 | 0U, // PseudoVLOXSEG2EI8_V_M1_M4 |
6562 | 0U, // PseudoVLOXSEG2EI8_V_M1_M4_MASK |
6563 | 0U, // PseudoVLOXSEG2EI8_V_M2_M2 |
6564 | 0U, // PseudoVLOXSEG2EI8_V_M2_M2_MASK |
6565 | 0U, // PseudoVLOXSEG2EI8_V_M2_M4 |
6566 | 0U, // PseudoVLOXSEG2EI8_V_M2_M4_MASK |
6567 | 0U, // PseudoVLOXSEG2EI8_V_M4_M4 |
6568 | 0U, // PseudoVLOXSEG2EI8_V_M4_M4_MASK |
6569 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M1 |
6570 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M1_MASK |
6571 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M2 |
6572 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M2_MASK |
6573 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M4 |
6574 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M4_MASK |
6575 | 0U, // PseudoVLOXSEG2EI8_V_MF2_MF2 |
6576 | 0U, // PseudoVLOXSEG2EI8_V_MF2_MF2_MASK |
6577 | 0U, // PseudoVLOXSEG2EI8_V_MF4_M1 |
6578 | 0U, // PseudoVLOXSEG2EI8_V_MF4_M1_MASK |
6579 | 0U, // PseudoVLOXSEG2EI8_V_MF4_M2 |
6580 | 0U, // PseudoVLOXSEG2EI8_V_MF4_M2_MASK |
6581 | 0U, // PseudoVLOXSEG2EI8_V_MF4_MF2 |
6582 | 0U, // PseudoVLOXSEG2EI8_V_MF4_MF2_MASK |
6583 | 0U, // PseudoVLOXSEG2EI8_V_MF4_MF4 |
6584 | 0U, // PseudoVLOXSEG2EI8_V_MF4_MF4_MASK |
6585 | 0U, // PseudoVLOXSEG2EI8_V_MF8_M1 |
6586 | 0U, // PseudoVLOXSEG2EI8_V_MF8_M1_MASK |
6587 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF2 |
6588 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF2_MASK |
6589 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF4 |
6590 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF4_MASK |
6591 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF8 |
6592 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF8_MASK |
6593 | 0U, // PseudoVLOXSEG3EI16_V_M1_M1 |
6594 | 0U, // PseudoVLOXSEG3EI16_V_M1_M1_MASK |
6595 | 0U, // PseudoVLOXSEG3EI16_V_M1_M2 |
6596 | 0U, // PseudoVLOXSEG3EI16_V_M1_M2_MASK |
6597 | 0U, // PseudoVLOXSEG3EI16_V_M1_MF2 |
6598 | 0U, // PseudoVLOXSEG3EI16_V_M1_MF2_MASK |
6599 | 0U, // PseudoVLOXSEG3EI16_V_M2_M1 |
6600 | 0U, // PseudoVLOXSEG3EI16_V_M2_M1_MASK |
6601 | 0U, // PseudoVLOXSEG3EI16_V_M2_M2 |
6602 | 0U, // PseudoVLOXSEG3EI16_V_M2_M2_MASK |
6603 | 0U, // PseudoVLOXSEG3EI16_V_M4_M2 |
6604 | 0U, // PseudoVLOXSEG3EI16_V_M4_M2_MASK |
6605 | 0U, // PseudoVLOXSEG3EI16_V_MF2_M1 |
6606 | 0U, // PseudoVLOXSEG3EI16_V_MF2_M1_MASK |
6607 | 0U, // PseudoVLOXSEG3EI16_V_MF2_M2 |
6608 | 0U, // PseudoVLOXSEG3EI16_V_MF2_M2_MASK |
6609 | 0U, // PseudoVLOXSEG3EI16_V_MF2_MF2 |
6610 | 0U, // PseudoVLOXSEG3EI16_V_MF2_MF2_MASK |
6611 | 0U, // PseudoVLOXSEG3EI16_V_MF2_MF4 |
6612 | 0U, // PseudoVLOXSEG3EI16_V_MF2_MF4_MASK |
6613 | 0U, // PseudoVLOXSEG3EI16_V_MF4_M1 |
6614 | 0U, // PseudoVLOXSEG3EI16_V_MF4_M1_MASK |
6615 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF2 |
6616 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF2_MASK |
6617 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF4 |
6618 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF4_MASK |
6619 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF8 |
6620 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF8_MASK |
6621 | 0U, // PseudoVLOXSEG3EI32_V_M1_M1 |
6622 | 0U, // PseudoVLOXSEG3EI32_V_M1_M1_MASK |
6623 | 0U, // PseudoVLOXSEG3EI32_V_M1_M2 |
6624 | 0U, // PseudoVLOXSEG3EI32_V_M1_M2_MASK |
6625 | 0U, // PseudoVLOXSEG3EI32_V_M1_MF2 |
6626 | 0U, // PseudoVLOXSEG3EI32_V_M1_MF2_MASK |
6627 | 0U, // PseudoVLOXSEG3EI32_V_M1_MF4 |
6628 | 0U, // PseudoVLOXSEG3EI32_V_M1_MF4_MASK |
6629 | 0U, // PseudoVLOXSEG3EI32_V_M2_M1 |
6630 | 0U, // PseudoVLOXSEG3EI32_V_M2_M1_MASK |
6631 | 0U, // PseudoVLOXSEG3EI32_V_M2_M2 |
6632 | 0U, // PseudoVLOXSEG3EI32_V_M2_M2_MASK |
6633 | 0U, // PseudoVLOXSEG3EI32_V_M2_MF2 |
6634 | 0U, // PseudoVLOXSEG3EI32_V_M2_MF2_MASK |
6635 | 0U, // PseudoVLOXSEG3EI32_V_M4_M1 |
6636 | 0U, // PseudoVLOXSEG3EI32_V_M4_M1_MASK |
6637 | 0U, // PseudoVLOXSEG3EI32_V_M4_M2 |
6638 | 0U, // PseudoVLOXSEG3EI32_V_M4_M2_MASK |
6639 | 0U, // PseudoVLOXSEG3EI32_V_M8_M2 |
6640 | 0U, // PseudoVLOXSEG3EI32_V_M8_M2_MASK |
6641 | 0U, // PseudoVLOXSEG3EI32_V_MF2_M1 |
6642 | 0U, // PseudoVLOXSEG3EI32_V_MF2_M1_MASK |
6643 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF2 |
6644 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF2_MASK |
6645 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF4 |
6646 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF4_MASK |
6647 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF8 |
6648 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF8_MASK |
6649 | 0U, // PseudoVLOXSEG3EI64_V_M1_M1 |
6650 | 0U, // PseudoVLOXSEG3EI64_V_M1_M1_MASK |
6651 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF2 |
6652 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF2_MASK |
6653 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF4 |
6654 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF4_MASK |
6655 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF8 |
6656 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF8_MASK |
6657 | 0U, // PseudoVLOXSEG3EI64_V_M2_M1 |
6658 | 0U, // PseudoVLOXSEG3EI64_V_M2_M1_MASK |
6659 | 0U, // PseudoVLOXSEG3EI64_V_M2_M2 |
6660 | 0U, // PseudoVLOXSEG3EI64_V_M2_M2_MASK |
6661 | 0U, // PseudoVLOXSEG3EI64_V_M2_MF2 |
6662 | 0U, // PseudoVLOXSEG3EI64_V_M2_MF2_MASK |
6663 | 0U, // PseudoVLOXSEG3EI64_V_M2_MF4 |
6664 | 0U, // PseudoVLOXSEG3EI64_V_M2_MF4_MASK |
6665 | 0U, // PseudoVLOXSEG3EI64_V_M4_M1 |
6666 | 0U, // PseudoVLOXSEG3EI64_V_M4_M1_MASK |
6667 | 0U, // PseudoVLOXSEG3EI64_V_M4_M2 |
6668 | 0U, // PseudoVLOXSEG3EI64_V_M4_M2_MASK |
6669 | 0U, // PseudoVLOXSEG3EI64_V_M4_MF2 |
6670 | 0U, // PseudoVLOXSEG3EI64_V_M4_MF2_MASK |
6671 | 0U, // PseudoVLOXSEG3EI64_V_M8_M1 |
6672 | 0U, // PseudoVLOXSEG3EI64_V_M8_M1_MASK |
6673 | 0U, // PseudoVLOXSEG3EI64_V_M8_M2 |
6674 | 0U, // PseudoVLOXSEG3EI64_V_M8_M2_MASK |
6675 | 0U, // PseudoVLOXSEG3EI8_V_M1_M1 |
6676 | 0U, // PseudoVLOXSEG3EI8_V_M1_M1_MASK |
6677 | 0U, // PseudoVLOXSEG3EI8_V_M1_M2 |
6678 | 0U, // PseudoVLOXSEG3EI8_V_M1_M2_MASK |
6679 | 0U, // PseudoVLOXSEG3EI8_V_M2_M2 |
6680 | 0U, // PseudoVLOXSEG3EI8_V_M2_M2_MASK |
6681 | 0U, // PseudoVLOXSEG3EI8_V_MF2_M1 |
6682 | 0U, // PseudoVLOXSEG3EI8_V_MF2_M1_MASK |
6683 | 0U, // PseudoVLOXSEG3EI8_V_MF2_M2 |
6684 | 0U, // PseudoVLOXSEG3EI8_V_MF2_M2_MASK |
6685 | 0U, // PseudoVLOXSEG3EI8_V_MF2_MF2 |
6686 | 0U, // PseudoVLOXSEG3EI8_V_MF2_MF2_MASK |
6687 | 0U, // PseudoVLOXSEG3EI8_V_MF4_M1 |
6688 | 0U, // PseudoVLOXSEG3EI8_V_MF4_M1_MASK |
6689 | 0U, // PseudoVLOXSEG3EI8_V_MF4_M2 |
6690 | 0U, // PseudoVLOXSEG3EI8_V_MF4_M2_MASK |
6691 | 0U, // PseudoVLOXSEG3EI8_V_MF4_MF2 |
6692 | 0U, // PseudoVLOXSEG3EI8_V_MF4_MF2_MASK |
6693 | 0U, // PseudoVLOXSEG3EI8_V_MF4_MF4 |
6694 | 0U, // PseudoVLOXSEG3EI8_V_MF4_MF4_MASK |
6695 | 0U, // PseudoVLOXSEG3EI8_V_MF8_M1 |
6696 | 0U, // PseudoVLOXSEG3EI8_V_MF8_M1_MASK |
6697 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF2 |
6698 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF2_MASK |
6699 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF4 |
6700 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF4_MASK |
6701 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF8 |
6702 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF8_MASK |
6703 | 0U, // PseudoVLOXSEG4EI16_V_M1_M1 |
6704 | 0U, // PseudoVLOXSEG4EI16_V_M1_M1_MASK |
6705 | 0U, // PseudoVLOXSEG4EI16_V_M1_M2 |
6706 | 0U, // PseudoVLOXSEG4EI16_V_M1_M2_MASK |
6707 | 0U, // PseudoVLOXSEG4EI16_V_M1_MF2 |
6708 | 0U, // PseudoVLOXSEG4EI16_V_M1_MF2_MASK |
6709 | 0U, // PseudoVLOXSEG4EI16_V_M2_M1 |
6710 | 0U, // PseudoVLOXSEG4EI16_V_M2_M1_MASK |
6711 | 0U, // PseudoVLOXSEG4EI16_V_M2_M2 |
6712 | 0U, // PseudoVLOXSEG4EI16_V_M2_M2_MASK |
6713 | 0U, // PseudoVLOXSEG4EI16_V_M4_M2 |
6714 | 0U, // PseudoVLOXSEG4EI16_V_M4_M2_MASK |
6715 | 0U, // PseudoVLOXSEG4EI16_V_MF2_M1 |
6716 | 0U, // PseudoVLOXSEG4EI16_V_MF2_M1_MASK |
6717 | 0U, // PseudoVLOXSEG4EI16_V_MF2_M2 |
6718 | 0U, // PseudoVLOXSEG4EI16_V_MF2_M2_MASK |
6719 | 0U, // PseudoVLOXSEG4EI16_V_MF2_MF2 |
6720 | 0U, // PseudoVLOXSEG4EI16_V_MF2_MF2_MASK |
6721 | 0U, // PseudoVLOXSEG4EI16_V_MF2_MF4 |
6722 | 0U, // PseudoVLOXSEG4EI16_V_MF2_MF4_MASK |
6723 | 0U, // PseudoVLOXSEG4EI16_V_MF4_M1 |
6724 | 0U, // PseudoVLOXSEG4EI16_V_MF4_M1_MASK |
6725 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF2 |
6726 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF2_MASK |
6727 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF4 |
6728 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF4_MASK |
6729 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF8 |
6730 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF8_MASK |
6731 | 0U, // PseudoVLOXSEG4EI32_V_M1_M1 |
6732 | 0U, // PseudoVLOXSEG4EI32_V_M1_M1_MASK |
6733 | 0U, // PseudoVLOXSEG4EI32_V_M1_M2 |
6734 | 0U, // PseudoVLOXSEG4EI32_V_M1_M2_MASK |
6735 | 0U, // PseudoVLOXSEG4EI32_V_M1_MF2 |
6736 | 0U, // PseudoVLOXSEG4EI32_V_M1_MF2_MASK |
6737 | 0U, // PseudoVLOXSEG4EI32_V_M1_MF4 |
6738 | 0U, // PseudoVLOXSEG4EI32_V_M1_MF4_MASK |
6739 | 0U, // PseudoVLOXSEG4EI32_V_M2_M1 |
6740 | 0U, // PseudoVLOXSEG4EI32_V_M2_M1_MASK |
6741 | 0U, // PseudoVLOXSEG4EI32_V_M2_M2 |
6742 | 0U, // PseudoVLOXSEG4EI32_V_M2_M2_MASK |
6743 | 0U, // PseudoVLOXSEG4EI32_V_M2_MF2 |
6744 | 0U, // PseudoVLOXSEG4EI32_V_M2_MF2_MASK |
6745 | 0U, // PseudoVLOXSEG4EI32_V_M4_M1 |
6746 | 0U, // PseudoVLOXSEG4EI32_V_M4_M1_MASK |
6747 | 0U, // PseudoVLOXSEG4EI32_V_M4_M2 |
6748 | 0U, // PseudoVLOXSEG4EI32_V_M4_M2_MASK |
6749 | 0U, // PseudoVLOXSEG4EI32_V_M8_M2 |
6750 | 0U, // PseudoVLOXSEG4EI32_V_M8_M2_MASK |
6751 | 0U, // PseudoVLOXSEG4EI32_V_MF2_M1 |
6752 | 0U, // PseudoVLOXSEG4EI32_V_MF2_M1_MASK |
6753 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF2 |
6754 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF2_MASK |
6755 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF4 |
6756 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF4_MASK |
6757 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF8 |
6758 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF8_MASK |
6759 | 0U, // PseudoVLOXSEG4EI64_V_M1_M1 |
6760 | 0U, // PseudoVLOXSEG4EI64_V_M1_M1_MASK |
6761 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF2 |
6762 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF2_MASK |
6763 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF4 |
6764 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF4_MASK |
6765 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF8 |
6766 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF8_MASK |
6767 | 0U, // PseudoVLOXSEG4EI64_V_M2_M1 |
6768 | 0U, // PseudoVLOXSEG4EI64_V_M2_M1_MASK |
6769 | 0U, // PseudoVLOXSEG4EI64_V_M2_M2 |
6770 | 0U, // PseudoVLOXSEG4EI64_V_M2_M2_MASK |
6771 | 0U, // PseudoVLOXSEG4EI64_V_M2_MF2 |
6772 | 0U, // PseudoVLOXSEG4EI64_V_M2_MF2_MASK |
6773 | 0U, // PseudoVLOXSEG4EI64_V_M2_MF4 |
6774 | 0U, // PseudoVLOXSEG4EI64_V_M2_MF4_MASK |
6775 | 0U, // PseudoVLOXSEG4EI64_V_M4_M1 |
6776 | 0U, // PseudoVLOXSEG4EI64_V_M4_M1_MASK |
6777 | 0U, // PseudoVLOXSEG4EI64_V_M4_M2 |
6778 | 0U, // PseudoVLOXSEG4EI64_V_M4_M2_MASK |
6779 | 0U, // PseudoVLOXSEG4EI64_V_M4_MF2 |
6780 | 0U, // PseudoVLOXSEG4EI64_V_M4_MF2_MASK |
6781 | 0U, // PseudoVLOXSEG4EI64_V_M8_M1 |
6782 | 0U, // PseudoVLOXSEG4EI64_V_M8_M1_MASK |
6783 | 0U, // PseudoVLOXSEG4EI64_V_M8_M2 |
6784 | 0U, // PseudoVLOXSEG4EI64_V_M8_M2_MASK |
6785 | 0U, // PseudoVLOXSEG4EI8_V_M1_M1 |
6786 | 0U, // PseudoVLOXSEG4EI8_V_M1_M1_MASK |
6787 | 0U, // PseudoVLOXSEG4EI8_V_M1_M2 |
6788 | 0U, // PseudoVLOXSEG4EI8_V_M1_M2_MASK |
6789 | 0U, // PseudoVLOXSEG4EI8_V_M2_M2 |
6790 | 0U, // PseudoVLOXSEG4EI8_V_M2_M2_MASK |
6791 | 0U, // PseudoVLOXSEG4EI8_V_MF2_M1 |
6792 | 0U, // PseudoVLOXSEG4EI8_V_MF2_M1_MASK |
6793 | 0U, // PseudoVLOXSEG4EI8_V_MF2_M2 |
6794 | 0U, // PseudoVLOXSEG4EI8_V_MF2_M2_MASK |
6795 | 0U, // PseudoVLOXSEG4EI8_V_MF2_MF2 |
6796 | 0U, // PseudoVLOXSEG4EI8_V_MF2_MF2_MASK |
6797 | 0U, // PseudoVLOXSEG4EI8_V_MF4_M1 |
6798 | 0U, // PseudoVLOXSEG4EI8_V_MF4_M1_MASK |
6799 | 0U, // PseudoVLOXSEG4EI8_V_MF4_M2 |
6800 | 0U, // PseudoVLOXSEG4EI8_V_MF4_M2_MASK |
6801 | 0U, // PseudoVLOXSEG4EI8_V_MF4_MF2 |
6802 | 0U, // PseudoVLOXSEG4EI8_V_MF4_MF2_MASK |
6803 | 0U, // PseudoVLOXSEG4EI8_V_MF4_MF4 |
6804 | 0U, // PseudoVLOXSEG4EI8_V_MF4_MF4_MASK |
6805 | 0U, // PseudoVLOXSEG4EI8_V_MF8_M1 |
6806 | 0U, // PseudoVLOXSEG4EI8_V_MF8_M1_MASK |
6807 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF2 |
6808 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF2_MASK |
6809 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF4 |
6810 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF4_MASK |
6811 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF8 |
6812 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF8_MASK |
6813 | 0U, // PseudoVLOXSEG5EI16_V_M1_M1 |
6814 | 0U, // PseudoVLOXSEG5EI16_V_M1_M1_MASK |
6815 | 0U, // PseudoVLOXSEG5EI16_V_M1_MF2 |
6816 | 0U, // PseudoVLOXSEG5EI16_V_M1_MF2_MASK |
6817 | 0U, // PseudoVLOXSEG5EI16_V_M2_M1 |
6818 | 0U, // PseudoVLOXSEG5EI16_V_M2_M1_MASK |
6819 | 0U, // PseudoVLOXSEG5EI16_V_MF2_M1 |
6820 | 0U, // PseudoVLOXSEG5EI16_V_MF2_M1_MASK |
6821 | 0U, // PseudoVLOXSEG5EI16_V_MF2_MF2 |
6822 | 0U, // PseudoVLOXSEG5EI16_V_MF2_MF2_MASK |
6823 | 0U, // PseudoVLOXSEG5EI16_V_MF2_MF4 |
6824 | 0U, // PseudoVLOXSEG5EI16_V_MF2_MF4_MASK |
6825 | 0U, // PseudoVLOXSEG5EI16_V_MF4_M1 |
6826 | 0U, // PseudoVLOXSEG5EI16_V_MF4_M1_MASK |
6827 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF2 |
6828 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF2_MASK |
6829 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF4 |
6830 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF4_MASK |
6831 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF8 |
6832 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF8_MASK |
6833 | 0U, // PseudoVLOXSEG5EI32_V_M1_M1 |
6834 | 0U, // PseudoVLOXSEG5EI32_V_M1_M1_MASK |
6835 | 0U, // PseudoVLOXSEG5EI32_V_M1_MF2 |
6836 | 0U, // PseudoVLOXSEG5EI32_V_M1_MF2_MASK |
6837 | 0U, // PseudoVLOXSEG5EI32_V_M1_MF4 |
6838 | 0U, // PseudoVLOXSEG5EI32_V_M1_MF4_MASK |
6839 | 0U, // PseudoVLOXSEG5EI32_V_M2_M1 |
6840 | 0U, // PseudoVLOXSEG5EI32_V_M2_M1_MASK |
6841 | 0U, // PseudoVLOXSEG5EI32_V_M2_MF2 |
6842 | 0U, // PseudoVLOXSEG5EI32_V_M2_MF2_MASK |
6843 | 0U, // PseudoVLOXSEG5EI32_V_M4_M1 |
6844 | 0U, // PseudoVLOXSEG5EI32_V_M4_M1_MASK |
6845 | 0U, // PseudoVLOXSEG5EI32_V_MF2_M1 |
6846 | 0U, // PseudoVLOXSEG5EI32_V_MF2_M1_MASK |
6847 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF2 |
6848 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF2_MASK |
6849 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF4 |
6850 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF4_MASK |
6851 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF8 |
6852 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF8_MASK |
6853 | 0U, // PseudoVLOXSEG5EI64_V_M1_M1 |
6854 | 0U, // PseudoVLOXSEG5EI64_V_M1_M1_MASK |
6855 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF2 |
6856 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF2_MASK |
6857 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF4 |
6858 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF4_MASK |
6859 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF8 |
6860 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF8_MASK |
6861 | 0U, // PseudoVLOXSEG5EI64_V_M2_M1 |
6862 | 0U, // PseudoVLOXSEG5EI64_V_M2_M1_MASK |
6863 | 0U, // PseudoVLOXSEG5EI64_V_M2_MF2 |
6864 | 0U, // PseudoVLOXSEG5EI64_V_M2_MF2_MASK |
6865 | 0U, // PseudoVLOXSEG5EI64_V_M2_MF4 |
6866 | 0U, // PseudoVLOXSEG5EI64_V_M2_MF4_MASK |
6867 | 0U, // PseudoVLOXSEG5EI64_V_M4_M1 |
6868 | 0U, // PseudoVLOXSEG5EI64_V_M4_M1_MASK |
6869 | 0U, // PseudoVLOXSEG5EI64_V_M4_MF2 |
6870 | 0U, // PseudoVLOXSEG5EI64_V_M4_MF2_MASK |
6871 | 0U, // PseudoVLOXSEG5EI64_V_M8_M1 |
6872 | 0U, // PseudoVLOXSEG5EI64_V_M8_M1_MASK |
6873 | 0U, // PseudoVLOXSEG5EI8_V_M1_M1 |
6874 | 0U, // PseudoVLOXSEG5EI8_V_M1_M1_MASK |
6875 | 0U, // PseudoVLOXSEG5EI8_V_MF2_M1 |
6876 | 0U, // PseudoVLOXSEG5EI8_V_MF2_M1_MASK |
6877 | 0U, // PseudoVLOXSEG5EI8_V_MF2_MF2 |
6878 | 0U, // PseudoVLOXSEG5EI8_V_MF2_MF2_MASK |
6879 | 0U, // PseudoVLOXSEG5EI8_V_MF4_M1 |
6880 | 0U, // PseudoVLOXSEG5EI8_V_MF4_M1_MASK |
6881 | 0U, // PseudoVLOXSEG5EI8_V_MF4_MF2 |
6882 | 0U, // PseudoVLOXSEG5EI8_V_MF4_MF2_MASK |
6883 | 0U, // PseudoVLOXSEG5EI8_V_MF4_MF4 |
6884 | 0U, // PseudoVLOXSEG5EI8_V_MF4_MF4_MASK |
6885 | 0U, // PseudoVLOXSEG5EI8_V_MF8_M1 |
6886 | 0U, // PseudoVLOXSEG5EI8_V_MF8_M1_MASK |
6887 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF2 |
6888 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF2_MASK |
6889 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF4 |
6890 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF4_MASK |
6891 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF8 |
6892 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF8_MASK |
6893 | 0U, // PseudoVLOXSEG6EI16_V_M1_M1 |
6894 | 0U, // PseudoVLOXSEG6EI16_V_M1_M1_MASK |
6895 | 0U, // PseudoVLOXSEG6EI16_V_M1_MF2 |
6896 | 0U, // PseudoVLOXSEG6EI16_V_M1_MF2_MASK |
6897 | 0U, // PseudoVLOXSEG6EI16_V_M2_M1 |
6898 | 0U, // PseudoVLOXSEG6EI16_V_M2_M1_MASK |
6899 | 0U, // PseudoVLOXSEG6EI16_V_MF2_M1 |
6900 | 0U, // PseudoVLOXSEG6EI16_V_MF2_M1_MASK |
6901 | 0U, // PseudoVLOXSEG6EI16_V_MF2_MF2 |
6902 | 0U, // PseudoVLOXSEG6EI16_V_MF2_MF2_MASK |
6903 | 0U, // PseudoVLOXSEG6EI16_V_MF2_MF4 |
6904 | 0U, // PseudoVLOXSEG6EI16_V_MF2_MF4_MASK |
6905 | 0U, // PseudoVLOXSEG6EI16_V_MF4_M1 |
6906 | 0U, // PseudoVLOXSEG6EI16_V_MF4_M1_MASK |
6907 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF2 |
6908 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF2_MASK |
6909 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF4 |
6910 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF4_MASK |
6911 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF8 |
6912 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF8_MASK |
6913 | 0U, // PseudoVLOXSEG6EI32_V_M1_M1 |
6914 | 0U, // PseudoVLOXSEG6EI32_V_M1_M1_MASK |
6915 | 0U, // PseudoVLOXSEG6EI32_V_M1_MF2 |
6916 | 0U, // PseudoVLOXSEG6EI32_V_M1_MF2_MASK |
6917 | 0U, // PseudoVLOXSEG6EI32_V_M1_MF4 |
6918 | 0U, // PseudoVLOXSEG6EI32_V_M1_MF4_MASK |
6919 | 0U, // PseudoVLOXSEG6EI32_V_M2_M1 |
6920 | 0U, // PseudoVLOXSEG6EI32_V_M2_M1_MASK |
6921 | 0U, // PseudoVLOXSEG6EI32_V_M2_MF2 |
6922 | 0U, // PseudoVLOXSEG6EI32_V_M2_MF2_MASK |
6923 | 0U, // PseudoVLOXSEG6EI32_V_M4_M1 |
6924 | 0U, // PseudoVLOXSEG6EI32_V_M4_M1_MASK |
6925 | 0U, // PseudoVLOXSEG6EI32_V_MF2_M1 |
6926 | 0U, // PseudoVLOXSEG6EI32_V_MF2_M1_MASK |
6927 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF2 |
6928 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF2_MASK |
6929 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF4 |
6930 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF4_MASK |
6931 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF8 |
6932 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF8_MASK |
6933 | 0U, // PseudoVLOXSEG6EI64_V_M1_M1 |
6934 | 0U, // PseudoVLOXSEG6EI64_V_M1_M1_MASK |
6935 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF2 |
6936 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF2_MASK |
6937 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF4 |
6938 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF4_MASK |
6939 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF8 |
6940 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF8_MASK |
6941 | 0U, // PseudoVLOXSEG6EI64_V_M2_M1 |
6942 | 0U, // PseudoVLOXSEG6EI64_V_M2_M1_MASK |
6943 | 0U, // PseudoVLOXSEG6EI64_V_M2_MF2 |
6944 | 0U, // PseudoVLOXSEG6EI64_V_M2_MF2_MASK |
6945 | 0U, // PseudoVLOXSEG6EI64_V_M2_MF4 |
6946 | 0U, // PseudoVLOXSEG6EI64_V_M2_MF4_MASK |
6947 | 0U, // PseudoVLOXSEG6EI64_V_M4_M1 |
6948 | 0U, // PseudoVLOXSEG6EI64_V_M4_M1_MASK |
6949 | 0U, // PseudoVLOXSEG6EI64_V_M4_MF2 |
6950 | 0U, // PseudoVLOXSEG6EI64_V_M4_MF2_MASK |
6951 | 0U, // PseudoVLOXSEG6EI64_V_M8_M1 |
6952 | 0U, // PseudoVLOXSEG6EI64_V_M8_M1_MASK |
6953 | 0U, // PseudoVLOXSEG6EI8_V_M1_M1 |
6954 | 0U, // PseudoVLOXSEG6EI8_V_M1_M1_MASK |
6955 | 0U, // PseudoVLOXSEG6EI8_V_MF2_M1 |
6956 | 0U, // PseudoVLOXSEG6EI8_V_MF2_M1_MASK |
6957 | 0U, // PseudoVLOXSEG6EI8_V_MF2_MF2 |
6958 | 0U, // PseudoVLOXSEG6EI8_V_MF2_MF2_MASK |
6959 | 0U, // PseudoVLOXSEG6EI8_V_MF4_M1 |
6960 | 0U, // PseudoVLOXSEG6EI8_V_MF4_M1_MASK |
6961 | 0U, // PseudoVLOXSEG6EI8_V_MF4_MF2 |
6962 | 0U, // PseudoVLOXSEG6EI8_V_MF4_MF2_MASK |
6963 | 0U, // PseudoVLOXSEG6EI8_V_MF4_MF4 |
6964 | 0U, // PseudoVLOXSEG6EI8_V_MF4_MF4_MASK |
6965 | 0U, // PseudoVLOXSEG6EI8_V_MF8_M1 |
6966 | 0U, // PseudoVLOXSEG6EI8_V_MF8_M1_MASK |
6967 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF2 |
6968 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF2_MASK |
6969 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF4 |
6970 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF4_MASK |
6971 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF8 |
6972 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF8_MASK |
6973 | 0U, // PseudoVLOXSEG7EI16_V_M1_M1 |
6974 | 0U, // PseudoVLOXSEG7EI16_V_M1_M1_MASK |
6975 | 0U, // PseudoVLOXSEG7EI16_V_M1_MF2 |
6976 | 0U, // PseudoVLOXSEG7EI16_V_M1_MF2_MASK |
6977 | 0U, // PseudoVLOXSEG7EI16_V_M2_M1 |
6978 | 0U, // PseudoVLOXSEG7EI16_V_M2_M1_MASK |
6979 | 0U, // PseudoVLOXSEG7EI16_V_MF2_M1 |
6980 | 0U, // PseudoVLOXSEG7EI16_V_MF2_M1_MASK |
6981 | 0U, // PseudoVLOXSEG7EI16_V_MF2_MF2 |
6982 | 0U, // PseudoVLOXSEG7EI16_V_MF2_MF2_MASK |
6983 | 0U, // PseudoVLOXSEG7EI16_V_MF2_MF4 |
6984 | 0U, // PseudoVLOXSEG7EI16_V_MF2_MF4_MASK |
6985 | 0U, // PseudoVLOXSEG7EI16_V_MF4_M1 |
6986 | 0U, // PseudoVLOXSEG7EI16_V_MF4_M1_MASK |
6987 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF2 |
6988 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF2_MASK |
6989 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF4 |
6990 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF4_MASK |
6991 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF8 |
6992 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF8_MASK |
6993 | 0U, // PseudoVLOXSEG7EI32_V_M1_M1 |
6994 | 0U, // PseudoVLOXSEG7EI32_V_M1_M1_MASK |
6995 | 0U, // PseudoVLOXSEG7EI32_V_M1_MF2 |
6996 | 0U, // PseudoVLOXSEG7EI32_V_M1_MF2_MASK |
6997 | 0U, // PseudoVLOXSEG7EI32_V_M1_MF4 |
6998 | 0U, // PseudoVLOXSEG7EI32_V_M1_MF4_MASK |
6999 | 0U, // PseudoVLOXSEG7EI32_V_M2_M1 |
7000 | 0U, // PseudoVLOXSEG7EI32_V_M2_M1_MASK |
7001 | 0U, // PseudoVLOXSEG7EI32_V_M2_MF2 |
7002 | 0U, // PseudoVLOXSEG7EI32_V_M2_MF2_MASK |
7003 | 0U, // PseudoVLOXSEG7EI32_V_M4_M1 |
7004 | 0U, // PseudoVLOXSEG7EI32_V_M4_M1_MASK |
7005 | 0U, // PseudoVLOXSEG7EI32_V_MF2_M1 |
7006 | 0U, // PseudoVLOXSEG7EI32_V_MF2_M1_MASK |
7007 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF2 |
7008 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF2_MASK |
7009 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF4 |
7010 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF4_MASK |
7011 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF8 |
7012 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF8_MASK |
7013 | 0U, // PseudoVLOXSEG7EI64_V_M1_M1 |
7014 | 0U, // PseudoVLOXSEG7EI64_V_M1_M1_MASK |
7015 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF2 |
7016 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF2_MASK |
7017 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF4 |
7018 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF4_MASK |
7019 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF8 |
7020 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF8_MASK |
7021 | 0U, // PseudoVLOXSEG7EI64_V_M2_M1 |
7022 | 0U, // PseudoVLOXSEG7EI64_V_M2_M1_MASK |
7023 | 0U, // PseudoVLOXSEG7EI64_V_M2_MF2 |
7024 | 0U, // PseudoVLOXSEG7EI64_V_M2_MF2_MASK |
7025 | 0U, // PseudoVLOXSEG7EI64_V_M2_MF4 |
7026 | 0U, // PseudoVLOXSEG7EI64_V_M2_MF4_MASK |
7027 | 0U, // PseudoVLOXSEG7EI64_V_M4_M1 |
7028 | 0U, // PseudoVLOXSEG7EI64_V_M4_M1_MASK |
7029 | 0U, // PseudoVLOXSEG7EI64_V_M4_MF2 |
7030 | 0U, // PseudoVLOXSEG7EI64_V_M4_MF2_MASK |
7031 | 0U, // PseudoVLOXSEG7EI64_V_M8_M1 |
7032 | 0U, // PseudoVLOXSEG7EI64_V_M8_M1_MASK |
7033 | 0U, // PseudoVLOXSEG7EI8_V_M1_M1 |
7034 | 0U, // PseudoVLOXSEG7EI8_V_M1_M1_MASK |
7035 | 0U, // PseudoVLOXSEG7EI8_V_MF2_M1 |
7036 | 0U, // PseudoVLOXSEG7EI8_V_MF2_M1_MASK |
7037 | 0U, // PseudoVLOXSEG7EI8_V_MF2_MF2 |
7038 | 0U, // PseudoVLOXSEG7EI8_V_MF2_MF2_MASK |
7039 | 0U, // PseudoVLOXSEG7EI8_V_MF4_M1 |
7040 | 0U, // PseudoVLOXSEG7EI8_V_MF4_M1_MASK |
7041 | 0U, // PseudoVLOXSEG7EI8_V_MF4_MF2 |
7042 | 0U, // PseudoVLOXSEG7EI8_V_MF4_MF2_MASK |
7043 | 0U, // PseudoVLOXSEG7EI8_V_MF4_MF4 |
7044 | 0U, // PseudoVLOXSEG7EI8_V_MF4_MF4_MASK |
7045 | 0U, // PseudoVLOXSEG7EI8_V_MF8_M1 |
7046 | 0U, // PseudoVLOXSEG7EI8_V_MF8_M1_MASK |
7047 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF2 |
7048 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF2_MASK |
7049 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF4 |
7050 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF4_MASK |
7051 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF8 |
7052 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF8_MASK |
7053 | 0U, // PseudoVLOXSEG8EI16_V_M1_M1 |
7054 | 0U, // PseudoVLOXSEG8EI16_V_M1_M1_MASK |
7055 | 0U, // PseudoVLOXSEG8EI16_V_M1_MF2 |
7056 | 0U, // PseudoVLOXSEG8EI16_V_M1_MF2_MASK |
7057 | 0U, // PseudoVLOXSEG8EI16_V_M2_M1 |
7058 | 0U, // PseudoVLOXSEG8EI16_V_M2_M1_MASK |
7059 | 0U, // PseudoVLOXSEG8EI16_V_MF2_M1 |
7060 | 0U, // PseudoVLOXSEG8EI16_V_MF2_M1_MASK |
7061 | 0U, // PseudoVLOXSEG8EI16_V_MF2_MF2 |
7062 | 0U, // PseudoVLOXSEG8EI16_V_MF2_MF2_MASK |
7063 | 0U, // PseudoVLOXSEG8EI16_V_MF2_MF4 |
7064 | 0U, // PseudoVLOXSEG8EI16_V_MF2_MF4_MASK |
7065 | 0U, // PseudoVLOXSEG8EI16_V_MF4_M1 |
7066 | 0U, // PseudoVLOXSEG8EI16_V_MF4_M1_MASK |
7067 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF2 |
7068 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF2_MASK |
7069 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF4 |
7070 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF4_MASK |
7071 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF8 |
7072 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF8_MASK |
7073 | 0U, // PseudoVLOXSEG8EI32_V_M1_M1 |
7074 | 0U, // PseudoVLOXSEG8EI32_V_M1_M1_MASK |
7075 | 0U, // PseudoVLOXSEG8EI32_V_M1_MF2 |
7076 | 0U, // PseudoVLOXSEG8EI32_V_M1_MF2_MASK |
7077 | 0U, // PseudoVLOXSEG8EI32_V_M1_MF4 |
7078 | 0U, // PseudoVLOXSEG8EI32_V_M1_MF4_MASK |
7079 | 0U, // PseudoVLOXSEG8EI32_V_M2_M1 |
7080 | 0U, // PseudoVLOXSEG8EI32_V_M2_M1_MASK |
7081 | 0U, // PseudoVLOXSEG8EI32_V_M2_MF2 |
7082 | 0U, // PseudoVLOXSEG8EI32_V_M2_MF2_MASK |
7083 | 0U, // PseudoVLOXSEG8EI32_V_M4_M1 |
7084 | 0U, // PseudoVLOXSEG8EI32_V_M4_M1_MASK |
7085 | 0U, // PseudoVLOXSEG8EI32_V_MF2_M1 |
7086 | 0U, // PseudoVLOXSEG8EI32_V_MF2_M1_MASK |
7087 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF2 |
7088 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF2_MASK |
7089 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF4 |
7090 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF4_MASK |
7091 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF8 |
7092 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF8_MASK |
7093 | 0U, // PseudoVLOXSEG8EI64_V_M1_M1 |
7094 | 0U, // PseudoVLOXSEG8EI64_V_M1_M1_MASK |
7095 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF2 |
7096 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF2_MASK |
7097 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF4 |
7098 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF4_MASK |
7099 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF8 |
7100 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF8_MASK |
7101 | 0U, // PseudoVLOXSEG8EI64_V_M2_M1 |
7102 | 0U, // PseudoVLOXSEG8EI64_V_M2_M1_MASK |
7103 | 0U, // PseudoVLOXSEG8EI64_V_M2_MF2 |
7104 | 0U, // PseudoVLOXSEG8EI64_V_M2_MF2_MASK |
7105 | 0U, // PseudoVLOXSEG8EI64_V_M2_MF4 |
7106 | 0U, // PseudoVLOXSEG8EI64_V_M2_MF4_MASK |
7107 | 0U, // PseudoVLOXSEG8EI64_V_M4_M1 |
7108 | 0U, // PseudoVLOXSEG8EI64_V_M4_M1_MASK |
7109 | 0U, // PseudoVLOXSEG8EI64_V_M4_MF2 |
7110 | 0U, // PseudoVLOXSEG8EI64_V_M4_MF2_MASK |
7111 | 0U, // PseudoVLOXSEG8EI64_V_M8_M1 |
7112 | 0U, // PseudoVLOXSEG8EI64_V_M8_M1_MASK |
7113 | 0U, // PseudoVLOXSEG8EI8_V_M1_M1 |
7114 | 0U, // PseudoVLOXSEG8EI8_V_M1_M1_MASK |
7115 | 0U, // PseudoVLOXSEG8EI8_V_MF2_M1 |
7116 | 0U, // PseudoVLOXSEG8EI8_V_MF2_M1_MASK |
7117 | 0U, // PseudoVLOXSEG8EI8_V_MF2_MF2 |
7118 | 0U, // PseudoVLOXSEG8EI8_V_MF2_MF2_MASK |
7119 | 0U, // PseudoVLOXSEG8EI8_V_MF4_M1 |
7120 | 0U, // PseudoVLOXSEG8EI8_V_MF4_M1_MASK |
7121 | 0U, // PseudoVLOXSEG8EI8_V_MF4_MF2 |
7122 | 0U, // PseudoVLOXSEG8EI8_V_MF4_MF2_MASK |
7123 | 0U, // PseudoVLOXSEG8EI8_V_MF4_MF4 |
7124 | 0U, // PseudoVLOXSEG8EI8_V_MF4_MF4_MASK |
7125 | 0U, // PseudoVLOXSEG8EI8_V_MF8_M1 |
7126 | 0U, // PseudoVLOXSEG8EI8_V_MF8_M1_MASK |
7127 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF2 |
7128 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF2_MASK |
7129 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF4 |
7130 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF4_MASK |
7131 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF8 |
7132 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF8_MASK |
7133 | 0U, // PseudoVLSE16_V_M1 |
7134 | 0U, // PseudoVLSE16_V_M1_MASK |
7135 | 0U, // PseudoVLSE16_V_M2 |
7136 | 0U, // PseudoVLSE16_V_M2_MASK |
7137 | 0U, // PseudoVLSE16_V_M4 |
7138 | 0U, // PseudoVLSE16_V_M4_MASK |
7139 | 0U, // PseudoVLSE16_V_M8 |
7140 | 0U, // PseudoVLSE16_V_M8_MASK |
7141 | 0U, // PseudoVLSE16_V_MF2 |
7142 | 0U, // PseudoVLSE16_V_MF2_MASK |
7143 | 0U, // PseudoVLSE16_V_MF4 |
7144 | 0U, // PseudoVLSE16_V_MF4_MASK |
7145 | 0U, // PseudoVLSE32_V_M1 |
7146 | 0U, // PseudoVLSE32_V_M1_MASK |
7147 | 0U, // PseudoVLSE32_V_M2 |
7148 | 0U, // PseudoVLSE32_V_M2_MASK |
7149 | 0U, // PseudoVLSE32_V_M4 |
7150 | 0U, // PseudoVLSE32_V_M4_MASK |
7151 | 0U, // PseudoVLSE32_V_M8 |
7152 | 0U, // PseudoVLSE32_V_M8_MASK |
7153 | 0U, // PseudoVLSE32_V_MF2 |
7154 | 0U, // PseudoVLSE32_V_MF2_MASK |
7155 | 0U, // PseudoVLSE64_V_M1 |
7156 | 0U, // PseudoVLSE64_V_M1_MASK |
7157 | 0U, // PseudoVLSE64_V_M2 |
7158 | 0U, // PseudoVLSE64_V_M2_MASK |
7159 | 0U, // PseudoVLSE64_V_M4 |
7160 | 0U, // PseudoVLSE64_V_M4_MASK |
7161 | 0U, // PseudoVLSE64_V_M8 |
7162 | 0U, // PseudoVLSE64_V_M8_MASK |
7163 | 0U, // PseudoVLSE8_V_M1 |
7164 | 0U, // PseudoVLSE8_V_M1_MASK |
7165 | 0U, // PseudoVLSE8_V_M2 |
7166 | 0U, // PseudoVLSE8_V_M2_MASK |
7167 | 0U, // PseudoVLSE8_V_M4 |
7168 | 0U, // PseudoVLSE8_V_M4_MASK |
7169 | 0U, // PseudoVLSE8_V_M8 |
7170 | 0U, // PseudoVLSE8_V_M8_MASK |
7171 | 0U, // PseudoVLSE8_V_MF2 |
7172 | 0U, // PseudoVLSE8_V_MF2_MASK |
7173 | 0U, // PseudoVLSE8_V_MF4 |
7174 | 0U, // PseudoVLSE8_V_MF4_MASK |
7175 | 0U, // PseudoVLSE8_V_MF8 |
7176 | 0U, // PseudoVLSE8_V_MF8_MASK |
7177 | 0U, // PseudoVLSEG2E16FF_V_M1 |
7178 | 0U, // PseudoVLSEG2E16FF_V_M1_MASK |
7179 | 0U, // PseudoVLSEG2E16FF_V_M2 |
7180 | 0U, // PseudoVLSEG2E16FF_V_M2_MASK |
7181 | 0U, // PseudoVLSEG2E16FF_V_M4 |
7182 | 0U, // PseudoVLSEG2E16FF_V_M4_MASK |
7183 | 0U, // PseudoVLSEG2E16FF_V_MF2 |
7184 | 0U, // PseudoVLSEG2E16FF_V_MF2_MASK |
7185 | 0U, // PseudoVLSEG2E16FF_V_MF4 |
7186 | 0U, // PseudoVLSEG2E16FF_V_MF4_MASK |
7187 | 0U, // PseudoVLSEG2E16_V_M1 |
7188 | 0U, // PseudoVLSEG2E16_V_M1_MASK |
7189 | 0U, // PseudoVLSEG2E16_V_M2 |
7190 | 0U, // PseudoVLSEG2E16_V_M2_MASK |
7191 | 0U, // PseudoVLSEG2E16_V_M4 |
7192 | 0U, // PseudoVLSEG2E16_V_M4_MASK |
7193 | 0U, // PseudoVLSEG2E16_V_MF2 |
7194 | 0U, // PseudoVLSEG2E16_V_MF2_MASK |
7195 | 0U, // PseudoVLSEG2E16_V_MF4 |
7196 | 0U, // PseudoVLSEG2E16_V_MF4_MASK |
7197 | 0U, // PseudoVLSEG2E32FF_V_M1 |
7198 | 0U, // PseudoVLSEG2E32FF_V_M1_MASK |
7199 | 0U, // PseudoVLSEG2E32FF_V_M2 |
7200 | 0U, // PseudoVLSEG2E32FF_V_M2_MASK |
7201 | 0U, // PseudoVLSEG2E32FF_V_M4 |
7202 | 0U, // PseudoVLSEG2E32FF_V_M4_MASK |
7203 | 0U, // PseudoVLSEG2E32FF_V_MF2 |
7204 | 0U, // PseudoVLSEG2E32FF_V_MF2_MASK |
7205 | 0U, // PseudoVLSEG2E32_V_M1 |
7206 | 0U, // PseudoVLSEG2E32_V_M1_MASK |
7207 | 0U, // PseudoVLSEG2E32_V_M2 |
7208 | 0U, // PseudoVLSEG2E32_V_M2_MASK |
7209 | 0U, // PseudoVLSEG2E32_V_M4 |
7210 | 0U, // PseudoVLSEG2E32_V_M4_MASK |
7211 | 0U, // PseudoVLSEG2E32_V_MF2 |
7212 | 0U, // PseudoVLSEG2E32_V_MF2_MASK |
7213 | 0U, // PseudoVLSEG2E64FF_V_M1 |
7214 | 0U, // PseudoVLSEG2E64FF_V_M1_MASK |
7215 | 0U, // PseudoVLSEG2E64FF_V_M2 |
7216 | 0U, // PseudoVLSEG2E64FF_V_M2_MASK |
7217 | 0U, // PseudoVLSEG2E64FF_V_M4 |
7218 | 0U, // PseudoVLSEG2E64FF_V_M4_MASK |
7219 | 0U, // PseudoVLSEG2E64_V_M1 |
7220 | 0U, // PseudoVLSEG2E64_V_M1_MASK |
7221 | 0U, // PseudoVLSEG2E64_V_M2 |
7222 | 0U, // PseudoVLSEG2E64_V_M2_MASK |
7223 | 0U, // PseudoVLSEG2E64_V_M4 |
7224 | 0U, // PseudoVLSEG2E64_V_M4_MASK |
7225 | 0U, // PseudoVLSEG2E8FF_V_M1 |
7226 | 0U, // PseudoVLSEG2E8FF_V_M1_MASK |
7227 | 0U, // PseudoVLSEG2E8FF_V_M2 |
7228 | 0U, // PseudoVLSEG2E8FF_V_M2_MASK |
7229 | 0U, // PseudoVLSEG2E8FF_V_M4 |
7230 | 0U, // PseudoVLSEG2E8FF_V_M4_MASK |
7231 | 0U, // PseudoVLSEG2E8FF_V_MF2 |
7232 | 0U, // PseudoVLSEG2E8FF_V_MF2_MASK |
7233 | 0U, // PseudoVLSEG2E8FF_V_MF4 |
7234 | 0U, // PseudoVLSEG2E8FF_V_MF4_MASK |
7235 | 0U, // PseudoVLSEG2E8FF_V_MF8 |
7236 | 0U, // PseudoVLSEG2E8FF_V_MF8_MASK |
7237 | 0U, // PseudoVLSEG2E8_V_M1 |
7238 | 0U, // PseudoVLSEG2E8_V_M1_MASK |
7239 | 0U, // PseudoVLSEG2E8_V_M2 |
7240 | 0U, // PseudoVLSEG2E8_V_M2_MASK |
7241 | 0U, // PseudoVLSEG2E8_V_M4 |
7242 | 0U, // PseudoVLSEG2E8_V_M4_MASK |
7243 | 0U, // PseudoVLSEG2E8_V_MF2 |
7244 | 0U, // PseudoVLSEG2E8_V_MF2_MASK |
7245 | 0U, // PseudoVLSEG2E8_V_MF4 |
7246 | 0U, // PseudoVLSEG2E8_V_MF4_MASK |
7247 | 0U, // PseudoVLSEG2E8_V_MF8 |
7248 | 0U, // PseudoVLSEG2E8_V_MF8_MASK |
7249 | 0U, // PseudoVLSEG3E16FF_V_M1 |
7250 | 0U, // PseudoVLSEG3E16FF_V_M1_MASK |
7251 | 0U, // PseudoVLSEG3E16FF_V_M2 |
7252 | 0U, // PseudoVLSEG3E16FF_V_M2_MASK |
7253 | 0U, // PseudoVLSEG3E16FF_V_MF2 |
7254 | 0U, // PseudoVLSEG3E16FF_V_MF2_MASK |
7255 | 0U, // PseudoVLSEG3E16FF_V_MF4 |
7256 | 0U, // PseudoVLSEG3E16FF_V_MF4_MASK |
7257 | 0U, // PseudoVLSEG3E16_V_M1 |
7258 | 0U, // PseudoVLSEG3E16_V_M1_MASK |
7259 | 0U, // PseudoVLSEG3E16_V_M2 |
7260 | 0U, // PseudoVLSEG3E16_V_M2_MASK |
7261 | 0U, // PseudoVLSEG3E16_V_MF2 |
7262 | 0U, // PseudoVLSEG3E16_V_MF2_MASK |
7263 | 0U, // PseudoVLSEG3E16_V_MF4 |
7264 | 0U, // PseudoVLSEG3E16_V_MF4_MASK |
7265 | 0U, // PseudoVLSEG3E32FF_V_M1 |
7266 | 0U, // PseudoVLSEG3E32FF_V_M1_MASK |
7267 | 0U, // PseudoVLSEG3E32FF_V_M2 |
7268 | 0U, // PseudoVLSEG3E32FF_V_M2_MASK |
7269 | 0U, // PseudoVLSEG3E32FF_V_MF2 |
7270 | 0U, // PseudoVLSEG3E32FF_V_MF2_MASK |
7271 | 0U, // PseudoVLSEG3E32_V_M1 |
7272 | 0U, // PseudoVLSEG3E32_V_M1_MASK |
7273 | 0U, // PseudoVLSEG3E32_V_M2 |
7274 | 0U, // PseudoVLSEG3E32_V_M2_MASK |
7275 | 0U, // PseudoVLSEG3E32_V_MF2 |
7276 | 0U, // PseudoVLSEG3E32_V_MF2_MASK |
7277 | 0U, // PseudoVLSEG3E64FF_V_M1 |
7278 | 0U, // PseudoVLSEG3E64FF_V_M1_MASK |
7279 | 0U, // PseudoVLSEG3E64FF_V_M2 |
7280 | 0U, // PseudoVLSEG3E64FF_V_M2_MASK |
7281 | 0U, // PseudoVLSEG3E64_V_M1 |
7282 | 0U, // PseudoVLSEG3E64_V_M1_MASK |
7283 | 0U, // PseudoVLSEG3E64_V_M2 |
7284 | 0U, // PseudoVLSEG3E64_V_M2_MASK |
7285 | 0U, // PseudoVLSEG3E8FF_V_M1 |
7286 | 0U, // PseudoVLSEG3E8FF_V_M1_MASK |
7287 | 0U, // PseudoVLSEG3E8FF_V_M2 |
7288 | 0U, // PseudoVLSEG3E8FF_V_M2_MASK |
7289 | 0U, // PseudoVLSEG3E8FF_V_MF2 |
7290 | 0U, // PseudoVLSEG3E8FF_V_MF2_MASK |
7291 | 0U, // PseudoVLSEG3E8FF_V_MF4 |
7292 | 0U, // PseudoVLSEG3E8FF_V_MF4_MASK |
7293 | 0U, // PseudoVLSEG3E8FF_V_MF8 |
7294 | 0U, // PseudoVLSEG3E8FF_V_MF8_MASK |
7295 | 0U, // PseudoVLSEG3E8_V_M1 |
7296 | 0U, // PseudoVLSEG3E8_V_M1_MASK |
7297 | 0U, // PseudoVLSEG3E8_V_M2 |
7298 | 0U, // PseudoVLSEG3E8_V_M2_MASK |
7299 | 0U, // PseudoVLSEG3E8_V_MF2 |
7300 | 0U, // PseudoVLSEG3E8_V_MF2_MASK |
7301 | 0U, // PseudoVLSEG3E8_V_MF4 |
7302 | 0U, // PseudoVLSEG3E8_V_MF4_MASK |
7303 | 0U, // PseudoVLSEG3E8_V_MF8 |
7304 | 0U, // PseudoVLSEG3E8_V_MF8_MASK |
7305 | 0U, // PseudoVLSEG4E16FF_V_M1 |
7306 | 0U, // PseudoVLSEG4E16FF_V_M1_MASK |
7307 | 0U, // PseudoVLSEG4E16FF_V_M2 |
7308 | 0U, // PseudoVLSEG4E16FF_V_M2_MASK |
7309 | 0U, // PseudoVLSEG4E16FF_V_MF2 |
7310 | 0U, // PseudoVLSEG4E16FF_V_MF2_MASK |
7311 | 0U, // PseudoVLSEG4E16FF_V_MF4 |
7312 | 0U, // PseudoVLSEG4E16FF_V_MF4_MASK |
7313 | 0U, // PseudoVLSEG4E16_V_M1 |
7314 | 0U, // PseudoVLSEG4E16_V_M1_MASK |
7315 | 0U, // PseudoVLSEG4E16_V_M2 |
7316 | 0U, // PseudoVLSEG4E16_V_M2_MASK |
7317 | 0U, // PseudoVLSEG4E16_V_MF2 |
7318 | 0U, // PseudoVLSEG4E16_V_MF2_MASK |
7319 | 0U, // PseudoVLSEG4E16_V_MF4 |
7320 | 0U, // PseudoVLSEG4E16_V_MF4_MASK |
7321 | 0U, // PseudoVLSEG4E32FF_V_M1 |
7322 | 0U, // PseudoVLSEG4E32FF_V_M1_MASK |
7323 | 0U, // PseudoVLSEG4E32FF_V_M2 |
7324 | 0U, // PseudoVLSEG4E32FF_V_M2_MASK |
7325 | 0U, // PseudoVLSEG4E32FF_V_MF2 |
7326 | 0U, // PseudoVLSEG4E32FF_V_MF2_MASK |
7327 | 0U, // PseudoVLSEG4E32_V_M1 |
7328 | 0U, // PseudoVLSEG4E32_V_M1_MASK |
7329 | 0U, // PseudoVLSEG4E32_V_M2 |
7330 | 0U, // PseudoVLSEG4E32_V_M2_MASK |
7331 | 0U, // PseudoVLSEG4E32_V_MF2 |
7332 | 0U, // PseudoVLSEG4E32_V_MF2_MASK |
7333 | 0U, // PseudoVLSEG4E64FF_V_M1 |
7334 | 0U, // PseudoVLSEG4E64FF_V_M1_MASK |
7335 | 0U, // PseudoVLSEG4E64FF_V_M2 |
7336 | 0U, // PseudoVLSEG4E64FF_V_M2_MASK |
7337 | 0U, // PseudoVLSEG4E64_V_M1 |
7338 | 0U, // PseudoVLSEG4E64_V_M1_MASK |
7339 | 0U, // PseudoVLSEG4E64_V_M2 |
7340 | 0U, // PseudoVLSEG4E64_V_M2_MASK |
7341 | 0U, // PseudoVLSEG4E8FF_V_M1 |
7342 | 0U, // PseudoVLSEG4E8FF_V_M1_MASK |
7343 | 0U, // PseudoVLSEG4E8FF_V_M2 |
7344 | 0U, // PseudoVLSEG4E8FF_V_M2_MASK |
7345 | 0U, // PseudoVLSEG4E8FF_V_MF2 |
7346 | 0U, // PseudoVLSEG4E8FF_V_MF2_MASK |
7347 | 0U, // PseudoVLSEG4E8FF_V_MF4 |
7348 | 0U, // PseudoVLSEG4E8FF_V_MF4_MASK |
7349 | 0U, // PseudoVLSEG4E8FF_V_MF8 |
7350 | 0U, // PseudoVLSEG4E8FF_V_MF8_MASK |
7351 | 0U, // PseudoVLSEG4E8_V_M1 |
7352 | 0U, // PseudoVLSEG4E8_V_M1_MASK |
7353 | 0U, // PseudoVLSEG4E8_V_M2 |
7354 | 0U, // PseudoVLSEG4E8_V_M2_MASK |
7355 | 0U, // PseudoVLSEG4E8_V_MF2 |
7356 | 0U, // PseudoVLSEG4E8_V_MF2_MASK |
7357 | 0U, // PseudoVLSEG4E8_V_MF4 |
7358 | 0U, // PseudoVLSEG4E8_V_MF4_MASK |
7359 | 0U, // PseudoVLSEG4E8_V_MF8 |
7360 | 0U, // PseudoVLSEG4E8_V_MF8_MASK |
7361 | 0U, // PseudoVLSEG5E16FF_V_M1 |
7362 | 0U, // PseudoVLSEG5E16FF_V_M1_MASK |
7363 | 0U, // PseudoVLSEG5E16FF_V_MF2 |
7364 | 0U, // PseudoVLSEG5E16FF_V_MF2_MASK |
7365 | 0U, // PseudoVLSEG5E16FF_V_MF4 |
7366 | 0U, // PseudoVLSEG5E16FF_V_MF4_MASK |
7367 | 0U, // PseudoVLSEG5E16_V_M1 |
7368 | 0U, // PseudoVLSEG5E16_V_M1_MASK |
7369 | 0U, // PseudoVLSEG5E16_V_MF2 |
7370 | 0U, // PseudoVLSEG5E16_V_MF2_MASK |
7371 | 0U, // PseudoVLSEG5E16_V_MF4 |
7372 | 0U, // PseudoVLSEG5E16_V_MF4_MASK |
7373 | 0U, // PseudoVLSEG5E32FF_V_M1 |
7374 | 0U, // PseudoVLSEG5E32FF_V_M1_MASK |
7375 | 0U, // PseudoVLSEG5E32FF_V_MF2 |
7376 | 0U, // PseudoVLSEG5E32FF_V_MF2_MASK |
7377 | 0U, // PseudoVLSEG5E32_V_M1 |
7378 | 0U, // PseudoVLSEG5E32_V_M1_MASK |
7379 | 0U, // PseudoVLSEG5E32_V_MF2 |
7380 | 0U, // PseudoVLSEG5E32_V_MF2_MASK |
7381 | 0U, // PseudoVLSEG5E64FF_V_M1 |
7382 | 0U, // PseudoVLSEG5E64FF_V_M1_MASK |
7383 | 0U, // PseudoVLSEG5E64_V_M1 |
7384 | 0U, // PseudoVLSEG5E64_V_M1_MASK |
7385 | 0U, // PseudoVLSEG5E8FF_V_M1 |
7386 | 0U, // PseudoVLSEG5E8FF_V_M1_MASK |
7387 | 0U, // PseudoVLSEG5E8FF_V_MF2 |
7388 | 0U, // PseudoVLSEG5E8FF_V_MF2_MASK |
7389 | 0U, // PseudoVLSEG5E8FF_V_MF4 |
7390 | 0U, // PseudoVLSEG5E8FF_V_MF4_MASK |
7391 | 0U, // PseudoVLSEG5E8FF_V_MF8 |
7392 | 0U, // PseudoVLSEG5E8FF_V_MF8_MASK |
7393 | 0U, // PseudoVLSEG5E8_V_M1 |
7394 | 0U, // PseudoVLSEG5E8_V_M1_MASK |
7395 | 0U, // PseudoVLSEG5E8_V_MF2 |
7396 | 0U, // PseudoVLSEG5E8_V_MF2_MASK |
7397 | 0U, // PseudoVLSEG5E8_V_MF4 |
7398 | 0U, // PseudoVLSEG5E8_V_MF4_MASK |
7399 | 0U, // PseudoVLSEG5E8_V_MF8 |
7400 | 0U, // PseudoVLSEG5E8_V_MF8_MASK |
7401 | 0U, // PseudoVLSEG6E16FF_V_M1 |
7402 | 0U, // PseudoVLSEG6E16FF_V_M1_MASK |
7403 | 0U, // PseudoVLSEG6E16FF_V_MF2 |
7404 | 0U, // PseudoVLSEG6E16FF_V_MF2_MASK |
7405 | 0U, // PseudoVLSEG6E16FF_V_MF4 |
7406 | 0U, // PseudoVLSEG6E16FF_V_MF4_MASK |
7407 | 0U, // PseudoVLSEG6E16_V_M1 |
7408 | 0U, // PseudoVLSEG6E16_V_M1_MASK |
7409 | 0U, // PseudoVLSEG6E16_V_MF2 |
7410 | 0U, // PseudoVLSEG6E16_V_MF2_MASK |
7411 | 0U, // PseudoVLSEG6E16_V_MF4 |
7412 | 0U, // PseudoVLSEG6E16_V_MF4_MASK |
7413 | 0U, // PseudoVLSEG6E32FF_V_M1 |
7414 | 0U, // PseudoVLSEG6E32FF_V_M1_MASK |
7415 | 0U, // PseudoVLSEG6E32FF_V_MF2 |
7416 | 0U, // PseudoVLSEG6E32FF_V_MF2_MASK |
7417 | 0U, // PseudoVLSEG6E32_V_M1 |
7418 | 0U, // PseudoVLSEG6E32_V_M1_MASK |
7419 | 0U, // PseudoVLSEG6E32_V_MF2 |
7420 | 0U, // PseudoVLSEG6E32_V_MF2_MASK |
7421 | 0U, // PseudoVLSEG6E64FF_V_M1 |
7422 | 0U, // PseudoVLSEG6E64FF_V_M1_MASK |
7423 | 0U, // PseudoVLSEG6E64_V_M1 |
7424 | 0U, // PseudoVLSEG6E64_V_M1_MASK |
7425 | 0U, // PseudoVLSEG6E8FF_V_M1 |
7426 | 0U, // PseudoVLSEG6E8FF_V_M1_MASK |
7427 | 0U, // PseudoVLSEG6E8FF_V_MF2 |
7428 | 0U, // PseudoVLSEG6E8FF_V_MF2_MASK |
7429 | 0U, // PseudoVLSEG6E8FF_V_MF4 |
7430 | 0U, // PseudoVLSEG6E8FF_V_MF4_MASK |
7431 | 0U, // PseudoVLSEG6E8FF_V_MF8 |
7432 | 0U, // PseudoVLSEG6E8FF_V_MF8_MASK |
7433 | 0U, // PseudoVLSEG6E8_V_M1 |
7434 | 0U, // PseudoVLSEG6E8_V_M1_MASK |
7435 | 0U, // PseudoVLSEG6E8_V_MF2 |
7436 | 0U, // PseudoVLSEG6E8_V_MF2_MASK |
7437 | 0U, // PseudoVLSEG6E8_V_MF4 |
7438 | 0U, // PseudoVLSEG6E8_V_MF4_MASK |
7439 | 0U, // PseudoVLSEG6E8_V_MF8 |
7440 | 0U, // PseudoVLSEG6E8_V_MF8_MASK |
7441 | 0U, // PseudoVLSEG7E16FF_V_M1 |
7442 | 0U, // PseudoVLSEG7E16FF_V_M1_MASK |
7443 | 0U, // PseudoVLSEG7E16FF_V_MF2 |
7444 | 0U, // PseudoVLSEG7E16FF_V_MF2_MASK |
7445 | 0U, // PseudoVLSEG7E16FF_V_MF4 |
7446 | 0U, // PseudoVLSEG7E16FF_V_MF4_MASK |
7447 | 0U, // PseudoVLSEG7E16_V_M1 |
7448 | 0U, // PseudoVLSEG7E16_V_M1_MASK |
7449 | 0U, // PseudoVLSEG7E16_V_MF2 |
7450 | 0U, // PseudoVLSEG7E16_V_MF2_MASK |
7451 | 0U, // PseudoVLSEG7E16_V_MF4 |
7452 | 0U, // PseudoVLSEG7E16_V_MF4_MASK |
7453 | 0U, // PseudoVLSEG7E32FF_V_M1 |
7454 | 0U, // PseudoVLSEG7E32FF_V_M1_MASK |
7455 | 0U, // PseudoVLSEG7E32FF_V_MF2 |
7456 | 0U, // PseudoVLSEG7E32FF_V_MF2_MASK |
7457 | 0U, // PseudoVLSEG7E32_V_M1 |
7458 | 0U, // PseudoVLSEG7E32_V_M1_MASK |
7459 | 0U, // PseudoVLSEG7E32_V_MF2 |
7460 | 0U, // PseudoVLSEG7E32_V_MF2_MASK |
7461 | 0U, // PseudoVLSEG7E64FF_V_M1 |
7462 | 0U, // PseudoVLSEG7E64FF_V_M1_MASK |
7463 | 0U, // PseudoVLSEG7E64_V_M1 |
7464 | 0U, // PseudoVLSEG7E64_V_M1_MASK |
7465 | 0U, // PseudoVLSEG7E8FF_V_M1 |
7466 | 0U, // PseudoVLSEG7E8FF_V_M1_MASK |
7467 | 0U, // PseudoVLSEG7E8FF_V_MF2 |
7468 | 0U, // PseudoVLSEG7E8FF_V_MF2_MASK |
7469 | 0U, // PseudoVLSEG7E8FF_V_MF4 |
7470 | 0U, // PseudoVLSEG7E8FF_V_MF4_MASK |
7471 | 0U, // PseudoVLSEG7E8FF_V_MF8 |
7472 | 0U, // PseudoVLSEG7E8FF_V_MF8_MASK |
7473 | 0U, // PseudoVLSEG7E8_V_M1 |
7474 | 0U, // PseudoVLSEG7E8_V_M1_MASK |
7475 | 0U, // PseudoVLSEG7E8_V_MF2 |
7476 | 0U, // PseudoVLSEG7E8_V_MF2_MASK |
7477 | 0U, // PseudoVLSEG7E8_V_MF4 |
7478 | 0U, // PseudoVLSEG7E8_V_MF4_MASK |
7479 | 0U, // PseudoVLSEG7E8_V_MF8 |
7480 | 0U, // PseudoVLSEG7E8_V_MF8_MASK |
7481 | 0U, // PseudoVLSEG8E16FF_V_M1 |
7482 | 0U, // PseudoVLSEG8E16FF_V_M1_MASK |
7483 | 0U, // PseudoVLSEG8E16FF_V_MF2 |
7484 | 0U, // PseudoVLSEG8E16FF_V_MF2_MASK |
7485 | 0U, // PseudoVLSEG8E16FF_V_MF4 |
7486 | 0U, // PseudoVLSEG8E16FF_V_MF4_MASK |
7487 | 0U, // PseudoVLSEG8E16_V_M1 |
7488 | 0U, // PseudoVLSEG8E16_V_M1_MASK |
7489 | 0U, // PseudoVLSEG8E16_V_MF2 |
7490 | 0U, // PseudoVLSEG8E16_V_MF2_MASK |
7491 | 0U, // PseudoVLSEG8E16_V_MF4 |
7492 | 0U, // PseudoVLSEG8E16_V_MF4_MASK |
7493 | 0U, // PseudoVLSEG8E32FF_V_M1 |
7494 | 0U, // PseudoVLSEG8E32FF_V_M1_MASK |
7495 | 0U, // PseudoVLSEG8E32FF_V_MF2 |
7496 | 0U, // PseudoVLSEG8E32FF_V_MF2_MASK |
7497 | 0U, // PseudoVLSEG8E32_V_M1 |
7498 | 0U, // PseudoVLSEG8E32_V_M1_MASK |
7499 | 0U, // PseudoVLSEG8E32_V_MF2 |
7500 | 0U, // PseudoVLSEG8E32_V_MF2_MASK |
7501 | 0U, // PseudoVLSEG8E64FF_V_M1 |
7502 | 0U, // PseudoVLSEG8E64FF_V_M1_MASK |
7503 | 0U, // PseudoVLSEG8E64_V_M1 |
7504 | 0U, // PseudoVLSEG8E64_V_M1_MASK |
7505 | 0U, // PseudoVLSEG8E8FF_V_M1 |
7506 | 0U, // PseudoVLSEG8E8FF_V_M1_MASK |
7507 | 0U, // PseudoVLSEG8E8FF_V_MF2 |
7508 | 0U, // PseudoVLSEG8E8FF_V_MF2_MASK |
7509 | 0U, // PseudoVLSEG8E8FF_V_MF4 |
7510 | 0U, // PseudoVLSEG8E8FF_V_MF4_MASK |
7511 | 0U, // PseudoVLSEG8E8FF_V_MF8 |
7512 | 0U, // PseudoVLSEG8E8FF_V_MF8_MASK |
7513 | 0U, // PseudoVLSEG8E8_V_M1 |
7514 | 0U, // PseudoVLSEG8E8_V_M1_MASK |
7515 | 0U, // PseudoVLSEG8E8_V_MF2 |
7516 | 0U, // PseudoVLSEG8E8_V_MF2_MASK |
7517 | 0U, // PseudoVLSEG8E8_V_MF4 |
7518 | 0U, // PseudoVLSEG8E8_V_MF4_MASK |
7519 | 0U, // PseudoVLSEG8E8_V_MF8 |
7520 | 0U, // PseudoVLSEG8E8_V_MF8_MASK |
7521 | 0U, // PseudoVLSSEG2E16_V_M1 |
7522 | 0U, // PseudoVLSSEG2E16_V_M1_MASK |
7523 | 0U, // PseudoVLSSEG2E16_V_M2 |
7524 | 0U, // PseudoVLSSEG2E16_V_M2_MASK |
7525 | 0U, // PseudoVLSSEG2E16_V_M4 |
7526 | 0U, // PseudoVLSSEG2E16_V_M4_MASK |
7527 | 0U, // PseudoVLSSEG2E16_V_MF2 |
7528 | 0U, // PseudoVLSSEG2E16_V_MF2_MASK |
7529 | 0U, // PseudoVLSSEG2E16_V_MF4 |
7530 | 0U, // PseudoVLSSEG2E16_V_MF4_MASK |
7531 | 0U, // PseudoVLSSEG2E32_V_M1 |
7532 | 0U, // PseudoVLSSEG2E32_V_M1_MASK |
7533 | 0U, // PseudoVLSSEG2E32_V_M2 |
7534 | 0U, // PseudoVLSSEG2E32_V_M2_MASK |
7535 | 0U, // PseudoVLSSEG2E32_V_M4 |
7536 | 0U, // PseudoVLSSEG2E32_V_M4_MASK |
7537 | 0U, // PseudoVLSSEG2E32_V_MF2 |
7538 | 0U, // PseudoVLSSEG2E32_V_MF2_MASK |
7539 | 0U, // PseudoVLSSEG2E64_V_M1 |
7540 | 0U, // PseudoVLSSEG2E64_V_M1_MASK |
7541 | 0U, // PseudoVLSSEG2E64_V_M2 |
7542 | 0U, // PseudoVLSSEG2E64_V_M2_MASK |
7543 | 0U, // PseudoVLSSEG2E64_V_M4 |
7544 | 0U, // PseudoVLSSEG2E64_V_M4_MASK |
7545 | 0U, // PseudoVLSSEG2E8_V_M1 |
7546 | 0U, // PseudoVLSSEG2E8_V_M1_MASK |
7547 | 0U, // PseudoVLSSEG2E8_V_M2 |
7548 | 0U, // PseudoVLSSEG2E8_V_M2_MASK |
7549 | 0U, // PseudoVLSSEG2E8_V_M4 |
7550 | 0U, // PseudoVLSSEG2E8_V_M4_MASK |
7551 | 0U, // PseudoVLSSEG2E8_V_MF2 |
7552 | 0U, // PseudoVLSSEG2E8_V_MF2_MASK |
7553 | 0U, // PseudoVLSSEG2E8_V_MF4 |
7554 | 0U, // PseudoVLSSEG2E8_V_MF4_MASK |
7555 | 0U, // PseudoVLSSEG2E8_V_MF8 |
7556 | 0U, // PseudoVLSSEG2E8_V_MF8_MASK |
7557 | 0U, // PseudoVLSSEG3E16_V_M1 |
7558 | 0U, // PseudoVLSSEG3E16_V_M1_MASK |
7559 | 0U, // PseudoVLSSEG3E16_V_M2 |
7560 | 0U, // PseudoVLSSEG3E16_V_M2_MASK |
7561 | 0U, // PseudoVLSSEG3E16_V_MF2 |
7562 | 0U, // PseudoVLSSEG3E16_V_MF2_MASK |
7563 | 0U, // PseudoVLSSEG3E16_V_MF4 |
7564 | 0U, // PseudoVLSSEG3E16_V_MF4_MASK |
7565 | 0U, // PseudoVLSSEG3E32_V_M1 |
7566 | 0U, // PseudoVLSSEG3E32_V_M1_MASK |
7567 | 0U, // PseudoVLSSEG3E32_V_M2 |
7568 | 0U, // PseudoVLSSEG3E32_V_M2_MASK |
7569 | 0U, // PseudoVLSSEG3E32_V_MF2 |
7570 | 0U, // PseudoVLSSEG3E32_V_MF2_MASK |
7571 | 0U, // PseudoVLSSEG3E64_V_M1 |
7572 | 0U, // PseudoVLSSEG3E64_V_M1_MASK |
7573 | 0U, // PseudoVLSSEG3E64_V_M2 |
7574 | 0U, // PseudoVLSSEG3E64_V_M2_MASK |
7575 | 0U, // PseudoVLSSEG3E8_V_M1 |
7576 | 0U, // PseudoVLSSEG3E8_V_M1_MASK |
7577 | 0U, // PseudoVLSSEG3E8_V_M2 |
7578 | 0U, // PseudoVLSSEG3E8_V_M2_MASK |
7579 | 0U, // PseudoVLSSEG3E8_V_MF2 |
7580 | 0U, // PseudoVLSSEG3E8_V_MF2_MASK |
7581 | 0U, // PseudoVLSSEG3E8_V_MF4 |
7582 | 0U, // PseudoVLSSEG3E8_V_MF4_MASK |
7583 | 0U, // PseudoVLSSEG3E8_V_MF8 |
7584 | 0U, // PseudoVLSSEG3E8_V_MF8_MASK |
7585 | 0U, // PseudoVLSSEG4E16_V_M1 |
7586 | 0U, // PseudoVLSSEG4E16_V_M1_MASK |
7587 | 0U, // PseudoVLSSEG4E16_V_M2 |
7588 | 0U, // PseudoVLSSEG4E16_V_M2_MASK |
7589 | 0U, // PseudoVLSSEG4E16_V_MF2 |
7590 | 0U, // PseudoVLSSEG4E16_V_MF2_MASK |
7591 | 0U, // PseudoVLSSEG4E16_V_MF4 |
7592 | 0U, // PseudoVLSSEG4E16_V_MF4_MASK |
7593 | 0U, // PseudoVLSSEG4E32_V_M1 |
7594 | 0U, // PseudoVLSSEG4E32_V_M1_MASK |
7595 | 0U, // PseudoVLSSEG4E32_V_M2 |
7596 | 0U, // PseudoVLSSEG4E32_V_M2_MASK |
7597 | 0U, // PseudoVLSSEG4E32_V_MF2 |
7598 | 0U, // PseudoVLSSEG4E32_V_MF2_MASK |
7599 | 0U, // PseudoVLSSEG4E64_V_M1 |
7600 | 0U, // PseudoVLSSEG4E64_V_M1_MASK |
7601 | 0U, // PseudoVLSSEG4E64_V_M2 |
7602 | 0U, // PseudoVLSSEG4E64_V_M2_MASK |
7603 | 0U, // PseudoVLSSEG4E8_V_M1 |
7604 | 0U, // PseudoVLSSEG4E8_V_M1_MASK |
7605 | 0U, // PseudoVLSSEG4E8_V_M2 |
7606 | 0U, // PseudoVLSSEG4E8_V_M2_MASK |
7607 | 0U, // PseudoVLSSEG4E8_V_MF2 |
7608 | 0U, // PseudoVLSSEG4E8_V_MF2_MASK |
7609 | 0U, // PseudoVLSSEG4E8_V_MF4 |
7610 | 0U, // PseudoVLSSEG4E8_V_MF4_MASK |
7611 | 0U, // PseudoVLSSEG4E8_V_MF8 |
7612 | 0U, // PseudoVLSSEG4E8_V_MF8_MASK |
7613 | 0U, // PseudoVLSSEG5E16_V_M1 |
7614 | 0U, // PseudoVLSSEG5E16_V_M1_MASK |
7615 | 0U, // PseudoVLSSEG5E16_V_MF2 |
7616 | 0U, // PseudoVLSSEG5E16_V_MF2_MASK |
7617 | 0U, // PseudoVLSSEG5E16_V_MF4 |
7618 | 0U, // PseudoVLSSEG5E16_V_MF4_MASK |
7619 | 0U, // PseudoVLSSEG5E32_V_M1 |
7620 | 0U, // PseudoVLSSEG5E32_V_M1_MASK |
7621 | 0U, // PseudoVLSSEG5E32_V_MF2 |
7622 | 0U, // PseudoVLSSEG5E32_V_MF2_MASK |
7623 | 0U, // PseudoVLSSEG5E64_V_M1 |
7624 | 0U, // PseudoVLSSEG5E64_V_M1_MASK |
7625 | 0U, // PseudoVLSSEG5E8_V_M1 |
7626 | 0U, // PseudoVLSSEG5E8_V_M1_MASK |
7627 | 0U, // PseudoVLSSEG5E8_V_MF2 |
7628 | 0U, // PseudoVLSSEG5E8_V_MF2_MASK |
7629 | 0U, // PseudoVLSSEG5E8_V_MF4 |
7630 | 0U, // PseudoVLSSEG5E8_V_MF4_MASK |
7631 | 0U, // PseudoVLSSEG5E8_V_MF8 |
7632 | 0U, // PseudoVLSSEG5E8_V_MF8_MASK |
7633 | 0U, // PseudoVLSSEG6E16_V_M1 |
7634 | 0U, // PseudoVLSSEG6E16_V_M1_MASK |
7635 | 0U, // PseudoVLSSEG6E16_V_MF2 |
7636 | 0U, // PseudoVLSSEG6E16_V_MF2_MASK |
7637 | 0U, // PseudoVLSSEG6E16_V_MF4 |
7638 | 0U, // PseudoVLSSEG6E16_V_MF4_MASK |
7639 | 0U, // PseudoVLSSEG6E32_V_M1 |
7640 | 0U, // PseudoVLSSEG6E32_V_M1_MASK |
7641 | 0U, // PseudoVLSSEG6E32_V_MF2 |
7642 | 0U, // PseudoVLSSEG6E32_V_MF2_MASK |
7643 | 0U, // PseudoVLSSEG6E64_V_M1 |
7644 | 0U, // PseudoVLSSEG6E64_V_M1_MASK |
7645 | 0U, // PseudoVLSSEG6E8_V_M1 |
7646 | 0U, // PseudoVLSSEG6E8_V_M1_MASK |
7647 | 0U, // PseudoVLSSEG6E8_V_MF2 |
7648 | 0U, // PseudoVLSSEG6E8_V_MF2_MASK |
7649 | 0U, // PseudoVLSSEG6E8_V_MF4 |
7650 | 0U, // PseudoVLSSEG6E8_V_MF4_MASK |
7651 | 0U, // PseudoVLSSEG6E8_V_MF8 |
7652 | 0U, // PseudoVLSSEG6E8_V_MF8_MASK |
7653 | 0U, // PseudoVLSSEG7E16_V_M1 |
7654 | 0U, // PseudoVLSSEG7E16_V_M1_MASK |
7655 | 0U, // PseudoVLSSEG7E16_V_MF2 |
7656 | 0U, // PseudoVLSSEG7E16_V_MF2_MASK |
7657 | 0U, // PseudoVLSSEG7E16_V_MF4 |
7658 | 0U, // PseudoVLSSEG7E16_V_MF4_MASK |
7659 | 0U, // PseudoVLSSEG7E32_V_M1 |
7660 | 0U, // PseudoVLSSEG7E32_V_M1_MASK |
7661 | 0U, // PseudoVLSSEG7E32_V_MF2 |
7662 | 0U, // PseudoVLSSEG7E32_V_MF2_MASK |
7663 | 0U, // PseudoVLSSEG7E64_V_M1 |
7664 | 0U, // PseudoVLSSEG7E64_V_M1_MASK |
7665 | 0U, // PseudoVLSSEG7E8_V_M1 |
7666 | 0U, // PseudoVLSSEG7E8_V_M1_MASK |
7667 | 0U, // PseudoVLSSEG7E8_V_MF2 |
7668 | 0U, // PseudoVLSSEG7E8_V_MF2_MASK |
7669 | 0U, // PseudoVLSSEG7E8_V_MF4 |
7670 | 0U, // PseudoVLSSEG7E8_V_MF4_MASK |
7671 | 0U, // PseudoVLSSEG7E8_V_MF8 |
7672 | 0U, // PseudoVLSSEG7E8_V_MF8_MASK |
7673 | 0U, // PseudoVLSSEG8E16_V_M1 |
7674 | 0U, // PseudoVLSSEG8E16_V_M1_MASK |
7675 | 0U, // PseudoVLSSEG8E16_V_MF2 |
7676 | 0U, // PseudoVLSSEG8E16_V_MF2_MASK |
7677 | 0U, // PseudoVLSSEG8E16_V_MF4 |
7678 | 0U, // PseudoVLSSEG8E16_V_MF4_MASK |
7679 | 0U, // PseudoVLSSEG8E32_V_M1 |
7680 | 0U, // PseudoVLSSEG8E32_V_M1_MASK |
7681 | 0U, // PseudoVLSSEG8E32_V_MF2 |
7682 | 0U, // PseudoVLSSEG8E32_V_MF2_MASK |
7683 | 0U, // PseudoVLSSEG8E64_V_M1 |
7684 | 0U, // PseudoVLSSEG8E64_V_M1_MASK |
7685 | 0U, // PseudoVLSSEG8E8_V_M1 |
7686 | 0U, // PseudoVLSSEG8E8_V_M1_MASK |
7687 | 0U, // PseudoVLSSEG8E8_V_MF2 |
7688 | 0U, // PseudoVLSSEG8E8_V_MF2_MASK |
7689 | 0U, // PseudoVLSSEG8E8_V_MF4 |
7690 | 0U, // PseudoVLSSEG8E8_V_MF4_MASK |
7691 | 0U, // PseudoVLSSEG8E8_V_MF8 |
7692 | 0U, // PseudoVLSSEG8E8_V_MF8_MASK |
7693 | 0U, // PseudoVLUXEI16_V_M1_M1 |
7694 | 0U, // PseudoVLUXEI16_V_M1_M1_MASK |
7695 | 0U, // PseudoVLUXEI16_V_M1_M2 |
7696 | 0U, // PseudoVLUXEI16_V_M1_M2_MASK |
7697 | 0U, // PseudoVLUXEI16_V_M1_M4 |
7698 | 0U, // PseudoVLUXEI16_V_M1_M4_MASK |
7699 | 0U, // PseudoVLUXEI16_V_M1_MF2 |
7700 | 0U, // PseudoVLUXEI16_V_M1_MF2_MASK |
7701 | 0U, // PseudoVLUXEI16_V_M2_M1 |
7702 | 0U, // PseudoVLUXEI16_V_M2_M1_MASK |
7703 | 0U, // PseudoVLUXEI16_V_M2_M2 |
7704 | 0U, // PseudoVLUXEI16_V_M2_M2_MASK |
7705 | 0U, // PseudoVLUXEI16_V_M2_M4 |
7706 | 0U, // PseudoVLUXEI16_V_M2_M4_MASK |
7707 | 0U, // PseudoVLUXEI16_V_M2_M8 |
7708 | 0U, // PseudoVLUXEI16_V_M2_M8_MASK |
7709 | 0U, // PseudoVLUXEI16_V_M4_M2 |
7710 | 0U, // PseudoVLUXEI16_V_M4_M2_MASK |
7711 | 0U, // PseudoVLUXEI16_V_M4_M4 |
7712 | 0U, // PseudoVLUXEI16_V_M4_M4_MASK |
7713 | 0U, // PseudoVLUXEI16_V_M4_M8 |
7714 | 0U, // PseudoVLUXEI16_V_M4_M8_MASK |
7715 | 0U, // PseudoVLUXEI16_V_M8_M4 |
7716 | 0U, // PseudoVLUXEI16_V_M8_M4_MASK |
7717 | 0U, // PseudoVLUXEI16_V_M8_M8 |
7718 | 0U, // PseudoVLUXEI16_V_M8_M8_MASK |
7719 | 0U, // PseudoVLUXEI16_V_MF2_M1 |
7720 | 0U, // PseudoVLUXEI16_V_MF2_M1_MASK |
7721 | 0U, // PseudoVLUXEI16_V_MF2_M2 |
7722 | 0U, // PseudoVLUXEI16_V_MF2_M2_MASK |
7723 | 0U, // PseudoVLUXEI16_V_MF2_MF2 |
7724 | 0U, // PseudoVLUXEI16_V_MF2_MF2_MASK |
7725 | 0U, // PseudoVLUXEI16_V_MF2_MF4 |
7726 | 0U, // PseudoVLUXEI16_V_MF2_MF4_MASK |
7727 | 0U, // PseudoVLUXEI16_V_MF4_M1 |
7728 | 0U, // PseudoVLUXEI16_V_MF4_M1_MASK |
7729 | 0U, // PseudoVLUXEI16_V_MF4_MF2 |
7730 | 0U, // PseudoVLUXEI16_V_MF4_MF2_MASK |
7731 | 0U, // PseudoVLUXEI16_V_MF4_MF4 |
7732 | 0U, // PseudoVLUXEI16_V_MF4_MF4_MASK |
7733 | 0U, // PseudoVLUXEI16_V_MF4_MF8 |
7734 | 0U, // PseudoVLUXEI16_V_MF4_MF8_MASK |
7735 | 0U, // PseudoVLUXEI32_V_M1_M1 |
7736 | 0U, // PseudoVLUXEI32_V_M1_M1_MASK |
7737 | 0U, // PseudoVLUXEI32_V_M1_M2 |
7738 | 0U, // PseudoVLUXEI32_V_M1_M2_MASK |
7739 | 0U, // PseudoVLUXEI32_V_M1_MF2 |
7740 | 0U, // PseudoVLUXEI32_V_M1_MF2_MASK |
7741 | 0U, // PseudoVLUXEI32_V_M1_MF4 |
7742 | 0U, // PseudoVLUXEI32_V_M1_MF4_MASK |
7743 | 0U, // PseudoVLUXEI32_V_M2_M1 |
7744 | 0U, // PseudoVLUXEI32_V_M2_M1_MASK |
7745 | 0U, // PseudoVLUXEI32_V_M2_M2 |
7746 | 0U, // PseudoVLUXEI32_V_M2_M2_MASK |
7747 | 0U, // PseudoVLUXEI32_V_M2_M4 |
7748 | 0U, // PseudoVLUXEI32_V_M2_M4_MASK |
7749 | 0U, // PseudoVLUXEI32_V_M2_MF2 |
7750 | 0U, // PseudoVLUXEI32_V_M2_MF2_MASK |
7751 | 0U, // PseudoVLUXEI32_V_M4_M1 |
7752 | 0U, // PseudoVLUXEI32_V_M4_M1_MASK |
7753 | 0U, // PseudoVLUXEI32_V_M4_M2 |
7754 | 0U, // PseudoVLUXEI32_V_M4_M2_MASK |
7755 | 0U, // PseudoVLUXEI32_V_M4_M4 |
7756 | 0U, // PseudoVLUXEI32_V_M4_M4_MASK |
7757 | 0U, // PseudoVLUXEI32_V_M4_M8 |
7758 | 0U, // PseudoVLUXEI32_V_M4_M8_MASK |
7759 | 0U, // PseudoVLUXEI32_V_M8_M2 |
7760 | 0U, // PseudoVLUXEI32_V_M8_M2_MASK |
7761 | 0U, // PseudoVLUXEI32_V_M8_M4 |
7762 | 0U, // PseudoVLUXEI32_V_M8_M4_MASK |
7763 | 0U, // PseudoVLUXEI32_V_M8_M8 |
7764 | 0U, // PseudoVLUXEI32_V_M8_M8_MASK |
7765 | 0U, // PseudoVLUXEI32_V_MF2_M1 |
7766 | 0U, // PseudoVLUXEI32_V_MF2_M1_MASK |
7767 | 0U, // PseudoVLUXEI32_V_MF2_MF2 |
7768 | 0U, // PseudoVLUXEI32_V_MF2_MF2_MASK |
7769 | 0U, // PseudoVLUXEI32_V_MF2_MF4 |
7770 | 0U, // PseudoVLUXEI32_V_MF2_MF4_MASK |
7771 | 0U, // PseudoVLUXEI32_V_MF2_MF8 |
7772 | 0U, // PseudoVLUXEI32_V_MF2_MF8_MASK |
7773 | 0U, // PseudoVLUXEI64_V_M1_M1 |
7774 | 0U, // PseudoVLUXEI64_V_M1_M1_MASK |
7775 | 0U, // PseudoVLUXEI64_V_M1_MF2 |
7776 | 0U, // PseudoVLUXEI64_V_M1_MF2_MASK |
7777 | 0U, // PseudoVLUXEI64_V_M1_MF4 |
7778 | 0U, // PseudoVLUXEI64_V_M1_MF4_MASK |
7779 | 0U, // PseudoVLUXEI64_V_M1_MF8 |
7780 | 0U, // PseudoVLUXEI64_V_M1_MF8_MASK |
7781 | 0U, // PseudoVLUXEI64_V_M2_M1 |
7782 | 0U, // PseudoVLUXEI64_V_M2_M1_MASK |
7783 | 0U, // PseudoVLUXEI64_V_M2_M2 |
7784 | 0U, // PseudoVLUXEI64_V_M2_M2_MASK |
7785 | 0U, // PseudoVLUXEI64_V_M2_MF2 |
7786 | 0U, // PseudoVLUXEI64_V_M2_MF2_MASK |
7787 | 0U, // PseudoVLUXEI64_V_M2_MF4 |
7788 | 0U, // PseudoVLUXEI64_V_M2_MF4_MASK |
7789 | 0U, // PseudoVLUXEI64_V_M4_M1 |
7790 | 0U, // PseudoVLUXEI64_V_M4_M1_MASK |
7791 | 0U, // PseudoVLUXEI64_V_M4_M2 |
7792 | 0U, // PseudoVLUXEI64_V_M4_M2_MASK |
7793 | 0U, // PseudoVLUXEI64_V_M4_M4 |
7794 | 0U, // PseudoVLUXEI64_V_M4_M4_MASK |
7795 | 0U, // PseudoVLUXEI64_V_M4_MF2 |
7796 | 0U, // PseudoVLUXEI64_V_M4_MF2_MASK |
7797 | 0U, // PseudoVLUXEI64_V_M8_M1 |
7798 | 0U, // PseudoVLUXEI64_V_M8_M1_MASK |
7799 | 0U, // PseudoVLUXEI64_V_M8_M2 |
7800 | 0U, // PseudoVLUXEI64_V_M8_M2_MASK |
7801 | 0U, // PseudoVLUXEI64_V_M8_M4 |
7802 | 0U, // PseudoVLUXEI64_V_M8_M4_MASK |
7803 | 0U, // PseudoVLUXEI64_V_M8_M8 |
7804 | 0U, // PseudoVLUXEI64_V_M8_M8_MASK |
7805 | 0U, // PseudoVLUXEI8_V_M1_M1 |
7806 | 0U, // PseudoVLUXEI8_V_M1_M1_MASK |
7807 | 0U, // PseudoVLUXEI8_V_M1_M2 |
7808 | 0U, // PseudoVLUXEI8_V_M1_M2_MASK |
7809 | 0U, // PseudoVLUXEI8_V_M1_M4 |
7810 | 0U, // PseudoVLUXEI8_V_M1_M4_MASK |
7811 | 0U, // PseudoVLUXEI8_V_M1_M8 |
7812 | 0U, // PseudoVLUXEI8_V_M1_M8_MASK |
7813 | 0U, // PseudoVLUXEI8_V_M2_M2 |
7814 | 0U, // PseudoVLUXEI8_V_M2_M2_MASK |
7815 | 0U, // PseudoVLUXEI8_V_M2_M4 |
7816 | 0U, // PseudoVLUXEI8_V_M2_M4_MASK |
7817 | 0U, // PseudoVLUXEI8_V_M2_M8 |
7818 | 0U, // PseudoVLUXEI8_V_M2_M8_MASK |
7819 | 0U, // PseudoVLUXEI8_V_M4_M4 |
7820 | 0U, // PseudoVLUXEI8_V_M4_M4_MASK |
7821 | 0U, // PseudoVLUXEI8_V_M4_M8 |
7822 | 0U, // PseudoVLUXEI8_V_M4_M8_MASK |
7823 | 0U, // PseudoVLUXEI8_V_M8_M8 |
7824 | 0U, // PseudoVLUXEI8_V_M8_M8_MASK |
7825 | 0U, // PseudoVLUXEI8_V_MF2_M1 |
7826 | 0U, // PseudoVLUXEI8_V_MF2_M1_MASK |
7827 | 0U, // PseudoVLUXEI8_V_MF2_M2 |
7828 | 0U, // PseudoVLUXEI8_V_MF2_M2_MASK |
7829 | 0U, // PseudoVLUXEI8_V_MF2_M4 |
7830 | 0U, // PseudoVLUXEI8_V_MF2_M4_MASK |
7831 | 0U, // PseudoVLUXEI8_V_MF2_MF2 |
7832 | 0U, // PseudoVLUXEI8_V_MF2_MF2_MASK |
7833 | 0U, // PseudoVLUXEI8_V_MF4_M1 |
7834 | 0U, // PseudoVLUXEI8_V_MF4_M1_MASK |
7835 | 0U, // PseudoVLUXEI8_V_MF4_M2 |
7836 | 0U, // PseudoVLUXEI8_V_MF4_M2_MASK |
7837 | 0U, // PseudoVLUXEI8_V_MF4_MF2 |
7838 | 0U, // PseudoVLUXEI8_V_MF4_MF2_MASK |
7839 | 0U, // PseudoVLUXEI8_V_MF4_MF4 |
7840 | 0U, // PseudoVLUXEI8_V_MF4_MF4_MASK |
7841 | 0U, // PseudoVLUXEI8_V_MF8_M1 |
7842 | 0U, // PseudoVLUXEI8_V_MF8_M1_MASK |
7843 | 0U, // PseudoVLUXEI8_V_MF8_MF2 |
7844 | 0U, // PseudoVLUXEI8_V_MF8_MF2_MASK |
7845 | 0U, // PseudoVLUXEI8_V_MF8_MF4 |
7846 | 0U, // PseudoVLUXEI8_V_MF8_MF4_MASK |
7847 | 0U, // PseudoVLUXEI8_V_MF8_MF8 |
7848 | 0U, // PseudoVLUXEI8_V_MF8_MF8_MASK |
7849 | 0U, // PseudoVLUXSEG2EI16_V_M1_M1 |
7850 | 0U, // PseudoVLUXSEG2EI16_V_M1_M1_MASK |
7851 | 0U, // PseudoVLUXSEG2EI16_V_M1_M2 |
7852 | 0U, // PseudoVLUXSEG2EI16_V_M1_M2_MASK |
7853 | 0U, // PseudoVLUXSEG2EI16_V_M1_M4 |
7854 | 0U, // PseudoVLUXSEG2EI16_V_M1_M4_MASK |
7855 | 0U, // PseudoVLUXSEG2EI16_V_M1_MF2 |
7856 | 0U, // PseudoVLUXSEG2EI16_V_M1_MF2_MASK |
7857 | 0U, // PseudoVLUXSEG2EI16_V_M2_M1 |
7858 | 0U, // PseudoVLUXSEG2EI16_V_M2_M1_MASK |
7859 | 0U, // PseudoVLUXSEG2EI16_V_M2_M2 |
7860 | 0U, // PseudoVLUXSEG2EI16_V_M2_M2_MASK |
7861 | 0U, // PseudoVLUXSEG2EI16_V_M2_M4 |
7862 | 0U, // PseudoVLUXSEG2EI16_V_M2_M4_MASK |
7863 | 0U, // PseudoVLUXSEG2EI16_V_M4_M2 |
7864 | 0U, // PseudoVLUXSEG2EI16_V_M4_M2_MASK |
7865 | 0U, // PseudoVLUXSEG2EI16_V_M4_M4 |
7866 | 0U, // PseudoVLUXSEG2EI16_V_M4_M4_MASK |
7867 | 0U, // PseudoVLUXSEG2EI16_V_M8_M4 |
7868 | 0U, // PseudoVLUXSEG2EI16_V_M8_M4_MASK |
7869 | 0U, // PseudoVLUXSEG2EI16_V_MF2_M1 |
7870 | 0U, // PseudoVLUXSEG2EI16_V_MF2_M1_MASK |
7871 | 0U, // PseudoVLUXSEG2EI16_V_MF2_M2 |
7872 | 0U, // PseudoVLUXSEG2EI16_V_MF2_M2_MASK |
7873 | 0U, // PseudoVLUXSEG2EI16_V_MF2_MF2 |
7874 | 0U, // PseudoVLUXSEG2EI16_V_MF2_MF2_MASK |
7875 | 0U, // PseudoVLUXSEG2EI16_V_MF2_MF4 |
7876 | 0U, // PseudoVLUXSEG2EI16_V_MF2_MF4_MASK |
7877 | 0U, // PseudoVLUXSEG2EI16_V_MF4_M1 |
7878 | 0U, // PseudoVLUXSEG2EI16_V_MF4_M1_MASK |
7879 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF2 |
7880 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF2_MASK |
7881 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF4 |
7882 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF4_MASK |
7883 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF8 |
7884 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF8_MASK |
7885 | 0U, // PseudoVLUXSEG2EI32_V_M1_M1 |
7886 | 0U, // PseudoVLUXSEG2EI32_V_M1_M1_MASK |
7887 | 0U, // PseudoVLUXSEG2EI32_V_M1_M2 |
7888 | 0U, // PseudoVLUXSEG2EI32_V_M1_M2_MASK |
7889 | 0U, // PseudoVLUXSEG2EI32_V_M1_MF2 |
7890 | 0U, // PseudoVLUXSEG2EI32_V_M1_MF2_MASK |
7891 | 0U, // PseudoVLUXSEG2EI32_V_M1_MF4 |
7892 | 0U, // PseudoVLUXSEG2EI32_V_M1_MF4_MASK |
7893 | 0U, // PseudoVLUXSEG2EI32_V_M2_M1 |
7894 | 0U, // PseudoVLUXSEG2EI32_V_M2_M1_MASK |
7895 | 0U, // PseudoVLUXSEG2EI32_V_M2_M2 |
7896 | 0U, // PseudoVLUXSEG2EI32_V_M2_M2_MASK |
7897 | 0U, // PseudoVLUXSEG2EI32_V_M2_M4 |
7898 | 0U, // PseudoVLUXSEG2EI32_V_M2_M4_MASK |
7899 | 0U, // PseudoVLUXSEG2EI32_V_M2_MF2 |
7900 | 0U, // PseudoVLUXSEG2EI32_V_M2_MF2_MASK |
7901 | 0U, // PseudoVLUXSEG2EI32_V_M4_M1 |
7902 | 0U, // PseudoVLUXSEG2EI32_V_M4_M1_MASK |
7903 | 0U, // PseudoVLUXSEG2EI32_V_M4_M2 |
7904 | 0U, // PseudoVLUXSEG2EI32_V_M4_M2_MASK |
7905 | 0U, // PseudoVLUXSEG2EI32_V_M4_M4 |
7906 | 0U, // PseudoVLUXSEG2EI32_V_M4_M4_MASK |
7907 | 0U, // PseudoVLUXSEG2EI32_V_M8_M2 |
7908 | 0U, // PseudoVLUXSEG2EI32_V_M8_M2_MASK |
7909 | 0U, // PseudoVLUXSEG2EI32_V_M8_M4 |
7910 | 0U, // PseudoVLUXSEG2EI32_V_M8_M4_MASK |
7911 | 0U, // PseudoVLUXSEG2EI32_V_MF2_M1 |
7912 | 0U, // PseudoVLUXSEG2EI32_V_MF2_M1_MASK |
7913 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF2 |
7914 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF2_MASK |
7915 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF4 |
7916 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF4_MASK |
7917 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF8 |
7918 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF8_MASK |
7919 | 0U, // PseudoVLUXSEG2EI64_V_M1_M1 |
7920 | 0U, // PseudoVLUXSEG2EI64_V_M1_M1_MASK |
7921 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF2 |
7922 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF2_MASK |
7923 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF4 |
7924 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF4_MASK |
7925 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF8 |
7926 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF8_MASK |
7927 | 0U, // PseudoVLUXSEG2EI64_V_M2_M1 |
7928 | 0U, // PseudoVLUXSEG2EI64_V_M2_M1_MASK |
7929 | 0U, // PseudoVLUXSEG2EI64_V_M2_M2 |
7930 | 0U, // PseudoVLUXSEG2EI64_V_M2_M2_MASK |
7931 | 0U, // PseudoVLUXSEG2EI64_V_M2_MF2 |
7932 | 0U, // PseudoVLUXSEG2EI64_V_M2_MF2_MASK |
7933 | 0U, // PseudoVLUXSEG2EI64_V_M2_MF4 |
7934 | 0U, // PseudoVLUXSEG2EI64_V_M2_MF4_MASK |
7935 | 0U, // PseudoVLUXSEG2EI64_V_M4_M1 |
7936 | 0U, // PseudoVLUXSEG2EI64_V_M4_M1_MASK |
7937 | 0U, // PseudoVLUXSEG2EI64_V_M4_M2 |
7938 | 0U, // PseudoVLUXSEG2EI64_V_M4_M2_MASK |
7939 | 0U, // PseudoVLUXSEG2EI64_V_M4_M4 |
7940 | 0U, // PseudoVLUXSEG2EI64_V_M4_M4_MASK |
7941 | 0U, // PseudoVLUXSEG2EI64_V_M4_MF2 |
7942 | 0U, // PseudoVLUXSEG2EI64_V_M4_MF2_MASK |
7943 | 0U, // PseudoVLUXSEG2EI64_V_M8_M1 |
7944 | 0U, // PseudoVLUXSEG2EI64_V_M8_M1_MASK |
7945 | 0U, // PseudoVLUXSEG2EI64_V_M8_M2 |
7946 | 0U, // PseudoVLUXSEG2EI64_V_M8_M2_MASK |
7947 | 0U, // PseudoVLUXSEG2EI64_V_M8_M4 |
7948 | 0U, // PseudoVLUXSEG2EI64_V_M8_M4_MASK |
7949 | 0U, // PseudoVLUXSEG2EI8_V_M1_M1 |
7950 | 0U, // PseudoVLUXSEG2EI8_V_M1_M1_MASK |
7951 | 0U, // PseudoVLUXSEG2EI8_V_M1_M2 |
7952 | 0U, // PseudoVLUXSEG2EI8_V_M1_M2_MASK |
7953 | 0U, // PseudoVLUXSEG2EI8_V_M1_M4 |
7954 | 0U, // PseudoVLUXSEG2EI8_V_M1_M4_MASK |
7955 | 0U, // PseudoVLUXSEG2EI8_V_M2_M2 |
7956 | 0U, // PseudoVLUXSEG2EI8_V_M2_M2_MASK |
7957 | 0U, // PseudoVLUXSEG2EI8_V_M2_M4 |
7958 | 0U, // PseudoVLUXSEG2EI8_V_M2_M4_MASK |
7959 | 0U, // PseudoVLUXSEG2EI8_V_M4_M4 |
7960 | 0U, // PseudoVLUXSEG2EI8_V_M4_M4_MASK |
7961 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M1 |
7962 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M1_MASK |
7963 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M2 |
7964 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M2_MASK |
7965 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M4 |
7966 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M4_MASK |
7967 | 0U, // PseudoVLUXSEG2EI8_V_MF2_MF2 |
7968 | 0U, // PseudoVLUXSEG2EI8_V_MF2_MF2_MASK |
7969 | 0U, // PseudoVLUXSEG2EI8_V_MF4_M1 |
7970 | 0U, // PseudoVLUXSEG2EI8_V_MF4_M1_MASK |
7971 | 0U, // PseudoVLUXSEG2EI8_V_MF4_M2 |
7972 | 0U, // PseudoVLUXSEG2EI8_V_MF4_M2_MASK |
7973 | 0U, // PseudoVLUXSEG2EI8_V_MF4_MF2 |
7974 | 0U, // PseudoVLUXSEG2EI8_V_MF4_MF2_MASK |
7975 | 0U, // PseudoVLUXSEG2EI8_V_MF4_MF4 |
7976 | 0U, // PseudoVLUXSEG2EI8_V_MF4_MF4_MASK |
7977 | 0U, // PseudoVLUXSEG2EI8_V_MF8_M1 |
7978 | 0U, // PseudoVLUXSEG2EI8_V_MF8_M1_MASK |
7979 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF2 |
7980 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF2_MASK |
7981 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF4 |
7982 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF4_MASK |
7983 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF8 |
7984 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF8_MASK |
7985 | 0U, // PseudoVLUXSEG3EI16_V_M1_M1 |
7986 | 0U, // PseudoVLUXSEG3EI16_V_M1_M1_MASK |
7987 | 0U, // PseudoVLUXSEG3EI16_V_M1_M2 |
7988 | 0U, // PseudoVLUXSEG3EI16_V_M1_M2_MASK |
7989 | 0U, // PseudoVLUXSEG3EI16_V_M1_MF2 |
7990 | 0U, // PseudoVLUXSEG3EI16_V_M1_MF2_MASK |
7991 | 0U, // PseudoVLUXSEG3EI16_V_M2_M1 |
7992 | 0U, // PseudoVLUXSEG3EI16_V_M2_M1_MASK |
7993 | 0U, // PseudoVLUXSEG3EI16_V_M2_M2 |
7994 | 0U, // PseudoVLUXSEG3EI16_V_M2_M2_MASK |
7995 | 0U, // PseudoVLUXSEG3EI16_V_M4_M2 |
7996 | 0U, // PseudoVLUXSEG3EI16_V_M4_M2_MASK |
7997 | 0U, // PseudoVLUXSEG3EI16_V_MF2_M1 |
7998 | 0U, // PseudoVLUXSEG3EI16_V_MF2_M1_MASK |
7999 | 0U, // PseudoVLUXSEG3EI16_V_MF2_M2 |
8000 | 0U, // PseudoVLUXSEG3EI16_V_MF2_M2_MASK |
8001 | 0U, // PseudoVLUXSEG3EI16_V_MF2_MF2 |
8002 | 0U, // PseudoVLUXSEG3EI16_V_MF2_MF2_MASK |
8003 | 0U, // PseudoVLUXSEG3EI16_V_MF2_MF4 |
8004 | 0U, // PseudoVLUXSEG3EI16_V_MF2_MF4_MASK |
8005 | 0U, // PseudoVLUXSEG3EI16_V_MF4_M1 |
8006 | 0U, // PseudoVLUXSEG3EI16_V_MF4_M1_MASK |
8007 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF2 |
8008 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF2_MASK |
8009 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF4 |
8010 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF4_MASK |
8011 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF8 |
8012 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF8_MASK |
8013 | 0U, // PseudoVLUXSEG3EI32_V_M1_M1 |
8014 | 0U, // PseudoVLUXSEG3EI32_V_M1_M1_MASK |
8015 | 0U, // PseudoVLUXSEG3EI32_V_M1_M2 |
8016 | 0U, // PseudoVLUXSEG3EI32_V_M1_M2_MASK |
8017 | 0U, // PseudoVLUXSEG3EI32_V_M1_MF2 |
8018 | 0U, // PseudoVLUXSEG3EI32_V_M1_MF2_MASK |
8019 | 0U, // PseudoVLUXSEG3EI32_V_M1_MF4 |
8020 | 0U, // PseudoVLUXSEG3EI32_V_M1_MF4_MASK |
8021 | 0U, // PseudoVLUXSEG3EI32_V_M2_M1 |
8022 | 0U, // PseudoVLUXSEG3EI32_V_M2_M1_MASK |
8023 | 0U, // PseudoVLUXSEG3EI32_V_M2_M2 |
8024 | 0U, // PseudoVLUXSEG3EI32_V_M2_M2_MASK |
8025 | 0U, // PseudoVLUXSEG3EI32_V_M2_MF2 |
8026 | 0U, // PseudoVLUXSEG3EI32_V_M2_MF2_MASK |
8027 | 0U, // PseudoVLUXSEG3EI32_V_M4_M1 |
8028 | 0U, // PseudoVLUXSEG3EI32_V_M4_M1_MASK |
8029 | 0U, // PseudoVLUXSEG3EI32_V_M4_M2 |
8030 | 0U, // PseudoVLUXSEG3EI32_V_M4_M2_MASK |
8031 | 0U, // PseudoVLUXSEG3EI32_V_M8_M2 |
8032 | 0U, // PseudoVLUXSEG3EI32_V_M8_M2_MASK |
8033 | 0U, // PseudoVLUXSEG3EI32_V_MF2_M1 |
8034 | 0U, // PseudoVLUXSEG3EI32_V_MF2_M1_MASK |
8035 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF2 |
8036 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF2_MASK |
8037 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF4 |
8038 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF4_MASK |
8039 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF8 |
8040 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF8_MASK |
8041 | 0U, // PseudoVLUXSEG3EI64_V_M1_M1 |
8042 | 0U, // PseudoVLUXSEG3EI64_V_M1_M1_MASK |
8043 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF2 |
8044 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF2_MASK |
8045 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF4 |
8046 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF4_MASK |
8047 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF8 |
8048 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF8_MASK |
8049 | 0U, // PseudoVLUXSEG3EI64_V_M2_M1 |
8050 | 0U, // PseudoVLUXSEG3EI64_V_M2_M1_MASK |
8051 | 0U, // PseudoVLUXSEG3EI64_V_M2_M2 |
8052 | 0U, // PseudoVLUXSEG3EI64_V_M2_M2_MASK |
8053 | 0U, // PseudoVLUXSEG3EI64_V_M2_MF2 |
8054 | 0U, // PseudoVLUXSEG3EI64_V_M2_MF2_MASK |
8055 | 0U, // PseudoVLUXSEG3EI64_V_M2_MF4 |
8056 | 0U, // PseudoVLUXSEG3EI64_V_M2_MF4_MASK |
8057 | 0U, // PseudoVLUXSEG3EI64_V_M4_M1 |
8058 | 0U, // PseudoVLUXSEG3EI64_V_M4_M1_MASK |
8059 | 0U, // PseudoVLUXSEG3EI64_V_M4_M2 |
8060 | 0U, // PseudoVLUXSEG3EI64_V_M4_M2_MASK |
8061 | 0U, // PseudoVLUXSEG3EI64_V_M4_MF2 |
8062 | 0U, // PseudoVLUXSEG3EI64_V_M4_MF2_MASK |
8063 | 0U, // PseudoVLUXSEG3EI64_V_M8_M1 |
8064 | 0U, // PseudoVLUXSEG3EI64_V_M8_M1_MASK |
8065 | 0U, // PseudoVLUXSEG3EI64_V_M8_M2 |
8066 | 0U, // PseudoVLUXSEG3EI64_V_M8_M2_MASK |
8067 | 0U, // PseudoVLUXSEG3EI8_V_M1_M1 |
8068 | 0U, // PseudoVLUXSEG3EI8_V_M1_M1_MASK |
8069 | 0U, // PseudoVLUXSEG3EI8_V_M1_M2 |
8070 | 0U, // PseudoVLUXSEG3EI8_V_M1_M2_MASK |
8071 | 0U, // PseudoVLUXSEG3EI8_V_M2_M2 |
8072 | 0U, // PseudoVLUXSEG3EI8_V_M2_M2_MASK |
8073 | 0U, // PseudoVLUXSEG3EI8_V_MF2_M1 |
8074 | 0U, // PseudoVLUXSEG3EI8_V_MF2_M1_MASK |
8075 | 0U, // PseudoVLUXSEG3EI8_V_MF2_M2 |
8076 | 0U, // PseudoVLUXSEG3EI8_V_MF2_M2_MASK |
8077 | 0U, // PseudoVLUXSEG3EI8_V_MF2_MF2 |
8078 | 0U, // PseudoVLUXSEG3EI8_V_MF2_MF2_MASK |
8079 | 0U, // PseudoVLUXSEG3EI8_V_MF4_M1 |
8080 | 0U, // PseudoVLUXSEG3EI8_V_MF4_M1_MASK |
8081 | 0U, // PseudoVLUXSEG3EI8_V_MF4_M2 |
8082 | 0U, // PseudoVLUXSEG3EI8_V_MF4_M2_MASK |
8083 | 0U, // PseudoVLUXSEG3EI8_V_MF4_MF2 |
8084 | 0U, // PseudoVLUXSEG3EI8_V_MF4_MF2_MASK |
8085 | 0U, // PseudoVLUXSEG3EI8_V_MF4_MF4 |
8086 | 0U, // PseudoVLUXSEG3EI8_V_MF4_MF4_MASK |
8087 | 0U, // PseudoVLUXSEG3EI8_V_MF8_M1 |
8088 | 0U, // PseudoVLUXSEG3EI8_V_MF8_M1_MASK |
8089 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF2 |
8090 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF2_MASK |
8091 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF4 |
8092 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF4_MASK |
8093 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF8 |
8094 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF8_MASK |
8095 | 0U, // PseudoVLUXSEG4EI16_V_M1_M1 |
8096 | 0U, // PseudoVLUXSEG4EI16_V_M1_M1_MASK |
8097 | 0U, // PseudoVLUXSEG4EI16_V_M1_M2 |
8098 | 0U, // PseudoVLUXSEG4EI16_V_M1_M2_MASK |
8099 | 0U, // PseudoVLUXSEG4EI16_V_M1_MF2 |
8100 | 0U, // PseudoVLUXSEG4EI16_V_M1_MF2_MASK |
8101 | 0U, // PseudoVLUXSEG4EI16_V_M2_M1 |
8102 | 0U, // PseudoVLUXSEG4EI16_V_M2_M1_MASK |
8103 | 0U, // PseudoVLUXSEG4EI16_V_M2_M2 |
8104 | 0U, // PseudoVLUXSEG4EI16_V_M2_M2_MASK |
8105 | 0U, // PseudoVLUXSEG4EI16_V_M4_M2 |
8106 | 0U, // PseudoVLUXSEG4EI16_V_M4_M2_MASK |
8107 | 0U, // PseudoVLUXSEG4EI16_V_MF2_M1 |
8108 | 0U, // PseudoVLUXSEG4EI16_V_MF2_M1_MASK |
8109 | 0U, // PseudoVLUXSEG4EI16_V_MF2_M2 |
8110 | 0U, // PseudoVLUXSEG4EI16_V_MF2_M2_MASK |
8111 | 0U, // PseudoVLUXSEG4EI16_V_MF2_MF2 |
8112 | 0U, // PseudoVLUXSEG4EI16_V_MF2_MF2_MASK |
8113 | 0U, // PseudoVLUXSEG4EI16_V_MF2_MF4 |
8114 | 0U, // PseudoVLUXSEG4EI16_V_MF2_MF4_MASK |
8115 | 0U, // PseudoVLUXSEG4EI16_V_MF4_M1 |
8116 | 0U, // PseudoVLUXSEG4EI16_V_MF4_M1_MASK |
8117 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF2 |
8118 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF2_MASK |
8119 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF4 |
8120 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF4_MASK |
8121 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF8 |
8122 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF8_MASK |
8123 | 0U, // PseudoVLUXSEG4EI32_V_M1_M1 |
8124 | 0U, // PseudoVLUXSEG4EI32_V_M1_M1_MASK |
8125 | 0U, // PseudoVLUXSEG4EI32_V_M1_M2 |
8126 | 0U, // PseudoVLUXSEG4EI32_V_M1_M2_MASK |
8127 | 0U, // PseudoVLUXSEG4EI32_V_M1_MF2 |
8128 | 0U, // PseudoVLUXSEG4EI32_V_M1_MF2_MASK |
8129 | 0U, // PseudoVLUXSEG4EI32_V_M1_MF4 |
8130 | 0U, // PseudoVLUXSEG4EI32_V_M1_MF4_MASK |
8131 | 0U, // PseudoVLUXSEG4EI32_V_M2_M1 |
8132 | 0U, // PseudoVLUXSEG4EI32_V_M2_M1_MASK |
8133 | 0U, // PseudoVLUXSEG4EI32_V_M2_M2 |
8134 | 0U, // PseudoVLUXSEG4EI32_V_M2_M2_MASK |
8135 | 0U, // PseudoVLUXSEG4EI32_V_M2_MF2 |
8136 | 0U, // PseudoVLUXSEG4EI32_V_M2_MF2_MASK |
8137 | 0U, // PseudoVLUXSEG4EI32_V_M4_M1 |
8138 | 0U, // PseudoVLUXSEG4EI32_V_M4_M1_MASK |
8139 | 0U, // PseudoVLUXSEG4EI32_V_M4_M2 |
8140 | 0U, // PseudoVLUXSEG4EI32_V_M4_M2_MASK |
8141 | 0U, // PseudoVLUXSEG4EI32_V_M8_M2 |
8142 | 0U, // PseudoVLUXSEG4EI32_V_M8_M2_MASK |
8143 | 0U, // PseudoVLUXSEG4EI32_V_MF2_M1 |
8144 | 0U, // PseudoVLUXSEG4EI32_V_MF2_M1_MASK |
8145 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF2 |
8146 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF2_MASK |
8147 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF4 |
8148 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF4_MASK |
8149 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF8 |
8150 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF8_MASK |
8151 | 0U, // PseudoVLUXSEG4EI64_V_M1_M1 |
8152 | 0U, // PseudoVLUXSEG4EI64_V_M1_M1_MASK |
8153 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF2 |
8154 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF2_MASK |
8155 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF4 |
8156 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF4_MASK |
8157 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF8 |
8158 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF8_MASK |
8159 | 0U, // PseudoVLUXSEG4EI64_V_M2_M1 |
8160 | 0U, // PseudoVLUXSEG4EI64_V_M2_M1_MASK |
8161 | 0U, // PseudoVLUXSEG4EI64_V_M2_M2 |
8162 | 0U, // PseudoVLUXSEG4EI64_V_M2_M2_MASK |
8163 | 0U, // PseudoVLUXSEG4EI64_V_M2_MF2 |
8164 | 0U, // PseudoVLUXSEG4EI64_V_M2_MF2_MASK |
8165 | 0U, // PseudoVLUXSEG4EI64_V_M2_MF4 |
8166 | 0U, // PseudoVLUXSEG4EI64_V_M2_MF4_MASK |
8167 | 0U, // PseudoVLUXSEG4EI64_V_M4_M1 |
8168 | 0U, // PseudoVLUXSEG4EI64_V_M4_M1_MASK |
8169 | 0U, // PseudoVLUXSEG4EI64_V_M4_M2 |
8170 | 0U, // PseudoVLUXSEG4EI64_V_M4_M2_MASK |
8171 | 0U, // PseudoVLUXSEG4EI64_V_M4_MF2 |
8172 | 0U, // PseudoVLUXSEG4EI64_V_M4_MF2_MASK |
8173 | 0U, // PseudoVLUXSEG4EI64_V_M8_M1 |
8174 | 0U, // PseudoVLUXSEG4EI64_V_M8_M1_MASK |
8175 | 0U, // PseudoVLUXSEG4EI64_V_M8_M2 |
8176 | 0U, // PseudoVLUXSEG4EI64_V_M8_M2_MASK |
8177 | 0U, // PseudoVLUXSEG4EI8_V_M1_M1 |
8178 | 0U, // PseudoVLUXSEG4EI8_V_M1_M1_MASK |
8179 | 0U, // PseudoVLUXSEG4EI8_V_M1_M2 |
8180 | 0U, // PseudoVLUXSEG4EI8_V_M1_M2_MASK |
8181 | 0U, // PseudoVLUXSEG4EI8_V_M2_M2 |
8182 | 0U, // PseudoVLUXSEG4EI8_V_M2_M2_MASK |
8183 | 0U, // PseudoVLUXSEG4EI8_V_MF2_M1 |
8184 | 0U, // PseudoVLUXSEG4EI8_V_MF2_M1_MASK |
8185 | 0U, // PseudoVLUXSEG4EI8_V_MF2_M2 |
8186 | 0U, // PseudoVLUXSEG4EI8_V_MF2_M2_MASK |
8187 | 0U, // PseudoVLUXSEG4EI8_V_MF2_MF2 |
8188 | 0U, // PseudoVLUXSEG4EI8_V_MF2_MF2_MASK |
8189 | 0U, // PseudoVLUXSEG4EI8_V_MF4_M1 |
8190 | 0U, // PseudoVLUXSEG4EI8_V_MF4_M1_MASK |
8191 | 0U, // PseudoVLUXSEG4EI8_V_MF4_M2 |
8192 | 0U, // PseudoVLUXSEG4EI8_V_MF4_M2_MASK |
8193 | 0U, // PseudoVLUXSEG4EI8_V_MF4_MF2 |
8194 | 0U, // PseudoVLUXSEG4EI8_V_MF4_MF2_MASK |
8195 | 0U, // PseudoVLUXSEG4EI8_V_MF4_MF4 |
8196 | 0U, // PseudoVLUXSEG4EI8_V_MF4_MF4_MASK |
8197 | 0U, // PseudoVLUXSEG4EI8_V_MF8_M1 |
8198 | 0U, // PseudoVLUXSEG4EI8_V_MF8_M1_MASK |
8199 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF2 |
8200 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF2_MASK |
8201 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF4 |
8202 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF4_MASK |
8203 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF8 |
8204 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF8_MASK |
8205 | 0U, // PseudoVLUXSEG5EI16_V_M1_M1 |
8206 | 0U, // PseudoVLUXSEG5EI16_V_M1_M1_MASK |
8207 | 0U, // PseudoVLUXSEG5EI16_V_M1_MF2 |
8208 | 0U, // PseudoVLUXSEG5EI16_V_M1_MF2_MASK |
8209 | 0U, // PseudoVLUXSEG5EI16_V_M2_M1 |
8210 | 0U, // PseudoVLUXSEG5EI16_V_M2_M1_MASK |
8211 | 0U, // PseudoVLUXSEG5EI16_V_MF2_M1 |
8212 | 0U, // PseudoVLUXSEG5EI16_V_MF2_M1_MASK |
8213 | 0U, // PseudoVLUXSEG5EI16_V_MF2_MF2 |
8214 | 0U, // PseudoVLUXSEG5EI16_V_MF2_MF2_MASK |
8215 | 0U, // PseudoVLUXSEG5EI16_V_MF2_MF4 |
8216 | 0U, // PseudoVLUXSEG5EI16_V_MF2_MF4_MASK |
8217 | 0U, // PseudoVLUXSEG5EI16_V_MF4_M1 |
8218 | 0U, // PseudoVLUXSEG5EI16_V_MF4_M1_MASK |
8219 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF2 |
8220 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF2_MASK |
8221 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF4 |
8222 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF4_MASK |
8223 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF8 |
8224 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF8_MASK |
8225 | 0U, // PseudoVLUXSEG5EI32_V_M1_M1 |
8226 | 0U, // PseudoVLUXSEG5EI32_V_M1_M1_MASK |
8227 | 0U, // PseudoVLUXSEG5EI32_V_M1_MF2 |
8228 | 0U, // PseudoVLUXSEG5EI32_V_M1_MF2_MASK |
8229 | 0U, // PseudoVLUXSEG5EI32_V_M1_MF4 |
8230 | 0U, // PseudoVLUXSEG5EI32_V_M1_MF4_MASK |
8231 | 0U, // PseudoVLUXSEG5EI32_V_M2_M1 |
8232 | 0U, // PseudoVLUXSEG5EI32_V_M2_M1_MASK |
8233 | 0U, // PseudoVLUXSEG5EI32_V_M2_MF2 |
8234 | 0U, // PseudoVLUXSEG5EI32_V_M2_MF2_MASK |
8235 | 0U, // PseudoVLUXSEG5EI32_V_M4_M1 |
8236 | 0U, // PseudoVLUXSEG5EI32_V_M4_M1_MASK |
8237 | 0U, // PseudoVLUXSEG5EI32_V_MF2_M1 |
8238 | 0U, // PseudoVLUXSEG5EI32_V_MF2_M1_MASK |
8239 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF2 |
8240 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF2_MASK |
8241 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF4 |
8242 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF4_MASK |
8243 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF8 |
8244 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF8_MASK |
8245 | 0U, // PseudoVLUXSEG5EI64_V_M1_M1 |
8246 | 0U, // PseudoVLUXSEG5EI64_V_M1_M1_MASK |
8247 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF2 |
8248 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF2_MASK |
8249 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF4 |
8250 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF4_MASK |
8251 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF8 |
8252 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF8_MASK |
8253 | 0U, // PseudoVLUXSEG5EI64_V_M2_M1 |
8254 | 0U, // PseudoVLUXSEG5EI64_V_M2_M1_MASK |
8255 | 0U, // PseudoVLUXSEG5EI64_V_M2_MF2 |
8256 | 0U, // PseudoVLUXSEG5EI64_V_M2_MF2_MASK |
8257 | 0U, // PseudoVLUXSEG5EI64_V_M2_MF4 |
8258 | 0U, // PseudoVLUXSEG5EI64_V_M2_MF4_MASK |
8259 | 0U, // PseudoVLUXSEG5EI64_V_M4_M1 |
8260 | 0U, // PseudoVLUXSEG5EI64_V_M4_M1_MASK |
8261 | 0U, // PseudoVLUXSEG5EI64_V_M4_MF2 |
8262 | 0U, // PseudoVLUXSEG5EI64_V_M4_MF2_MASK |
8263 | 0U, // PseudoVLUXSEG5EI64_V_M8_M1 |
8264 | 0U, // PseudoVLUXSEG5EI64_V_M8_M1_MASK |
8265 | 0U, // PseudoVLUXSEG5EI8_V_M1_M1 |
8266 | 0U, // PseudoVLUXSEG5EI8_V_M1_M1_MASK |
8267 | 0U, // PseudoVLUXSEG5EI8_V_MF2_M1 |
8268 | 0U, // PseudoVLUXSEG5EI8_V_MF2_M1_MASK |
8269 | 0U, // PseudoVLUXSEG5EI8_V_MF2_MF2 |
8270 | 0U, // PseudoVLUXSEG5EI8_V_MF2_MF2_MASK |
8271 | 0U, // PseudoVLUXSEG5EI8_V_MF4_M1 |
8272 | 0U, // PseudoVLUXSEG5EI8_V_MF4_M1_MASK |
8273 | 0U, // PseudoVLUXSEG5EI8_V_MF4_MF2 |
8274 | 0U, // PseudoVLUXSEG5EI8_V_MF4_MF2_MASK |
8275 | 0U, // PseudoVLUXSEG5EI8_V_MF4_MF4 |
8276 | 0U, // PseudoVLUXSEG5EI8_V_MF4_MF4_MASK |
8277 | 0U, // PseudoVLUXSEG5EI8_V_MF8_M1 |
8278 | 0U, // PseudoVLUXSEG5EI8_V_MF8_M1_MASK |
8279 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF2 |
8280 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF2_MASK |
8281 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF4 |
8282 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF4_MASK |
8283 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF8 |
8284 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF8_MASK |
8285 | 0U, // PseudoVLUXSEG6EI16_V_M1_M1 |
8286 | 0U, // PseudoVLUXSEG6EI16_V_M1_M1_MASK |
8287 | 0U, // PseudoVLUXSEG6EI16_V_M1_MF2 |
8288 | 0U, // PseudoVLUXSEG6EI16_V_M1_MF2_MASK |
8289 | 0U, // PseudoVLUXSEG6EI16_V_M2_M1 |
8290 | 0U, // PseudoVLUXSEG6EI16_V_M2_M1_MASK |
8291 | 0U, // PseudoVLUXSEG6EI16_V_MF2_M1 |
8292 | 0U, // PseudoVLUXSEG6EI16_V_MF2_M1_MASK |
8293 | 0U, // PseudoVLUXSEG6EI16_V_MF2_MF2 |
8294 | 0U, // PseudoVLUXSEG6EI16_V_MF2_MF2_MASK |
8295 | 0U, // PseudoVLUXSEG6EI16_V_MF2_MF4 |
8296 | 0U, // PseudoVLUXSEG6EI16_V_MF2_MF4_MASK |
8297 | 0U, // PseudoVLUXSEG6EI16_V_MF4_M1 |
8298 | 0U, // PseudoVLUXSEG6EI16_V_MF4_M1_MASK |
8299 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF2 |
8300 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF2_MASK |
8301 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF4 |
8302 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF4_MASK |
8303 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF8 |
8304 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF8_MASK |
8305 | 0U, // PseudoVLUXSEG6EI32_V_M1_M1 |
8306 | 0U, // PseudoVLUXSEG6EI32_V_M1_M1_MASK |
8307 | 0U, // PseudoVLUXSEG6EI32_V_M1_MF2 |
8308 | 0U, // PseudoVLUXSEG6EI32_V_M1_MF2_MASK |
8309 | 0U, // PseudoVLUXSEG6EI32_V_M1_MF4 |
8310 | 0U, // PseudoVLUXSEG6EI32_V_M1_MF4_MASK |
8311 | 0U, // PseudoVLUXSEG6EI32_V_M2_M1 |
8312 | 0U, // PseudoVLUXSEG6EI32_V_M2_M1_MASK |
8313 | 0U, // PseudoVLUXSEG6EI32_V_M2_MF2 |
8314 | 0U, // PseudoVLUXSEG6EI32_V_M2_MF2_MASK |
8315 | 0U, // PseudoVLUXSEG6EI32_V_M4_M1 |
8316 | 0U, // PseudoVLUXSEG6EI32_V_M4_M1_MASK |
8317 | 0U, // PseudoVLUXSEG6EI32_V_MF2_M1 |
8318 | 0U, // PseudoVLUXSEG6EI32_V_MF2_M1_MASK |
8319 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF2 |
8320 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF2_MASK |
8321 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF4 |
8322 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF4_MASK |
8323 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF8 |
8324 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF8_MASK |
8325 | 0U, // PseudoVLUXSEG6EI64_V_M1_M1 |
8326 | 0U, // PseudoVLUXSEG6EI64_V_M1_M1_MASK |
8327 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF2 |
8328 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF2_MASK |
8329 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF4 |
8330 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF4_MASK |
8331 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF8 |
8332 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF8_MASK |
8333 | 0U, // PseudoVLUXSEG6EI64_V_M2_M1 |
8334 | 0U, // PseudoVLUXSEG6EI64_V_M2_M1_MASK |
8335 | 0U, // PseudoVLUXSEG6EI64_V_M2_MF2 |
8336 | 0U, // PseudoVLUXSEG6EI64_V_M2_MF2_MASK |
8337 | 0U, // PseudoVLUXSEG6EI64_V_M2_MF4 |
8338 | 0U, // PseudoVLUXSEG6EI64_V_M2_MF4_MASK |
8339 | 0U, // PseudoVLUXSEG6EI64_V_M4_M1 |
8340 | 0U, // PseudoVLUXSEG6EI64_V_M4_M1_MASK |
8341 | 0U, // PseudoVLUXSEG6EI64_V_M4_MF2 |
8342 | 0U, // PseudoVLUXSEG6EI64_V_M4_MF2_MASK |
8343 | 0U, // PseudoVLUXSEG6EI64_V_M8_M1 |
8344 | 0U, // PseudoVLUXSEG6EI64_V_M8_M1_MASK |
8345 | 0U, // PseudoVLUXSEG6EI8_V_M1_M1 |
8346 | 0U, // PseudoVLUXSEG6EI8_V_M1_M1_MASK |
8347 | 0U, // PseudoVLUXSEG6EI8_V_MF2_M1 |
8348 | 0U, // PseudoVLUXSEG6EI8_V_MF2_M1_MASK |
8349 | 0U, // PseudoVLUXSEG6EI8_V_MF2_MF2 |
8350 | 0U, // PseudoVLUXSEG6EI8_V_MF2_MF2_MASK |
8351 | 0U, // PseudoVLUXSEG6EI8_V_MF4_M1 |
8352 | 0U, // PseudoVLUXSEG6EI8_V_MF4_M1_MASK |
8353 | 0U, // PseudoVLUXSEG6EI8_V_MF4_MF2 |
8354 | 0U, // PseudoVLUXSEG6EI8_V_MF4_MF2_MASK |
8355 | 0U, // PseudoVLUXSEG6EI8_V_MF4_MF4 |
8356 | 0U, // PseudoVLUXSEG6EI8_V_MF4_MF4_MASK |
8357 | 0U, // PseudoVLUXSEG6EI8_V_MF8_M1 |
8358 | 0U, // PseudoVLUXSEG6EI8_V_MF8_M1_MASK |
8359 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF2 |
8360 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF2_MASK |
8361 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF4 |
8362 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF4_MASK |
8363 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF8 |
8364 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF8_MASK |
8365 | 0U, // PseudoVLUXSEG7EI16_V_M1_M1 |
8366 | 0U, // PseudoVLUXSEG7EI16_V_M1_M1_MASK |
8367 | 0U, // PseudoVLUXSEG7EI16_V_M1_MF2 |
8368 | 0U, // PseudoVLUXSEG7EI16_V_M1_MF2_MASK |
8369 | 0U, // PseudoVLUXSEG7EI16_V_M2_M1 |
8370 | 0U, // PseudoVLUXSEG7EI16_V_M2_M1_MASK |
8371 | 0U, // PseudoVLUXSEG7EI16_V_MF2_M1 |
8372 | 0U, // PseudoVLUXSEG7EI16_V_MF2_M1_MASK |
8373 | 0U, // PseudoVLUXSEG7EI16_V_MF2_MF2 |
8374 | 0U, // PseudoVLUXSEG7EI16_V_MF2_MF2_MASK |
8375 | 0U, // PseudoVLUXSEG7EI16_V_MF2_MF4 |
8376 | 0U, // PseudoVLUXSEG7EI16_V_MF2_MF4_MASK |
8377 | 0U, // PseudoVLUXSEG7EI16_V_MF4_M1 |
8378 | 0U, // PseudoVLUXSEG7EI16_V_MF4_M1_MASK |
8379 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF2 |
8380 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF2_MASK |
8381 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF4 |
8382 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF4_MASK |
8383 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF8 |
8384 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF8_MASK |
8385 | 0U, // PseudoVLUXSEG7EI32_V_M1_M1 |
8386 | 0U, // PseudoVLUXSEG7EI32_V_M1_M1_MASK |
8387 | 0U, // PseudoVLUXSEG7EI32_V_M1_MF2 |
8388 | 0U, // PseudoVLUXSEG7EI32_V_M1_MF2_MASK |
8389 | 0U, // PseudoVLUXSEG7EI32_V_M1_MF4 |
8390 | 0U, // PseudoVLUXSEG7EI32_V_M1_MF4_MASK |
8391 | 0U, // PseudoVLUXSEG7EI32_V_M2_M1 |
8392 | 0U, // PseudoVLUXSEG7EI32_V_M2_M1_MASK |
8393 | 0U, // PseudoVLUXSEG7EI32_V_M2_MF2 |
8394 | 0U, // PseudoVLUXSEG7EI32_V_M2_MF2_MASK |
8395 | 0U, // PseudoVLUXSEG7EI32_V_M4_M1 |
8396 | 0U, // PseudoVLUXSEG7EI32_V_M4_M1_MASK |
8397 | 0U, // PseudoVLUXSEG7EI32_V_MF2_M1 |
8398 | 0U, // PseudoVLUXSEG7EI32_V_MF2_M1_MASK |
8399 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF2 |
8400 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF2_MASK |
8401 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF4 |
8402 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF4_MASK |
8403 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF8 |
8404 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF8_MASK |
8405 | 0U, // PseudoVLUXSEG7EI64_V_M1_M1 |
8406 | 0U, // PseudoVLUXSEG7EI64_V_M1_M1_MASK |
8407 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF2 |
8408 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF2_MASK |
8409 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF4 |
8410 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF4_MASK |
8411 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF8 |
8412 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF8_MASK |
8413 | 0U, // PseudoVLUXSEG7EI64_V_M2_M1 |
8414 | 0U, // PseudoVLUXSEG7EI64_V_M2_M1_MASK |
8415 | 0U, // PseudoVLUXSEG7EI64_V_M2_MF2 |
8416 | 0U, // PseudoVLUXSEG7EI64_V_M2_MF2_MASK |
8417 | 0U, // PseudoVLUXSEG7EI64_V_M2_MF4 |
8418 | 0U, // PseudoVLUXSEG7EI64_V_M2_MF4_MASK |
8419 | 0U, // PseudoVLUXSEG7EI64_V_M4_M1 |
8420 | 0U, // PseudoVLUXSEG7EI64_V_M4_M1_MASK |
8421 | 0U, // PseudoVLUXSEG7EI64_V_M4_MF2 |
8422 | 0U, // PseudoVLUXSEG7EI64_V_M4_MF2_MASK |
8423 | 0U, // PseudoVLUXSEG7EI64_V_M8_M1 |
8424 | 0U, // PseudoVLUXSEG7EI64_V_M8_M1_MASK |
8425 | 0U, // PseudoVLUXSEG7EI8_V_M1_M1 |
8426 | 0U, // PseudoVLUXSEG7EI8_V_M1_M1_MASK |
8427 | 0U, // PseudoVLUXSEG7EI8_V_MF2_M1 |
8428 | 0U, // PseudoVLUXSEG7EI8_V_MF2_M1_MASK |
8429 | 0U, // PseudoVLUXSEG7EI8_V_MF2_MF2 |
8430 | 0U, // PseudoVLUXSEG7EI8_V_MF2_MF2_MASK |
8431 | 0U, // PseudoVLUXSEG7EI8_V_MF4_M1 |
8432 | 0U, // PseudoVLUXSEG7EI8_V_MF4_M1_MASK |
8433 | 0U, // PseudoVLUXSEG7EI8_V_MF4_MF2 |
8434 | 0U, // PseudoVLUXSEG7EI8_V_MF4_MF2_MASK |
8435 | 0U, // PseudoVLUXSEG7EI8_V_MF4_MF4 |
8436 | 0U, // PseudoVLUXSEG7EI8_V_MF4_MF4_MASK |
8437 | 0U, // PseudoVLUXSEG7EI8_V_MF8_M1 |
8438 | 0U, // PseudoVLUXSEG7EI8_V_MF8_M1_MASK |
8439 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF2 |
8440 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF2_MASK |
8441 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF4 |
8442 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF4_MASK |
8443 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF8 |
8444 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF8_MASK |
8445 | 0U, // PseudoVLUXSEG8EI16_V_M1_M1 |
8446 | 0U, // PseudoVLUXSEG8EI16_V_M1_M1_MASK |
8447 | 0U, // PseudoVLUXSEG8EI16_V_M1_MF2 |
8448 | 0U, // PseudoVLUXSEG8EI16_V_M1_MF2_MASK |
8449 | 0U, // PseudoVLUXSEG8EI16_V_M2_M1 |
8450 | 0U, // PseudoVLUXSEG8EI16_V_M2_M1_MASK |
8451 | 0U, // PseudoVLUXSEG8EI16_V_MF2_M1 |
8452 | 0U, // PseudoVLUXSEG8EI16_V_MF2_M1_MASK |
8453 | 0U, // PseudoVLUXSEG8EI16_V_MF2_MF2 |
8454 | 0U, // PseudoVLUXSEG8EI16_V_MF2_MF2_MASK |
8455 | 0U, // PseudoVLUXSEG8EI16_V_MF2_MF4 |
8456 | 0U, // PseudoVLUXSEG8EI16_V_MF2_MF4_MASK |
8457 | 0U, // PseudoVLUXSEG8EI16_V_MF4_M1 |
8458 | 0U, // PseudoVLUXSEG8EI16_V_MF4_M1_MASK |
8459 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF2 |
8460 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF2_MASK |
8461 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF4 |
8462 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF4_MASK |
8463 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF8 |
8464 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF8_MASK |
8465 | 0U, // PseudoVLUXSEG8EI32_V_M1_M1 |
8466 | 0U, // PseudoVLUXSEG8EI32_V_M1_M1_MASK |
8467 | 0U, // PseudoVLUXSEG8EI32_V_M1_MF2 |
8468 | 0U, // PseudoVLUXSEG8EI32_V_M1_MF2_MASK |
8469 | 0U, // PseudoVLUXSEG8EI32_V_M1_MF4 |
8470 | 0U, // PseudoVLUXSEG8EI32_V_M1_MF4_MASK |
8471 | 0U, // PseudoVLUXSEG8EI32_V_M2_M1 |
8472 | 0U, // PseudoVLUXSEG8EI32_V_M2_M1_MASK |
8473 | 0U, // PseudoVLUXSEG8EI32_V_M2_MF2 |
8474 | 0U, // PseudoVLUXSEG8EI32_V_M2_MF2_MASK |
8475 | 0U, // PseudoVLUXSEG8EI32_V_M4_M1 |
8476 | 0U, // PseudoVLUXSEG8EI32_V_M4_M1_MASK |
8477 | 0U, // PseudoVLUXSEG8EI32_V_MF2_M1 |
8478 | 0U, // PseudoVLUXSEG8EI32_V_MF2_M1_MASK |
8479 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF2 |
8480 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF2_MASK |
8481 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF4 |
8482 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF4_MASK |
8483 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF8 |
8484 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF8_MASK |
8485 | 0U, // PseudoVLUXSEG8EI64_V_M1_M1 |
8486 | 0U, // PseudoVLUXSEG8EI64_V_M1_M1_MASK |
8487 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF2 |
8488 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF2_MASK |
8489 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF4 |
8490 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF4_MASK |
8491 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF8 |
8492 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF8_MASK |
8493 | 0U, // PseudoVLUXSEG8EI64_V_M2_M1 |
8494 | 0U, // PseudoVLUXSEG8EI64_V_M2_M1_MASK |
8495 | 0U, // PseudoVLUXSEG8EI64_V_M2_MF2 |
8496 | 0U, // PseudoVLUXSEG8EI64_V_M2_MF2_MASK |
8497 | 0U, // PseudoVLUXSEG8EI64_V_M2_MF4 |
8498 | 0U, // PseudoVLUXSEG8EI64_V_M2_MF4_MASK |
8499 | 0U, // PseudoVLUXSEG8EI64_V_M4_M1 |
8500 | 0U, // PseudoVLUXSEG8EI64_V_M4_M1_MASK |
8501 | 0U, // PseudoVLUXSEG8EI64_V_M4_MF2 |
8502 | 0U, // PseudoVLUXSEG8EI64_V_M4_MF2_MASK |
8503 | 0U, // PseudoVLUXSEG8EI64_V_M8_M1 |
8504 | 0U, // PseudoVLUXSEG8EI64_V_M8_M1_MASK |
8505 | 0U, // PseudoVLUXSEG8EI8_V_M1_M1 |
8506 | 0U, // PseudoVLUXSEG8EI8_V_M1_M1_MASK |
8507 | 0U, // PseudoVLUXSEG8EI8_V_MF2_M1 |
8508 | 0U, // PseudoVLUXSEG8EI8_V_MF2_M1_MASK |
8509 | 0U, // PseudoVLUXSEG8EI8_V_MF2_MF2 |
8510 | 0U, // PseudoVLUXSEG8EI8_V_MF2_MF2_MASK |
8511 | 0U, // PseudoVLUXSEG8EI8_V_MF4_M1 |
8512 | 0U, // PseudoVLUXSEG8EI8_V_MF4_M1_MASK |
8513 | 0U, // PseudoVLUXSEG8EI8_V_MF4_MF2 |
8514 | 0U, // PseudoVLUXSEG8EI8_V_MF4_MF2_MASK |
8515 | 0U, // PseudoVLUXSEG8EI8_V_MF4_MF4 |
8516 | 0U, // PseudoVLUXSEG8EI8_V_MF4_MF4_MASK |
8517 | 0U, // PseudoVLUXSEG8EI8_V_MF8_M1 |
8518 | 0U, // PseudoVLUXSEG8EI8_V_MF8_M1_MASK |
8519 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF2 |
8520 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF2_MASK |
8521 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF4 |
8522 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF4_MASK |
8523 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF8 |
8524 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF8_MASK |
8525 | 0U, // PseudoVMACC_VV_M1 |
8526 | 0U, // PseudoVMACC_VV_M1_MASK |
8527 | 0U, // PseudoVMACC_VV_M2 |
8528 | 0U, // PseudoVMACC_VV_M2_MASK |
8529 | 0U, // PseudoVMACC_VV_M4 |
8530 | 0U, // PseudoVMACC_VV_M4_MASK |
8531 | 0U, // PseudoVMACC_VV_M8 |
8532 | 0U, // PseudoVMACC_VV_M8_MASK |
8533 | 0U, // PseudoVMACC_VV_MF2 |
8534 | 0U, // PseudoVMACC_VV_MF2_MASK |
8535 | 0U, // PseudoVMACC_VV_MF4 |
8536 | 0U, // PseudoVMACC_VV_MF4_MASK |
8537 | 0U, // PseudoVMACC_VV_MF8 |
8538 | 0U, // PseudoVMACC_VV_MF8_MASK |
8539 | 0U, // PseudoVMACC_VX_M1 |
8540 | 0U, // PseudoVMACC_VX_M1_MASK |
8541 | 0U, // PseudoVMACC_VX_M2 |
8542 | 0U, // PseudoVMACC_VX_M2_MASK |
8543 | 0U, // PseudoVMACC_VX_M4 |
8544 | 0U, // PseudoVMACC_VX_M4_MASK |
8545 | 0U, // PseudoVMACC_VX_M8 |
8546 | 0U, // PseudoVMACC_VX_M8_MASK |
8547 | 0U, // PseudoVMACC_VX_MF2 |
8548 | 0U, // PseudoVMACC_VX_MF2_MASK |
8549 | 0U, // PseudoVMACC_VX_MF4 |
8550 | 0U, // PseudoVMACC_VX_MF4_MASK |
8551 | 0U, // PseudoVMACC_VX_MF8 |
8552 | 0U, // PseudoVMACC_VX_MF8_MASK |
8553 | 0U, // PseudoVMADC_VIM_M1 |
8554 | 0U, // PseudoVMADC_VIM_M2 |
8555 | 0U, // PseudoVMADC_VIM_M4 |
8556 | 0U, // PseudoVMADC_VIM_M8 |
8557 | 0U, // PseudoVMADC_VIM_MF2 |
8558 | 0U, // PseudoVMADC_VIM_MF4 |
8559 | 0U, // PseudoVMADC_VIM_MF8 |
8560 | 0U, // PseudoVMADC_VI_M1 |
8561 | 0U, // PseudoVMADC_VI_M2 |
8562 | 0U, // PseudoVMADC_VI_M4 |
8563 | 0U, // PseudoVMADC_VI_M8 |
8564 | 0U, // PseudoVMADC_VI_MF2 |
8565 | 0U, // PseudoVMADC_VI_MF4 |
8566 | 0U, // PseudoVMADC_VI_MF8 |
8567 | 0U, // PseudoVMADC_VVM_M1 |
8568 | 0U, // PseudoVMADC_VVM_M2 |
8569 | 0U, // PseudoVMADC_VVM_M4 |
8570 | 0U, // PseudoVMADC_VVM_M8 |
8571 | 0U, // PseudoVMADC_VVM_MF2 |
8572 | 0U, // PseudoVMADC_VVM_MF4 |
8573 | 0U, // PseudoVMADC_VVM_MF8 |
8574 | 0U, // PseudoVMADC_VV_M1 |
8575 | 0U, // PseudoVMADC_VV_M2 |
8576 | 0U, // PseudoVMADC_VV_M4 |
8577 | 0U, // PseudoVMADC_VV_M8 |
8578 | 0U, // PseudoVMADC_VV_MF2 |
8579 | 0U, // PseudoVMADC_VV_MF4 |
8580 | 0U, // PseudoVMADC_VV_MF8 |
8581 | 0U, // PseudoVMADC_VXM_M1 |
8582 | 0U, // PseudoVMADC_VXM_M2 |
8583 | 0U, // PseudoVMADC_VXM_M4 |
8584 | 0U, // PseudoVMADC_VXM_M8 |
8585 | 0U, // PseudoVMADC_VXM_MF2 |
8586 | 0U, // PseudoVMADC_VXM_MF4 |
8587 | 0U, // PseudoVMADC_VXM_MF8 |
8588 | 0U, // PseudoVMADC_VX_M1 |
8589 | 0U, // PseudoVMADC_VX_M2 |
8590 | 0U, // PseudoVMADC_VX_M4 |
8591 | 0U, // PseudoVMADC_VX_M8 |
8592 | 0U, // PseudoVMADC_VX_MF2 |
8593 | 0U, // PseudoVMADC_VX_MF4 |
8594 | 0U, // PseudoVMADC_VX_MF8 |
8595 | 0U, // PseudoVMADD_VV_M1 |
8596 | 0U, // PseudoVMADD_VV_M1_MASK |
8597 | 0U, // PseudoVMADD_VV_M2 |
8598 | 0U, // PseudoVMADD_VV_M2_MASK |
8599 | 0U, // PseudoVMADD_VV_M4 |
8600 | 0U, // PseudoVMADD_VV_M4_MASK |
8601 | 0U, // PseudoVMADD_VV_M8 |
8602 | 0U, // PseudoVMADD_VV_M8_MASK |
8603 | 0U, // PseudoVMADD_VV_MF2 |
8604 | 0U, // PseudoVMADD_VV_MF2_MASK |
8605 | 0U, // PseudoVMADD_VV_MF4 |
8606 | 0U, // PseudoVMADD_VV_MF4_MASK |
8607 | 0U, // PseudoVMADD_VV_MF8 |
8608 | 0U, // PseudoVMADD_VV_MF8_MASK |
8609 | 0U, // PseudoVMADD_VX_M1 |
8610 | 0U, // PseudoVMADD_VX_M1_MASK |
8611 | 0U, // PseudoVMADD_VX_M2 |
8612 | 0U, // PseudoVMADD_VX_M2_MASK |
8613 | 0U, // PseudoVMADD_VX_M4 |
8614 | 0U, // PseudoVMADD_VX_M4_MASK |
8615 | 0U, // PseudoVMADD_VX_M8 |
8616 | 0U, // PseudoVMADD_VX_M8_MASK |
8617 | 0U, // PseudoVMADD_VX_MF2 |
8618 | 0U, // PseudoVMADD_VX_MF2_MASK |
8619 | 0U, // PseudoVMADD_VX_MF4 |
8620 | 0U, // PseudoVMADD_VX_MF4_MASK |
8621 | 0U, // PseudoVMADD_VX_MF8 |
8622 | 0U, // PseudoVMADD_VX_MF8_MASK |
8623 | 0U, // PseudoVMANDN_MM_B1 |
8624 | 0U, // PseudoVMANDN_MM_B16 |
8625 | 0U, // PseudoVMANDN_MM_B2 |
8626 | 0U, // PseudoVMANDN_MM_B32 |
8627 | 0U, // PseudoVMANDN_MM_B4 |
8628 | 0U, // PseudoVMANDN_MM_B64 |
8629 | 0U, // PseudoVMANDN_MM_B8 |
8630 | 0U, // PseudoVMAND_MM_B1 |
8631 | 0U, // PseudoVMAND_MM_B16 |
8632 | 0U, // PseudoVMAND_MM_B2 |
8633 | 0U, // PseudoVMAND_MM_B32 |
8634 | 0U, // PseudoVMAND_MM_B4 |
8635 | 0U, // PseudoVMAND_MM_B64 |
8636 | 0U, // PseudoVMAND_MM_B8 |
8637 | 0U, // PseudoVMAXU_VV_M1 |
8638 | 0U, // PseudoVMAXU_VV_M1_MASK |
8639 | 0U, // PseudoVMAXU_VV_M2 |
8640 | 0U, // PseudoVMAXU_VV_M2_MASK |
8641 | 0U, // PseudoVMAXU_VV_M4 |
8642 | 0U, // PseudoVMAXU_VV_M4_MASK |
8643 | 0U, // PseudoVMAXU_VV_M8 |
8644 | 0U, // PseudoVMAXU_VV_M8_MASK |
8645 | 0U, // PseudoVMAXU_VV_MF2 |
8646 | 0U, // PseudoVMAXU_VV_MF2_MASK |
8647 | 0U, // PseudoVMAXU_VV_MF4 |
8648 | 0U, // PseudoVMAXU_VV_MF4_MASK |
8649 | 0U, // PseudoVMAXU_VV_MF8 |
8650 | 0U, // PseudoVMAXU_VV_MF8_MASK |
8651 | 0U, // PseudoVMAXU_VX_M1 |
8652 | 0U, // PseudoVMAXU_VX_M1_MASK |
8653 | 0U, // PseudoVMAXU_VX_M2 |
8654 | 0U, // PseudoVMAXU_VX_M2_MASK |
8655 | 0U, // PseudoVMAXU_VX_M4 |
8656 | 0U, // PseudoVMAXU_VX_M4_MASK |
8657 | 0U, // PseudoVMAXU_VX_M8 |
8658 | 0U, // PseudoVMAXU_VX_M8_MASK |
8659 | 0U, // PseudoVMAXU_VX_MF2 |
8660 | 0U, // PseudoVMAXU_VX_MF2_MASK |
8661 | 0U, // PseudoVMAXU_VX_MF4 |
8662 | 0U, // PseudoVMAXU_VX_MF4_MASK |
8663 | 0U, // PseudoVMAXU_VX_MF8 |
8664 | 0U, // PseudoVMAXU_VX_MF8_MASK |
8665 | 0U, // PseudoVMAX_VV_M1 |
8666 | 0U, // PseudoVMAX_VV_M1_MASK |
8667 | 0U, // PseudoVMAX_VV_M2 |
8668 | 0U, // PseudoVMAX_VV_M2_MASK |
8669 | 0U, // PseudoVMAX_VV_M4 |
8670 | 0U, // PseudoVMAX_VV_M4_MASK |
8671 | 0U, // PseudoVMAX_VV_M8 |
8672 | 0U, // PseudoVMAX_VV_M8_MASK |
8673 | 0U, // PseudoVMAX_VV_MF2 |
8674 | 0U, // PseudoVMAX_VV_MF2_MASK |
8675 | 0U, // PseudoVMAX_VV_MF4 |
8676 | 0U, // PseudoVMAX_VV_MF4_MASK |
8677 | 0U, // PseudoVMAX_VV_MF8 |
8678 | 0U, // PseudoVMAX_VV_MF8_MASK |
8679 | 0U, // PseudoVMAX_VX_M1 |
8680 | 0U, // PseudoVMAX_VX_M1_MASK |
8681 | 0U, // PseudoVMAX_VX_M2 |
8682 | 0U, // PseudoVMAX_VX_M2_MASK |
8683 | 0U, // PseudoVMAX_VX_M4 |
8684 | 0U, // PseudoVMAX_VX_M4_MASK |
8685 | 0U, // PseudoVMAX_VX_M8 |
8686 | 0U, // PseudoVMAX_VX_M8_MASK |
8687 | 0U, // PseudoVMAX_VX_MF2 |
8688 | 0U, // PseudoVMAX_VX_MF2_MASK |
8689 | 0U, // PseudoVMAX_VX_MF4 |
8690 | 0U, // PseudoVMAX_VX_MF4_MASK |
8691 | 0U, // PseudoVMAX_VX_MF8 |
8692 | 0U, // PseudoVMAX_VX_MF8_MASK |
8693 | 0U, // PseudoVMCLR_M_B1 |
8694 | 0U, // PseudoVMCLR_M_B16 |
8695 | 0U, // PseudoVMCLR_M_B2 |
8696 | 0U, // PseudoVMCLR_M_B32 |
8697 | 0U, // PseudoVMCLR_M_B4 |
8698 | 0U, // PseudoVMCLR_M_B64 |
8699 | 0U, // PseudoVMCLR_M_B8 |
8700 | 0U, // PseudoVMERGE_VIM_M1 |
8701 | 0U, // PseudoVMERGE_VIM_M2 |
8702 | 0U, // PseudoVMERGE_VIM_M4 |
8703 | 0U, // PseudoVMERGE_VIM_M8 |
8704 | 0U, // PseudoVMERGE_VIM_MF2 |
8705 | 0U, // PseudoVMERGE_VIM_MF4 |
8706 | 0U, // PseudoVMERGE_VIM_MF8 |
8707 | 0U, // PseudoVMERGE_VVM_M1 |
8708 | 0U, // PseudoVMERGE_VVM_M2 |
8709 | 0U, // PseudoVMERGE_VVM_M4 |
8710 | 0U, // PseudoVMERGE_VVM_M8 |
8711 | 0U, // PseudoVMERGE_VVM_MF2 |
8712 | 0U, // PseudoVMERGE_VVM_MF4 |
8713 | 0U, // PseudoVMERGE_VVM_MF8 |
8714 | 0U, // PseudoVMERGE_VXM_M1 |
8715 | 0U, // PseudoVMERGE_VXM_M2 |
8716 | 0U, // PseudoVMERGE_VXM_M4 |
8717 | 0U, // PseudoVMERGE_VXM_M8 |
8718 | 0U, // PseudoVMERGE_VXM_MF2 |
8719 | 0U, // PseudoVMERGE_VXM_MF4 |
8720 | 0U, // PseudoVMERGE_VXM_MF8 |
8721 | 0U, // PseudoVMFEQ_VFPR16_M1 |
8722 | 0U, // PseudoVMFEQ_VFPR16_M1_MASK |
8723 | 0U, // PseudoVMFEQ_VFPR16_M2 |
8724 | 0U, // PseudoVMFEQ_VFPR16_M2_MASK |
8725 | 0U, // PseudoVMFEQ_VFPR16_M4 |
8726 | 0U, // PseudoVMFEQ_VFPR16_M4_MASK |
8727 | 0U, // PseudoVMFEQ_VFPR16_M8 |
8728 | 0U, // PseudoVMFEQ_VFPR16_M8_MASK |
8729 | 0U, // PseudoVMFEQ_VFPR16_MF2 |
8730 | 0U, // PseudoVMFEQ_VFPR16_MF2_MASK |
8731 | 0U, // PseudoVMFEQ_VFPR16_MF4 |
8732 | 0U, // PseudoVMFEQ_VFPR16_MF4_MASK |
8733 | 0U, // PseudoVMFEQ_VFPR32_M1 |
8734 | 0U, // PseudoVMFEQ_VFPR32_M1_MASK |
8735 | 0U, // PseudoVMFEQ_VFPR32_M2 |
8736 | 0U, // PseudoVMFEQ_VFPR32_M2_MASK |
8737 | 0U, // PseudoVMFEQ_VFPR32_M4 |
8738 | 0U, // PseudoVMFEQ_VFPR32_M4_MASK |
8739 | 0U, // PseudoVMFEQ_VFPR32_M8 |
8740 | 0U, // PseudoVMFEQ_VFPR32_M8_MASK |
8741 | 0U, // PseudoVMFEQ_VFPR32_MF2 |
8742 | 0U, // PseudoVMFEQ_VFPR32_MF2_MASK |
8743 | 0U, // PseudoVMFEQ_VFPR64_M1 |
8744 | 0U, // PseudoVMFEQ_VFPR64_M1_MASK |
8745 | 0U, // PseudoVMFEQ_VFPR64_M2 |
8746 | 0U, // PseudoVMFEQ_VFPR64_M2_MASK |
8747 | 0U, // PseudoVMFEQ_VFPR64_M4 |
8748 | 0U, // PseudoVMFEQ_VFPR64_M4_MASK |
8749 | 0U, // PseudoVMFEQ_VFPR64_M8 |
8750 | 0U, // PseudoVMFEQ_VFPR64_M8_MASK |
8751 | 0U, // PseudoVMFEQ_VV_M1 |
8752 | 0U, // PseudoVMFEQ_VV_M1_MASK |
8753 | 0U, // PseudoVMFEQ_VV_M2 |
8754 | 0U, // PseudoVMFEQ_VV_M2_MASK |
8755 | 0U, // PseudoVMFEQ_VV_M4 |
8756 | 0U, // PseudoVMFEQ_VV_M4_MASK |
8757 | 0U, // PseudoVMFEQ_VV_M8 |
8758 | 0U, // PseudoVMFEQ_VV_M8_MASK |
8759 | 0U, // PseudoVMFEQ_VV_MF2 |
8760 | 0U, // PseudoVMFEQ_VV_MF2_MASK |
8761 | 0U, // PseudoVMFEQ_VV_MF4 |
8762 | 0U, // PseudoVMFEQ_VV_MF4_MASK |
8763 | 0U, // PseudoVMFGE_VFPR16_M1 |
8764 | 0U, // PseudoVMFGE_VFPR16_M1_MASK |
8765 | 0U, // PseudoVMFGE_VFPR16_M2 |
8766 | 0U, // PseudoVMFGE_VFPR16_M2_MASK |
8767 | 0U, // PseudoVMFGE_VFPR16_M4 |
8768 | 0U, // PseudoVMFGE_VFPR16_M4_MASK |
8769 | 0U, // PseudoVMFGE_VFPR16_M8 |
8770 | 0U, // PseudoVMFGE_VFPR16_M8_MASK |
8771 | 0U, // PseudoVMFGE_VFPR16_MF2 |
8772 | 0U, // PseudoVMFGE_VFPR16_MF2_MASK |
8773 | 0U, // PseudoVMFGE_VFPR16_MF4 |
8774 | 0U, // PseudoVMFGE_VFPR16_MF4_MASK |
8775 | 0U, // PseudoVMFGE_VFPR32_M1 |
8776 | 0U, // PseudoVMFGE_VFPR32_M1_MASK |
8777 | 0U, // PseudoVMFGE_VFPR32_M2 |
8778 | 0U, // PseudoVMFGE_VFPR32_M2_MASK |
8779 | 0U, // PseudoVMFGE_VFPR32_M4 |
8780 | 0U, // PseudoVMFGE_VFPR32_M4_MASK |
8781 | 0U, // PseudoVMFGE_VFPR32_M8 |
8782 | 0U, // PseudoVMFGE_VFPR32_M8_MASK |
8783 | 0U, // PseudoVMFGE_VFPR32_MF2 |
8784 | 0U, // PseudoVMFGE_VFPR32_MF2_MASK |
8785 | 0U, // PseudoVMFGE_VFPR64_M1 |
8786 | 0U, // PseudoVMFGE_VFPR64_M1_MASK |
8787 | 0U, // PseudoVMFGE_VFPR64_M2 |
8788 | 0U, // PseudoVMFGE_VFPR64_M2_MASK |
8789 | 0U, // PseudoVMFGE_VFPR64_M4 |
8790 | 0U, // PseudoVMFGE_VFPR64_M4_MASK |
8791 | 0U, // PseudoVMFGE_VFPR64_M8 |
8792 | 0U, // PseudoVMFGE_VFPR64_M8_MASK |
8793 | 0U, // PseudoVMFGT_VFPR16_M1 |
8794 | 0U, // PseudoVMFGT_VFPR16_M1_MASK |
8795 | 0U, // PseudoVMFGT_VFPR16_M2 |
8796 | 0U, // PseudoVMFGT_VFPR16_M2_MASK |
8797 | 0U, // PseudoVMFGT_VFPR16_M4 |
8798 | 0U, // PseudoVMFGT_VFPR16_M4_MASK |
8799 | 0U, // PseudoVMFGT_VFPR16_M8 |
8800 | 0U, // PseudoVMFGT_VFPR16_M8_MASK |
8801 | 0U, // PseudoVMFGT_VFPR16_MF2 |
8802 | 0U, // PseudoVMFGT_VFPR16_MF2_MASK |
8803 | 0U, // PseudoVMFGT_VFPR16_MF4 |
8804 | 0U, // PseudoVMFGT_VFPR16_MF4_MASK |
8805 | 0U, // PseudoVMFGT_VFPR32_M1 |
8806 | 0U, // PseudoVMFGT_VFPR32_M1_MASK |
8807 | 0U, // PseudoVMFGT_VFPR32_M2 |
8808 | 0U, // PseudoVMFGT_VFPR32_M2_MASK |
8809 | 0U, // PseudoVMFGT_VFPR32_M4 |
8810 | 0U, // PseudoVMFGT_VFPR32_M4_MASK |
8811 | 0U, // PseudoVMFGT_VFPR32_M8 |
8812 | 0U, // PseudoVMFGT_VFPR32_M8_MASK |
8813 | 0U, // PseudoVMFGT_VFPR32_MF2 |
8814 | 0U, // PseudoVMFGT_VFPR32_MF2_MASK |
8815 | 0U, // PseudoVMFGT_VFPR64_M1 |
8816 | 0U, // PseudoVMFGT_VFPR64_M1_MASK |
8817 | 0U, // PseudoVMFGT_VFPR64_M2 |
8818 | 0U, // PseudoVMFGT_VFPR64_M2_MASK |
8819 | 0U, // PseudoVMFGT_VFPR64_M4 |
8820 | 0U, // PseudoVMFGT_VFPR64_M4_MASK |
8821 | 0U, // PseudoVMFGT_VFPR64_M8 |
8822 | 0U, // PseudoVMFGT_VFPR64_M8_MASK |
8823 | 0U, // PseudoVMFLE_VFPR16_M1 |
8824 | 0U, // PseudoVMFLE_VFPR16_M1_MASK |
8825 | 0U, // PseudoVMFLE_VFPR16_M2 |
8826 | 0U, // PseudoVMFLE_VFPR16_M2_MASK |
8827 | 0U, // PseudoVMFLE_VFPR16_M4 |
8828 | 0U, // PseudoVMFLE_VFPR16_M4_MASK |
8829 | 0U, // PseudoVMFLE_VFPR16_M8 |
8830 | 0U, // PseudoVMFLE_VFPR16_M8_MASK |
8831 | 0U, // PseudoVMFLE_VFPR16_MF2 |
8832 | 0U, // PseudoVMFLE_VFPR16_MF2_MASK |
8833 | 0U, // PseudoVMFLE_VFPR16_MF4 |
8834 | 0U, // PseudoVMFLE_VFPR16_MF4_MASK |
8835 | 0U, // PseudoVMFLE_VFPR32_M1 |
8836 | 0U, // PseudoVMFLE_VFPR32_M1_MASK |
8837 | 0U, // PseudoVMFLE_VFPR32_M2 |
8838 | 0U, // PseudoVMFLE_VFPR32_M2_MASK |
8839 | 0U, // PseudoVMFLE_VFPR32_M4 |
8840 | 0U, // PseudoVMFLE_VFPR32_M4_MASK |
8841 | 0U, // PseudoVMFLE_VFPR32_M8 |
8842 | 0U, // PseudoVMFLE_VFPR32_M8_MASK |
8843 | 0U, // PseudoVMFLE_VFPR32_MF2 |
8844 | 0U, // PseudoVMFLE_VFPR32_MF2_MASK |
8845 | 0U, // PseudoVMFLE_VFPR64_M1 |
8846 | 0U, // PseudoVMFLE_VFPR64_M1_MASK |
8847 | 0U, // PseudoVMFLE_VFPR64_M2 |
8848 | 0U, // PseudoVMFLE_VFPR64_M2_MASK |
8849 | 0U, // PseudoVMFLE_VFPR64_M4 |
8850 | 0U, // PseudoVMFLE_VFPR64_M4_MASK |
8851 | 0U, // PseudoVMFLE_VFPR64_M8 |
8852 | 0U, // PseudoVMFLE_VFPR64_M8_MASK |
8853 | 0U, // PseudoVMFLE_VV_M1 |
8854 | 0U, // PseudoVMFLE_VV_M1_MASK |
8855 | 0U, // PseudoVMFLE_VV_M2 |
8856 | 0U, // PseudoVMFLE_VV_M2_MASK |
8857 | 0U, // PseudoVMFLE_VV_M4 |
8858 | 0U, // PseudoVMFLE_VV_M4_MASK |
8859 | 0U, // PseudoVMFLE_VV_M8 |
8860 | 0U, // PseudoVMFLE_VV_M8_MASK |
8861 | 0U, // PseudoVMFLE_VV_MF2 |
8862 | 0U, // PseudoVMFLE_VV_MF2_MASK |
8863 | 0U, // PseudoVMFLE_VV_MF4 |
8864 | 0U, // PseudoVMFLE_VV_MF4_MASK |
8865 | 0U, // PseudoVMFLT_VFPR16_M1 |
8866 | 0U, // PseudoVMFLT_VFPR16_M1_MASK |
8867 | 0U, // PseudoVMFLT_VFPR16_M2 |
8868 | 0U, // PseudoVMFLT_VFPR16_M2_MASK |
8869 | 0U, // PseudoVMFLT_VFPR16_M4 |
8870 | 0U, // PseudoVMFLT_VFPR16_M4_MASK |
8871 | 0U, // PseudoVMFLT_VFPR16_M8 |
8872 | 0U, // PseudoVMFLT_VFPR16_M8_MASK |
8873 | 0U, // PseudoVMFLT_VFPR16_MF2 |
8874 | 0U, // PseudoVMFLT_VFPR16_MF2_MASK |
8875 | 0U, // PseudoVMFLT_VFPR16_MF4 |
8876 | 0U, // PseudoVMFLT_VFPR16_MF4_MASK |
8877 | 0U, // PseudoVMFLT_VFPR32_M1 |
8878 | 0U, // PseudoVMFLT_VFPR32_M1_MASK |
8879 | 0U, // PseudoVMFLT_VFPR32_M2 |
8880 | 0U, // PseudoVMFLT_VFPR32_M2_MASK |
8881 | 0U, // PseudoVMFLT_VFPR32_M4 |
8882 | 0U, // PseudoVMFLT_VFPR32_M4_MASK |
8883 | 0U, // PseudoVMFLT_VFPR32_M8 |
8884 | 0U, // PseudoVMFLT_VFPR32_M8_MASK |
8885 | 0U, // PseudoVMFLT_VFPR32_MF2 |
8886 | 0U, // PseudoVMFLT_VFPR32_MF2_MASK |
8887 | 0U, // PseudoVMFLT_VFPR64_M1 |
8888 | 0U, // PseudoVMFLT_VFPR64_M1_MASK |
8889 | 0U, // PseudoVMFLT_VFPR64_M2 |
8890 | 0U, // PseudoVMFLT_VFPR64_M2_MASK |
8891 | 0U, // PseudoVMFLT_VFPR64_M4 |
8892 | 0U, // PseudoVMFLT_VFPR64_M4_MASK |
8893 | 0U, // PseudoVMFLT_VFPR64_M8 |
8894 | 0U, // PseudoVMFLT_VFPR64_M8_MASK |
8895 | 0U, // PseudoVMFLT_VV_M1 |
8896 | 0U, // PseudoVMFLT_VV_M1_MASK |
8897 | 0U, // PseudoVMFLT_VV_M2 |
8898 | 0U, // PseudoVMFLT_VV_M2_MASK |
8899 | 0U, // PseudoVMFLT_VV_M4 |
8900 | 0U, // PseudoVMFLT_VV_M4_MASK |
8901 | 0U, // PseudoVMFLT_VV_M8 |
8902 | 0U, // PseudoVMFLT_VV_M8_MASK |
8903 | 0U, // PseudoVMFLT_VV_MF2 |
8904 | 0U, // PseudoVMFLT_VV_MF2_MASK |
8905 | 0U, // PseudoVMFLT_VV_MF4 |
8906 | 0U, // PseudoVMFLT_VV_MF4_MASK |
8907 | 0U, // PseudoVMFNE_VFPR16_M1 |
8908 | 0U, // PseudoVMFNE_VFPR16_M1_MASK |
8909 | 0U, // PseudoVMFNE_VFPR16_M2 |
8910 | 0U, // PseudoVMFNE_VFPR16_M2_MASK |
8911 | 0U, // PseudoVMFNE_VFPR16_M4 |
8912 | 0U, // PseudoVMFNE_VFPR16_M4_MASK |
8913 | 0U, // PseudoVMFNE_VFPR16_M8 |
8914 | 0U, // PseudoVMFNE_VFPR16_M8_MASK |
8915 | 0U, // PseudoVMFNE_VFPR16_MF2 |
8916 | 0U, // PseudoVMFNE_VFPR16_MF2_MASK |
8917 | 0U, // PseudoVMFNE_VFPR16_MF4 |
8918 | 0U, // PseudoVMFNE_VFPR16_MF4_MASK |
8919 | 0U, // PseudoVMFNE_VFPR32_M1 |
8920 | 0U, // PseudoVMFNE_VFPR32_M1_MASK |
8921 | 0U, // PseudoVMFNE_VFPR32_M2 |
8922 | 0U, // PseudoVMFNE_VFPR32_M2_MASK |
8923 | 0U, // PseudoVMFNE_VFPR32_M4 |
8924 | 0U, // PseudoVMFNE_VFPR32_M4_MASK |
8925 | 0U, // PseudoVMFNE_VFPR32_M8 |
8926 | 0U, // PseudoVMFNE_VFPR32_M8_MASK |
8927 | 0U, // PseudoVMFNE_VFPR32_MF2 |
8928 | 0U, // PseudoVMFNE_VFPR32_MF2_MASK |
8929 | 0U, // PseudoVMFNE_VFPR64_M1 |
8930 | 0U, // PseudoVMFNE_VFPR64_M1_MASK |
8931 | 0U, // PseudoVMFNE_VFPR64_M2 |
8932 | 0U, // PseudoVMFNE_VFPR64_M2_MASK |
8933 | 0U, // PseudoVMFNE_VFPR64_M4 |
8934 | 0U, // PseudoVMFNE_VFPR64_M4_MASK |
8935 | 0U, // PseudoVMFNE_VFPR64_M8 |
8936 | 0U, // PseudoVMFNE_VFPR64_M8_MASK |
8937 | 0U, // PseudoVMFNE_VV_M1 |
8938 | 0U, // PseudoVMFNE_VV_M1_MASK |
8939 | 0U, // PseudoVMFNE_VV_M2 |
8940 | 0U, // PseudoVMFNE_VV_M2_MASK |
8941 | 0U, // PseudoVMFNE_VV_M4 |
8942 | 0U, // PseudoVMFNE_VV_M4_MASK |
8943 | 0U, // PseudoVMFNE_VV_M8 |
8944 | 0U, // PseudoVMFNE_VV_M8_MASK |
8945 | 0U, // PseudoVMFNE_VV_MF2 |
8946 | 0U, // PseudoVMFNE_VV_MF2_MASK |
8947 | 0U, // PseudoVMFNE_VV_MF4 |
8948 | 0U, // PseudoVMFNE_VV_MF4_MASK |
8949 | 0U, // PseudoVMINU_VV_M1 |
8950 | 0U, // PseudoVMINU_VV_M1_MASK |
8951 | 0U, // PseudoVMINU_VV_M2 |
8952 | 0U, // PseudoVMINU_VV_M2_MASK |
8953 | 0U, // PseudoVMINU_VV_M4 |
8954 | 0U, // PseudoVMINU_VV_M4_MASK |
8955 | 0U, // PseudoVMINU_VV_M8 |
8956 | 0U, // PseudoVMINU_VV_M8_MASK |
8957 | 0U, // PseudoVMINU_VV_MF2 |
8958 | 0U, // PseudoVMINU_VV_MF2_MASK |
8959 | 0U, // PseudoVMINU_VV_MF4 |
8960 | 0U, // PseudoVMINU_VV_MF4_MASK |
8961 | 0U, // PseudoVMINU_VV_MF8 |
8962 | 0U, // PseudoVMINU_VV_MF8_MASK |
8963 | 0U, // PseudoVMINU_VX_M1 |
8964 | 0U, // PseudoVMINU_VX_M1_MASK |
8965 | 0U, // PseudoVMINU_VX_M2 |
8966 | 0U, // PseudoVMINU_VX_M2_MASK |
8967 | 0U, // PseudoVMINU_VX_M4 |
8968 | 0U, // PseudoVMINU_VX_M4_MASK |
8969 | 0U, // PseudoVMINU_VX_M8 |
8970 | 0U, // PseudoVMINU_VX_M8_MASK |
8971 | 0U, // PseudoVMINU_VX_MF2 |
8972 | 0U, // PseudoVMINU_VX_MF2_MASK |
8973 | 0U, // PseudoVMINU_VX_MF4 |
8974 | 0U, // PseudoVMINU_VX_MF4_MASK |
8975 | 0U, // PseudoVMINU_VX_MF8 |
8976 | 0U, // PseudoVMINU_VX_MF8_MASK |
8977 | 0U, // PseudoVMIN_VV_M1 |
8978 | 0U, // PseudoVMIN_VV_M1_MASK |
8979 | 0U, // PseudoVMIN_VV_M2 |
8980 | 0U, // PseudoVMIN_VV_M2_MASK |
8981 | 0U, // PseudoVMIN_VV_M4 |
8982 | 0U, // PseudoVMIN_VV_M4_MASK |
8983 | 0U, // PseudoVMIN_VV_M8 |
8984 | 0U, // PseudoVMIN_VV_M8_MASK |
8985 | 0U, // PseudoVMIN_VV_MF2 |
8986 | 0U, // PseudoVMIN_VV_MF2_MASK |
8987 | 0U, // PseudoVMIN_VV_MF4 |
8988 | 0U, // PseudoVMIN_VV_MF4_MASK |
8989 | 0U, // PseudoVMIN_VV_MF8 |
8990 | 0U, // PseudoVMIN_VV_MF8_MASK |
8991 | 0U, // PseudoVMIN_VX_M1 |
8992 | 0U, // PseudoVMIN_VX_M1_MASK |
8993 | 0U, // PseudoVMIN_VX_M2 |
8994 | 0U, // PseudoVMIN_VX_M2_MASK |
8995 | 0U, // PseudoVMIN_VX_M4 |
8996 | 0U, // PseudoVMIN_VX_M4_MASK |
8997 | 0U, // PseudoVMIN_VX_M8 |
8998 | 0U, // PseudoVMIN_VX_M8_MASK |
8999 | 0U, // PseudoVMIN_VX_MF2 |
9000 | 0U, // PseudoVMIN_VX_MF2_MASK |
9001 | 0U, // PseudoVMIN_VX_MF4 |
9002 | 0U, // PseudoVMIN_VX_MF4_MASK |
9003 | 0U, // PseudoVMIN_VX_MF8 |
9004 | 0U, // PseudoVMIN_VX_MF8_MASK |
9005 | 0U, // PseudoVMNAND_MM_B1 |
9006 | 0U, // PseudoVMNAND_MM_B16 |
9007 | 0U, // PseudoVMNAND_MM_B2 |
9008 | 0U, // PseudoVMNAND_MM_B32 |
9009 | 0U, // PseudoVMNAND_MM_B4 |
9010 | 0U, // PseudoVMNAND_MM_B64 |
9011 | 0U, // PseudoVMNAND_MM_B8 |
9012 | 0U, // PseudoVMNOR_MM_B1 |
9013 | 0U, // PseudoVMNOR_MM_B16 |
9014 | 0U, // PseudoVMNOR_MM_B2 |
9015 | 0U, // PseudoVMNOR_MM_B32 |
9016 | 0U, // PseudoVMNOR_MM_B4 |
9017 | 0U, // PseudoVMNOR_MM_B64 |
9018 | 0U, // PseudoVMNOR_MM_B8 |
9019 | 0U, // PseudoVMORN_MM_B1 |
9020 | 0U, // PseudoVMORN_MM_B16 |
9021 | 0U, // PseudoVMORN_MM_B2 |
9022 | 0U, // PseudoVMORN_MM_B32 |
9023 | 0U, // PseudoVMORN_MM_B4 |
9024 | 0U, // PseudoVMORN_MM_B64 |
9025 | 0U, // PseudoVMORN_MM_B8 |
9026 | 0U, // PseudoVMOR_MM_B1 |
9027 | 0U, // PseudoVMOR_MM_B16 |
9028 | 0U, // PseudoVMOR_MM_B2 |
9029 | 0U, // PseudoVMOR_MM_B32 |
9030 | 0U, // PseudoVMOR_MM_B4 |
9031 | 0U, // PseudoVMOR_MM_B64 |
9032 | 0U, // PseudoVMOR_MM_B8 |
9033 | 0U, // PseudoVMSBC_VVM_M1 |
9034 | 0U, // PseudoVMSBC_VVM_M2 |
9035 | 0U, // PseudoVMSBC_VVM_M4 |
9036 | 0U, // PseudoVMSBC_VVM_M8 |
9037 | 0U, // PseudoVMSBC_VVM_MF2 |
9038 | 0U, // PseudoVMSBC_VVM_MF4 |
9039 | 0U, // PseudoVMSBC_VVM_MF8 |
9040 | 0U, // PseudoVMSBC_VV_M1 |
9041 | 0U, // PseudoVMSBC_VV_M2 |
9042 | 0U, // PseudoVMSBC_VV_M4 |
9043 | 0U, // PseudoVMSBC_VV_M8 |
9044 | 0U, // PseudoVMSBC_VV_MF2 |
9045 | 0U, // PseudoVMSBC_VV_MF4 |
9046 | 0U, // PseudoVMSBC_VV_MF8 |
9047 | 0U, // PseudoVMSBC_VXM_M1 |
9048 | 0U, // PseudoVMSBC_VXM_M2 |
9049 | 0U, // PseudoVMSBC_VXM_M4 |
9050 | 0U, // PseudoVMSBC_VXM_M8 |
9051 | 0U, // PseudoVMSBC_VXM_MF2 |
9052 | 0U, // PseudoVMSBC_VXM_MF4 |
9053 | 0U, // PseudoVMSBC_VXM_MF8 |
9054 | 0U, // PseudoVMSBC_VX_M1 |
9055 | 0U, // PseudoVMSBC_VX_M2 |
9056 | 0U, // PseudoVMSBC_VX_M4 |
9057 | 0U, // PseudoVMSBC_VX_M8 |
9058 | 0U, // PseudoVMSBC_VX_MF2 |
9059 | 0U, // PseudoVMSBC_VX_MF4 |
9060 | 0U, // PseudoVMSBC_VX_MF8 |
9061 | 0U, // PseudoVMSBF_M_B1 |
9062 | 0U, // PseudoVMSBF_M_B16 |
9063 | 0U, // PseudoVMSBF_M_B16_MASK |
9064 | 0U, // PseudoVMSBF_M_B1_MASK |
9065 | 0U, // PseudoVMSBF_M_B2 |
9066 | 0U, // PseudoVMSBF_M_B2_MASK |
9067 | 0U, // PseudoVMSBF_M_B32 |
9068 | 0U, // PseudoVMSBF_M_B32_MASK |
9069 | 0U, // PseudoVMSBF_M_B4 |
9070 | 0U, // PseudoVMSBF_M_B4_MASK |
9071 | 0U, // PseudoVMSBF_M_B64 |
9072 | 0U, // PseudoVMSBF_M_B64_MASK |
9073 | 0U, // PseudoVMSBF_M_B8 |
9074 | 0U, // PseudoVMSBF_M_B8_MASK |
9075 | 0U, // PseudoVMSEQ_VI_M1 |
9076 | 0U, // PseudoVMSEQ_VI_M1_MASK |
9077 | 0U, // PseudoVMSEQ_VI_M2 |
9078 | 0U, // PseudoVMSEQ_VI_M2_MASK |
9079 | 0U, // PseudoVMSEQ_VI_M4 |
9080 | 0U, // PseudoVMSEQ_VI_M4_MASK |
9081 | 0U, // PseudoVMSEQ_VI_M8 |
9082 | 0U, // PseudoVMSEQ_VI_M8_MASK |
9083 | 0U, // PseudoVMSEQ_VI_MF2 |
9084 | 0U, // PseudoVMSEQ_VI_MF2_MASK |
9085 | 0U, // PseudoVMSEQ_VI_MF4 |
9086 | 0U, // PseudoVMSEQ_VI_MF4_MASK |
9087 | 0U, // PseudoVMSEQ_VI_MF8 |
9088 | 0U, // PseudoVMSEQ_VI_MF8_MASK |
9089 | 0U, // PseudoVMSEQ_VV_M1 |
9090 | 0U, // PseudoVMSEQ_VV_M1_MASK |
9091 | 0U, // PseudoVMSEQ_VV_M2 |
9092 | 0U, // PseudoVMSEQ_VV_M2_MASK |
9093 | 0U, // PseudoVMSEQ_VV_M4 |
9094 | 0U, // PseudoVMSEQ_VV_M4_MASK |
9095 | 0U, // PseudoVMSEQ_VV_M8 |
9096 | 0U, // PseudoVMSEQ_VV_M8_MASK |
9097 | 0U, // PseudoVMSEQ_VV_MF2 |
9098 | 0U, // PseudoVMSEQ_VV_MF2_MASK |
9099 | 0U, // PseudoVMSEQ_VV_MF4 |
9100 | 0U, // PseudoVMSEQ_VV_MF4_MASK |
9101 | 0U, // PseudoVMSEQ_VV_MF8 |
9102 | 0U, // PseudoVMSEQ_VV_MF8_MASK |
9103 | 0U, // PseudoVMSEQ_VX_M1 |
9104 | 0U, // PseudoVMSEQ_VX_M1_MASK |
9105 | 0U, // PseudoVMSEQ_VX_M2 |
9106 | 0U, // PseudoVMSEQ_VX_M2_MASK |
9107 | 0U, // PseudoVMSEQ_VX_M4 |
9108 | 0U, // PseudoVMSEQ_VX_M4_MASK |
9109 | 0U, // PseudoVMSEQ_VX_M8 |
9110 | 0U, // PseudoVMSEQ_VX_M8_MASK |
9111 | 0U, // PseudoVMSEQ_VX_MF2 |
9112 | 0U, // PseudoVMSEQ_VX_MF2_MASK |
9113 | 0U, // PseudoVMSEQ_VX_MF4 |
9114 | 0U, // PseudoVMSEQ_VX_MF4_MASK |
9115 | 0U, // PseudoVMSEQ_VX_MF8 |
9116 | 0U, // PseudoVMSEQ_VX_MF8_MASK |
9117 | 0U, // PseudoVMSET_M_B1 |
9118 | 0U, // PseudoVMSET_M_B16 |
9119 | 0U, // PseudoVMSET_M_B2 |
9120 | 0U, // PseudoVMSET_M_B32 |
9121 | 0U, // PseudoVMSET_M_B4 |
9122 | 0U, // PseudoVMSET_M_B64 |
9123 | 0U, // PseudoVMSET_M_B8 |
9124 | 41028U, // PseudoVMSGEU_VI |
9125 | 54818U, // PseudoVMSGEU_VX |
9126 | 54818U, // PseudoVMSGEU_VX_M |
9127 | 807458338U, // PseudoVMSGEU_VX_M_T |
9128 | 40842U, // PseudoVMSGE_VI |
9129 | 54382U, // PseudoVMSGE_VX |
9130 | 54382U, // PseudoVMSGE_VX_M |
9131 | 807457902U, // PseudoVMSGE_VX_M_T |
9132 | 0U, // PseudoVMSGTU_VI_M1 |
9133 | 0U, // PseudoVMSGTU_VI_M1_MASK |
9134 | 0U, // PseudoVMSGTU_VI_M2 |
9135 | 0U, // PseudoVMSGTU_VI_M2_MASK |
9136 | 0U, // PseudoVMSGTU_VI_M4 |
9137 | 0U, // PseudoVMSGTU_VI_M4_MASK |
9138 | 0U, // PseudoVMSGTU_VI_M8 |
9139 | 0U, // PseudoVMSGTU_VI_M8_MASK |
9140 | 0U, // PseudoVMSGTU_VI_MF2 |
9141 | 0U, // PseudoVMSGTU_VI_MF2_MASK |
9142 | 0U, // PseudoVMSGTU_VI_MF4 |
9143 | 0U, // PseudoVMSGTU_VI_MF4_MASK |
9144 | 0U, // PseudoVMSGTU_VI_MF8 |
9145 | 0U, // PseudoVMSGTU_VI_MF8_MASK |
9146 | 0U, // PseudoVMSGTU_VX_M1 |
9147 | 0U, // PseudoVMSGTU_VX_M1_MASK |
9148 | 0U, // PseudoVMSGTU_VX_M2 |
9149 | 0U, // PseudoVMSGTU_VX_M2_MASK |
9150 | 0U, // PseudoVMSGTU_VX_M4 |
9151 | 0U, // PseudoVMSGTU_VX_M4_MASK |
9152 | 0U, // PseudoVMSGTU_VX_M8 |
9153 | 0U, // PseudoVMSGTU_VX_M8_MASK |
9154 | 0U, // PseudoVMSGTU_VX_MF2 |
9155 | 0U, // PseudoVMSGTU_VX_MF2_MASK |
9156 | 0U, // PseudoVMSGTU_VX_MF4 |
9157 | 0U, // PseudoVMSGTU_VX_MF4_MASK |
9158 | 0U, // PseudoVMSGTU_VX_MF8 |
9159 | 0U, // PseudoVMSGTU_VX_MF8_MASK |
9160 | 0U, // PseudoVMSGT_VI_M1 |
9161 | 0U, // PseudoVMSGT_VI_M1_MASK |
9162 | 0U, // PseudoVMSGT_VI_M2 |
9163 | 0U, // PseudoVMSGT_VI_M2_MASK |
9164 | 0U, // PseudoVMSGT_VI_M4 |
9165 | 0U, // PseudoVMSGT_VI_M4_MASK |
9166 | 0U, // PseudoVMSGT_VI_M8 |
9167 | 0U, // PseudoVMSGT_VI_M8_MASK |
9168 | 0U, // PseudoVMSGT_VI_MF2 |
9169 | 0U, // PseudoVMSGT_VI_MF2_MASK |
9170 | 0U, // PseudoVMSGT_VI_MF4 |
9171 | 0U, // PseudoVMSGT_VI_MF4_MASK |
9172 | 0U, // PseudoVMSGT_VI_MF8 |
9173 | 0U, // PseudoVMSGT_VI_MF8_MASK |
9174 | 0U, // PseudoVMSGT_VX_M1 |
9175 | 0U, // PseudoVMSGT_VX_M1_MASK |
9176 | 0U, // PseudoVMSGT_VX_M2 |
9177 | 0U, // PseudoVMSGT_VX_M2_MASK |
9178 | 0U, // PseudoVMSGT_VX_M4 |
9179 | 0U, // PseudoVMSGT_VX_M4_MASK |
9180 | 0U, // PseudoVMSGT_VX_M8 |
9181 | 0U, // PseudoVMSGT_VX_M8_MASK |
9182 | 0U, // PseudoVMSGT_VX_MF2 |
9183 | 0U, // PseudoVMSGT_VX_MF2_MASK |
9184 | 0U, // PseudoVMSGT_VX_MF4 |
9185 | 0U, // PseudoVMSGT_VX_MF4_MASK |
9186 | 0U, // PseudoVMSGT_VX_MF8 |
9187 | 0U, // PseudoVMSGT_VX_MF8_MASK |
9188 | 0U, // PseudoVMSIF_M_B1 |
9189 | 0U, // PseudoVMSIF_M_B16 |
9190 | 0U, // PseudoVMSIF_M_B16_MASK |
9191 | 0U, // PseudoVMSIF_M_B1_MASK |
9192 | 0U, // PseudoVMSIF_M_B2 |
9193 | 0U, // PseudoVMSIF_M_B2_MASK |
9194 | 0U, // PseudoVMSIF_M_B32 |
9195 | 0U, // PseudoVMSIF_M_B32_MASK |
9196 | 0U, // PseudoVMSIF_M_B4 |
9197 | 0U, // PseudoVMSIF_M_B4_MASK |
9198 | 0U, // PseudoVMSIF_M_B64 |
9199 | 0U, // PseudoVMSIF_M_B64_MASK |
9200 | 0U, // PseudoVMSIF_M_B8 |
9201 | 0U, // PseudoVMSIF_M_B8_MASK |
9202 | 0U, // PseudoVMSLEU_VI_M1 |
9203 | 0U, // PseudoVMSLEU_VI_M1_MASK |
9204 | 0U, // PseudoVMSLEU_VI_M2 |
9205 | 0U, // PseudoVMSLEU_VI_M2_MASK |
9206 | 0U, // PseudoVMSLEU_VI_M4 |
9207 | 0U, // PseudoVMSLEU_VI_M4_MASK |
9208 | 0U, // PseudoVMSLEU_VI_M8 |
9209 | 0U, // PseudoVMSLEU_VI_M8_MASK |
9210 | 0U, // PseudoVMSLEU_VI_MF2 |
9211 | 0U, // PseudoVMSLEU_VI_MF2_MASK |
9212 | 0U, // PseudoVMSLEU_VI_MF4 |
9213 | 0U, // PseudoVMSLEU_VI_MF4_MASK |
9214 | 0U, // PseudoVMSLEU_VI_MF8 |
9215 | 0U, // PseudoVMSLEU_VI_MF8_MASK |
9216 | 0U, // PseudoVMSLEU_VV_M1 |
9217 | 0U, // PseudoVMSLEU_VV_M1_MASK |
9218 | 0U, // PseudoVMSLEU_VV_M2 |
9219 | 0U, // PseudoVMSLEU_VV_M2_MASK |
9220 | 0U, // PseudoVMSLEU_VV_M4 |
9221 | 0U, // PseudoVMSLEU_VV_M4_MASK |
9222 | 0U, // PseudoVMSLEU_VV_M8 |
9223 | 0U, // PseudoVMSLEU_VV_M8_MASK |
9224 | 0U, // PseudoVMSLEU_VV_MF2 |
9225 | 0U, // PseudoVMSLEU_VV_MF2_MASK |
9226 | 0U, // PseudoVMSLEU_VV_MF4 |
9227 | 0U, // PseudoVMSLEU_VV_MF4_MASK |
9228 | 0U, // PseudoVMSLEU_VV_MF8 |
9229 | 0U, // PseudoVMSLEU_VV_MF8_MASK |
9230 | 0U, // PseudoVMSLEU_VX_M1 |
9231 | 0U, // PseudoVMSLEU_VX_M1_MASK |
9232 | 0U, // PseudoVMSLEU_VX_M2 |
9233 | 0U, // PseudoVMSLEU_VX_M2_MASK |
9234 | 0U, // PseudoVMSLEU_VX_M4 |
9235 | 0U, // PseudoVMSLEU_VX_M4_MASK |
9236 | 0U, // PseudoVMSLEU_VX_M8 |
9237 | 0U, // PseudoVMSLEU_VX_M8_MASK |
9238 | 0U, // PseudoVMSLEU_VX_MF2 |
9239 | 0U, // PseudoVMSLEU_VX_MF2_MASK |
9240 | 0U, // PseudoVMSLEU_VX_MF4 |
9241 | 0U, // PseudoVMSLEU_VX_MF4_MASK |
9242 | 0U, // PseudoVMSLEU_VX_MF8 |
9243 | 0U, // PseudoVMSLEU_VX_MF8_MASK |
9244 | 0U, // PseudoVMSLE_VI_M1 |
9245 | 0U, // PseudoVMSLE_VI_M1_MASK |
9246 | 0U, // PseudoVMSLE_VI_M2 |
9247 | 0U, // PseudoVMSLE_VI_M2_MASK |
9248 | 0U, // PseudoVMSLE_VI_M4 |
9249 | 0U, // PseudoVMSLE_VI_M4_MASK |
9250 | 0U, // PseudoVMSLE_VI_M8 |
9251 | 0U, // PseudoVMSLE_VI_M8_MASK |
9252 | 0U, // PseudoVMSLE_VI_MF2 |
9253 | 0U, // PseudoVMSLE_VI_MF2_MASK |
9254 | 0U, // PseudoVMSLE_VI_MF4 |
9255 | 0U, // PseudoVMSLE_VI_MF4_MASK |
9256 | 0U, // PseudoVMSLE_VI_MF8 |
9257 | 0U, // PseudoVMSLE_VI_MF8_MASK |
9258 | 0U, // PseudoVMSLE_VV_M1 |
9259 | 0U, // PseudoVMSLE_VV_M1_MASK |
9260 | 0U, // PseudoVMSLE_VV_M2 |
9261 | 0U, // PseudoVMSLE_VV_M2_MASK |
9262 | 0U, // PseudoVMSLE_VV_M4 |
9263 | 0U, // PseudoVMSLE_VV_M4_MASK |
9264 | 0U, // PseudoVMSLE_VV_M8 |
9265 | 0U, // PseudoVMSLE_VV_M8_MASK |
9266 | 0U, // PseudoVMSLE_VV_MF2 |
9267 | 0U, // PseudoVMSLE_VV_MF2_MASK |
9268 | 0U, // PseudoVMSLE_VV_MF4 |
9269 | 0U, // PseudoVMSLE_VV_MF4_MASK |
9270 | 0U, // PseudoVMSLE_VV_MF8 |
9271 | 0U, // PseudoVMSLE_VV_MF8_MASK |
9272 | 0U, // PseudoVMSLE_VX_M1 |
9273 | 0U, // PseudoVMSLE_VX_M1_MASK |
9274 | 0U, // PseudoVMSLE_VX_M2 |
9275 | 0U, // PseudoVMSLE_VX_M2_MASK |
9276 | 0U, // PseudoVMSLE_VX_M4 |
9277 | 0U, // PseudoVMSLE_VX_M4_MASK |
9278 | 0U, // PseudoVMSLE_VX_M8 |
9279 | 0U, // PseudoVMSLE_VX_M8_MASK |
9280 | 0U, // PseudoVMSLE_VX_MF2 |
9281 | 0U, // PseudoVMSLE_VX_MF2_MASK |
9282 | 0U, // PseudoVMSLE_VX_MF4 |
9283 | 0U, // PseudoVMSLE_VX_MF4_MASK |
9284 | 0U, // PseudoVMSLE_VX_MF8 |
9285 | 0U, // PseudoVMSLE_VX_MF8_MASK |
9286 | 41061U, // PseudoVMSLTU_VI |
9287 | 0U, // PseudoVMSLTU_VV_M1 |
9288 | 0U, // PseudoVMSLTU_VV_M1_MASK |
9289 | 0U, // PseudoVMSLTU_VV_M2 |
9290 | 0U, // PseudoVMSLTU_VV_M2_MASK |
9291 | 0U, // PseudoVMSLTU_VV_M4 |
9292 | 0U, // PseudoVMSLTU_VV_M4_MASK |
9293 | 0U, // PseudoVMSLTU_VV_M8 |
9294 | 0U, // PseudoVMSLTU_VV_M8_MASK |
9295 | 0U, // PseudoVMSLTU_VV_MF2 |
9296 | 0U, // PseudoVMSLTU_VV_MF2_MASK |
9297 | 0U, // PseudoVMSLTU_VV_MF4 |
9298 | 0U, // PseudoVMSLTU_VV_MF4_MASK |
9299 | 0U, // PseudoVMSLTU_VV_MF8 |
9300 | 0U, // PseudoVMSLTU_VV_MF8_MASK |
9301 | 0U, // PseudoVMSLTU_VX_M1 |
9302 | 0U, // PseudoVMSLTU_VX_M1_MASK |
9303 | 0U, // PseudoVMSLTU_VX_M2 |
9304 | 0U, // PseudoVMSLTU_VX_M2_MASK |
9305 | 0U, // PseudoVMSLTU_VX_M4 |
9306 | 0U, // PseudoVMSLTU_VX_M4_MASK |
9307 | 0U, // PseudoVMSLTU_VX_M8 |
9308 | 0U, // PseudoVMSLTU_VX_M8_MASK |
9309 | 0U, // PseudoVMSLTU_VX_MF2 |
9310 | 0U, // PseudoVMSLTU_VX_MF2_MASK |
9311 | 0U, // PseudoVMSLTU_VX_MF4 |
9312 | 0U, // PseudoVMSLTU_VX_MF4_MASK |
9313 | 0U, // PseudoVMSLTU_VX_MF8 |
9314 | 0U, // PseudoVMSLTU_VX_MF8_MASK |
9315 | 41007U, // PseudoVMSLT_VI |
9316 | 0U, // PseudoVMSLT_VV_M1 |
9317 | 0U, // PseudoVMSLT_VV_M1_MASK |
9318 | 0U, // PseudoVMSLT_VV_M2 |
9319 | 0U, // PseudoVMSLT_VV_M2_MASK |
9320 | 0U, // PseudoVMSLT_VV_M4 |
9321 | 0U, // PseudoVMSLT_VV_M4_MASK |
9322 | 0U, // PseudoVMSLT_VV_M8 |
9323 | 0U, // PseudoVMSLT_VV_M8_MASK |
9324 | 0U, // PseudoVMSLT_VV_MF2 |
9325 | 0U, // PseudoVMSLT_VV_MF2_MASK |
9326 | 0U, // PseudoVMSLT_VV_MF4 |
9327 | 0U, // PseudoVMSLT_VV_MF4_MASK |
9328 | 0U, // PseudoVMSLT_VV_MF8 |
9329 | 0U, // PseudoVMSLT_VV_MF8_MASK |
9330 | 0U, // PseudoVMSLT_VX_M1 |
9331 | 0U, // PseudoVMSLT_VX_M1_MASK |
9332 | 0U, // PseudoVMSLT_VX_M2 |
9333 | 0U, // PseudoVMSLT_VX_M2_MASK |
9334 | 0U, // PseudoVMSLT_VX_M4 |
9335 | 0U, // PseudoVMSLT_VX_M4_MASK |
9336 | 0U, // PseudoVMSLT_VX_M8 |
9337 | 0U, // PseudoVMSLT_VX_M8_MASK |
9338 | 0U, // PseudoVMSLT_VX_MF2 |
9339 | 0U, // PseudoVMSLT_VX_MF2_MASK |
9340 | 0U, // PseudoVMSLT_VX_MF4 |
9341 | 0U, // PseudoVMSLT_VX_MF4_MASK |
9342 | 0U, // PseudoVMSLT_VX_MF8 |
9343 | 0U, // PseudoVMSLT_VX_MF8_MASK |
9344 | 0U, // PseudoVMSNE_VI_M1 |
9345 | 0U, // PseudoVMSNE_VI_M1_MASK |
9346 | 0U, // PseudoVMSNE_VI_M2 |
9347 | 0U, // PseudoVMSNE_VI_M2_MASK |
9348 | 0U, // PseudoVMSNE_VI_M4 |
9349 | 0U, // PseudoVMSNE_VI_M4_MASK |
9350 | 0U, // PseudoVMSNE_VI_M8 |
9351 | 0U, // PseudoVMSNE_VI_M8_MASK |
9352 | 0U, // PseudoVMSNE_VI_MF2 |
9353 | 0U, // PseudoVMSNE_VI_MF2_MASK |
9354 | 0U, // PseudoVMSNE_VI_MF4 |
9355 | 0U, // PseudoVMSNE_VI_MF4_MASK |
9356 | 0U, // PseudoVMSNE_VI_MF8 |
9357 | 0U, // PseudoVMSNE_VI_MF8_MASK |
9358 | 0U, // PseudoVMSNE_VV_M1 |
9359 | 0U, // PseudoVMSNE_VV_M1_MASK |
9360 | 0U, // PseudoVMSNE_VV_M2 |
9361 | 0U, // PseudoVMSNE_VV_M2_MASK |
9362 | 0U, // PseudoVMSNE_VV_M4 |
9363 | 0U, // PseudoVMSNE_VV_M4_MASK |
9364 | 0U, // PseudoVMSNE_VV_M8 |
9365 | 0U, // PseudoVMSNE_VV_M8_MASK |
9366 | 0U, // PseudoVMSNE_VV_MF2 |
9367 | 0U, // PseudoVMSNE_VV_MF2_MASK |
9368 | 0U, // PseudoVMSNE_VV_MF4 |
9369 | 0U, // PseudoVMSNE_VV_MF4_MASK |
9370 | 0U, // PseudoVMSNE_VV_MF8 |
9371 | 0U, // PseudoVMSNE_VV_MF8_MASK |
9372 | 0U, // PseudoVMSNE_VX_M1 |
9373 | 0U, // PseudoVMSNE_VX_M1_MASK |
9374 | 0U, // PseudoVMSNE_VX_M2 |
9375 | 0U, // PseudoVMSNE_VX_M2_MASK |
9376 | 0U, // PseudoVMSNE_VX_M4 |
9377 | 0U, // PseudoVMSNE_VX_M4_MASK |
9378 | 0U, // PseudoVMSNE_VX_M8 |
9379 | 0U, // PseudoVMSNE_VX_M8_MASK |
9380 | 0U, // PseudoVMSNE_VX_MF2 |
9381 | 0U, // PseudoVMSNE_VX_MF2_MASK |
9382 | 0U, // PseudoVMSNE_VX_MF4 |
9383 | 0U, // PseudoVMSNE_VX_MF4_MASK |
9384 | 0U, // PseudoVMSNE_VX_MF8 |
9385 | 0U, // PseudoVMSNE_VX_MF8_MASK |
9386 | 0U, // PseudoVMSOF_M_B1 |
9387 | 0U, // PseudoVMSOF_M_B16 |
9388 | 0U, // PseudoVMSOF_M_B16_MASK |
9389 | 0U, // PseudoVMSOF_M_B1_MASK |
9390 | 0U, // PseudoVMSOF_M_B2 |
9391 | 0U, // PseudoVMSOF_M_B2_MASK |
9392 | 0U, // PseudoVMSOF_M_B32 |
9393 | 0U, // PseudoVMSOF_M_B32_MASK |
9394 | 0U, // PseudoVMSOF_M_B4 |
9395 | 0U, // PseudoVMSOF_M_B4_MASK |
9396 | 0U, // PseudoVMSOF_M_B64 |
9397 | 0U, // PseudoVMSOF_M_B64_MASK |
9398 | 0U, // PseudoVMSOF_M_B8 |
9399 | 0U, // PseudoVMSOF_M_B8_MASK |
9400 | 0U, // PseudoVMULHSU_VV_M1 |
9401 | 0U, // PseudoVMULHSU_VV_M1_MASK |
9402 | 0U, // PseudoVMULHSU_VV_M2 |
9403 | 0U, // PseudoVMULHSU_VV_M2_MASK |
9404 | 0U, // PseudoVMULHSU_VV_M4 |
9405 | 0U, // PseudoVMULHSU_VV_M4_MASK |
9406 | 0U, // PseudoVMULHSU_VV_M8 |
9407 | 0U, // PseudoVMULHSU_VV_M8_MASK |
9408 | 0U, // PseudoVMULHSU_VV_MF2 |
9409 | 0U, // PseudoVMULHSU_VV_MF2_MASK |
9410 | 0U, // PseudoVMULHSU_VV_MF4 |
9411 | 0U, // PseudoVMULHSU_VV_MF4_MASK |
9412 | 0U, // PseudoVMULHSU_VV_MF8 |
9413 | 0U, // PseudoVMULHSU_VV_MF8_MASK |
9414 | 0U, // PseudoVMULHSU_VX_M1 |
9415 | 0U, // PseudoVMULHSU_VX_M1_MASK |
9416 | 0U, // PseudoVMULHSU_VX_M2 |
9417 | 0U, // PseudoVMULHSU_VX_M2_MASK |
9418 | 0U, // PseudoVMULHSU_VX_M4 |
9419 | 0U, // PseudoVMULHSU_VX_M4_MASK |
9420 | 0U, // PseudoVMULHSU_VX_M8 |
9421 | 0U, // PseudoVMULHSU_VX_M8_MASK |
9422 | 0U, // PseudoVMULHSU_VX_MF2 |
9423 | 0U, // PseudoVMULHSU_VX_MF2_MASK |
9424 | 0U, // PseudoVMULHSU_VX_MF4 |
9425 | 0U, // PseudoVMULHSU_VX_MF4_MASK |
9426 | 0U, // PseudoVMULHSU_VX_MF8 |
9427 | 0U, // PseudoVMULHSU_VX_MF8_MASK |
9428 | 0U, // PseudoVMULHU_VV_M1 |
9429 | 0U, // PseudoVMULHU_VV_M1_MASK |
9430 | 0U, // PseudoVMULHU_VV_M2 |
9431 | 0U, // PseudoVMULHU_VV_M2_MASK |
9432 | 0U, // PseudoVMULHU_VV_M4 |
9433 | 0U, // PseudoVMULHU_VV_M4_MASK |
9434 | 0U, // PseudoVMULHU_VV_M8 |
9435 | 0U, // PseudoVMULHU_VV_M8_MASK |
9436 | 0U, // PseudoVMULHU_VV_MF2 |
9437 | 0U, // PseudoVMULHU_VV_MF2_MASK |
9438 | 0U, // PseudoVMULHU_VV_MF4 |
9439 | 0U, // PseudoVMULHU_VV_MF4_MASK |
9440 | 0U, // PseudoVMULHU_VV_MF8 |
9441 | 0U, // PseudoVMULHU_VV_MF8_MASK |
9442 | 0U, // PseudoVMULHU_VX_M1 |
9443 | 0U, // PseudoVMULHU_VX_M1_MASK |
9444 | 0U, // PseudoVMULHU_VX_M2 |
9445 | 0U, // PseudoVMULHU_VX_M2_MASK |
9446 | 0U, // PseudoVMULHU_VX_M4 |
9447 | 0U, // PseudoVMULHU_VX_M4_MASK |
9448 | 0U, // PseudoVMULHU_VX_M8 |
9449 | 0U, // PseudoVMULHU_VX_M8_MASK |
9450 | 0U, // PseudoVMULHU_VX_MF2 |
9451 | 0U, // PseudoVMULHU_VX_MF2_MASK |
9452 | 0U, // PseudoVMULHU_VX_MF4 |
9453 | 0U, // PseudoVMULHU_VX_MF4_MASK |
9454 | 0U, // PseudoVMULHU_VX_MF8 |
9455 | 0U, // PseudoVMULHU_VX_MF8_MASK |
9456 | 0U, // PseudoVMULH_VV_M1 |
9457 | 0U, // PseudoVMULH_VV_M1_MASK |
9458 | 0U, // PseudoVMULH_VV_M2 |
9459 | 0U, // PseudoVMULH_VV_M2_MASK |
9460 | 0U, // PseudoVMULH_VV_M4 |
9461 | 0U, // PseudoVMULH_VV_M4_MASK |
9462 | 0U, // PseudoVMULH_VV_M8 |
9463 | 0U, // PseudoVMULH_VV_M8_MASK |
9464 | 0U, // PseudoVMULH_VV_MF2 |
9465 | 0U, // PseudoVMULH_VV_MF2_MASK |
9466 | 0U, // PseudoVMULH_VV_MF4 |
9467 | 0U, // PseudoVMULH_VV_MF4_MASK |
9468 | 0U, // PseudoVMULH_VV_MF8 |
9469 | 0U, // PseudoVMULH_VV_MF8_MASK |
9470 | 0U, // PseudoVMULH_VX_M1 |
9471 | 0U, // PseudoVMULH_VX_M1_MASK |
9472 | 0U, // PseudoVMULH_VX_M2 |
9473 | 0U, // PseudoVMULH_VX_M2_MASK |
9474 | 0U, // PseudoVMULH_VX_M4 |
9475 | 0U, // PseudoVMULH_VX_M4_MASK |
9476 | 0U, // PseudoVMULH_VX_M8 |
9477 | 0U, // PseudoVMULH_VX_M8_MASK |
9478 | 0U, // PseudoVMULH_VX_MF2 |
9479 | 0U, // PseudoVMULH_VX_MF2_MASK |
9480 | 0U, // PseudoVMULH_VX_MF4 |
9481 | 0U, // PseudoVMULH_VX_MF4_MASK |
9482 | 0U, // PseudoVMULH_VX_MF8 |
9483 | 0U, // PseudoVMULH_VX_MF8_MASK |
9484 | 0U, // PseudoVMUL_VV_M1 |
9485 | 0U, // PseudoVMUL_VV_M1_MASK |
9486 | 0U, // PseudoVMUL_VV_M2 |
9487 | 0U, // PseudoVMUL_VV_M2_MASK |
9488 | 0U, // PseudoVMUL_VV_M4 |
9489 | 0U, // PseudoVMUL_VV_M4_MASK |
9490 | 0U, // PseudoVMUL_VV_M8 |
9491 | 0U, // PseudoVMUL_VV_M8_MASK |
9492 | 0U, // PseudoVMUL_VV_MF2 |
9493 | 0U, // PseudoVMUL_VV_MF2_MASK |
9494 | 0U, // PseudoVMUL_VV_MF4 |
9495 | 0U, // PseudoVMUL_VV_MF4_MASK |
9496 | 0U, // PseudoVMUL_VV_MF8 |
9497 | 0U, // PseudoVMUL_VV_MF8_MASK |
9498 | 0U, // PseudoVMUL_VX_M1 |
9499 | 0U, // PseudoVMUL_VX_M1_MASK |
9500 | 0U, // PseudoVMUL_VX_M2 |
9501 | 0U, // PseudoVMUL_VX_M2_MASK |
9502 | 0U, // PseudoVMUL_VX_M4 |
9503 | 0U, // PseudoVMUL_VX_M4_MASK |
9504 | 0U, // PseudoVMUL_VX_M8 |
9505 | 0U, // PseudoVMUL_VX_M8_MASK |
9506 | 0U, // PseudoVMUL_VX_MF2 |
9507 | 0U, // PseudoVMUL_VX_MF2_MASK |
9508 | 0U, // PseudoVMUL_VX_MF4 |
9509 | 0U, // PseudoVMUL_VX_MF4_MASK |
9510 | 0U, // PseudoVMUL_VX_MF8 |
9511 | 0U, // PseudoVMUL_VX_MF8_MASK |
9512 | 0U, // PseudoVMV_S_X |
9513 | 0U, // PseudoVMV_V_I_M1 |
9514 | 0U, // PseudoVMV_V_I_M2 |
9515 | 0U, // PseudoVMV_V_I_M4 |
9516 | 0U, // PseudoVMV_V_I_M8 |
9517 | 0U, // PseudoVMV_V_I_MF2 |
9518 | 0U, // PseudoVMV_V_I_MF4 |
9519 | 0U, // PseudoVMV_V_I_MF8 |
9520 | 0U, // PseudoVMV_V_V_M1 |
9521 | 0U, // PseudoVMV_V_V_M2 |
9522 | 0U, // PseudoVMV_V_V_M4 |
9523 | 0U, // PseudoVMV_V_V_M8 |
9524 | 0U, // PseudoVMV_V_V_MF2 |
9525 | 0U, // PseudoVMV_V_V_MF4 |
9526 | 0U, // PseudoVMV_V_V_MF8 |
9527 | 0U, // PseudoVMV_V_X_M1 |
9528 | 0U, // PseudoVMV_V_X_M2 |
9529 | 0U, // PseudoVMV_V_X_M4 |
9530 | 0U, // PseudoVMV_V_X_M8 |
9531 | 0U, // PseudoVMV_V_X_MF2 |
9532 | 0U, // PseudoVMV_V_X_MF4 |
9533 | 0U, // PseudoVMV_V_X_MF8 |
9534 | 0U, // PseudoVMV_X_S |
9535 | 0U, // PseudoVMXNOR_MM_B1 |
9536 | 0U, // PseudoVMXNOR_MM_B16 |
9537 | 0U, // PseudoVMXNOR_MM_B2 |
9538 | 0U, // PseudoVMXNOR_MM_B32 |
9539 | 0U, // PseudoVMXNOR_MM_B4 |
9540 | 0U, // PseudoVMXNOR_MM_B64 |
9541 | 0U, // PseudoVMXNOR_MM_B8 |
9542 | 0U, // PseudoVMXOR_MM_B1 |
9543 | 0U, // PseudoVMXOR_MM_B16 |
9544 | 0U, // PseudoVMXOR_MM_B2 |
9545 | 0U, // PseudoVMXOR_MM_B32 |
9546 | 0U, // PseudoVMXOR_MM_B4 |
9547 | 0U, // PseudoVMXOR_MM_B64 |
9548 | 0U, // PseudoVMXOR_MM_B8 |
9549 | 0U, // PseudoVNCLIPU_WI_M1 |
9550 | 0U, // PseudoVNCLIPU_WI_M1_MASK |
9551 | 0U, // PseudoVNCLIPU_WI_M2 |
9552 | 0U, // PseudoVNCLIPU_WI_M2_MASK |
9553 | 0U, // PseudoVNCLIPU_WI_M4 |
9554 | 0U, // PseudoVNCLIPU_WI_M4_MASK |
9555 | 0U, // PseudoVNCLIPU_WI_MF2 |
9556 | 0U, // PseudoVNCLIPU_WI_MF2_MASK |
9557 | 0U, // PseudoVNCLIPU_WI_MF4 |
9558 | 0U, // PseudoVNCLIPU_WI_MF4_MASK |
9559 | 0U, // PseudoVNCLIPU_WI_MF8 |
9560 | 0U, // PseudoVNCLIPU_WI_MF8_MASK |
9561 | 0U, // PseudoVNCLIPU_WV_M1 |
9562 | 0U, // PseudoVNCLIPU_WV_M1_MASK |
9563 | 0U, // PseudoVNCLIPU_WV_M2 |
9564 | 0U, // PseudoVNCLIPU_WV_M2_MASK |
9565 | 0U, // PseudoVNCLIPU_WV_M4 |
9566 | 0U, // PseudoVNCLIPU_WV_M4_MASK |
9567 | 0U, // PseudoVNCLIPU_WV_MF2 |
9568 | 0U, // PseudoVNCLIPU_WV_MF2_MASK |
9569 | 0U, // PseudoVNCLIPU_WV_MF4 |
9570 | 0U, // PseudoVNCLIPU_WV_MF4_MASK |
9571 | 0U, // PseudoVNCLIPU_WV_MF8 |
9572 | 0U, // PseudoVNCLIPU_WV_MF8_MASK |
9573 | 0U, // PseudoVNCLIPU_WX_M1 |
9574 | 0U, // PseudoVNCLIPU_WX_M1_MASK |
9575 | 0U, // PseudoVNCLIPU_WX_M2 |
9576 | 0U, // PseudoVNCLIPU_WX_M2_MASK |
9577 | 0U, // PseudoVNCLIPU_WX_M4 |
9578 | 0U, // PseudoVNCLIPU_WX_M4_MASK |
9579 | 0U, // PseudoVNCLIPU_WX_MF2 |
9580 | 0U, // PseudoVNCLIPU_WX_MF2_MASK |
9581 | 0U, // PseudoVNCLIPU_WX_MF4 |
9582 | 0U, // PseudoVNCLIPU_WX_MF4_MASK |
9583 | 0U, // PseudoVNCLIPU_WX_MF8 |
9584 | 0U, // PseudoVNCLIPU_WX_MF8_MASK |
9585 | 0U, // PseudoVNCLIP_WI_M1 |
9586 | 0U, // PseudoVNCLIP_WI_M1_MASK |
9587 | 0U, // PseudoVNCLIP_WI_M2 |
9588 | 0U, // PseudoVNCLIP_WI_M2_MASK |
9589 | 0U, // PseudoVNCLIP_WI_M4 |
9590 | 0U, // PseudoVNCLIP_WI_M4_MASK |
9591 | 0U, // PseudoVNCLIP_WI_MF2 |
9592 | 0U, // PseudoVNCLIP_WI_MF2_MASK |
9593 | 0U, // PseudoVNCLIP_WI_MF4 |
9594 | 0U, // PseudoVNCLIP_WI_MF4_MASK |
9595 | 0U, // PseudoVNCLIP_WI_MF8 |
9596 | 0U, // PseudoVNCLIP_WI_MF8_MASK |
9597 | 0U, // PseudoVNCLIP_WV_M1 |
9598 | 0U, // PseudoVNCLIP_WV_M1_MASK |
9599 | 0U, // PseudoVNCLIP_WV_M2 |
9600 | 0U, // PseudoVNCLIP_WV_M2_MASK |
9601 | 0U, // PseudoVNCLIP_WV_M4 |
9602 | 0U, // PseudoVNCLIP_WV_M4_MASK |
9603 | 0U, // PseudoVNCLIP_WV_MF2 |
9604 | 0U, // PseudoVNCLIP_WV_MF2_MASK |
9605 | 0U, // PseudoVNCLIP_WV_MF4 |
9606 | 0U, // PseudoVNCLIP_WV_MF4_MASK |
9607 | 0U, // PseudoVNCLIP_WV_MF8 |
9608 | 0U, // PseudoVNCLIP_WV_MF8_MASK |
9609 | 0U, // PseudoVNCLIP_WX_M1 |
9610 | 0U, // PseudoVNCLIP_WX_M1_MASK |
9611 | 0U, // PseudoVNCLIP_WX_M2 |
9612 | 0U, // PseudoVNCLIP_WX_M2_MASK |
9613 | 0U, // PseudoVNCLIP_WX_M4 |
9614 | 0U, // PseudoVNCLIP_WX_M4_MASK |
9615 | 0U, // PseudoVNCLIP_WX_MF2 |
9616 | 0U, // PseudoVNCLIP_WX_MF2_MASK |
9617 | 0U, // PseudoVNCLIP_WX_MF4 |
9618 | 0U, // PseudoVNCLIP_WX_MF4_MASK |
9619 | 0U, // PseudoVNCLIP_WX_MF8 |
9620 | 0U, // PseudoVNCLIP_WX_MF8_MASK |
9621 | 0U, // PseudoVNMSAC_VV_M1 |
9622 | 0U, // PseudoVNMSAC_VV_M1_MASK |
9623 | 0U, // PseudoVNMSAC_VV_M2 |
9624 | 0U, // PseudoVNMSAC_VV_M2_MASK |
9625 | 0U, // PseudoVNMSAC_VV_M4 |
9626 | 0U, // PseudoVNMSAC_VV_M4_MASK |
9627 | 0U, // PseudoVNMSAC_VV_M8 |
9628 | 0U, // PseudoVNMSAC_VV_M8_MASK |
9629 | 0U, // PseudoVNMSAC_VV_MF2 |
9630 | 0U, // PseudoVNMSAC_VV_MF2_MASK |
9631 | 0U, // PseudoVNMSAC_VV_MF4 |
9632 | 0U, // PseudoVNMSAC_VV_MF4_MASK |
9633 | 0U, // PseudoVNMSAC_VV_MF8 |
9634 | 0U, // PseudoVNMSAC_VV_MF8_MASK |
9635 | 0U, // PseudoVNMSAC_VX_M1 |
9636 | 0U, // PseudoVNMSAC_VX_M1_MASK |
9637 | 0U, // PseudoVNMSAC_VX_M2 |
9638 | 0U, // PseudoVNMSAC_VX_M2_MASK |
9639 | 0U, // PseudoVNMSAC_VX_M4 |
9640 | 0U, // PseudoVNMSAC_VX_M4_MASK |
9641 | 0U, // PseudoVNMSAC_VX_M8 |
9642 | 0U, // PseudoVNMSAC_VX_M8_MASK |
9643 | 0U, // PseudoVNMSAC_VX_MF2 |
9644 | 0U, // PseudoVNMSAC_VX_MF2_MASK |
9645 | 0U, // PseudoVNMSAC_VX_MF4 |
9646 | 0U, // PseudoVNMSAC_VX_MF4_MASK |
9647 | 0U, // PseudoVNMSAC_VX_MF8 |
9648 | 0U, // PseudoVNMSAC_VX_MF8_MASK |
9649 | 0U, // PseudoVNMSUB_VV_M1 |
9650 | 0U, // PseudoVNMSUB_VV_M1_MASK |
9651 | 0U, // PseudoVNMSUB_VV_M2 |
9652 | 0U, // PseudoVNMSUB_VV_M2_MASK |
9653 | 0U, // PseudoVNMSUB_VV_M4 |
9654 | 0U, // PseudoVNMSUB_VV_M4_MASK |
9655 | 0U, // PseudoVNMSUB_VV_M8 |
9656 | 0U, // PseudoVNMSUB_VV_M8_MASK |
9657 | 0U, // PseudoVNMSUB_VV_MF2 |
9658 | 0U, // PseudoVNMSUB_VV_MF2_MASK |
9659 | 0U, // PseudoVNMSUB_VV_MF4 |
9660 | 0U, // PseudoVNMSUB_VV_MF4_MASK |
9661 | 0U, // PseudoVNMSUB_VV_MF8 |
9662 | 0U, // PseudoVNMSUB_VV_MF8_MASK |
9663 | 0U, // PseudoVNMSUB_VX_M1 |
9664 | 0U, // PseudoVNMSUB_VX_M1_MASK |
9665 | 0U, // PseudoVNMSUB_VX_M2 |
9666 | 0U, // PseudoVNMSUB_VX_M2_MASK |
9667 | 0U, // PseudoVNMSUB_VX_M4 |
9668 | 0U, // PseudoVNMSUB_VX_M4_MASK |
9669 | 0U, // PseudoVNMSUB_VX_M8 |
9670 | 0U, // PseudoVNMSUB_VX_M8_MASK |
9671 | 0U, // PseudoVNMSUB_VX_MF2 |
9672 | 0U, // PseudoVNMSUB_VX_MF2_MASK |
9673 | 0U, // PseudoVNMSUB_VX_MF4 |
9674 | 0U, // PseudoVNMSUB_VX_MF4_MASK |
9675 | 0U, // PseudoVNMSUB_VX_MF8 |
9676 | 0U, // PseudoVNMSUB_VX_MF8_MASK |
9677 | 0U, // PseudoVNSRA_WI_M1 |
9678 | 0U, // PseudoVNSRA_WI_M1_MASK |
9679 | 0U, // PseudoVNSRA_WI_M2 |
9680 | 0U, // PseudoVNSRA_WI_M2_MASK |
9681 | 0U, // PseudoVNSRA_WI_M4 |
9682 | 0U, // PseudoVNSRA_WI_M4_MASK |
9683 | 0U, // PseudoVNSRA_WI_MF2 |
9684 | 0U, // PseudoVNSRA_WI_MF2_MASK |
9685 | 0U, // PseudoVNSRA_WI_MF4 |
9686 | 0U, // PseudoVNSRA_WI_MF4_MASK |
9687 | 0U, // PseudoVNSRA_WI_MF8 |
9688 | 0U, // PseudoVNSRA_WI_MF8_MASK |
9689 | 0U, // PseudoVNSRA_WV_M1 |
9690 | 0U, // PseudoVNSRA_WV_M1_MASK |
9691 | 0U, // PseudoVNSRA_WV_M2 |
9692 | 0U, // PseudoVNSRA_WV_M2_MASK |
9693 | 0U, // PseudoVNSRA_WV_M4 |
9694 | 0U, // PseudoVNSRA_WV_M4_MASK |
9695 | 0U, // PseudoVNSRA_WV_MF2 |
9696 | 0U, // PseudoVNSRA_WV_MF2_MASK |
9697 | 0U, // PseudoVNSRA_WV_MF4 |
9698 | 0U, // PseudoVNSRA_WV_MF4_MASK |
9699 | 0U, // PseudoVNSRA_WV_MF8 |
9700 | 0U, // PseudoVNSRA_WV_MF8_MASK |
9701 | 0U, // PseudoVNSRA_WX_M1 |
9702 | 0U, // PseudoVNSRA_WX_M1_MASK |
9703 | 0U, // PseudoVNSRA_WX_M2 |
9704 | 0U, // PseudoVNSRA_WX_M2_MASK |
9705 | 0U, // PseudoVNSRA_WX_M4 |
9706 | 0U, // PseudoVNSRA_WX_M4_MASK |
9707 | 0U, // PseudoVNSRA_WX_MF2 |
9708 | 0U, // PseudoVNSRA_WX_MF2_MASK |
9709 | 0U, // PseudoVNSRA_WX_MF4 |
9710 | 0U, // PseudoVNSRA_WX_MF4_MASK |
9711 | 0U, // PseudoVNSRA_WX_MF8 |
9712 | 0U, // PseudoVNSRA_WX_MF8_MASK |
9713 | 0U, // PseudoVNSRL_WI_M1 |
9714 | 0U, // PseudoVNSRL_WI_M1_MASK |
9715 | 0U, // PseudoVNSRL_WI_M2 |
9716 | 0U, // PseudoVNSRL_WI_M2_MASK |
9717 | 0U, // PseudoVNSRL_WI_M4 |
9718 | 0U, // PseudoVNSRL_WI_M4_MASK |
9719 | 0U, // PseudoVNSRL_WI_MF2 |
9720 | 0U, // PseudoVNSRL_WI_MF2_MASK |
9721 | 0U, // PseudoVNSRL_WI_MF4 |
9722 | 0U, // PseudoVNSRL_WI_MF4_MASK |
9723 | 0U, // PseudoVNSRL_WI_MF8 |
9724 | 0U, // PseudoVNSRL_WI_MF8_MASK |
9725 | 0U, // PseudoVNSRL_WV_M1 |
9726 | 0U, // PseudoVNSRL_WV_M1_MASK |
9727 | 0U, // PseudoVNSRL_WV_M2 |
9728 | 0U, // PseudoVNSRL_WV_M2_MASK |
9729 | 0U, // PseudoVNSRL_WV_M4 |
9730 | 0U, // PseudoVNSRL_WV_M4_MASK |
9731 | 0U, // PseudoVNSRL_WV_MF2 |
9732 | 0U, // PseudoVNSRL_WV_MF2_MASK |
9733 | 0U, // PseudoVNSRL_WV_MF4 |
9734 | 0U, // PseudoVNSRL_WV_MF4_MASK |
9735 | 0U, // PseudoVNSRL_WV_MF8 |
9736 | 0U, // PseudoVNSRL_WV_MF8_MASK |
9737 | 0U, // PseudoVNSRL_WX_M1 |
9738 | 0U, // PseudoVNSRL_WX_M1_MASK |
9739 | 0U, // PseudoVNSRL_WX_M2 |
9740 | 0U, // PseudoVNSRL_WX_M2_MASK |
9741 | 0U, // PseudoVNSRL_WX_M4 |
9742 | 0U, // PseudoVNSRL_WX_M4_MASK |
9743 | 0U, // PseudoVNSRL_WX_MF2 |
9744 | 0U, // PseudoVNSRL_WX_MF2_MASK |
9745 | 0U, // PseudoVNSRL_WX_MF4 |
9746 | 0U, // PseudoVNSRL_WX_MF4_MASK |
9747 | 0U, // PseudoVNSRL_WX_MF8 |
9748 | 0U, // PseudoVNSRL_WX_MF8_MASK |
9749 | 0U, // PseudoVOR_VI_M1 |
9750 | 0U, // PseudoVOR_VI_M1_MASK |
9751 | 0U, // PseudoVOR_VI_M2 |
9752 | 0U, // PseudoVOR_VI_M2_MASK |
9753 | 0U, // PseudoVOR_VI_M4 |
9754 | 0U, // PseudoVOR_VI_M4_MASK |
9755 | 0U, // PseudoVOR_VI_M8 |
9756 | 0U, // PseudoVOR_VI_M8_MASK |
9757 | 0U, // PseudoVOR_VI_MF2 |
9758 | 0U, // PseudoVOR_VI_MF2_MASK |
9759 | 0U, // PseudoVOR_VI_MF4 |
9760 | 0U, // PseudoVOR_VI_MF4_MASK |
9761 | 0U, // PseudoVOR_VI_MF8 |
9762 | 0U, // PseudoVOR_VI_MF8_MASK |
9763 | 0U, // PseudoVOR_VV_M1 |
9764 | 0U, // PseudoVOR_VV_M1_MASK |
9765 | 0U, // PseudoVOR_VV_M2 |
9766 | 0U, // PseudoVOR_VV_M2_MASK |
9767 | 0U, // PseudoVOR_VV_M4 |
9768 | 0U, // PseudoVOR_VV_M4_MASK |
9769 | 0U, // PseudoVOR_VV_M8 |
9770 | 0U, // PseudoVOR_VV_M8_MASK |
9771 | 0U, // PseudoVOR_VV_MF2 |
9772 | 0U, // PseudoVOR_VV_MF2_MASK |
9773 | 0U, // PseudoVOR_VV_MF4 |
9774 | 0U, // PseudoVOR_VV_MF4_MASK |
9775 | 0U, // PseudoVOR_VV_MF8 |
9776 | 0U, // PseudoVOR_VV_MF8_MASK |
9777 | 0U, // PseudoVOR_VX_M1 |
9778 | 0U, // PseudoVOR_VX_M1_MASK |
9779 | 0U, // PseudoVOR_VX_M2 |
9780 | 0U, // PseudoVOR_VX_M2_MASK |
9781 | 0U, // PseudoVOR_VX_M4 |
9782 | 0U, // PseudoVOR_VX_M4_MASK |
9783 | 0U, // PseudoVOR_VX_M8 |
9784 | 0U, // PseudoVOR_VX_M8_MASK |
9785 | 0U, // PseudoVOR_VX_MF2 |
9786 | 0U, // PseudoVOR_VX_MF2_MASK |
9787 | 0U, // PseudoVOR_VX_MF4 |
9788 | 0U, // PseudoVOR_VX_MF4_MASK |
9789 | 0U, // PseudoVOR_VX_MF8 |
9790 | 0U, // PseudoVOR_VX_MF8_MASK |
9791 | 0U, // PseudoVQDOTSU_VV_M1 |
9792 | 0U, // PseudoVQDOTSU_VV_M1_MASK |
9793 | 0U, // PseudoVQDOTSU_VV_M2 |
9794 | 0U, // PseudoVQDOTSU_VV_M2_MASK |
9795 | 0U, // PseudoVQDOTSU_VV_M4 |
9796 | 0U, // PseudoVQDOTSU_VV_M4_MASK |
9797 | 0U, // PseudoVQDOTSU_VV_M8 |
9798 | 0U, // PseudoVQDOTSU_VV_M8_MASK |
9799 | 0U, // PseudoVQDOTSU_VV_MF2 |
9800 | 0U, // PseudoVQDOTSU_VV_MF2_MASK |
9801 | 0U, // PseudoVQDOTSU_VX_M1 |
9802 | 0U, // PseudoVQDOTSU_VX_M1_MASK |
9803 | 0U, // PseudoVQDOTSU_VX_M2 |
9804 | 0U, // PseudoVQDOTSU_VX_M2_MASK |
9805 | 0U, // PseudoVQDOTSU_VX_M4 |
9806 | 0U, // PseudoVQDOTSU_VX_M4_MASK |
9807 | 0U, // PseudoVQDOTSU_VX_M8 |
9808 | 0U, // PseudoVQDOTSU_VX_M8_MASK |
9809 | 0U, // PseudoVQDOTSU_VX_MF2 |
9810 | 0U, // PseudoVQDOTSU_VX_MF2_MASK |
9811 | 0U, // PseudoVQDOTU_VV_M1 |
9812 | 0U, // PseudoVQDOTU_VV_M1_MASK |
9813 | 0U, // PseudoVQDOTU_VV_M2 |
9814 | 0U, // PseudoVQDOTU_VV_M2_MASK |
9815 | 0U, // PseudoVQDOTU_VV_M4 |
9816 | 0U, // PseudoVQDOTU_VV_M4_MASK |
9817 | 0U, // PseudoVQDOTU_VV_M8 |
9818 | 0U, // PseudoVQDOTU_VV_M8_MASK |
9819 | 0U, // PseudoVQDOTU_VV_MF2 |
9820 | 0U, // PseudoVQDOTU_VV_MF2_MASK |
9821 | 0U, // PseudoVQDOTU_VX_M1 |
9822 | 0U, // PseudoVQDOTU_VX_M1_MASK |
9823 | 0U, // PseudoVQDOTU_VX_M2 |
9824 | 0U, // PseudoVQDOTU_VX_M2_MASK |
9825 | 0U, // PseudoVQDOTU_VX_M4 |
9826 | 0U, // PseudoVQDOTU_VX_M4_MASK |
9827 | 0U, // PseudoVQDOTU_VX_M8 |
9828 | 0U, // PseudoVQDOTU_VX_M8_MASK |
9829 | 0U, // PseudoVQDOTU_VX_MF2 |
9830 | 0U, // PseudoVQDOTU_VX_MF2_MASK |
9831 | 0U, // PseudoVQDOT_VV_M1 |
9832 | 0U, // PseudoVQDOT_VV_M1_MASK |
9833 | 0U, // PseudoVQDOT_VV_M2 |
9834 | 0U, // PseudoVQDOT_VV_M2_MASK |
9835 | 0U, // PseudoVQDOT_VV_M4 |
9836 | 0U, // PseudoVQDOT_VV_M4_MASK |
9837 | 0U, // PseudoVQDOT_VV_M8 |
9838 | 0U, // PseudoVQDOT_VV_M8_MASK |
9839 | 0U, // PseudoVQDOT_VV_MF2 |
9840 | 0U, // PseudoVQDOT_VV_MF2_MASK |
9841 | 0U, // PseudoVQDOT_VX_M1 |
9842 | 0U, // PseudoVQDOT_VX_M1_MASK |
9843 | 0U, // PseudoVQDOT_VX_M2 |
9844 | 0U, // PseudoVQDOT_VX_M2_MASK |
9845 | 0U, // PseudoVQDOT_VX_M4 |
9846 | 0U, // PseudoVQDOT_VX_M4_MASK |
9847 | 0U, // PseudoVQDOT_VX_M8 |
9848 | 0U, // PseudoVQDOT_VX_M8_MASK |
9849 | 0U, // PseudoVQDOT_VX_MF2 |
9850 | 0U, // PseudoVQDOT_VX_MF2_MASK |
9851 | 0U, // PseudoVREDAND_VS_M1_E16 |
9852 | 0U, // PseudoVREDAND_VS_M1_E16_MASK |
9853 | 0U, // PseudoVREDAND_VS_M1_E32 |
9854 | 0U, // PseudoVREDAND_VS_M1_E32_MASK |
9855 | 0U, // PseudoVREDAND_VS_M1_E64 |
9856 | 0U, // PseudoVREDAND_VS_M1_E64_MASK |
9857 | 0U, // PseudoVREDAND_VS_M1_E8 |
9858 | 0U, // PseudoVREDAND_VS_M1_E8_MASK |
9859 | 0U, // PseudoVREDAND_VS_M2_E16 |
9860 | 0U, // PseudoVREDAND_VS_M2_E16_MASK |
9861 | 0U, // PseudoVREDAND_VS_M2_E32 |
9862 | 0U, // PseudoVREDAND_VS_M2_E32_MASK |
9863 | 0U, // PseudoVREDAND_VS_M2_E64 |
9864 | 0U, // PseudoVREDAND_VS_M2_E64_MASK |
9865 | 0U, // PseudoVREDAND_VS_M2_E8 |
9866 | 0U, // PseudoVREDAND_VS_M2_E8_MASK |
9867 | 0U, // PseudoVREDAND_VS_M4_E16 |
9868 | 0U, // PseudoVREDAND_VS_M4_E16_MASK |
9869 | 0U, // PseudoVREDAND_VS_M4_E32 |
9870 | 0U, // PseudoVREDAND_VS_M4_E32_MASK |
9871 | 0U, // PseudoVREDAND_VS_M4_E64 |
9872 | 0U, // PseudoVREDAND_VS_M4_E64_MASK |
9873 | 0U, // PseudoVREDAND_VS_M4_E8 |
9874 | 0U, // PseudoVREDAND_VS_M4_E8_MASK |
9875 | 0U, // PseudoVREDAND_VS_M8_E16 |
9876 | 0U, // PseudoVREDAND_VS_M8_E16_MASK |
9877 | 0U, // PseudoVREDAND_VS_M8_E32 |
9878 | 0U, // PseudoVREDAND_VS_M8_E32_MASK |
9879 | 0U, // PseudoVREDAND_VS_M8_E64 |
9880 | 0U, // PseudoVREDAND_VS_M8_E64_MASK |
9881 | 0U, // PseudoVREDAND_VS_M8_E8 |
9882 | 0U, // PseudoVREDAND_VS_M8_E8_MASK |
9883 | 0U, // PseudoVREDAND_VS_MF2_E16 |
9884 | 0U, // PseudoVREDAND_VS_MF2_E16_MASK |
9885 | 0U, // PseudoVREDAND_VS_MF2_E32 |
9886 | 0U, // PseudoVREDAND_VS_MF2_E32_MASK |
9887 | 0U, // PseudoVREDAND_VS_MF2_E8 |
9888 | 0U, // PseudoVREDAND_VS_MF2_E8_MASK |
9889 | 0U, // PseudoVREDAND_VS_MF4_E16 |
9890 | 0U, // PseudoVREDAND_VS_MF4_E16_MASK |
9891 | 0U, // PseudoVREDAND_VS_MF4_E8 |
9892 | 0U, // PseudoVREDAND_VS_MF4_E8_MASK |
9893 | 0U, // PseudoVREDAND_VS_MF8_E8 |
9894 | 0U, // PseudoVREDAND_VS_MF8_E8_MASK |
9895 | 0U, // PseudoVREDMAXU_VS_M1_E16 |
9896 | 0U, // PseudoVREDMAXU_VS_M1_E16_MASK |
9897 | 0U, // PseudoVREDMAXU_VS_M1_E32 |
9898 | 0U, // PseudoVREDMAXU_VS_M1_E32_MASK |
9899 | 0U, // PseudoVREDMAXU_VS_M1_E64 |
9900 | 0U, // PseudoVREDMAXU_VS_M1_E64_MASK |
9901 | 0U, // PseudoVREDMAXU_VS_M1_E8 |
9902 | 0U, // PseudoVREDMAXU_VS_M1_E8_MASK |
9903 | 0U, // PseudoVREDMAXU_VS_M2_E16 |
9904 | 0U, // PseudoVREDMAXU_VS_M2_E16_MASK |
9905 | 0U, // PseudoVREDMAXU_VS_M2_E32 |
9906 | 0U, // PseudoVREDMAXU_VS_M2_E32_MASK |
9907 | 0U, // PseudoVREDMAXU_VS_M2_E64 |
9908 | 0U, // PseudoVREDMAXU_VS_M2_E64_MASK |
9909 | 0U, // PseudoVREDMAXU_VS_M2_E8 |
9910 | 0U, // PseudoVREDMAXU_VS_M2_E8_MASK |
9911 | 0U, // PseudoVREDMAXU_VS_M4_E16 |
9912 | 0U, // PseudoVREDMAXU_VS_M4_E16_MASK |
9913 | 0U, // PseudoVREDMAXU_VS_M4_E32 |
9914 | 0U, // PseudoVREDMAXU_VS_M4_E32_MASK |
9915 | 0U, // PseudoVREDMAXU_VS_M4_E64 |
9916 | 0U, // PseudoVREDMAXU_VS_M4_E64_MASK |
9917 | 0U, // PseudoVREDMAXU_VS_M4_E8 |
9918 | 0U, // PseudoVREDMAXU_VS_M4_E8_MASK |
9919 | 0U, // PseudoVREDMAXU_VS_M8_E16 |
9920 | 0U, // PseudoVREDMAXU_VS_M8_E16_MASK |
9921 | 0U, // PseudoVREDMAXU_VS_M8_E32 |
9922 | 0U, // PseudoVREDMAXU_VS_M8_E32_MASK |
9923 | 0U, // PseudoVREDMAXU_VS_M8_E64 |
9924 | 0U, // PseudoVREDMAXU_VS_M8_E64_MASK |
9925 | 0U, // PseudoVREDMAXU_VS_M8_E8 |
9926 | 0U, // PseudoVREDMAXU_VS_M8_E8_MASK |
9927 | 0U, // PseudoVREDMAXU_VS_MF2_E16 |
9928 | 0U, // PseudoVREDMAXU_VS_MF2_E16_MASK |
9929 | 0U, // PseudoVREDMAXU_VS_MF2_E32 |
9930 | 0U, // PseudoVREDMAXU_VS_MF2_E32_MASK |
9931 | 0U, // PseudoVREDMAXU_VS_MF2_E8 |
9932 | 0U, // PseudoVREDMAXU_VS_MF2_E8_MASK |
9933 | 0U, // PseudoVREDMAXU_VS_MF4_E16 |
9934 | 0U, // PseudoVREDMAXU_VS_MF4_E16_MASK |
9935 | 0U, // PseudoVREDMAXU_VS_MF4_E8 |
9936 | 0U, // PseudoVREDMAXU_VS_MF4_E8_MASK |
9937 | 0U, // PseudoVREDMAXU_VS_MF8_E8 |
9938 | 0U, // PseudoVREDMAXU_VS_MF8_E8_MASK |
9939 | 0U, // PseudoVREDMAX_VS_M1_E16 |
9940 | 0U, // PseudoVREDMAX_VS_M1_E16_MASK |
9941 | 0U, // PseudoVREDMAX_VS_M1_E32 |
9942 | 0U, // PseudoVREDMAX_VS_M1_E32_MASK |
9943 | 0U, // PseudoVREDMAX_VS_M1_E64 |
9944 | 0U, // PseudoVREDMAX_VS_M1_E64_MASK |
9945 | 0U, // PseudoVREDMAX_VS_M1_E8 |
9946 | 0U, // PseudoVREDMAX_VS_M1_E8_MASK |
9947 | 0U, // PseudoVREDMAX_VS_M2_E16 |
9948 | 0U, // PseudoVREDMAX_VS_M2_E16_MASK |
9949 | 0U, // PseudoVREDMAX_VS_M2_E32 |
9950 | 0U, // PseudoVREDMAX_VS_M2_E32_MASK |
9951 | 0U, // PseudoVREDMAX_VS_M2_E64 |
9952 | 0U, // PseudoVREDMAX_VS_M2_E64_MASK |
9953 | 0U, // PseudoVREDMAX_VS_M2_E8 |
9954 | 0U, // PseudoVREDMAX_VS_M2_E8_MASK |
9955 | 0U, // PseudoVREDMAX_VS_M4_E16 |
9956 | 0U, // PseudoVREDMAX_VS_M4_E16_MASK |
9957 | 0U, // PseudoVREDMAX_VS_M4_E32 |
9958 | 0U, // PseudoVREDMAX_VS_M4_E32_MASK |
9959 | 0U, // PseudoVREDMAX_VS_M4_E64 |
9960 | 0U, // PseudoVREDMAX_VS_M4_E64_MASK |
9961 | 0U, // PseudoVREDMAX_VS_M4_E8 |
9962 | 0U, // PseudoVREDMAX_VS_M4_E8_MASK |
9963 | 0U, // PseudoVREDMAX_VS_M8_E16 |
9964 | 0U, // PseudoVREDMAX_VS_M8_E16_MASK |
9965 | 0U, // PseudoVREDMAX_VS_M8_E32 |
9966 | 0U, // PseudoVREDMAX_VS_M8_E32_MASK |
9967 | 0U, // PseudoVREDMAX_VS_M8_E64 |
9968 | 0U, // PseudoVREDMAX_VS_M8_E64_MASK |
9969 | 0U, // PseudoVREDMAX_VS_M8_E8 |
9970 | 0U, // PseudoVREDMAX_VS_M8_E8_MASK |
9971 | 0U, // PseudoVREDMAX_VS_MF2_E16 |
9972 | 0U, // PseudoVREDMAX_VS_MF2_E16_MASK |
9973 | 0U, // PseudoVREDMAX_VS_MF2_E32 |
9974 | 0U, // PseudoVREDMAX_VS_MF2_E32_MASK |
9975 | 0U, // PseudoVREDMAX_VS_MF2_E8 |
9976 | 0U, // PseudoVREDMAX_VS_MF2_E8_MASK |
9977 | 0U, // PseudoVREDMAX_VS_MF4_E16 |
9978 | 0U, // PseudoVREDMAX_VS_MF4_E16_MASK |
9979 | 0U, // PseudoVREDMAX_VS_MF4_E8 |
9980 | 0U, // PseudoVREDMAX_VS_MF4_E8_MASK |
9981 | 0U, // PseudoVREDMAX_VS_MF8_E8 |
9982 | 0U, // PseudoVREDMAX_VS_MF8_E8_MASK |
9983 | 0U, // PseudoVREDMINU_VS_M1_E16 |
9984 | 0U, // PseudoVREDMINU_VS_M1_E16_MASK |
9985 | 0U, // PseudoVREDMINU_VS_M1_E32 |
9986 | 0U, // PseudoVREDMINU_VS_M1_E32_MASK |
9987 | 0U, // PseudoVREDMINU_VS_M1_E64 |
9988 | 0U, // PseudoVREDMINU_VS_M1_E64_MASK |
9989 | 0U, // PseudoVREDMINU_VS_M1_E8 |
9990 | 0U, // PseudoVREDMINU_VS_M1_E8_MASK |
9991 | 0U, // PseudoVREDMINU_VS_M2_E16 |
9992 | 0U, // PseudoVREDMINU_VS_M2_E16_MASK |
9993 | 0U, // PseudoVREDMINU_VS_M2_E32 |
9994 | 0U, // PseudoVREDMINU_VS_M2_E32_MASK |
9995 | 0U, // PseudoVREDMINU_VS_M2_E64 |
9996 | 0U, // PseudoVREDMINU_VS_M2_E64_MASK |
9997 | 0U, // PseudoVREDMINU_VS_M2_E8 |
9998 | 0U, // PseudoVREDMINU_VS_M2_E8_MASK |
9999 | 0U, // PseudoVREDMINU_VS_M4_E16 |
10000 | 0U, // PseudoVREDMINU_VS_M4_E16_MASK |
10001 | 0U, // PseudoVREDMINU_VS_M4_E32 |
10002 | 0U, // PseudoVREDMINU_VS_M4_E32_MASK |
10003 | 0U, // PseudoVREDMINU_VS_M4_E64 |
10004 | 0U, // PseudoVREDMINU_VS_M4_E64_MASK |
10005 | 0U, // PseudoVREDMINU_VS_M4_E8 |
10006 | 0U, // PseudoVREDMINU_VS_M4_E8_MASK |
10007 | 0U, // PseudoVREDMINU_VS_M8_E16 |
10008 | 0U, // PseudoVREDMINU_VS_M8_E16_MASK |
10009 | 0U, // PseudoVREDMINU_VS_M8_E32 |
10010 | 0U, // PseudoVREDMINU_VS_M8_E32_MASK |
10011 | 0U, // PseudoVREDMINU_VS_M8_E64 |
10012 | 0U, // PseudoVREDMINU_VS_M8_E64_MASK |
10013 | 0U, // PseudoVREDMINU_VS_M8_E8 |
10014 | 0U, // PseudoVREDMINU_VS_M8_E8_MASK |
10015 | 0U, // PseudoVREDMINU_VS_MF2_E16 |
10016 | 0U, // PseudoVREDMINU_VS_MF2_E16_MASK |
10017 | 0U, // PseudoVREDMINU_VS_MF2_E32 |
10018 | 0U, // PseudoVREDMINU_VS_MF2_E32_MASK |
10019 | 0U, // PseudoVREDMINU_VS_MF2_E8 |
10020 | 0U, // PseudoVREDMINU_VS_MF2_E8_MASK |
10021 | 0U, // PseudoVREDMINU_VS_MF4_E16 |
10022 | 0U, // PseudoVREDMINU_VS_MF4_E16_MASK |
10023 | 0U, // PseudoVREDMINU_VS_MF4_E8 |
10024 | 0U, // PseudoVREDMINU_VS_MF4_E8_MASK |
10025 | 0U, // PseudoVREDMINU_VS_MF8_E8 |
10026 | 0U, // PseudoVREDMINU_VS_MF8_E8_MASK |
10027 | 0U, // PseudoVREDMIN_VS_M1_E16 |
10028 | 0U, // PseudoVREDMIN_VS_M1_E16_MASK |
10029 | 0U, // PseudoVREDMIN_VS_M1_E32 |
10030 | 0U, // PseudoVREDMIN_VS_M1_E32_MASK |
10031 | 0U, // PseudoVREDMIN_VS_M1_E64 |
10032 | 0U, // PseudoVREDMIN_VS_M1_E64_MASK |
10033 | 0U, // PseudoVREDMIN_VS_M1_E8 |
10034 | 0U, // PseudoVREDMIN_VS_M1_E8_MASK |
10035 | 0U, // PseudoVREDMIN_VS_M2_E16 |
10036 | 0U, // PseudoVREDMIN_VS_M2_E16_MASK |
10037 | 0U, // PseudoVREDMIN_VS_M2_E32 |
10038 | 0U, // PseudoVREDMIN_VS_M2_E32_MASK |
10039 | 0U, // PseudoVREDMIN_VS_M2_E64 |
10040 | 0U, // PseudoVREDMIN_VS_M2_E64_MASK |
10041 | 0U, // PseudoVREDMIN_VS_M2_E8 |
10042 | 0U, // PseudoVREDMIN_VS_M2_E8_MASK |
10043 | 0U, // PseudoVREDMIN_VS_M4_E16 |
10044 | 0U, // PseudoVREDMIN_VS_M4_E16_MASK |
10045 | 0U, // PseudoVREDMIN_VS_M4_E32 |
10046 | 0U, // PseudoVREDMIN_VS_M4_E32_MASK |
10047 | 0U, // PseudoVREDMIN_VS_M4_E64 |
10048 | 0U, // PseudoVREDMIN_VS_M4_E64_MASK |
10049 | 0U, // PseudoVREDMIN_VS_M4_E8 |
10050 | 0U, // PseudoVREDMIN_VS_M4_E8_MASK |
10051 | 0U, // PseudoVREDMIN_VS_M8_E16 |
10052 | 0U, // PseudoVREDMIN_VS_M8_E16_MASK |
10053 | 0U, // PseudoVREDMIN_VS_M8_E32 |
10054 | 0U, // PseudoVREDMIN_VS_M8_E32_MASK |
10055 | 0U, // PseudoVREDMIN_VS_M8_E64 |
10056 | 0U, // PseudoVREDMIN_VS_M8_E64_MASK |
10057 | 0U, // PseudoVREDMIN_VS_M8_E8 |
10058 | 0U, // PseudoVREDMIN_VS_M8_E8_MASK |
10059 | 0U, // PseudoVREDMIN_VS_MF2_E16 |
10060 | 0U, // PseudoVREDMIN_VS_MF2_E16_MASK |
10061 | 0U, // PseudoVREDMIN_VS_MF2_E32 |
10062 | 0U, // PseudoVREDMIN_VS_MF2_E32_MASK |
10063 | 0U, // PseudoVREDMIN_VS_MF2_E8 |
10064 | 0U, // PseudoVREDMIN_VS_MF2_E8_MASK |
10065 | 0U, // PseudoVREDMIN_VS_MF4_E16 |
10066 | 0U, // PseudoVREDMIN_VS_MF4_E16_MASK |
10067 | 0U, // PseudoVREDMIN_VS_MF4_E8 |
10068 | 0U, // PseudoVREDMIN_VS_MF4_E8_MASK |
10069 | 0U, // PseudoVREDMIN_VS_MF8_E8 |
10070 | 0U, // PseudoVREDMIN_VS_MF8_E8_MASK |
10071 | 0U, // PseudoVREDOR_VS_M1_E16 |
10072 | 0U, // PseudoVREDOR_VS_M1_E16_MASK |
10073 | 0U, // PseudoVREDOR_VS_M1_E32 |
10074 | 0U, // PseudoVREDOR_VS_M1_E32_MASK |
10075 | 0U, // PseudoVREDOR_VS_M1_E64 |
10076 | 0U, // PseudoVREDOR_VS_M1_E64_MASK |
10077 | 0U, // PseudoVREDOR_VS_M1_E8 |
10078 | 0U, // PseudoVREDOR_VS_M1_E8_MASK |
10079 | 0U, // PseudoVREDOR_VS_M2_E16 |
10080 | 0U, // PseudoVREDOR_VS_M2_E16_MASK |
10081 | 0U, // PseudoVREDOR_VS_M2_E32 |
10082 | 0U, // PseudoVREDOR_VS_M2_E32_MASK |
10083 | 0U, // PseudoVREDOR_VS_M2_E64 |
10084 | 0U, // PseudoVREDOR_VS_M2_E64_MASK |
10085 | 0U, // PseudoVREDOR_VS_M2_E8 |
10086 | 0U, // PseudoVREDOR_VS_M2_E8_MASK |
10087 | 0U, // PseudoVREDOR_VS_M4_E16 |
10088 | 0U, // PseudoVREDOR_VS_M4_E16_MASK |
10089 | 0U, // PseudoVREDOR_VS_M4_E32 |
10090 | 0U, // PseudoVREDOR_VS_M4_E32_MASK |
10091 | 0U, // PseudoVREDOR_VS_M4_E64 |
10092 | 0U, // PseudoVREDOR_VS_M4_E64_MASK |
10093 | 0U, // PseudoVREDOR_VS_M4_E8 |
10094 | 0U, // PseudoVREDOR_VS_M4_E8_MASK |
10095 | 0U, // PseudoVREDOR_VS_M8_E16 |
10096 | 0U, // PseudoVREDOR_VS_M8_E16_MASK |
10097 | 0U, // PseudoVREDOR_VS_M8_E32 |
10098 | 0U, // PseudoVREDOR_VS_M8_E32_MASK |
10099 | 0U, // PseudoVREDOR_VS_M8_E64 |
10100 | 0U, // PseudoVREDOR_VS_M8_E64_MASK |
10101 | 0U, // PseudoVREDOR_VS_M8_E8 |
10102 | 0U, // PseudoVREDOR_VS_M8_E8_MASK |
10103 | 0U, // PseudoVREDOR_VS_MF2_E16 |
10104 | 0U, // PseudoVREDOR_VS_MF2_E16_MASK |
10105 | 0U, // PseudoVREDOR_VS_MF2_E32 |
10106 | 0U, // PseudoVREDOR_VS_MF2_E32_MASK |
10107 | 0U, // PseudoVREDOR_VS_MF2_E8 |
10108 | 0U, // PseudoVREDOR_VS_MF2_E8_MASK |
10109 | 0U, // PseudoVREDOR_VS_MF4_E16 |
10110 | 0U, // PseudoVREDOR_VS_MF4_E16_MASK |
10111 | 0U, // PseudoVREDOR_VS_MF4_E8 |
10112 | 0U, // PseudoVREDOR_VS_MF4_E8_MASK |
10113 | 0U, // PseudoVREDOR_VS_MF8_E8 |
10114 | 0U, // PseudoVREDOR_VS_MF8_E8_MASK |
10115 | 0U, // PseudoVREDSUM_VS_M1_E16 |
10116 | 0U, // PseudoVREDSUM_VS_M1_E16_MASK |
10117 | 0U, // PseudoVREDSUM_VS_M1_E32 |
10118 | 0U, // PseudoVREDSUM_VS_M1_E32_MASK |
10119 | 0U, // PseudoVREDSUM_VS_M1_E64 |
10120 | 0U, // PseudoVREDSUM_VS_M1_E64_MASK |
10121 | 0U, // PseudoVREDSUM_VS_M1_E8 |
10122 | 0U, // PseudoVREDSUM_VS_M1_E8_MASK |
10123 | 0U, // PseudoVREDSUM_VS_M2_E16 |
10124 | 0U, // PseudoVREDSUM_VS_M2_E16_MASK |
10125 | 0U, // PseudoVREDSUM_VS_M2_E32 |
10126 | 0U, // PseudoVREDSUM_VS_M2_E32_MASK |
10127 | 0U, // PseudoVREDSUM_VS_M2_E64 |
10128 | 0U, // PseudoVREDSUM_VS_M2_E64_MASK |
10129 | 0U, // PseudoVREDSUM_VS_M2_E8 |
10130 | 0U, // PseudoVREDSUM_VS_M2_E8_MASK |
10131 | 0U, // PseudoVREDSUM_VS_M4_E16 |
10132 | 0U, // PseudoVREDSUM_VS_M4_E16_MASK |
10133 | 0U, // PseudoVREDSUM_VS_M4_E32 |
10134 | 0U, // PseudoVREDSUM_VS_M4_E32_MASK |
10135 | 0U, // PseudoVREDSUM_VS_M4_E64 |
10136 | 0U, // PseudoVREDSUM_VS_M4_E64_MASK |
10137 | 0U, // PseudoVREDSUM_VS_M4_E8 |
10138 | 0U, // PseudoVREDSUM_VS_M4_E8_MASK |
10139 | 0U, // PseudoVREDSUM_VS_M8_E16 |
10140 | 0U, // PseudoVREDSUM_VS_M8_E16_MASK |
10141 | 0U, // PseudoVREDSUM_VS_M8_E32 |
10142 | 0U, // PseudoVREDSUM_VS_M8_E32_MASK |
10143 | 0U, // PseudoVREDSUM_VS_M8_E64 |
10144 | 0U, // PseudoVREDSUM_VS_M8_E64_MASK |
10145 | 0U, // PseudoVREDSUM_VS_M8_E8 |
10146 | 0U, // PseudoVREDSUM_VS_M8_E8_MASK |
10147 | 0U, // PseudoVREDSUM_VS_MF2_E16 |
10148 | 0U, // PseudoVREDSUM_VS_MF2_E16_MASK |
10149 | 0U, // PseudoVREDSUM_VS_MF2_E32 |
10150 | 0U, // PseudoVREDSUM_VS_MF2_E32_MASK |
10151 | 0U, // PseudoVREDSUM_VS_MF2_E8 |
10152 | 0U, // PseudoVREDSUM_VS_MF2_E8_MASK |
10153 | 0U, // PseudoVREDSUM_VS_MF4_E16 |
10154 | 0U, // PseudoVREDSUM_VS_MF4_E16_MASK |
10155 | 0U, // PseudoVREDSUM_VS_MF4_E8 |
10156 | 0U, // PseudoVREDSUM_VS_MF4_E8_MASK |
10157 | 0U, // PseudoVREDSUM_VS_MF8_E8 |
10158 | 0U, // PseudoVREDSUM_VS_MF8_E8_MASK |
10159 | 0U, // PseudoVREDXOR_VS_M1_E16 |
10160 | 0U, // PseudoVREDXOR_VS_M1_E16_MASK |
10161 | 0U, // PseudoVREDXOR_VS_M1_E32 |
10162 | 0U, // PseudoVREDXOR_VS_M1_E32_MASK |
10163 | 0U, // PseudoVREDXOR_VS_M1_E64 |
10164 | 0U, // PseudoVREDXOR_VS_M1_E64_MASK |
10165 | 0U, // PseudoVREDXOR_VS_M1_E8 |
10166 | 0U, // PseudoVREDXOR_VS_M1_E8_MASK |
10167 | 0U, // PseudoVREDXOR_VS_M2_E16 |
10168 | 0U, // PseudoVREDXOR_VS_M2_E16_MASK |
10169 | 0U, // PseudoVREDXOR_VS_M2_E32 |
10170 | 0U, // PseudoVREDXOR_VS_M2_E32_MASK |
10171 | 0U, // PseudoVREDXOR_VS_M2_E64 |
10172 | 0U, // PseudoVREDXOR_VS_M2_E64_MASK |
10173 | 0U, // PseudoVREDXOR_VS_M2_E8 |
10174 | 0U, // PseudoVREDXOR_VS_M2_E8_MASK |
10175 | 0U, // PseudoVREDXOR_VS_M4_E16 |
10176 | 0U, // PseudoVREDXOR_VS_M4_E16_MASK |
10177 | 0U, // PseudoVREDXOR_VS_M4_E32 |
10178 | 0U, // PseudoVREDXOR_VS_M4_E32_MASK |
10179 | 0U, // PseudoVREDXOR_VS_M4_E64 |
10180 | 0U, // PseudoVREDXOR_VS_M4_E64_MASK |
10181 | 0U, // PseudoVREDXOR_VS_M4_E8 |
10182 | 0U, // PseudoVREDXOR_VS_M4_E8_MASK |
10183 | 0U, // PseudoVREDXOR_VS_M8_E16 |
10184 | 0U, // PseudoVREDXOR_VS_M8_E16_MASK |
10185 | 0U, // PseudoVREDXOR_VS_M8_E32 |
10186 | 0U, // PseudoVREDXOR_VS_M8_E32_MASK |
10187 | 0U, // PseudoVREDXOR_VS_M8_E64 |
10188 | 0U, // PseudoVREDXOR_VS_M8_E64_MASK |
10189 | 0U, // PseudoVREDXOR_VS_M8_E8 |
10190 | 0U, // PseudoVREDXOR_VS_M8_E8_MASK |
10191 | 0U, // PseudoVREDXOR_VS_MF2_E16 |
10192 | 0U, // PseudoVREDXOR_VS_MF2_E16_MASK |
10193 | 0U, // PseudoVREDXOR_VS_MF2_E32 |
10194 | 0U, // PseudoVREDXOR_VS_MF2_E32_MASK |
10195 | 0U, // PseudoVREDXOR_VS_MF2_E8 |
10196 | 0U, // PseudoVREDXOR_VS_MF2_E8_MASK |
10197 | 0U, // PseudoVREDXOR_VS_MF4_E16 |
10198 | 0U, // PseudoVREDXOR_VS_MF4_E16_MASK |
10199 | 0U, // PseudoVREDXOR_VS_MF4_E8 |
10200 | 0U, // PseudoVREDXOR_VS_MF4_E8_MASK |
10201 | 0U, // PseudoVREDXOR_VS_MF8_E8 |
10202 | 0U, // PseudoVREDXOR_VS_MF8_E8_MASK |
10203 | 0U, // PseudoVRELOAD2_M1 |
10204 | 0U, // PseudoVRELOAD2_M2 |
10205 | 0U, // PseudoVRELOAD2_M4 |
10206 | 0U, // PseudoVRELOAD2_MF2 |
10207 | 0U, // PseudoVRELOAD2_MF4 |
10208 | 0U, // PseudoVRELOAD2_MF8 |
10209 | 0U, // PseudoVRELOAD3_M1 |
10210 | 0U, // PseudoVRELOAD3_M2 |
10211 | 0U, // PseudoVRELOAD3_MF2 |
10212 | 0U, // PseudoVRELOAD3_MF4 |
10213 | 0U, // PseudoVRELOAD3_MF8 |
10214 | 0U, // PseudoVRELOAD4_M1 |
10215 | 0U, // PseudoVRELOAD4_M2 |
10216 | 0U, // PseudoVRELOAD4_MF2 |
10217 | 0U, // PseudoVRELOAD4_MF4 |
10218 | 0U, // PseudoVRELOAD4_MF8 |
10219 | 0U, // PseudoVRELOAD5_M1 |
10220 | 0U, // PseudoVRELOAD5_MF2 |
10221 | 0U, // PseudoVRELOAD5_MF4 |
10222 | 0U, // PseudoVRELOAD5_MF8 |
10223 | 0U, // PseudoVRELOAD6_M1 |
10224 | 0U, // PseudoVRELOAD6_MF2 |
10225 | 0U, // PseudoVRELOAD6_MF4 |
10226 | 0U, // PseudoVRELOAD6_MF8 |
10227 | 0U, // PseudoVRELOAD7_M1 |
10228 | 0U, // PseudoVRELOAD7_MF2 |
10229 | 0U, // PseudoVRELOAD7_MF4 |
10230 | 0U, // PseudoVRELOAD7_MF8 |
10231 | 0U, // PseudoVRELOAD8_M1 |
10232 | 0U, // PseudoVRELOAD8_MF2 |
10233 | 0U, // PseudoVRELOAD8_MF4 |
10234 | 0U, // PseudoVRELOAD8_MF8 |
10235 | 0U, // PseudoVREMU_VV_M1_E16 |
10236 | 0U, // PseudoVREMU_VV_M1_E16_MASK |
10237 | 0U, // PseudoVREMU_VV_M1_E32 |
10238 | 0U, // PseudoVREMU_VV_M1_E32_MASK |
10239 | 0U, // PseudoVREMU_VV_M1_E64 |
10240 | 0U, // PseudoVREMU_VV_M1_E64_MASK |
10241 | 0U, // PseudoVREMU_VV_M1_E8 |
10242 | 0U, // PseudoVREMU_VV_M1_E8_MASK |
10243 | 0U, // PseudoVREMU_VV_M2_E16 |
10244 | 0U, // PseudoVREMU_VV_M2_E16_MASK |
10245 | 0U, // PseudoVREMU_VV_M2_E32 |
10246 | 0U, // PseudoVREMU_VV_M2_E32_MASK |
10247 | 0U, // PseudoVREMU_VV_M2_E64 |
10248 | 0U, // PseudoVREMU_VV_M2_E64_MASK |
10249 | 0U, // PseudoVREMU_VV_M2_E8 |
10250 | 0U, // PseudoVREMU_VV_M2_E8_MASK |
10251 | 0U, // PseudoVREMU_VV_M4_E16 |
10252 | 0U, // PseudoVREMU_VV_M4_E16_MASK |
10253 | 0U, // PseudoVREMU_VV_M4_E32 |
10254 | 0U, // PseudoVREMU_VV_M4_E32_MASK |
10255 | 0U, // PseudoVREMU_VV_M4_E64 |
10256 | 0U, // PseudoVREMU_VV_M4_E64_MASK |
10257 | 0U, // PseudoVREMU_VV_M4_E8 |
10258 | 0U, // PseudoVREMU_VV_M4_E8_MASK |
10259 | 0U, // PseudoVREMU_VV_M8_E16 |
10260 | 0U, // PseudoVREMU_VV_M8_E16_MASK |
10261 | 0U, // PseudoVREMU_VV_M8_E32 |
10262 | 0U, // PseudoVREMU_VV_M8_E32_MASK |
10263 | 0U, // PseudoVREMU_VV_M8_E64 |
10264 | 0U, // PseudoVREMU_VV_M8_E64_MASK |
10265 | 0U, // PseudoVREMU_VV_M8_E8 |
10266 | 0U, // PseudoVREMU_VV_M8_E8_MASK |
10267 | 0U, // PseudoVREMU_VV_MF2_E16 |
10268 | 0U, // PseudoVREMU_VV_MF2_E16_MASK |
10269 | 0U, // PseudoVREMU_VV_MF2_E32 |
10270 | 0U, // PseudoVREMU_VV_MF2_E32_MASK |
10271 | 0U, // PseudoVREMU_VV_MF2_E8 |
10272 | 0U, // PseudoVREMU_VV_MF2_E8_MASK |
10273 | 0U, // PseudoVREMU_VV_MF4_E16 |
10274 | 0U, // PseudoVREMU_VV_MF4_E16_MASK |
10275 | 0U, // PseudoVREMU_VV_MF4_E8 |
10276 | 0U, // PseudoVREMU_VV_MF4_E8_MASK |
10277 | 0U, // PseudoVREMU_VV_MF8_E8 |
10278 | 0U, // PseudoVREMU_VV_MF8_E8_MASK |
10279 | 0U, // PseudoVREMU_VX_M1_E16 |
10280 | 0U, // PseudoVREMU_VX_M1_E16_MASK |
10281 | 0U, // PseudoVREMU_VX_M1_E32 |
10282 | 0U, // PseudoVREMU_VX_M1_E32_MASK |
10283 | 0U, // PseudoVREMU_VX_M1_E64 |
10284 | 0U, // PseudoVREMU_VX_M1_E64_MASK |
10285 | 0U, // PseudoVREMU_VX_M1_E8 |
10286 | 0U, // PseudoVREMU_VX_M1_E8_MASK |
10287 | 0U, // PseudoVREMU_VX_M2_E16 |
10288 | 0U, // PseudoVREMU_VX_M2_E16_MASK |
10289 | 0U, // PseudoVREMU_VX_M2_E32 |
10290 | 0U, // PseudoVREMU_VX_M2_E32_MASK |
10291 | 0U, // PseudoVREMU_VX_M2_E64 |
10292 | 0U, // PseudoVREMU_VX_M2_E64_MASK |
10293 | 0U, // PseudoVREMU_VX_M2_E8 |
10294 | 0U, // PseudoVREMU_VX_M2_E8_MASK |
10295 | 0U, // PseudoVREMU_VX_M4_E16 |
10296 | 0U, // PseudoVREMU_VX_M4_E16_MASK |
10297 | 0U, // PseudoVREMU_VX_M4_E32 |
10298 | 0U, // PseudoVREMU_VX_M4_E32_MASK |
10299 | 0U, // PseudoVREMU_VX_M4_E64 |
10300 | 0U, // PseudoVREMU_VX_M4_E64_MASK |
10301 | 0U, // PseudoVREMU_VX_M4_E8 |
10302 | 0U, // PseudoVREMU_VX_M4_E8_MASK |
10303 | 0U, // PseudoVREMU_VX_M8_E16 |
10304 | 0U, // PseudoVREMU_VX_M8_E16_MASK |
10305 | 0U, // PseudoVREMU_VX_M8_E32 |
10306 | 0U, // PseudoVREMU_VX_M8_E32_MASK |
10307 | 0U, // PseudoVREMU_VX_M8_E64 |
10308 | 0U, // PseudoVREMU_VX_M8_E64_MASK |
10309 | 0U, // PseudoVREMU_VX_M8_E8 |
10310 | 0U, // PseudoVREMU_VX_M8_E8_MASK |
10311 | 0U, // PseudoVREMU_VX_MF2_E16 |
10312 | 0U, // PseudoVREMU_VX_MF2_E16_MASK |
10313 | 0U, // PseudoVREMU_VX_MF2_E32 |
10314 | 0U, // PseudoVREMU_VX_MF2_E32_MASK |
10315 | 0U, // PseudoVREMU_VX_MF2_E8 |
10316 | 0U, // PseudoVREMU_VX_MF2_E8_MASK |
10317 | 0U, // PseudoVREMU_VX_MF4_E16 |
10318 | 0U, // PseudoVREMU_VX_MF4_E16_MASK |
10319 | 0U, // PseudoVREMU_VX_MF4_E8 |
10320 | 0U, // PseudoVREMU_VX_MF4_E8_MASK |
10321 | 0U, // PseudoVREMU_VX_MF8_E8 |
10322 | 0U, // PseudoVREMU_VX_MF8_E8_MASK |
10323 | 0U, // PseudoVREM_VV_M1_E16 |
10324 | 0U, // PseudoVREM_VV_M1_E16_MASK |
10325 | 0U, // PseudoVREM_VV_M1_E32 |
10326 | 0U, // PseudoVREM_VV_M1_E32_MASK |
10327 | 0U, // PseudoVREM_VV_M1_E64 |
10328 | 0U, // PseudoVREM_VV_M1_E64_MASK |
10329 | 0U, // PseudoVREM_VV_M1_E8 |
10330 | 0U, // PseudoVREM_VV_M1_E8_MASK |
10331 | 0U, // PseudoVREM_VV_M2_E16 |
10332 | 0U, // PseudoVREM_VV_M2_E16_MASK |
10333 | 0U, // PseudoVREM_VV_M2_E32 |
10334 | 0U, // PseudoVREM_VV_M2_E32_MASK |
10335 | 0U, // PseudoVREM_VV_M2_E64 |
10336 | 0U, // PseudoVREM_VV_M2_E64_MASK |
10337 | 0U, // PseudoVREM_VV_M2_E8 |
10338 | 0U, // PseudoVREM_VV_M2_E8_MASK |
10339 | 0U, // PseudoVREM_VV_M4_E16 |
10340 | 0U, // PseudoVREM_VV_M4_E16_MASK |
10341 | 0U, // PseudoVREM_VV_M4_E32 |
10342 | 0U, // PseudoVREM_VV_M4_E32_MASK |
10343 | 0U, // PseudoVREM_VV_M4_E64 |
10344 | 0U, // PseudoVREM_VV_M4_E64_MASK |
10345 | 0U, // PseudoVREM_VV_M4_E8 |
10346 | 0U, // PseudoVREM_VV_M4_E8_MASK |
10347 | 0U, // PseudoVREM_VV_M8_E16 |
10348 | 0U, // PseudoVREM_VV_M8_E16_MASK |
10349 | 0U, // PseudoVREM_VV_M8_E32 |
10350 | 0U, // PseudoVREM_VV_M8_E32_MASK |
10351 | 0U, // PseudoVREM_VV_M8_E64 |
10352 | 0U, // PseudoVREM_VV_M8_E64_MASK |
10353 | 0U, // PseudoVREM_VV_M8_E8 |
10354 | 0U, // PseudoVREM_VV_M8_E8_MASK |
10355 | 0U, // PseudoVREM_VV_MF2_E16 |
10356 | 0U, // PseudoVREM_VV_MF2_E16_MASK |
10357 | 0U, // PseudoVREM_VV_MF2_E32 |
10358 | 0U, // PseudoVREM_VV_MF2_E32_MASK |
10359 | 0U, // PseudoVREM_VV_MF2_E8 |
10360 | 0U, // PseudoVREM_VV_MF2_E8_MASK |
10361 | 0U, // PseudoVREM_VV_MF4_E16 |
10362 | 0U, // PseudoVREM_VV_MF4_E16_MASK |
10363 | 0U, // PseudoVREM_VV_MF4_E8 |
10364 | 0U, // PseudoVREM_VV_MF4_E8_MASK |
10365 | 0U, // PseudoVREM_VV_MF8_E8 |
10366 | 0U, // PseudoVREM_VV_MF8_E8_MASK |
10367 | 0U, // PseudoVREM_VX_M1_E16 |
10368 | 0U, // PseudoVREM_VX_M1_E16_MASK |
10369 | 0U, // PseudoVREM_VX_M1_E32 |
10370 | 0U, // PseudoVREM_VX_M1_E32_MASK |
10371 | 0U, // PseudoVREM_VX_M1_E64 |
10372 | 0U, // PseudoVREM_VX_M1_E64_MASK |
10373 | 0U, // PseudoVREM_VX_M1_E8 |
10374 | 0U, // PseudoVREM_VX_M1_E8_MASK |
10375 | 0U, // PseudoVREM_VX_M2_E16 |
10376 | 0U, // PseudoVREM_VX_M2_E16_MASK |
10377 | 0U, // PseudoVREM_VX_M2_E32 |
10378 | 0U, // PseudoVREM_VX_M2_E32_MASK |
10379 | 0U, // PseudoVREM_VX_M2_E64 |
10380 | 0U, // PseudoVREM_VX_M2_E64_MASK |
10381 | 0U, // PseudoVREM_VX_M2_E8 |
10382 | 0U, // PseudoVREM_VX_M2_E8_MASK |
10383 | 0U, // PseudoVREM_VX_M4_E16 |
10384 | 0U, // PseudoVREM_VX_M4_E16_MASK |
10385 | 0U, // PseudoVREM_VX_M4_E32 |
10386 | 0U, // PseudoVREM_VX_M4_E32_MASK |
10387 | 0U, // PseudoVREM_VX_M4_E64 |
10388 | 0U, // PseudoVREM_VX_M4_E64_MASK |
10389 | 0U, // PseudoVREM_VX_M4_E8 |
10390 | 0U, // PseudoVREM_VX_M4_E8_MASK |
10391 | 0U, // PseudoVREM_VX_M8_E16 |
10392 | 0U, // PseudoVREM_VX_M8_E16_MASK |
10393 | 0U, // PseudoVREM_VX_M8_E32 |
10394 | 0U, // PseudoVREM_VX_M8_E32_MASK |
10395 | 0U, // PseudoVREM_VX_M8_E64 |
10396 | 0U, // PseudoVREM_VX_M8_E64_MASK |
10397 | 0U, // PseudoVREM_VX_M8_E8 |
10398 | 0U, // PseudoVREM_VX_M8_E8_MASK |
10399 | 0U, // PseudoVREM_VX_MF2_E16 |
10400 | 0U, // PseudoVREM_VX_MF2_E16_MASK |
10401 | 0U, // PseudoVREM_VX_MF2_E32 |
10402 | 0U, // PseudoVREM_VX_MF2_E32_MASK |
10403 | 0U, // PseudoVREM_VX_MF2_E8 |
10404 | 0U, // PseudoVREM_VX_MF2_E8_MASK |
10405 | 0U, // PseudoVREM_VX_MF4_E16 |
10406 | 0U, // PseudoVREM_VX_MF4_E16_MASK |
10407 | 0U, // PseudoVREM_VX_MF4_E8 |
10408 | 0U, // PseudoVREM_VX_MF4_E8_MASK |
10409 | 0U, // PseudoVREM_VX_MF8_E8 |
10410 | 0U, // PseudoVREM_VX_MF8_E8_MASK |
10411 | 0U, // PseudoVREV8_V_M1 |
10412 | 0U, // PseudoVREV8_V_M1_MASK |
10413 | 0U, // PseudoVREV8_V_M2 |
10414 | 0U, // PseudoVREV8_V_M2_MASK |
10415 | 0U, // PseudoVREV8_V_M4 |
10416 | 0U, // PseudoVREV8_V_M4_MASK |
10417 | 0U, // PseudoVREV8_V_M8 |
10418 | 0U, // PseudoVREV8_V_M8_MASK |
10419 | 0U, // PseudoVREV8_V_MF2 |
10420 | 0U, // PseudoVREV8_V_MF2_MASK |
10421 | 0U, // PseudoVREV8_V_MF4 |
10422 | 0U, // PseudoVREV8_V_MF4_MASK |
10423 | 0U, // PseudoVREV8_V_MF8 |
10424 | 0U, // PseudoVREV8_V_MF8_MASK |
10425 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_M1 |
10426 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_M1_MASK |
10427 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_M2 |
10428 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_M2_MASK |
10429 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_MF2 |
10430 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_MF2_MASK |
10431 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_MF4 |
10432 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_MF4_MASK |
10433 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_M1 |
10434 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_M1_MASK |
10435 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_M2 |
10436 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_M2_MASK |
10437 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_MF2 |
10438 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_MF2_MASK |
10439 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_MF4 |
10440 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_MF4_MASK |
10441 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_M1 |
10442 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_M1_MASK |
10443 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_M2 |
10444 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_M2_MASK |
10445 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_MF2 |
10446 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_MF2_MASK |
10447 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_MF4 |
10448 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_MF4_MASK |
10449 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_M1 |
10450 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_M1_MASK |
10451 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_M2 |
10452 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_M2_MASK |
10453 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_MF2 |
10454 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_MF2_MASK |
10455 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_MF4 |
10456 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_MF4_MASK |
10457 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M1 |
10458 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M1_MASK |
10459 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M2 |
10460 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M2_MASK |
10461 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M4 |
10462 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M4_MASK |
10463 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_MF2 |
10464 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_MF2_MASK |
10465 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M1 |
10466 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M1_MASK |
10467 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M2 |
10468 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M2_MASK |
10469 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M4 |
10470 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M4_MASK |
10471 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_MF2 |
10472 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_MF2_MASK |
10473 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M1 |
10474 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M1_MASK |
10475 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M2 |
10476 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M2_MASK |
10477 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M4 |
10478 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M4_MASK |
10479 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_MF2 |
10480 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_MF2_MASK |
10481 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M1 |
10482 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M1_MASK |
10483 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M2 |
10484 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M2_MASK |
10485 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M4 |
10486 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M4_MASK |
10487 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_MF2 |
10488 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_MF2_MASK |
10489 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M1 |
10490 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M1_MASK |
10491 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M2 |
10492 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M2_MASK |
10493 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M4 |
10494 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M4_MASK |
10495 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M8 |
10496 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M8_MASK |
10497 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M1 |
10498 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M1_MASK |
10499 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M2 |
10500 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M2_MASK |
10501 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M4 |
10502 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M4_MASK |
10503 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M8 |
10504 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M8_MASK |
10505 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M1 |
10506 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M1_MASK |
10507 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M2 |
10508 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M2_MASK |
10509 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M4 |
10510 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M4_MASK |
10511 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M8 |
10512 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M8_MASK |
10513 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M1 |
10514 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M1_MASK |
10515 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M2 |
10516 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M2_MASK |
10517 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M4 |
10518 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M4_MASK |
10519 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M8 |
10520 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M8_MASK |
10521 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M2 |
10522 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M2_MASK |
10523 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M4 |
10524 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M4_MASK |
10525 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M8 |
10526 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M8_MASK |
10527 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M2 |
10528 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M2_MASK |
10529 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M4 |
10530 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M4_MASK |
10531 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M8 |
10532 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M8_MASK |
10533 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M2 |
10534 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M2_MASK |
10535 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M4 |
10536 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M4_MASK |
10537 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M8 |
10538 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M8_MASK |
10539 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M2 |
10540 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M2_MASK |
10541 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M4 |
10542 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M4_MASK |
10543 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M8 |
10544 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M8_MASK |
10545 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_M1 |
10546 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_M1_MASK |
10547 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF2 |
10548 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF2_MASK |
10549 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF4 |
10550 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF4_MASK |
10551 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF8 |
10552 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF8_MASK |
10553 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_M1 |
10554 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_M1_MASK |
10555 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF2 |
10556 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF2_MASK |
10557 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF4 |
10558 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF4_MASK |
10559 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF8 |
10560 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF8_MASK |
10561 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_M1 |
10562 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_M1_MASK |
10563 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF2 |
10564 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF2_MASK |
10565 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF4 |
10566 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF4_MASK |
10567 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF8 |
10568 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF8_MASK |
10569 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF2 |
10570 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF2_MASK |
10571 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF4 |
10572 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF4_MASK |
10573 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF8 |
10574 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF8_MASK |
10575 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF2 |
10576 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF2_MASK |
10577 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF4 |
10578 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF4_MASK |
10579 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF8 |
10580 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF8_MASK |
10581 | 0U, // PseudoVRGATHEREI16_VV_MF8_E8_MF4 |
10582 | 0U, // PseudoVRGATHEREI16_VV_MF8_E8_MF4_MASK |
10583 | 0U, // PseudoVRGATHEREI16_VV_MF8_E8_MF8 |
10584 | 0U, // PseudoVRGATHEREI16_VV_MF8_E8_MF8_MASK |
10585 | 0U, // PseudoVRGATHER_VI_M1 |
10586 | 0U, // PseudoVRGATHER_VI_M1_MASK |
10587 | 0U, // PseudoVRGATHER_VI_M2 |
10588 | 0U, // PseudoVRGATHER_VI_M2_MASK |
10589 | 0U, // PseudoVRGATHER_VI_M4 |
10590 | 0U, // PseudoVRGATHER_VI_M4_MASK |
10591 | 0U, // PseudoVRGATHER_VI_M8 |
10592 | 0U, // PseudoVRGATHER_VI_M8_MASK |
10593 | 0U, // PseudoVRGATHER_VI_MF2 |
10594 | 0U, // PseudoVRGATHER_VI_MF2_MASK |
10595 | 0U, // PseudoVRGATHER_VI_MF4 |
10596 | 0U, // PseudoVRGATHER_VI_MF4_MASK |
10597 | 0U, // PseudoVRGATHER_VI_MF8 |
10598 | 0U, // PseudoVRGATHER_VI_MF8_MASK |
10599 | 0U, // PseudoVRGATHER_VV_M1_E16 |
10600 | 0U, // PseudoVRGATHER_VV_M1_E16_MASK |
10601 | 0U, // PseudoVRGATHER_VV_M1_E32 |
10602 | 0U, // PseudoVRGATHER_VV_M1_E32_MASK |
10603 | 0U, // PseudoVRGATHER_VV_M1_E64 |
10604 | 0U, // PseudoVRGATHER_VV_M1_E64_MASK |
10605 | 0U, // PseudoVRGATHER_VV_M1_E8 |
10606 | 0U, // PseudoVRGATHER_VV_M1_E8_MASK |
10607 | 0U, // PseudoVRGATHER_VV_M2_E16 |
10608 | 0U, // PseudoVRGATHER_VV_M2_E16_MASK |
10609 | 0U, // PseudoVRGATHER_VV_M2_E32 |
10610 | 0U, // PseudoVRGATHER_VV_M2_E32_MASK |
10611 | 0U, // PseudoVRGATHER_VV_M2_E64 |
10612 | 0U, // PseudoVRGATHER_VV_M2_E64_MASK |
10613 | 0U, // PseudoVRGATHER_VV_M2_E8 |
10614 | 0U, // PseudoVRGATHER_VV_M2_E8_MASK |
10615 | 0U, // PseudoVRGATHER_VV_M4_E16 |
10616 | 0U, // PseudoVRGATHER_VV_M4_E16_MASK |
10617 | 0U, // PseudoVRGATHER_VV_M4_E32 |
10618 | 0U, // PseudoVRGATHER_VV_M4_E32_MASK |
10619 | 0U, // PseudoVRGATHER_VV_M4_E64 |
10620 | 0U, // PseudoVRGATHER_VV_M4_E64_MASK |
10621 | 0U, // PseudoVRGATHER_VV_M4_E8 |
10622 | 0U, // PseudoVRGATHER_VV_M4_E8_MASK |
10623 | 0U, // PseudoVRGATHER_VV_M8_E16 |
10624 | 0U, // PseudoVRGATHER_VV_M8_E16_MASK |
10625 | 0U, // PseudoVRGATHER_VV_M8_E32 |
10626 | 0U, // PseudoVRGATHER_VV_M8_E32_MASK |
10627 | 0U, // PseudoVRGATHER_VV_M8_E64 |
10628 | 0U, // PseudoVRGATHER_VV_M8_E64_MASK |
10629 | 0U, // PseudoVRGATHER_VV_M8_E8 |
10630 | 0U, // PseudoVRGATHER_VV_M8_E8_MASK |
10631 | 0U, // PseudoVRGATHER_VV_MF2_E16 |
10632 | 0U, // PseudoVRGATHER_VV_MF2_E16_MASK |
10633 | 0U, // PseudoVRGATHER_VV_MF2_E32 |
10634 | 0U, // PseudoVRGATHER_VV_MF2_E32_MASK |
10635 | 0U, // PseudoVRGATHER_VV_MF2_E8 |
10636 | 0U, // PseudoVRGATHER_VV_MF2_E8_MASK |
10637 | 0U, // PseudoVRGATHER_VV_MF4_E16 |
10638 | 0U, // PseudoVRGATHER_VV_MF4_E16_MASK |
10639 | 0U, // PseudoVRGATHER_VV_MF4_E8 |
10640 | 0U, // PseudoVRGATHER_VV_MF4_E8_MASK |
10641 | 0U, // PseudoVRGATHER_VV_MF8_E8 |
10642 | 0U, // PseudoVRGATHER_VV_MF8_E8_MASK |
10643 | 0U, // PseudoVRGATHER_VX_M1 |
10644 | 0U, // PseudoVRGATHER_VX_M1_MASK |
10645 | 0U, // PseudoVRGATHER_VX_M2 |
10646 | 0U, // PseudoVRGATHER_VX_M2_MASK |
10647 | 0U, // PseudoVRGATHER_VX_M4 |
10648 | 0U, // PseudoVRGATHER_VX_M4_MASK |
10649 | 0U, // PseudoVRGATHER_VX_M8 |
10650 | 0U, // PseudoVRGATHER_VX_M8_MASK |
10651 | 0U, // PseudoVRGATHER_VX_MF2 |
10652 | 0U, // PseudoVRGATHER_VX_MF2_MASK |
10653 | 0U, // PseudoVRGATHER_VX_MF4 |
10654 | 0U, // PseudoVRGATHER_VX_MF4_MASK |
10655 | 0U, // PseudoVRGATHER_VX_MF8 |
10656 | 0U, // PseudoVRGATHER_VX_MF8_MASK |
10657 | 0U, // PseudoVROL_VV_M1 |
10658 | 0U, // PseudoVROL_VV_M1_MASK |
10659 | 0U, // PseudoVROL_VV_M2 |
10660 | 0U, // PseudoVROL_VV_M2_MASK |
10661 | 0U, // PseudoVROL_VV_M4 |
10662 | 0U, // PseudoVROL_VV_M4_MASK |
10663 | 0U, // PseudoVROL_VV_M8 |
10664 | 0U, // PseudoVROL_VV_M8_MASK |
10665 | 0U, // PseudoVROL_VV_MF2 |
10666 | 0U, // PseudoVROL_VV_MF2_MASK |
10667 | 0U, // PseudoVROL_VV_MF4 |
10668 | 0U, // PseudoVROL_VV_MF4_MASK |
10669 | 0U, // PseudoVROL_VV_MF8 |
10670 | 0U, // PseudoVROL_VV_MF8_MASK |
10671 | 0U, // PseudoVROL_VX_M1 |
10672 | 0U, // PseudoVROL_VX_M1_MASK |
10673 | 0U, // PseudoVROL_VX_M2 |
10674 | 0U, // PseudoVROL_VX_M2_MASK |
10675 | 0U, // PseudoVROL_VX_M4 |
10676 | 0U, // PseudoVROL_VX_M4_MASK |
10677 | 0U, // PseudoVROL_VX_M8 |
10678 | 0U, // PseudoVROL_VX_M8_MASK |
10679 | 0U, // PseudoVROL_VX_MF2 |
10680 | 0U, // PseudoVROL_VX_MF2_MASK |
10681 | 0U, // PseudoVROL_VX_MF4 |
10682 | 0U, // PseudoVROL_VX_MF4_MASK |
10683 | 0U, // PseudoVROL_VX_MF8 |
10684 | 0U, // PseudoVROL_VX_MF8_MASK |
10685 | 0U, // PseudoVROR_VI_M1 |
10686 | 0U, // PseudoVROR_VI_M1_MASK |
10687 | 0U, // PseudoVROR_VI_M2 |
10688 | 0U, // PseudoVROR_VI_M2_MASK |
10689 | 0U, // PseudoVROR_VI_M4 |
10690 | 0U, // PseudoVROR_VI_M4_MASK |
10691 | 0U, // PseudoVROR_VI_M8 |
10692 | 0U, // PseudoVROR_VI_M8_MASK |
10693 | 0U, // PseudoVROR_VI_MF2 |
10694 | 0U, // PseudoVROR_VI_MF2_MASK |
10695 | 0U, // PseudoVROR_VI_MF4 |
10696 | 0U, // PseudoVROR_VI_MF4_MASK |
10697 | 0U, // PseudoVROR_VI_MF8 |
10698 | 0U, // PseudoVROR_VI_MF8_MASK |
10699 | 0U, // PseudoVROR_VV_M1 |
10700 | 0U, // PseudoVROR_VV_M1_MASK |
10701 | 0U, // PseudoVROR_VV_M2 |
10702 | 0U, // PseudoVROR_VV_M2_MASK |
10703 | 0U, // PseudoVROR_VV_M4 |
10704 | 0U, // PseudoVROR_VV_M4_MASK |
10705 | 0U, // PseudoVROR_VV_M8 |
10706 | 0U, // PseudoVROR_VV_M8_MASK |
10707 | 0U, // PseudoVROR_VV_MF2 |
10708 | 0U, // PseudoVROR_VV_MF2_MASK |
10709 | 0U, // PseudoVROR_VV_MF4 |
10710 | 0U, // PseudoVROR_VV_MF4_MASK |
10711 | 0U, // PseudoVROR_VV_MF8 |
10712 | 0U, // PseudoVROR_VV_MF8_MASK |
10713 | 0U, // PseudoVROR_VX_M1 |
10714 | 0U, // PseudoVROR_VX_M1_MASK |
10715 | 0U, // PseudoVROR_VX_M2 |
10716 | 0U, // PseudoVROR_VX_M2_MASK |
10717 | 0U, // PseudoVROR_VX_M4 |
10718 | 0U, // PseudoVROR_VX_M4_MASK |
10719 | 0U, // PseudoVROR_VX_M8 |
10720 | 0U, // PseudoVROR_VX_M8_MASK |
10721 | 0U, // PseudoVROR_VX_MF2 |
10722 | 0U, // PseudoVROR_VX_MF2_MASK |
10723 | 0U, // PseudoVROR_VX_MF4 |
10724 | 0U, // PseudoVROR_VX_MF4_MASK |
10725 | 0U, // PseudoVROR_VX_MF8 |
10726 | 0U, // PseudoVROR_VX_MF8_MASK |
10727 | 0U, // PseudoVRSUB_VI_M1 |
10728 | 0U, // PseudoVRSUB_VI_M1_MASK |
10729 | 0U, // PseudoVRSUB_VI_M2 |
10730 | 0U, // PseudoVRSUB_VI_M2_MASK |
10731 | 0U, // PseudoVRSUB_VI_M4 |
10732 | 0U, // PseudoVRSUB_VI_M4_MASK |
10733 | 0U, // PseudoVRSUB_VI_M8 |
10734 | 0U, // PseudoVRSUB_VI_M8_MASK |
10735 | 0U, // PseudoVRSUB_VI_MF2 |
10736 | 0U, // PseudoVRSUB_VI_MF2_MASK |
10737 | 0U, // PseudoVRSUB_VI_MF4 |
10738 | 0U, // PseudoVRSUB_VI_MF4_MASK |
10739 | 0U, // PseudoVRSUB_VI_MF8 |
10740 | 0U, // PseudoVRSUB_VI_MF8_MASK |
10741 | 0U, // PseudoVRSUB_VX_M1 |
10742 | 0U, // PseudoVRSUB_VX_M1_MASK |
10743 | 0U, // PseudoVRSUB_VX_M2 |
10744 | 0U, // PseudoVRSUB_VX_M2_MASK |
10745 | 0U, // PseudoVRSUB_VX_M4 |
10746 | 0U, // PseudoVRSUB_VX_M4_MASK |
10747 | 0U, // PseudoVRSUB_VX_M8 |
10748 | 0U, // PseudoVRSUB_VX_M8_MASK |
10749 | 0U, // PseudoVRSUB_VX_MF2 |
10750 | 0U, // PseudoVRSUB_VX_MF2_MASK |
10751 | 0U, // PseudoVRSUB_VX_MF4 |
10752 | 0U, // PseudoVRSUB_VX_MF4_MASK |
10753 | 0U, // PseudoVRSUB_VX_MF8 |
10754 | 0U, // PseudoVRSUB_VX_MF8_MASK |
10755 | 0U, // PseudoVSADDU_VI_M1 |
10756 | 0U, // PseudoVSADDU_VI_M1_MASK |
10757 | 0U, // PseudoVSADDU_VI_M2 |
10758 | 0U, // PseudoVSADDU_VI_M2_MASK |
10759 | 0U, // PseudoVSADDU_VI_M4 |
10760 | 0U, // PseudoVSADDU_VI_M4_MASK |
10761 | 0U, // PseudoVSADDU_VI_M8 |
10762 | 0U, // PseudoVSADDU_VI_M8_MASK |
10763 | 0U, // PseudoVSADDU_VI_MF2 |
10764 | 0U, // PseudoVSADDU_VI_MF2_MASK |
10765 | 0U, // PseudoVSADDU_VI_MF4 |
10766 | 0U, // PseudoVSADDU_VI_MF4_MASK |
10767 | 0U, // PseudoVSADDU_VI_MF8 |
10768 | 0U, // PseudoVSADDU_VI_MF8_MASK |
10769 | 0U, // PseudoVSADDU_VV_M1 |
10770 | 0U, // PseudoVSADDU_VV_M1_MASK |
10771 | 0U, // PseudoVSADDU_VV_M2 |
10772 | 0U, // PseudoVSADDU_VV_M2_MASK |
10773 | 0U, // PseudoVSADDU_VV_M4 |
10774 | 0U, // PseudoVSADDU_VV_M4_MASK |
10775 | 0U, // PseudoVSADDU_VV_M8 |
10776 | 0U, // PseudoVSADDU_VV_M8_MASK |
10777 | 0U, // PseudoVSADDU_VV_MF2 |
10778 | 0U, // PseudoVSADDU_VV_MF2_MASK |
10779 | 0U, // PseudoVSADDU_VV_MF4 |
10780 | 0U, // PseudoVSADDU_VV_MF4_MASK |
10781 | 0U, // PseudoVSADDU_VV_MF8 |
10782 | 0U, // PseudoVSADDU_VV_MF8_MASK |
10783 | 0U, // PseudoVSADDU_VX_M1 |
10784 | 0U, // PseudoVSADDU_VX_M1_MASK |
10785 | 0U, // PseudoVSADDU_VX_M2 |
10786 | 0U, // PseudoVSADDU_VX_M2_MASK |
10787 | 0U, // PseudoVSADDU_VX_M4 |
10788 | 0U, // PseudoVSADDU_VX_M4_MASK |
10789 | 0U, // PseudoVSADDU_VX_M8 |
10790 | 0U, // PseudoVSADDU_VX_M8_MASK |
10791 | 0U, // PseudoVSADDU_VX_MF2 |
10792 | 0U, // PseudoVSADDU_VX_MF2_MASK |
10793 | 0U, // PseudoVSADDU_VX_MF4 |
10794 | 0U, // PseudoVSADDU_VX_MF4_MASK |
10795 | 0U, // PseudoVSADDU_VX_MF8 |
10796 | 0U, // PseudoVSADDU_VX_MF8_MASK |
10797 | 0U, // PseudoVSADD_VI_M1 |
10798 | 0U, // PseudoVSADD_VI_M1_MASK |
10799 | 0U, // PseudoVSADD_VI_M2 |
10800 | 0U, // PseudoVSADD_VI_M2_MASK |
10801 | 0U, // PseudoVSADD_VI_M4 |
10802 | 0U, // PseudoVSADD_VI_M4_MASK |
10803 | 0U, // PseudoVSADD_VI_M8 |
10804 | 0U, // PseudoVSADD_VI_M8_MASK |
10805 | 0U, // PseudoVSADD_VI_MF2 |
10806 | 0U, // PseudoVSADD_VI_MF2_MASK |
10807 | 0U, // PseudoVSADD_VI_MF4 |
10808 | 0U, // PseudoVSADD_VI_MF4_MASK |
10809 | 0U, // PseudoVSADD_VI_MF8 |
10810 | 0U, // PseudoVSADD_VI_MF8_MASK |
10811 | 0U, // PseudoVSADD_VV_M1 |
10812 | 0U, // PseudoVSADD_VV_M1_MASK |
10813 | 0U, // PseudoVSADD_VV_M2 |
10814 | 0U, // PseudoVSADD_VV_M2_MASK |
10815 | 0U, // PseudoVSADD_VV_M4 |
10816 | 0U, // PseudoVSADD_VV_M4_MASK |
10817 | 0U, // PseudoVSADD_VV_M8 |
10818 | 0U, // PseudoVSADD_VV_M8_MASK |
10819 | 0U, // PseudoVSADD_VV_MF2 |
10820 | 0U, // PseudoVSADD_VV_MF2_MASK |
10821 | 0U, // PseudoVSADD_VV_MF4 |
10822 | 0U, // PseudoVSADD_VV_MF4_MASK |
10823 | 0U, // PseudoVSADD_VV_MF8 |
10824 | 0U, // PseudoVSADD_VV_MF8_MASK |
10825 | 0U, // PseudoVSADD_VX_M1 |
10826 | 0U, // PseudoVSADD_VX_M1_MASK |
10827 | 0U, // PseudoVSADD_VX_M2 |
10828 | 0U, // PseudoVSADD_VX_M2_MASK |
10829 | 0U, // PseudoVSADD_VX_M4 |
10830 | 0U, // PseudoVSADD_VX_M4_MASK |
10831 | 0U, // PseudoVSADD_VX_M8 |
10832 | 0U, // PseudoVSADD_VX_M8_MASK |
10833 | 0U, // PseudoVSADD_VX_MF2 |
10834 | 0U, // PseudoVSADD_VX_MF2_MASK |
10835 | 0U, // PseudoVSADD_VX_MF4 |
10836 | 0U, // PseudoVSADD_VX_MF4_MASK |
10837 | 0U, // PseudoVSADD_VX_MF8 |
10838 | 0U, // PseudoVSADD_VX_MF8_MASK |
10839 | 0U, // PseudoVSBC_VVM_M1 |
10840 | 0U, // PseudoVSBC_VVM_M2 |
10841 | 0U, // PseudoVSBC_VVM_M4 |
10842 | 0U, // PseudoVSBC_VVM_M8 |
10843 | 0U, // PseudoVSBC_VVM_MF2 |
10844 | 0U, // PseudoVSBC_VVM_MF4 |
10845 | 0U, // PseudoVSBC_VVM_MF8 |
10846 | 0U, // PseudoVSBC_VXM_M1 |
10847 | 0U, // PseudoVSBC_VXM_M2 |
10848 | 0U, // PseudoVSBC_VXM_M4 |
10849 | 0U, // PseudoVSBC_VXM_M8 |
10850 | 0U, // PseudoVSBC_VXM_MF2 |
10851 | 0U, // PseudoVSBC_VXM_MF4 |
10852 | 0U, // PseudoVSBC_VXM_MF8 |
10853 | 0U, // PseudoVSE16_V_M1 |
10854 | 0U, // PseudoVSE16_V_M1_MASK |
10855 | 0U, // PseudoVSE16_V_M2 |
10856 | 0U, // PseudoVSE16_V_M2_MASK |
10857 | 0U, // PseudoVSE16_V_M4 |
10858 | 0U, // PseudoVSE16_V_M4_MASK |
10859 | 0U, // PseudoVSE16_V_M8 |
10860 | 0U, // PseudoVSE16_V_M8_MASK |
10861 | 0U, // PseudoVSE16_V_MF2 |
10862 | 0U, // PseudoVSE16_V_MF2_MASK |
10863 | 0U, // PseudoVSE16_V_MF4 |
10864 | 0U, // PseudoVSE16_V_MF4_MASK |
10865 | 0U, // PseudoVSE32_V_M1 |
10866 | 0U, // PseudoVSE32_V_M1_MASK |
10867 | 0U, // PseudoVSE32_V_M2 |
10868 | 0U, // PseudoVSE32_V_M2_MASK |
10869 | 0U, // PseudoVSE32_V_M4 |
10870 | 0U, // PseudoVSE32_V_M4_MASK |
10871 | 0U, // PseudoVSE32_V_M8 |
10872 | 0U, // PseudoVSE32_V_M8_MASK |
10873 | 0U, // PseudoVSE32_V_MF2 |
10874 | 0U, // PseudoVSE32_V_MF2_MASK |
10875 | 0U, // PseudoVSE64_V_M1 |
10876 | 0U, // PseudoVSE64_V_M1_MASK |
10877 | 0U, // PseudoVSE64_V_M2 |
10878 | 0U, // PseudoVSE64_V_M2_MASK |
10879 | 0U, // PseudoVSE64_V_M4 |
10880 | 0U, // PseudoVSE64_V_M4_MASK |
10881 | 0U, // PseudoVSE64_V_M8 |
10882 | 0U, // PseudoVSE64_V_M8_MASK |
10883 | 0U, // PseudoVSE8_V_M1 |
10884 | 0U, // PseudoVSE8_V_M1_MASK |
10885 | 0U, // PseudoVSE8_V_M2 |
10886 | 0U, // PseudoVSE8_V_M2_MASK |
10887 | 0U, // PseudoVSE8_V_M4 |
10888 | 0U, // PseudoVSE8_V_M4_MASK |
10889 | 0U, // PseudoVSE8_V_M8 |
10890 | 0U, // PseudoVSE8_V_M8_MASK |
10891 | 0U, // PseudoVSE8_V_MF2 |
10892 | 0U, // PseudoVSE8_V_MF2_MASK |
10893 | 0U, // PseudoVSE8_V_MF4 |
10894 | 0U, // PseudoVSE8_V_MF4_MASK |
10895 | 0U, // PseudoVSE8_V_MF8 |
10896 | 0U, // PseudoVSE8_V_MF8_MASK |
10897 | 0U, // PseudoVSETIVLI |
10898 | 0U, // PseudoVSETVLI |
10899 | 0U, // PseudoVSETVLIX0 |
10900 | 0U, // PseudoVSETVLIX0X0 |
10901 | 0U, // PseudoVSEXT_VF2_M1 |
10902 | 0U, // PseudoVSEXT_VF2_M1_MASK |
10903 | 0U, // PseudoVSEXT_VF2_M2 |
10904 | 0U, // PseudoVSEXT_VF2_M2_MASK |
10905 | 0U, // PseudoVSEXT_VF2_M4 |
10906 | 0U, // PseudoVSEXT_VF2_M4_MASK |
10907 | 0U, // PseudoVSEXT_VF2_M8 |
10908 | 0U, // PseudoVSEXT_VF2_M8_MASK |
10909 | 0U, // PseudoVSEXT_VF2_MF2 |
10910 | 0U, // PseudoVSEXT_VF2_MF2_MASK |
10911 | 0U, // PseudoVSEXT_VF2_MF4 |
10912 | 0U, // PseudoVSEXT_VF2_MF4_MASK |
10913 | 0U, // PseudoVSEXT_VF4_M1 |
10914 | 0U, // PseudoVSEXT_VF4_M1_MASK |
10915 | 0U, // PseudoVSEXT_VF4_M2 |
10916 | 0U, // PseudoVSEXT_VF4_M2_MASK |
10917 | 0U, // PseudoVSEXT_VF4_M4 |
10918 | 0U, // PseudoVSEXT_VF4_M4_MASK |
10919 | 0U, // PseudoVSEXT_VF4_M8 |
10920 | 0U, // PseudoVSEXT_VF4_M8_MASK |
10921 | 0U, // PseudoVSEXT_VF4_MF2 |
10922 | 0U, // PseudoVSEXT_VF4_MF2_MASK |
10923 | 0U, // PseudoVSEXT_VF8_M1 |
10924 | 0U, // PseudoVSEXT_VF8_M1_MASK |
10925 | 0U, // PseudoVSEXT_VF8_M2 |
10926 | 0U, // PseudoVSEXT_VF8_M2_MASK |
10927 | 0U, // PseudoVSEXT_VF8_M4 |
10928 | 0U, // PseudoVSEXT_VF8_M4_MASK |
10929 | 0U, // PseudoVSEXT_VF8_M8 |
10930 | 0U, // PseudoVSEXT_VF8_M8_MASK |
10931 | 0U, // PseudoVSHA2CH_VV_M1 |
10932 | 0U, // PseudoVSHA2CH_VV_M2 |
10933 | 0U, // PseudoVSHA2CH_VV_M4 |
10934 | 0U, // PseudoVSHA2CH_VV_M8 |
10935 | 0U, // PseudoVSHA2CH_VV_MF2 |
10936 | 0U, // PseudoVSHA2CL_VV_M1 |
10937 | 0U, // PseudoVSHA2CL_VV_M2 |
10938 | 0U, // PseudoVSHA2CL_VV_M4 |
10939 | 0U, // PseudoVSHA2CL_VV_M8 |
10940 | 0U, // PseudoVSHA2CL_VV_MF2 |
10941 | 0U, // PseudoVSHA2MS_VV_M1_E32 |
10942 | 0U, // PseudoVSHA2MS_VV_M1_E64 |
10943 | 0U, // PseudoVSHA2MS_VV_M2_E32 |
10944 | 0U, // PseudoVSHA2MS_VV_M2_E64 |
10945 | 0U, // PseudoVSHA2MS_VV_M4_E32 |
10946 | 0U, // PseudoVSHA2MS_VV_M4_E64 |
10947 | 0U, // PseudoVSHA2MS_VV_M8_E32 |
10948 | 0U, // PseudoVSHA2MS_VV_M8_E64 |
10949 | 0U, // PseudoVSHA2MS_VV_MF2_E32 |
10950 | 0U, // PseudoVSLIDE1DOWN_VX_M1 |
10951 | 0U, // PseudoVSLIDE1DOWN_VX_M1_MASK |
10952 | 0U, // PseudoVSLIDE1DOWN_VX_M2 |
10953 | 0U, // PseudoVSLIDE1DOWN_VX_M2_MASK |
10954 | 0U, // PseudoVSLIDE1DOWN_VX_M4 |
10955 | 0U, // PseudoVSLIDE1DOWN_VX_M4_MASK |
10956 | 0U, // PseudoVSLIDE1DOWN_VX_M8 |
10957 | 0U, // PseudoVSLIDE1DOWN_VX_M8_MASK |
10958 | 0U, // PseudoVSLIDE1DOWN_VX_MF2 |
10959 | 0U, // PseudoVSLIDE1DOWN_VX_MF2_MASK |
10960 | 0U, // PseudoVSLIDE1DOWN_VX_MF4 |
10961 | 0U, // PseudoVSLIDE1DOWN_VX_MF4_MASK |
10962 | 0U, // PseudoVSLIDE1DOWN_VX_MF8 |
10963 | 0U, // PseudoVSLIDE1DOWN_VX_MF8_MASK |
10964 | 0U, // PseudoVSLIDE1UP_VX_M1 |
10965 | 0U, // PseudoVSLIDE1UP_VX_M1_MASK |
10966 | 0U, // PseudoVSLIDE1UP_VX_M2 |
10967 | 0U, // PseudoVSLIDE1UP_VX_M2_MASK |
10968 | 0U, // PseudoVSLIDE1UP_VX_M4 |
10969 | 0U, // PseudoVSLIDE1UP_VX_M4_MASK |
10970 | 0U, // PseudoVSLIDE1UP_VX_M8 |
10971 | 0U, // PseudoVSLIDE1UP_VX_M8_MASK |
10972 | 0U, // PseudoVSLIDE1UP_VX_MF2 |
10973 | 0U, // PseudoVSLIDE1UP_VX_MF2_MASK |
10974 | 0U, // PseudoVSLIDE1UP_VX_MF4 |
10975 | 0U, // PseudoVSLIDE1UP_VX_MF4_MASK |
10976 | 0U, // PseudoVSLIDE1UP_VX_MF8 |
10977 | 0U, // PseudoVSLIDE1UP_VX_MF8_MASK |
10978 | 0U, // PseudoVSLIDEDOWN_VI_M1 |
10979 | 0U, // PseudoVSLIDEDOWN_VI_M1_MASK |
10980 | 0U, // PseudoVSLIDEDOWN_VI_M2 |
10981 | 0U, // PseudoVSLIDEDOWN_VI_M2_MASK |
10982 | 0U, // PseudoVSLIDEDOWN_VI_M4 |
10983 | 0U, // PseudoVSLIDEDOWN_VI_M4_MASK |
10984 | 0U, // PseudoVSLIDEDOWN_VI_M8 |
10985 | 0U, // PseudoVSLIDEDOWN_VI_M8_MASK |
10986 | 0U, // PseudoVSLIDEDOWN_VI_MF2 |
10987 | 0U, // PseudoVSLIDEDOWN_VI_MF2_MASK |
10988 | 0U, // PseudoVSLIDEDOWN_VI_MF4 |
10989 | 0U, // PseudoVSLIDEDOWN_VI_MF4_MASK |
10990 | 0U, // PseudoVSLIDEDOWN_VI_MF8 |
10991 | 0U, // PseudoVSLIDEDOWN_VI_MF8_MASK |
10992 | 0U, // PseudoVSLIDEDOWN_VX_M1 |
10993 | 0U, // PseudoVSLIDEDOWN_VX_M1_MASK |
10994 | 0U, // PseudoVSLIDEDOWN_VX_M2 |
10995 | 0U, // PseudoVSLIDEDOWN_VX_M2_MASK |
10996 | 0U, // PseudoVSLIDEDOWN_VX_M4 |
10997 | 0U, // PseudoVSLIDEDOWN_VX_M4_MASK |
10998 | 0U, // PseudoVSLIDEDOWN_VX_M8 |
10999 | 0U, // PseudoVSLIDEDOWN_VX_M8_MASK |
11000 | 0U, // PseudoVSLIDEDOWN_VX_MF2 |
11001 | 0U, // PseudoVSLIDEDOWN_VX_MF2_MASK |
11002 | 0U, // PseudoVSLIDEDOWN_VX_MF4 |
11003 | 0U, // PseudoVSLIDEDOWN_VX_MF4_MASK |
11004 | 0U, // PseudoVSLIDEDOWN_VX_MF8 |
11005 | 0U, // PseudoVSLIDEDOWN_VX_MF8_MASK |
11006 | 0U, // PseudoVSLIDEUP_VI_M1 |
11007 | 0U, // PseudoVSLIDEUP_VI_M1_MASK |
11008 | 0U, // PseudoVSLIDEUP_VI_M2 |
11009 | 0U, // PseudoVSLIDEUP_VI_M2_MASK |
11010 | 0U, // PseudoVSLIDEUP_VI_M4 |
11011 | 0U, // PseudoVSLIDEUP_VI_M4_MASK |
11012 | 0U, // PseudoVSLIDEUP_VI_M8 |
11013 | 0U, // PseudoVSLIDEUP_VI_M8_MASK |
11014 | 0U, // PseudoVSLIDEUP_VI_MF2 |
11015 | 0U, // PseudoVSLIDEUP_VI_MF2_MASK |
11016 | 0U, // PseudoVSLIDEUP_VI_MF4 |
11017 | 0U, // PseudoVSLIDEUP_VI_MF4_MASK |
11018 | 0U, // PseudoVSLIDEUP_VI_MF8 |
11019 | 0U, // PseudoVSLIDEUP_VI_MF8_MASK |
11020 | 0U, // PseudoVSLIDEUP_VX_M1 |
11021 | 0U, // PseudoVSLIDEUP_VX_M1_MASK |
11022 | 0U, // PseudoVSLIDEUP_VX_M2 |
11023 | 0U, // PseudoVSLIDEUP_VX_M2_MASK |
11024 | 0U, // PseudoVSLIDEUP_VX_M4 |
11025 | 0U, // PseudoVSLIDEUP_VX_M4_MASK |
11026 | 0U, // PseudoVSLIDEUP_VX_M8 |
11027 | 0U, // PseudoVSLIDEUP_VX_M8_MASK |
11028 | 0U, // PseudoVSLIDEUP_VX_MF2 |
11029 | 0U, // PseudoVSLIDEUP_VX_MF2_MASK |
11030 | 0U, // PseudoVSLIDEUP_VX_MF4 |
11031 | 0U, // PseudoVSLIDEUP_VX_MF4_MASK |
11032 | 0U, // PseudoVSLIDEUP_VX_MF8 |
11033 | 0U, // PseudoVSLIDEUP_VX_MF8_MASK |
11034 | 0U, // PseudoVSLL_VI_M1 |
11035 | 0U, // PseudoVSLL_VI_M1_MASK |
11036 | 0U, // PseudoVSLL_VI_M2 |
11037 | 0U, // PseudoVSLL_VI_M2_MASK |
11038 | 0U, // PseudoVSLL_VI_M4 |
11039 | 0U, // PseudoVSLL_VI_M4_MASK |
11040 | 0U, // PseudoVSLL_VI_M8 |
11041 | 0U, // PseudoVSLL_VI_M8_MASK |
11042 | 0U, // PseudoVSLL_VI_MF2 |
11043 | 0U, // PseudoVSLL_VI_MF2_MASK |
11044 | 0U, // PseudoVSLL_VI_MF4 |
11045 | 0U, // PseudoVSLL_VI_MF4_MASK |
11046 | 0U, // PseudoVSLL_VI_MF8 |
11047 | 0U, // PseudoVSLL_VI_MF8_MASK |
11048 | 0U, // PseudoVSLL_VV_M1 |
11049 | 0U, // PseudoVSLL_VV_M1_MASK |
11050 | 0U, // PseudoVSLL_VV_M2 |
11051 | 0U, // PseudoVSLL_VV_M2_MASK |
11052 | 0U, // PseudoVSLL_VV_M4 |
11053 | 0U, // PseudoVSLL_VV_M4_MASK |
11054 | 0U, // PseudoVSLL_VV_M8 |
11055 | 0U, // PseudoVSLL_VV_M8_MASK |
11056 | 0U, // PseudoVSLL_VV_MF2 |
11057 | 0U, // PseudoVSLL_VV_MF2_MASK |
11058 | 0U, // PseudoVSLL_VV_MF4 |
11059 | 0U, // PseudoVSLL_VV_MF4_MASK |
11060 | 0U, // PseudoVSLL_VV_MF8 |
11061 | 0U, // PseudoVSLL_VV_MF8_MASK |
11062 | 0U, // PseudoVSLL_VX_M1 |
11063 | 0U, // PseudoVSLL_VX_M1_MASK |
11064 | 0U, // PseudoVSLL_VX_M2 |
11065 | 0U, // PseudoVSLL_VX_M2_MASK |
11066 | 0U, // PseudoVSLL_VX_M4 |
11067 | 0U, // PseudoVSLL_VX_M4_MASK |
11068 | 0U, // PseudoVSLL_VX_M8 |
11069 | 0U, // PseudoVSLL_VX_M8_MASK |
11070 | 0U, // PseudoVSLL_VX_MF2 |
11071 | 0U, // PseudoVSLL_VX_MF2_MASK |
11072 | 0U, // PseudoVSLL_VX_MF4 |
11073 | 0U, // PseudoVSLL_VX_MF4_MASK |
11074 | 0U, // PseudoVSLL_VX_MF8 |
11075 | 0U, // PseudoVSLL_VX_MF8_MASK |
11076 | 0U, // PseudoVSM3C_VI_M1 |
11077 | 0U, // PseudoVSM3C_VI_M2 |
11078 | 0U, // PseudoVSM3C_VI_M4 |
11079 | 0U, // PseudoVSM3C_VI_M8 |
11080 | 0U, // PseudoVSM3C_VI_MF2 |
11081 | 0U, // PseudoVSM3ME_VV_M1 |
11082 | 0U, // PseudoVSM3ME_VV_M2 |
11083 | 0U, // PseudoVSM3ME_VV_M4 |
11084 | 0U, // PseudoVSM3ME_VV_M8 |
11085 | 0U, // PseudoVSM3ME_VV_MF2 |
11086 | 0U, // PseudoVSM4K_VI_M1 |
11087 | 0U, // PseudoVSM4K_VI_M2 |
11088 | 0U, // PseudoVSM4K_VI_M4 |
11089 | 0U, // PseudoVSM4K_VI_M8 |
11090 | 0U, // PseudoVSM4K_VI_MF2 |
11091 | 0U, // PseudoVSM4R_VS_M1_M1 |
11092 | 0U, // PseudoVSM4R_VS_M1_MF2 |
11093 | 0U, // PseudoVSM4R_VS_M1_MF4 |
11094 | 0U, // PseudoVSM4R_VS_M1_MF8 |
11095 | 0U, // PseudoVSM4R_VS_M2_M1 |
11096 | 0U, // PseudoVSM4R_VS_M2_M2 |
11097 | 0U, // PseudoVSM4R_VS_M2_MF2 |
11098 | 0U, // PseudoVSM4R_VS_M2_MF4 |
11099 | 0U, // PseudoVSM4R_VS_M2_MF8 |
11100 | 0U, // PseudoVSM4R_VS_M4_M1 |
11101 | 0U, // PseudoVSM4R_VS_M4_M2 |
11102 | 0U, // PseudoVSM4R_VS_M4_M4 |
11103 | 0U, // PseudoVSM4R_VS_M4_MF2 |
11104 | 0U, // PseudoVSM4R_VS_M4_MF4 |
11105 | 0U, // PseudoVSM4R_VS_M4_MF8 |
11106 | 0U, // PseudoVSM4R_VS_M8_M1 |
11107 | 0U, // PseudoVSM4R_VS_M8_M2 |
11108 | 0U, // PseudoVSM4R_VS_M8_M4 |
11109 | 0U, // PseudoVSM4R_VS_M8_MF2 |
11110 | 0U, // PseudoVSM4R_VS_M8_MF4 |
11111 | 0U, // PseudoVSM4R_VS_M8_MF8 |
11112 | 0U, // PseudoVSM4R_VS_MF2_MF2 |
11113 | 0U, // PseudoVSM4R_VS_MF2_MF4 |
11114 | 0U, // PseudoVSM4R_VS_MF2_MF8 |
11115 | 0U, // PseudoVSM4R_VV_M1 |
11116 | 0U, // PseudoVSM4R_VV_M2 |
11117 | 0U, // PseudoVSM4R_VV_M4 |
11118 | 0U, // PseudoVSM4R_VV_M8 |
11119 | 0U, // PseudoVSM4R_VV_MF2 |
11120 | 0U, // PseudoVSMUL_VV_M1 |
11121 | 0U, // PseudoVSMUL_VV_M1_MASK |
11122 | 0U, // PseudoVSMUL_VV_M2 |
11123 | 0U, // PseudoVSMUL_VV_M2_MASK |
11124 | 0U, // PseudoVSMUL_VV_M4 |
11125 | 0U, // PseudoVSMUL_VV_M4_MASK |
11126 | 0U, // PseudoVSMUL_VV_M8 |
11127 | 0U, // PseudoVSMUL_VV_M8_MASK |
11128 | 0U, // PseudoVSMUL_VV_MF2 |
11129 | 0U, // PseudoVSMUL_VV_MF2_MASK |
11130 | 0U, // PseudoVSMUL_VV_MF4 |
11131 | 0U, // PseudoVSMUL_VV_MF4_MASK |
11132 | 0U, // PseudoVSMUL_VV_MF8 |
11133 | 0U, // PseudoVSMUL_VV_MF8_MASK |
11134 | 0U, // PseudoVSMUL_VX_M1 |
11135 | 0U, // PseudoVSMUL_VX_M1_MASK |
11136 | 0U, // PseudoVSMUL_VX_M2 |
11137 | 0U, // PseudoVSMUL_VX_M2_MASK |
11138 | 0U, // PseudoVSMUL_VX_M4 |
11139 | 0U, // PseudoVSMUL_VX_M4_MASK |
11140 | 0U, // PseudoVSMUL_VX_M8 |
11141 | 0U, // PseudoVSMUL_VX_M8_MASK |
11142 | 0U, // PseudoVSMUL_VX_MF2 |
11143 | 0U, // PseudoVSMUL_VX_MF2_MASK |
11144 | 0U, // PseudoVSMUL_VX_MF4 |
11145 | 0U, // PseudoVSMUL_VX_MF4_MASK |
11146 | 0U, // PseudoVSMUL_VX_MF8 |
11147 | 0U, // PseudoVSMUL_VX_MF8_MASK |
11148 | 0U, // PseudoVSM_V_B1 |
11149 | 0U, // PseudoVSM_V_B16 |
11150 | 0U, // PseudoVSM_V_B2 |
11151 | 0U, // PseudoVSM_V_B32 |
11152 | 0U, // PseudoVSM_V_B4 |
11153 | 0U, // PseudoVSM_V_B64 |
11154 | 0U, // PseudoVSM_V_B8 |
11155 | 0U, // PseudoVSOXEI16_V_M1_M1 |
11156 | 0U, // PseudoVSOXEI16_V_M1_M1_MASK |
11157 | 0U, // PseudoVSOXEI16_V_M1_M2 |
11158 | 0U, // PseudoVSOXEI16_V_M1_M2_MASK |
11159 | 0U, // PseudoVSOXEI16_V_M1_M4 |
11160 | 0U, // PseudoVSOXEI16_V_M1_M4_MASK |
11161 | 0U, // PseudoVSOXEI16_V_M1_MF2 |
11162 | 0U, // PseudoVSOXEI16_V_M1_MF2_MASK |
11163 | 0U, // PseudoVSOXEI16_V_M2_M1 |
11164 | 0U, // PseudoVSOXEI16_V_M2_M1_MASK |
11165 | 0U, // PseudoVSOXEI16_V_M2_M2 |
11166 | 0U, // PseudoVSOXEI16_V_M2_M2_MASK |
11167 | 0U, // PseudoVSOXEI16_V_M2_M4 |
11168 | 0U, // PseudoVSOXEI16_V_M2_M4_MASK |
11169 | 0U, // PseudoVSOXEI16_V_M2_M8 |
11170 | 0U, // PseudoVSOXEI16_V_M2_M8_MASK |
11171 | 0U, // PseudoVSOXEI16_V_M4_M2 |
11172 | 0U, // PseudoVSOXEI16_V_M4_M2_MASK |
11173 | 0U, // PseudoVSOXEI16_V_M4_M4 |
11174 | 0U, // PseudoVSOXEI16_V_M4_M4_MASK |
11175 | 0U, // PseudoVSOXEI16_V_M4_M8 |
11176 | 0U, // PseudoVSOXEI16_V_M4_M8_MASK |
11177 | 0U, // PseudoVSOXEI16_V_M8_M4 |
11178 | 0U, // PseudoVSOXEI16_V_M8_M4_MASK |
11179 | 0U, // PseudoVSOXEI16_V_M8_M8 |
11180 | 0U, // PseudoVSOXEI16_V_M8_M8_MASK |
11181 | 0U, // PseudoVSOXEI16_V_MF2_M1 |
11182 | 0U, // PseudoVSOXEI16_V_MF2_M1_MASK |
11183 | 0U, // PseudoVSOXEI16_V_MF2_M2 |
11184 | 0U, // PseudoVSOXEI16_V_MF2_M2_MASK |
11185 | 0U, // PseudoVSOXEI16_V_MF2_MF2 |
11186 | 0U, // PseudoVSOXEI16_V_MF2_MF2_MASK |
11187 | 0U, // PseudoVSOXEI16_V_MF2_MF4 |
11188 | 0U, // PseudoVSOXEI16_V_MF2_MF4_MASK |
11189 | 0U, // PseudoVSOXEI16_V_MF4_M1 |
11190 | 0U, // PseudoVSOXEI16_V_MF4_M1_MASK |
11191 | 0U, // PseudoVSOXEI16_V_MF4_MF2 |
11192 | 0U, // PseudoVSOXEI16_V_MF4_MF2_MASK |
11193 | 0U, // PseudoVSOXEI16_V_MF4_MF4 |
11194 | 0U, // PseudoVSOXEI16_V_MF4_MF4_MASK |
11195 | 0U, // PseudoVSOXEI16_V_MF4_MF8 |
11196 | 0U, // PseudoVSOXEI16_V_MF4_MF8_MASK |
11197 | 0U, // PseudoVSOXEI32_V_M1_M1 |
11198 | 0U, // PseudoVSOXEI32_V_M1_M1_MASK |
11199 | 0U, // PseudoVSOXEI32_V_M1_M2 |
11200 | 0U, // PseudoVSOXEI32_V_M1_M2_MASK |
11201 | 0U, // PseudoVSOXEI32_V_M1_MF2 |
11202 | 0U, // PseudoVSOXEI32_V_M1_MF2_MASK |
11203 | 0U, // PseudoVSOXEI32_V_M1_MF4 |
11204 | 0U, // PseudoVSOXEI32_V_M1_MF4_MASK |
11205 | 0U, // PseudoVSOXEI32_V_M2_M1 |
11206 | 0U, // PseudoVSOXEI32_V_M2_M1_MASK |
11207 | 0U, // PseudoVSOXEI32_V_M2_M2 |
11208 | 0U, // PseudoVSOXEI32_V_M2_M2_MASK |
11209 | 0U, // PseudoVSOXEI32_V_M2_M4 |
11210 | 0U, // PseudoVSOXEI32_V_M2_M4_MASK |
11211 | 0U, // PseudoVSOXEI32_V_M2_MF2 |
11212 | 0U, // PseudoVSOXEI32_V_M2_MF2_MASK |
11213 | 0U, // PseudoVSOXEI32_V_M4_M1 |
11214 | 0U, // PseudoVSOXEI32_V_M4_M1_MASK |
11215 | 0U, // PseudoVSOXEI32_V_M4_M2 |
11216 | 0U, // PseudoVSOXEI32_V_M4_M2_MASK |
11217 | 0U, // PseudoVSOXEI32_V_M4_M4 |
11218 | 0U, // PseudoVSOXEI32_V_M4_M4_MASK |
11219 | 0U, // PseudoVSOXEI32_V_M4_M8 |
11220 | 0U, // PseudoVSOXEI32_V_M4_M8_MASK |
11221 | 0U, // PseudoVSOXEI32_V_M8_M2 |
11222 | 0U, // PseudoVSOXEI32_V_M8_M2_MASK |
11223 | 0U, // PseudoVSOXEI32_V_M8_M4 |
11224 | 0U, // PseudoVSOXEI32_V_M8_M4_MASK |
11225 | 0U, // PseudoVSOXEI32_V_M8_M8 |
11226 | 0U, // PseudoVSOXEI32_V_M8_M8_MASK |
11227 | 0U, // PseudoVSOXEI32_V_MF2_M1 |
11228 | 0U, // PseudoVSOXEI32_V_MF2_M1_MASK |
11229 | 0U, // PseudoVSOXEI32_V_MF2_MF2 |
11230 | 0U, // PseudoVSOXEI32_V_MF2_MF2_MASK |
11231 | 0U, // PseudoVSOXEI32_V_MF2_MF4 |
11232 | 0U, // PseudoVSOXEI32_V_MF2_MF4_MASK |
11233 | 0U, // PseudoVSOXEI32_V_MF2_MF8 |
11234 | 0U, // PseudoVSOXEI32_V_MF2_MF8_MASK |
11235 | 0U, // PseudoVSOXEI64_V_M1_M1 |
11236 | 0U, // PseudoVSOXEI64_V_M1_M1_MASK |
11237 | 0U, // PseudoVSOXEI64_V_M1_MF2 |
11238 | 0U, // PseudoVSOXEI64_V_M1_MF2_MASK |
11239 | 0U, // PseudoVSOXEI64_V_M1_MF4 |
11240 | 0U, // PseudoVSOXEI64_V_M1_MF4_MASK |
11241 | 0U, // PseudoVSOXEI64_V_M1_MF8 |
11242 | 0U, // PseudoVSOXEI64_V_M1_MF8_MASK |
11243 | 0U, // PseudoVSOXEI64_V_M2_M1 |
11244 | 0U, // PseudoVSOXEI64_V_M2_M1_MASK |
11245 | 0U, // PseudoVSOXEI64_V_M2_M2 |
11246 | 0U, // PseudoVSOXEI64_V_M2_M2_MASK |
11247 | 0U, // PseudoVSOXEI64_V_M2_MF2 |
11248 | 0U, // PseudoVSOXEI64_V_M2_MF2_MASK |
11249 | 0U, // PseudoVSOXEI64_V_M2_MF4 |
11250 | 0U, // PseudoVSOXEI64_V_M2_MF4_MASK |
11251 | 0U, // PseudoVSOXEI64_V_M4_M1 |
11252 | 0U, // PseudoVSOXEI64_V_M4_M1_MASK |
11253 | 0U, // PseudoVSOXEI64_V_M4_M2 |
11254 | 0U, // PseudoVSOXEI64_V_M4_M2_MASK |
11255 | 0U, // PseudoVSOXEI64_V_M4_M4 |
11256 | 0U, // PseudoVSOXEI64_V_M4_M4_MASK |
11257 | 0U, // PseudoVSOXEI64_V_M4_MF2 |
11258 | 0U, // PseudoVSOXEI64_V_M4_MF2_MASK |
11259 | 0U, // PseudoVSOXEI64_V_M8_M1 |
11260 | 0U, // PseudoVSOXEI64_V_M8_M1_MASK |
11261 | 0U, // PseudoVSOXEI64_V_M8_M2 |
11262 | 0U, // PseudoVSOXEI64_V_M8_M2_MASK |
11263 | 0U, // PseudoVSOXEI64_V_M8_M4 |
11264 | 0U, // PseudoVSOXEI64_V_M8_M4_MASK |
11265 | 0U, // PseudoVSOXEI64_V_M8_M8 |
11266 | 0U, // PseudoVSOXEI64_V_M8_M8_MASK |
11267 | 0U, // PseudoVSOXEI8_V_M1_M1 |
11268 | 0U, // PseudoVSOXEI8_V_M1_M1_MASK |
11269 | 0U, // PseudoVSOXEI8_V_M1_M2 |
11270 | 0U, // PseudoVSOXEI8_V_M1_M2_MASK |
11271 | 0U, // PseudoVSOXEI8_V_M1_M4 |
11272 | 0U, // PseudoVSOXEI8_V_M1_M4_MASK |
11273 | 0U, // PseudoVSOXEI8_V_M1_M8 |
11274 | 0U, // PseudoVSOXEI8_V_M1_M8_MASK |
11275 | 0U, // PseudoVSOXEI8_V_M2_M2 |
11276 | 0U, // PseudoVSOXEI8_V_M2_M2_MASK |
11277 | 0U, // PseudoVSOXEI8_V_M2_M4 |
11278 | 0U, // PseudoVSOXEI8_V_M2_M4_MASK |
11279 | 0U, // PseudoVSOXEI8_V_M2_M8 |
11280 | 0U, // PseudoVSOXEI8_V_M2_M8_MASK |
11281 | 0U, // PseudoVSOXEI8_V_M4_M4 |
11282 | 0U, // PseudoVSOXEI8_V_M4_M4_MASK |
11283 | 0U, // PseudoVSOXEI8_V_M4_M8 |
11284 | 0U, // PseudoVSOXEI8_V_M4_M8_MASK |
11285 | 0U, // PseudoVSOXEI8_V_M8_M8 |
11286 | 0U, // PseudoVSOXEI8_V_M8_M8_MASK |
11287 | 0U, // PseudoVSOXEI8_V_MF2_M1 |
11288 | 0U, // PseudoVSOXEI8_V_MF2_M1_MASK |
11289 | 0U, // PseudoVSOXEI8_V_MF2_M2 |
11290 | 0U, // PseudoVSOXEI8_V_MF2_M2_MASK |
11291 | 0U, // PseudoVSOXEI8_V_MF2_M4 |
11292 | 0U, // PseudoVSOXEI8_V_MF2_M4_MASK |
11293 | 0U, // PseudoVSOXEI8_V_MF2_MF2 |
11294 | 0U, // PseudoVSOXEI8_V_MF2_MF2_MASK |
11295 | 0U, // PseudoVSOXEI8_V_MF4_M1 |
11296 | 0U, // PseudoVSOXEI8_V_MF4_M1_MASK |
11297 | 0U, // PseudoVSOXEI8_V_MF4_M2 |
11298 | 0U, // PseudoVSOXEI8_V_MF4_M2_MASK |
11299 | 0U, // PseudoVSOXEI8_V_MF4_MF2 |
11300 | 0U, // PseudoVSOXEI8_V_MF4_MF2_MASK |
11301 | 0U, // PseudoVSOXEI8_V_MF4_MF4 |
11302 | 0U, // PseudoVSOXEI8_V_MF4_MF4_MASK |
11303 | 0U, // PseudoVSOXEI8_V_MF8_M1 |
11304 | 0U, // PseudoVSOXEI8_V_MF8_M1_MASK |
11305 | 0U, // PseudoVSOXEI8_V_MF8_MF2 |
11306 | 0U, // PseudoVSOXEI8_V_MF8_MF2_MASK |
11307 | 0U, // PseudoVSOXEI8_V_MF8_MF4 |
11308 | 0U, // PseudoVSOXEI8_V_MF8_MF4_MASK |
11309 | 0U, // PseudoVSOXEI8_V_MF8_MF8 |
11310 | 0U, // PseudoVSOXEI8_V_MF8_MF8_MASK |
11311 | 0U, // PseudoVSOXSEG2EI16_V_M1_M1 |
11312 | 0U, // PseudoVSOXSEG2EI16_V_M1_M1_MASK |
11313 | 0U, // PseudoVSOXSEG2EI16_V_M1_M2 |
11314 | 0U, // PseudoVSOXSEG2EI16_V_M1_M2_MASK |
11315 | 0U, // PseudoVSOXSEG2EI16_V_M1_M4 |
11316 | 0U, // PseudoVSOXSEG2EI16_V_M1_M4_MASK |
11317 | 0U, // PseudoVSOXSEG2EI16_V_M1_MF2 |
11318 | 0U, // PseudoVSOXSEG2EI16_V_M1_MF2_MASK |
11319 | 0U, // PseudoVSOXSEG2EI16_V_M2_M1 |
11320 | 0U, // PseudoVSOXSEG2EI16_V_M2_M1_MASK |
11321 | 0U, // PseudoVSOXSEG2EI16_V_M2_M2 |
11322 | 0U, // PseudoVSOXSEG2EI16_V_M2_M2_MASK |
11323 | 0U, // PseudoVSOXSEG2EI16_V_M2_M4 |
11324 | 0U, // PseudoVSOXSEG2EI16_V_M2_M4_MASK |
11325 | 0U, // PseudoVSOXSEG2EI16_V_M4_M2 |
11326 | 0U, // PseudoVSOXSEG2EI16_V_M4_M2_MASK |
11327 | 0U, // PseudoVSOXSEG2EI16_V_M4_M4 |
11328 | 0U, // PseudoVSOXSEG2EI16_V_M4_M4_MASK |
11329 | 0U, // PseudoVSOXSEG2EI16_V_M8_M4 |
11330 | 0U, // PseudoVSOXSEG2EI16_V_M8_M4_MASK |
11331 | 0U, // PseudoVSOXSEG2EI16_V_MF2_M1 |
11332 | 0U, // PseudoVSOXSEG2EI16_V_MF2_M1_MASK |
11333 | 0U, // PseudoVSOXSEG2EI16_V_MF2_M2 |
11334 | 0U, // PseudoVSOXSEG2EI16_V_MF2_M2_MASK |
11335 | 0U, // PseudoVSOXSEG2EI16_V_MF2_MF2 |
11336 | 0U, // PseudoVSOXSEG2EI16_V_MF2_MF2_MASK |
11337 | 0U, // PseudoVSOXSEG2EI16_V_MF2_MF4 |
11338 | 0U, // PseudoVSOXSEG2EI16_V_MF2_MF4_MASK |
11339 | 0U, // PseudoVSOXSEG2EI16_V_MF4_M1 |
11340 | 0U, // PseudoVSOXSEG2EI16_V_MF4_M1_MASK |
11341 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF2 |
11342 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF2_MASK |
11343 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF4 |
11344 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF4_MASK |
11345 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF8 |
11346 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF8_MASK |
11347 | 0U, // PseudoVSOXSEG2EI32_V_M1_M1 |
11348 | 0U, // PseudoVSOXSEG2EI32_V_M1_M1_MASK |
11349 | 0U, // PseudoVSOXSEG2EI32_V_M1_M2 |
11350 | 0U, // PseudoVSOXSEG2EI32_V_M1_M2_MASK |
11351 | 0U, // PseudoVSOXSEG2EI32_V_M1_MF2 |
11352 | 0U, // PseudoVSOXSEG2EI32_V_M1_MF2_MASK |
11353 | 0U, // PseudoVSOXSEG2EI32_V_M1_MF4 |
11354 | 0U, // PseudoVSOXSEG2EI32_V_M1_MF4_MASK |
11355 | 0U, // PseudoVSOXSEG2EI32_V_M2_M1 |
11356 | 0U, // PseudoVSOXSEG2EI32_V_M2_M1_MASK |
11357 | 0U, // PseudoVSOXSEG2EI32_V_M2_M2 |
11358 | 0U, // PseudoVSOXSEG2EI32_V_M2_M2_MASK |
11359 | 0U, // PseudoVSOXSEG2EI32_V_M2_M4 |
11360 | 0U, // PseudoVSOXSEG2EI32_V_M2_M4_MASK |
11361 | 0U, // PseudoVSOXSEG2EI32_V_M2_MF2 |
11362 | 0U, // PseudoVSOXSEG2EI32_V_M2_MF2_MASK |
11363 | 0U, // PseudoVSOXSEG2EI32_V_M4_M1 |
11364 | 0U, // PseudoVSOXSEG2EI32_V_M4_M1_MASK |
11365 | 0U, // PseudoVSOXSEG2EI32_V_M4_M2 |
11366 | 0U, // PseudoVSOXSEG2EI32_V_M4_M2_MASK |
11367 | 0U, // PseudoVSOXSEG2EI32_V_M4_M4 |
11368 | 0U, // PseudoVSOXSEG2EI32_V_M4_M4_MASK |
11369 | 0U, // PseudoVSOXSEG2EI32_V_M8_M2 |
11370 | 0U, // PseudoVSOXSEG2EI32_V_M8_M2_MASK |
11371 | 0U, // PseudoVSOXSEG2EI32_V_M8_M4 |
11372 | 0U, // PseudoVSOXSEG2EI32_V_M8_M4_MASK |
11373 | 0U, // PseudoVSOXSEG2EI32_V_MF2_M1 |
11374 | 0U, // PseudoVSOXSEG2EI32_V_MF2_M1_MASK |
11375 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF2 |
11376 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF2_MASK |
11377 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF4 |
11378 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF4_MASK |
11379 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF8 |
11380 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF8_MASK |
11381 | 0U, // PseudoVSOXSEG2EI64_V_M1_M1 |
11382 | 0U, // PseudoVSOXSEG2EI64_V_M1_M1_MASK |
11383 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF2 |
11384 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF2_MASK |
11385 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF4 |
11386 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF4_MASK |
11387 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF8 |
11388 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF8_MASK |
11389 | 0U, // PseudoVSOXSEG2EI64_V_M2_M1 |
11390 | 0U, // PseudoVSOXSEG2EI64_V_M2_M1_MASK |
11391 | 0U, // PseudoVSOXSEG2EI64_V_M2_M2 |
11392 | 0U, // PseudoVSOXSEG2EI64_V_M2_M2_MASK |
11393 | 0U, // PseudoVSOXSEG2EI64_V_M2_MF2 |
11394 | 0U, // PseudoVSOXSEG2EI64_V_M2_MF2_MASK |
11395 | 0U, // PseudoVSOXSEG2EI64_V_M2_MF4 |
11396 | 0U, // PseudoVSOXSEG2EI64_V_M2_MF4_MASK |
11397 | 0U, // PseudoVSOXSEG2EI64_V_M4_M1 |
11398 | 0U, // PseudoVSOXSEG2EI64_V_M4_M1_MASK |
11399 | 0U, // PseudoVSOXSEG2EI64_V_M4_M2 |
11400 | 0U, // PseudoVSOXSEG2EI64_V_M4_M2_MASK |
11401 | 0U, // PseudoVSOXSEG2EI64_V_M4_M4 |
11402 | 0U, // PseudoVSOXSEG2EI64_V_M4_M4_MASK |
11403 | 0U, // PseudoVSOXSEG2EI64_V_M4_MF2 |
11404 | 0U, // PseudoVSOXSEG2EI64_V_M4_MF2_MASK |
11405 | 0U, // PseudoVSOXSEG2EI64_V_M8_M1 |
11406 | 0U, // PseudoVSOXSEG2EI64_V_M8_M1_MASK |
11407 | 0U, // PseudoVSOXSEG2EI64_V_M8_M2 |
11408 | 0U, // PseudoVSOXSEG2EI64_V_M8_M2_MASK |
11409 | 0U, // PseudoVSOXSEG2EI64_V_M8_M4 |
11410 | 0U, // PseudoVSOXSEG2EI64_V_M8_M4_MASK |
11411 | 0U, // PseudoVSOXSEG2EI8_V_M1_M1 |
11412 | 0U, // PseudoVSOXSEG2EI8_V_M1_M1_MASK |
11413 | 0U, // PseudoVSOXSEG2EI8_V_M1_M2 |
11414 | 0U, // PseudoVSOXSEG2EI8_V_M1_M2_MASK |
11415 | 0U, // PseudoVSOXSEG2EI8_V_M1_M4 |
11416 | 0U, // PseudoVSOXSEG2EI8_V_M1_M4_MASK |
11417 | 0U, // PseudoVSOXSEG2EI8_V_M2_M2 |
11418 | 0U, // PseudoVSOXSEG2EI8_V_M2_M2_MASK |
11419 | 0U, // PseudoVSOXSEG2EI8_V_M2_M4 |
11420 | 0U, // PseudoVSOXSEG2EI8_V_M2_M4_MASK |
11421 | 0U, // PseudoVSOXSEG2EI8_V_M4_M4 |
11422 | 0U, // PseudoVSOXSEG2EI8_V_M4_M4_MASK |
11423 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M1 |
11424 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M1_MASK |
11425 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M2 |
11426 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M2_MASK |
11427 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M4 |
11428 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M4_MASK |
11429 | 0U, // PseudoVSOXSEG2EI8_V_MF2_MF2 |
11430 | 0U, // PseudoVSOXSEG2EI8_V_MF2_MF2_MASK |
11431 | 0U, // PseudoVSOXSEG2EI8_V_MF4_M1 |
11432 | 0U, // PseudoVSOXSEG2EI8_V_MF4_M1_MASK |
11433 | 0U, // PseudoVSOXSEG2EI8_V_MF4_M2 |
11434 | 0U, // PseudoVSOXSEG2EI8_V_MF4_M2_MASK |
11435 | 0U, // PseudoVSOXSEG2EI8_V_MF4_MF2 |
11436 | 0U, // PseudoVSOXSEG2EI8_V_MF4_MF2_MASK |
11437 | 0U, // PseudoVSOXSEG2EI8_V_MF4_MF4 |
11438 | 0U, // PseudoVSOXSEG2EI8_V_MF4_MF4_MASK |
11439 | 0U, // PseudoVSOXSEG2EI8_V_MF8_M1 |
11440 | 0U, // PseudoVSOXSEG2EI8_V_MF8_M1_MASK |
11441 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF2 |
11442 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF2_MASK |
11443 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF4 |
11444 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF4_MASK |
11445 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF8 |
11446 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF8_MASK |
11447 | 0U, // PseudoVSOXSEG3EI16_V_M1_M1 |
11448 | 0U, // PseudoVSOXSEG3EI16_V_M1_M1_MASK |
11449 | 0U, // PseudoVSOXSEG3EI16_V_M1_M2 |
11450 | 0U, // PseudoVSOXSEG3EI16_V_M1_M2_MASK |
11451 | 0U, // PseudoVSOXSEG3EI16_V_M1_MF2 |
11452 | 0U, // PseudoVSOXSEG3EI16_V_M1_MF2_MASK |
11453 | 0U, // PseudoVSOXSEG3EI16_V_M2_M1 |
11454 | 0U, // PseudoVSOXSEG3EI16_V_M2_M1_MASK |
11455 | 0U, // PseudoVSOXSEG3EI16_V_M2_M2 |
11456 | 0U, // PseudoVSOXSEG3EI16_V_M2_M2_MASK |
11457 | 0U, // PseudoVSOXSEG3EI16_V_M4_M2 |
11458 | 0U, // PseudoVSOXSEG3EI16_V_M4_M2_MASK |
11459 | 0U, // PseudoVSOXSEG3EI16_V_MF2_M1 |
11460 | 0U, // PseudoVSOXSEG3EI16_V_MF2_M1_MASK |
11461 | 0U, // PseudoVSOXSEG3EI16_V_MF2_M2 |
11462 | 0U, // PseudoVSOXSEG3EI16_V_MF2_M2_MASK |
11463 | 0U, // PseudoVSOXSEG3EI16_V_MF2_MF2 |
11464 | 0U, // PseudoVSOXSEG3EI16_V_MF2_MF2_MASK |
11465 | 0U, // PseudoVSOXSEG3EI16_V_MF2_MF4 |
11466 | 0U, // PseudoVSOXSEG3EI16_V_MF2_MF4_MASK |
11467 | 0U, // PseudoVSOXSEG3EI16_V_MF4_M1 |
11468 | 0U, // PseudoVSOXSEG3EI16_V_MF4_M1_MASK |
11469 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF2 |
11470 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF2_MASK |
11471 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF4 |
11472 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF4_MASK |
11473 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF8 |
11474 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF8_MASK |
11475 | 0U, // PseudoVSOXSEG3EI32_V_M1_M1 |
11476 | 0U, // PseudoVSOXSEG3EI32_V_M1_M1_MASK |
11477 | 0U, // PseudoVSOXSEG3EI32_V_M1_M2 |
11478 | 0U, // PseudoVSOXSEG3EI32_V_M1_M2_MASK |
11479 | 0U, // PseudoVSOXSEG3EI32_V_M1_MF2 |
11480 | 0U, // PseudoVSOXSEG3EI32_V_M1_MF2_MASK |
11481 | 0U, // PseudoVSOXSEG3EI32_V_M1_MF4 |
11482 | 0U, // PseudoVSOXSEG3EI32_V_M1_MF4_MASK |
11483 | 0U, // PseudoVSOXSEG3EI32_V_M2_M1 |
11484 | 0U, // PseudoVSOXSEG3EI32_V_M2_M1_MASK |
11485 | 0U, // PseudoVSOXSEG3EI32_V_M2_M2 |
11486 | 0U, // PseudoVSOXSEG3EI32_V_M2_M2_MASK |
11487 | 0U, // PseudoVSOXSEG3EI32_V_M2_MF2 |
11488 | 0U, // PseudoVSOXSEG3EI32_V_M2_MF2_MASK |
11489 | 0U, // PseudoVSOXSEG3EI32_V_M4_M1 |
11490 | 0U, // PseudoVSOXSEG3EI32_V_M4_M1_MASK |
11491 | 0U, // PseudoVSOXSEG3EI32_V_M4_M2 |
11492 | 0U, // PseudoVSOXSEG3EI32_V_M4_M2_MASK |
11493 | 0U, // PseudoVSOXSEG3EI32_V_M8_M2 |
11494 | 0U, // PseudoVSOXSEG3EI32_V_M8_M2_MASK |
11495 | 0U, // PseudoVSOXSEG3EI32_V_MF2_M1 |
11496 | 0U, // PseudoVSOXSEG3EI32_V_MF2_M1_MASK |
11497 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF2 |
11498 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF2_MASK |
11499 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF4 |
11500 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF4_MASK |
11501 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF8 |
11502 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF8_MASK |
11503 | 0U, // PseudoVSOXSEG3EI64_V_M1_M1 |
11504 | 0U, // PseudoVSOXSEG3EI64_V_M1_M1_MASK |
11505 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF2 |
11506 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF2_MASK |
11507 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF4 |
11508 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF4_MASK |
11509 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF8 |
11510 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF8_MASK |
11511 | 0U, // PseudoVSOXSEG3EI64_V_M2_M1 |
11512 | 0U, // PseudoVSOXSEG3EI64_V_M2_M1_MASK |
11513 | 0U, // PseudoVSOXSEG3EI64_V_M2_M2 |
11514 | 0U, // PseudoVSOXSEG3EI64_V_M2_M2_MASK |
11515 | 0U, // PseudoVSOXSEG3EI64_V_M2_MF2 |
11516 | 0U, // PseudoVSOXSEG3EI64_V_M2_MF2_MASK |
11517 | 0U, // PseudoVSOXSEG3EI64_V_M2_MF4 |
11518 | 0U, // PseudoVSOXSEG3EI64_V_M2_MF4_MASK |
11519 | 0U, // PseudoVSOXSEG3EI64_V_M4_M1 |
11520 | 0U, // PseudoVSOXSEG3EI64_V_M4_M1_MASK |
11521 | 0U, // PseudoVSOXSEG3EI64_V_M4_M2 |
11522 | 0U, // PseudoVSOXSEG3EI64_V_M4_M2_MASK |
11523 | 0U, // PseudoVSOXSEG3EI64_V_M4_MF2 |
11524 | 0U, // PseudoVSOXSEG3EI64_V_M4_MF2_MASK |
11525 | 0U, // PseudoVSOXSEG3EI64_V_M8_M1 |
11526 | 0U, // PseudoVSOXSEG3EI64_V_M8_M1_MASK |
11527 | 0U, // PseudoVSOXSEG3EI64_V_M8_M2 |
11528 | 0U, // PseudoVSOXSEG3EI64_V_M8_M2_MASK |
11529 | 0U, // PseudoVSOXSEG3EI8_V_M1_M1 |
11530 | 0U, // PseudoVSOXSEG3EI8_V_M1_M1_MASK |
11531 | 0U, // PseudoVSOXSEG3EI8_V_M1_M2 |
11532 | 0U, // PseudoVSOXSEG3EI8_V_M1_M2_MASK |
11533 | 0U, // PseudoVSOXSEG3EI8_V_M2_M2 |
11534 | 0U, // PseudoVSOXSEG3EI8_V_M2_M2_MASK |
11535 | 0U, // PseudoVSOXSEG3EI8_V_MF2_M1 |
11536 | 0U, // PseudoVSOXSEG3EI8_V_MF2_M1_MASK |
11537 | 0U, // PseudoVSOXSEG3EI8_V_MF2_M2 |
11538 | 0U, // PseudoVSOXSEG3EI8_V_MF2_M2_MASK |
11539 | 0U, // PseudoVSOXSEG3EI8_V_MF2_MF2 |
11540 | 0U, // PseudoVSOXSEG3EI8_V_MF2_MF2_MASK |
11541 | 0U, // PseudoVSOXSEG3EI8_V_MF4_M1 |
11542 | 0U, // PseudoVSOXSEG3EI8_V_MF4_M1_MASK |
11543 | 0U, // PseudoVSOXSEG3EI8_V_MF4_M2 |
11544 | 0U, // PseudoVSOXSEG3EI8_V_MF4_M2_MASK |
11545 | 0U, // PseudoVSOXSEG3EI8_V_MF4_MF2 |
11546 | 0U, // PseudoVSOXSEG3EI8_V_MF4_MF2_MASK |
11547 | 0U, // PseudoVSOXSEG3EI8_V_MF4_MF4 |
11548 | 0U, // PseudoVSOXSEG3EI8_V_MF4_MF4_MASK |
11549 | 0U, // PseudoVSOXSEG3EI8_V_MF8_M1 |
11550 | 0U, // PseudoVSOXSEG3EI8_V_MF8_M1_MASK |
11551 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF2 |
11552 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF2_MASK |
11553 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF4 |
11554 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF4_MASK |
11555 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF8 |
11556 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF8_MASK |
11557 | 0U, // PseudoVSOXSEG4EI16_V_M1_M1 |
11558 | 0U, // PseudoVSOXSEG4EI16_V_M1_M1_MASK |
11559 | 0U, // PseudoVSOXSEG4EI16_V_M1_M2 |
11560 | 0U, // PseudoVSOXSEG4EI16_V_M1_M2_MASK |
11561 | 0U, // PseudoVSOXSEG4EI16_V_M1_MF2 |
11562 | 0U, // PseudoVSOXSEG4EI16_V_M1_MF2_MASK |
11563 | 0U, // PseudoVSOXSEG4EI16_V_M2_M1 |
11564 | 0U, // PseudoVSOXSEG4EI16_V_M2_M1_MASK |
11565 | 0U, // PseudoVSOXSEG4EI16_V_M2_M2 |
11566 | 0U, // PseudoVSOXSEG4EI16_V_M2_M2_MASK |
11567 | 0U, // PseudoVSOXSEG4EI16_V_M4_M2 |
11568 | 0U, // PseudoVSOXSEG4EI16_V_M4_M2_MASK |
11569 | 0U, // PseudoVSOXSEG4EI16_V_MF2_M1 |
11570 | 0U, // PseudoVSOXSEG4EI16_V_MF2_M1_MASK |
11571 | 0U, // PseudoVSOXSEG4EI16_V_MF2_M2 |
11572 | 0U, // PseudoVSOXSEG4EI16_V_MF2_M2_MASK |
11573 | 0U, // PseudoVSOXSEG4EI16_V_MF2_MF2 |
11574 | 0U, // PseudoVSOXSEG4EI16_V_MF2_MF2_MASK |
11575 | 0U, // PseudoVSOXSEG4EI16_V_MF2_MF4 |
11576 | 0U, // PseudoVSOXSEG4EI16_V_MF2_MF4_MASK |
11577 | 0U, // PseudoVSOXSEG4EI16_V_MF4_M1 |
11578 | 0U, // PseudoVSOXSEG4EI16_V_MF4_M1_MASK |
11579 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF2 |
11580 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF2_MASK |
11581 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF4 |
11582 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF4_MASK |
11583 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF8 |
11584 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF8_MASK |
11585 | 0U, // PseudoVSOXSEG4EI32_V_M1_M1 |
11586 | 0U, // PseudoVSOXSEG4EI32_V_M1_M1_MASK |
11587 | 0U, // PseudoVSOXSEG4EI32_V_M1_M2 |
11588 | 0U, // PseudoVSOXSEG4EI32_V_M1_M2_MASK |
11589 | 0U, // PseudoVSOXSEG4EI32_V_M1_MF2 |
11590 | 0U, // PseudoVSOXSEG4EI32_V_M1_MF2_MASK |
11591 | 0U, // PseudoVSOXSEG4EI32_V_M1_MF4 |
11592 | 0U, // PseudoVSOXSEG4EI32_V_M1_MF4_MASK |
11593 | 0U, // PseudoVSOXSEG4EI32_V_M2_M1 |
11594 | 0U, // PseudoVSOXSEG4EI32_V_M2_M1_MASK |
11595 | 0U, // PseudoVSOXSEG4EI32_V_M2_M2 |
11596 | 0U, // PseudoVSOXSEG4EI32_V_M2_M2_MASK |
11597 | 0U, // PseudoVSOXSEG4EI32_V_M2_MF2 |
11598 | 0U, // PseudoVSOXSEG4EI32_V_M2_MF2_MASK |
11599 | 0U, // PseudoVSOXSEG4EI32_V_M4_M1 |
11600 | 0U, // PseudoVSOXSEG4EI32_V_M4_M1_MASK |
11601 | 0U, // PseudoVSOXSEG4EI32_V_M4_M2 |
11602 | 0U, // PseudoVSOXSEG4EI32_V_M4_M2_MASK |
11603 | 0U, // PseudoVSOXSEG4EI32_V_M8_M2 |
11604 | 0U, // PseudoVSOXSEG4EI32_V_M8_M2_MASK |
11605 | 0U, // PseudoVSOXSEG4EI32_V_MF2_M1 |
11606 | 0U, // PseudoVSOXSEG4EI32_V_MF2_M1_MASK |
11607 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF2 |
11608 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF2_MASK |
11609 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF4 |
11610 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF4_MASK |
11611 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF8 |
11612 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF8_MASK |
11613 | 0U, // PseudoVSOXSEG4EI64_V_M1_M1 |
11614 | 0U, // PseudoVSOXSEG4EI64_V_M1_M1_MASK |
11615 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF2 |
11616 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF2_MASK |
11617 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF4 |
11618 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF4_MASK |
11619 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF8 |
11620 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF8_MASK |
11621 | 0U, // PseudoVSOXSEG4EI64_V_M2_M1 |
11622 | 0U, // PseudoVSOXSEG4EI64_V_M2_M1_MASK |
11623 | 0U, // PseudoVSOXSEG4EI64_V_M2_M2 |
11624 | 0U, // PseudoVSOXSEG4EI64_V_M2_M2_MASK |
11625 | 0U, // PseudoVSOXSEG4EI64_V_M2_MF2 |
11626 | 0U, // PseudoVSOXSEG4EI64_V_M2_MF2_MASK |
11627 | 0U, // PseudoVSOXSEG4EI64_V_M2_MF4 |
11628 | 0U, // PseudoVSOXSEG4EI64_V_M2_MF4_MASK |
11629 | 0U, // PseudoVSOXSEG4EI64_V_M4_M1 |
11630 | 0U, // PseudoVSOXSEG4EI64_V_M4_M1_MASK |
11631 | 0U, // PseudoVSOXSEG4EI64_V_M4_M2 |
11632 | 0U, // PseudoVSOXSEG4EI64_V_M4_M2_MASK |
11633 | 0U, // PseudoVSOXSEG4EI64_V_M4_MF2 |
11634 | 0U, // PseudoVSOXSEG4EI64_V_M4_MF2_MASK |
11635 | 0U, // PseudoVSOXSEG4EI64_V_M8_M1 |
11636 | 0U, // PseudoVSOXSEG4EI64_V_M8_M1_MASK |
11637 | 0U, // PseudoVSOXSEG4EI64_V_M8_M2 |
11638 | 0U, // PseudoVSOXSEG4EI64_V_M8_M2_MASK |
11639 | 0U, // PseudoVSOXSEG4EI8_V_M1_M1 |
11640 | 0U, // PseudoVSOXSEG4EI8_V_M1_M1_MASK |
11641 | 0U, // PseudoVSOXSEG4EI8_V_M1_M2 |
11642 | 0U, // PseudoVSOXSEG4EI8_V_M1_M2_MASK |
11643 | 0U, // PseudoVSOXSEG4EI8_V_M2_M2 |
11644 | 0U, // PseudoVSOXSEG4EI8_V_M2_M2_MASK |
11645 | 0U, // PseudoVSOXSEG4EI8_V_MF2_M1 |
11646 | 0U, // PseudoVSOXSEG4EI8_V_MF2_M1_MASK |
11647 | 0U, // PseudoVSOXSEG4EI8_V_MF2_M2 |
11648 | 0U, // PseudoVSOXSEG4EI8_V_MF2_M2_MASK |
11649 | 0U, // PseudoVSOXSEG4EI8_V_MF2_MF2 |
11650 | 0U, // PseudoVSOXSEG4EI8_V_MF2_MF2_MASK |
11651 | 0U, // PseudoVSOXSEG4EI8_V_MF4_M1 |
11652 | 0U, // PseudoVSOXSEG4EI8_V_MF4_M1_MASK |
11653 | 0U, // PseudoVSOXSEG4EI8_V_MF4_M2 |
11654 | 0U, // PseudoVSOXSEG4EI8_V_MF4_M2_MASK |
11655 | 0U, // PseudoVSOXSEG4EI8_V_MF4_MF2 |
11656 | 0U, // PseudoVSOXSEG4EI8_V_MF4_MF2_MASK |
11657 | 0U, // PseudoVSOXSEG4EI8_V_MF4_MF4 |
11658 | 0U, // PseudoVSOXSEG4EI8_V_MF4_MF4_MASK |
11659 | 0U, // PseudoVSOXSEG4EI8_V_MF8_M1 |
11660 | 0U, // PseudoVSOXSEG4EI8_V_MF8_M1_MASK |
11661 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF2 |
11662 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF2_MASK |
11663 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF4 |
11664 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF4_MASK |
11665 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF8 |
11666 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF8_MASK |
11667 | 0U, // PseudoVSOXSEG5EI16_V_M1_M1 |
11668 | 0U, // PseudoVSOXSEG5EI16_V_M1_M1_MASK |
11669 | 0U, // PseudoVSOXSEG5EI16_V_M1_MF2 |
11670 | 0U, // PseudoVSOXSEG5EI16_V_M1_MF2_MASK |
11671 | 0U, // PseudoVSOXSEG5EI16_V_M2_M1 |
11672 | 0U, // PseudoVSOXSEG5EI16_V_M2_M1_MASK |
11673 | 0U, // PseudoVSOXSEG5EI16_V_MF2_M1 |
11674 | 0U, // PseudoVSOXSEG5EI16_V_MF2_M1_MASK |
11675 | 0U, // PseudoVSOXSEG5EI16_V_MF2_MF2 |
11676 | 0U, // PseudoVSOXSEG5EI16_V_MF2_MF2_MASK |
11677 | 0U, // PseudoVSOXSEG5EI16_V_MF2_MF4 |
11678 | 0U, // PseudoVSOXSEG5EI16_V_MF2_MF4_MASK |
11679 | 0U, // PseudoVSOXSEG5EI16_V_MF4_M1 |
11680 | 0U, // PseudoVSOXSEG5EI16_V_MF4_M1_MASK |
11681 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF2 |
11682 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF2_MASK |
11683 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF4 |
11684 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF4_MASK |
11685 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF8 |
11686 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF8_MASK |
11687 | 0U, // PseudoVSOXSEG5EI32_V_M1_M1 |
11688 | 0U, // PseudoVSOXSEG5EI32_V_M1_M1_MASK |
11689 | 0U, // PseudoVSOXSEG5EI32_V_M1_MF2 |
11690 | 0U, // PseudoVSOXSEG5EI32_V_M1_MF2_MASK |
11691 | 0U, // PseudoVSOXSEG5EI32_V_M1_MF4 |
11692 | 0U, // PseudoVSOXSEG5EI32_V_M1_MF4_MASK |
11693 | 0U, // PseudoVSOXSEG5EI32_V_M2_M1 |
11694 | 0U, // PseudoVSOXSEG5EI32_V_M2_M1_MASK |
11695 | 0U, // PseudoVSOXSEG5EI32_V_M2_MF2 |
11696 | 0U, // PseudoVSOXSEG5EI32_V_M2_MF2_MASK |
11697 | 0U, // PseudoVSOXSEG5EI32_V_M4_M1 |
11698 | 0U, // PseudoVSOXSEG5EI32_V_M4_M1_MASK |
11699 | 0U, // PseudoVSOXSEG5EI32_V_MF2_M1 |
11700 | 0U, // PseudoVSOXSEG5EI32_V_MF2_M1_MASK |
11701 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF2 |
11702 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF2_MASK |
11703 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF4 |
11704 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF4_MASK |
11705 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF8 |
11706 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF8_MASK |
11707 | 0U, // PseudoVSOXSEG5EI64_V_M1_M1 |
11708 | 0U, // PseudoVSOXSEG5EI64_V_M1_M1_MASK |
11709 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF2 |
11710 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF2_MASK |
11711 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF4 |
11712 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF4_MASK |
11713 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF8 |
11714 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF8_MASK |
11715 | 0U, // PseudoVSOXSEG5EI64_V_M2_M1 |
11716 | 0U, // PseudoVSOXSEG5EI64_V_M2_M1_MASK |
11717 | 0U, // PseudoVSOXSEG5EI64_V_M2_MF2 |
11718 | 0U, // PseudoVSOXSEG5EI64_V_M2_MF2_MASK |
11719 | 0U, // PseudoVSOXSEG5EI64_V_M2_MF4 |
11720 | 0U, // PseudoVSOXSEG5EI64_V_M2_MF4_MASK |
11721 | 0U, // PseudoVSOXSEG5EI64_V_M4_M1 |
11722 | 0U, // PseudoVSOXSEG5EI64_V_M4_M1_MASK |
11723 | 0U, // PseudoVSOXSEG5EI64_V_M4_MF2 |
11724 | 0U, // PseudoVSOXSEG5EI64_V_M4_MF2_MASK |
11725 | 0U, // PseudoVSOXSEG5EI64_V_M8_M1 |
11726 | 0U, // PseudoVSOXSEG5EI64_V_M8_M1_MASK |
11727 | 0U, // PseudoVSOXSEG5EI8_V_M1_M1 |
11728 | 0U, // PseudoVSOXSEG5EI8_V_M1_M1_MASK |
11729 | 0U, // PseudoVSOXSEG5EI8_V_MF2_M1 |
11730 | 0U, // PseudoVSOXSEG5EI8_V_MF2_M1_MASK |
11731 | 0U, // PseudoVSOXSEG5EI8_V_MF2_MF2 |
11732 | 0U, // PseudoVSOXSEG5EI8_V_MF2_MF2_MASK |
11733 | 0U, // PseudoVSOXSEG5EI8_V_MF4_M1 |
11734 | 0U, // PseudoVSOXSEG5EI8_V_MF4_M1_MASK |
11735 | 0U, // PseudoVSOXSEG5EI8_V_MF4_MF2 |
11736 | 0U, // PseudoVSOXSEG5EI8_V_MF4_MF2_MASK |
11737 | 0U, // PseudoVSOXSEG5EI8_V_MF4_MF4 |
11738 | 0U, // PseudoVSOXSEG5EI8_V_MF4_MF4_MASK |
11739 | 0U, // PseudoVSOXSEG5EI8_V_MF8_M1 |
11740 | 0U, // PseudoVSOXSEG5EI8_V_MF8_M1_MASK |
11741 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF2 |
11742 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF2_MASK |
11743 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF4 |
11744 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF4_MASK |
11745 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF8 |
11746 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF8_MASK |
11747 | 0U, // PseudoVSOXSEG6EI16_V_M1_M1 |
11748 | 0U, // PseudoVSOXSEG6EI16_V_M1_M1_MASK |
11749 | 0U, // PseudoVSOXSEG6EI16_V_M1_MF2 |
11750 | 0U, // PseudoVSOXSEG6EI16_V_M1_MF2_MASK |
11751 | 0U, // PseudoVSOXSEG6EI16_V_M2_M1 |
11752 | 0U, // PseudoVSOXSEG6EI16_V_M2_M1_MASK |
11753 | 0U, // PseudoVSOXSEG6EI16_V_MF2_M1 |
11754 | 0U, // PseudoVSOXSEG6EI16_V_MF2_M1_MASK |
11755 | 0U, // PseudoVSOXSEG6EI16_V_MF2_MF2 |
11756 | 0U, // PseudoVSOXSEG6EI16_V_MF2_MF2_MASK |
11757 | 0U, // PseudoVSOXSEG6EI16_V_MF2_MF4 |
11758 | 0U, // PseudoVSOXSEG6EI16_V_MF2_MF4_MASK |
11759 | 0U, // PseudoVSOXSEG6EI16_V_MF4_M1 |
11760 | 0U, // PseudoVSOXSEG6EI16_V_MF4_M1_MASK |
11761 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF2 |
11762 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF2_MASK |
11763 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF4 |
11764 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF4_MASK |
11765 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF8 |
11766 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF8_MASK |
11767 | 0U, // PseudoVSOXSEG6EI32_V_M1_M1 |
11768 | 0U, // PseudoVSOXSEG6EI32_V_M1_M1_MASK |
11769 | 0U, // PseudoVSOXSEG6EI32_V_M1_MF2 |
11770 | 0U, // PseudoVSOXSEG6EI32_V_M1_MF2_MASK |
11771 | 0U, // PseudoVSOXSEG6EI32_V_M1_MF4 |
11772 | 0U, // PseudoVSOXSEG6EI32_V_M1_MF4_MASK |
11773 | 0U, // PseudoVSOXSEG6EI32_V_M2_M1 |
11774 | 0U, // PseudoVSOXSEG6EI32_V_M2_M1_MASK |
11775 | 0U, // PseudoVSOXSEG6EI32_V_M2_MF2 |
11776 | 0U, // PseudoVSOXSEG6EI32_V_M2_MF2_MASK |
11777 | 0U, // PseudoVSOXSEG6EI32_V_M4_M1 |
11778 | 0U, // PseudoVSOXSEG6EI32_V_M4_M1_MASK |
11779 | 0U, // PseudoVSOXSEG6EI32_V_MF2_M1 |
11780 | 0U, // PseudoVSOXSEG6EI32_V_MF2_M1_MASK |
11781 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF2 |
11782 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF2_MASK |
11783 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF4 |
11784 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF4_MASK |
11785 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF8 |
11786 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF8_MASK |
11787 | 0U, // PseudoVSOXSEG6EI64_V_M1_M1 |
11788 | 0U, // PseudoVSOXSEG6EI64_V_M1_M1_MASK |
11789 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF2 |
11790 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF2_MASK |
11791 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF4 |
11792 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF4_MASK |
11793 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF8 |
11794 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF8_MASK |
11795 | 0U, // PseudoVSOXSEG6EI64_V_M2_M1 |
11796 | 0U, // PseudoVSOXSEG6EI64_V_M2_M1_MASK |
11797 | 0U, // PseudoVSOXSEG6EI64_V_M2_MF2 |
11798 | 0U, // PseudoVSOXSEG6EI64_V_M2_MF2_MASK |
11799 | 0U, // PseudoVSOXSEG6EI64_V_M2_MF4 |
11800 | 0U, // PseudoVSOXSEG6EI64_V_M2_MF4_MASK |
11801 | 0U, // PseudoVSOXSEG6EI64_V_M4_M1 |
11802 | 0U, // PseudoVSOXSEG6EI64_V_M4_M1_MASK |
11803 | 0U, // PseudoVSOXSEG6EI64_V_M4_MF2 |
11804 | 0U, // PseudoVSOXSEG6EI64_V_M4_MF2_MASK |
11805 | 0U, // PseudoVSOXSEG6EI64_V_M8_M1 |
11806 | 0U, // PseudoVSOXSEG6EI64_V_M8_M1_MASK |
11807 | 0U, // PseudoVSOXSEG6EI8_V_M1_M1 |
11808 | 0U, // PseudoVSOXSEG6EI8_V_M1_M1_MASK |
11809 | 0U, // PseudoVSOXSEG6EI8_V_MF2_M1 |
11810 | 0U, // PseudoVSOXSEG6EI8_V_MF2_M1_MASK |
11811 | 0U, // PseudoVSOXSEG6EI8_V_MF2_MF2 |
11812 | 0U, // PseudoVSOXSEG6EI8_V_MF2_MF2_MASK |
11813 | 0U, // PseudoVSOXSEG6EI8_V_MF4_M1 |
11814 | 0U, // PseudoVSOXSEG6EI8_V_MF4_M1_MASK |
11815 | 0U, // PseudoVSOXSEG6EI8_V_MF4_MF2 |
11816 | 0U, // PseudoVSOXSEG6EI8_V_MF4_MF2_MASK |
11817 | 0U, // PseudoVSOXSEG6EI8_V_MF4_MF4 |
11818 | 0U, // PseudoVSOXSEG6EI8_V_MF4_MF4_MASK |
11819 | 0U, // PseudoVSOXSEG6EI8_V_MF8_M1 |
11820 | 0U, // PseudoVSOXSEG6EI8_V_MF8_M1_MASK |
11821 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF2 |
11822 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF2_MASK |
11823 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF4 |
11824 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF4_MASK |
11825 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF8 |
11826 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF8_MASK |
11827 | 0U, // PseudoVSOXSEG7EI16_V_M1_M1 |
11828 | 0U, // PseudoVSOXSEG7EI16_V_M1_M1_MASK |
11829 | 0U, // PseudoVSOXSEG7EI16_V_M1_MF2 |
11830 | 0U, // PseudoVSOXSEG7EI16_V_M1_MF2_MASK |
11831 | 0U, // PseudoVSOXSEG7EI16_V_M2_M1 |
11832 | 0U, // PseudoVSOXSEG7EI16_V_M2_M1_MASK |
11833 | 0U, // PseudoVSOXSEG7EI16_V_MF2_M1 |
11834 | 0U, // PseudoVSOXSEG7EI16_V_MF2_M1_MASK |
11835 | 0U, // PseudoVSOXSEG7EI16_V_MF2_MF2 |
11836 | 0U, // PseudoVSOXSEG7EI16_V_MF2_MF2_MASK |
11837 | 0U, // PseudoVSOXSEG7EI16_V_MF2_MF4 |
11838 | 0U, // PseudoVSOXSEG7EI16_V_MF2_MF4_MASK |
11839 | 0U, // PseudoVSOXSEG7EI16_V_MF4_M1 |
11840 | 0U, // PseudoVSOXSEG7EI16_V_MF4_M1_MASK |
11841 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF2 |
11842 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF2_MASK |
11843 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF4 |
11844 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF4_MASK |
11845 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF8 |
11846 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF8_MASK |
11847 | 0U, // PseudoVSOXSEG7EI32_V_M1_M1 |
11848 | 0U, // PseudoVSOXSEG7EI32_V_M1_M1_MASK |
11849 | 0U, // PseudoVSOXSEG7EI32_V_M1_MF2 |
11850 | 0U, // PseudoVSOXSEG7EI32_V_M1_MF2_MASK |
11851 | 0U, // PseudoVSOXSEG7EI32_V_M1_MF4 |
11852 | 0U, // PseudoVSOXSEG7EI32_V_M1_MF4_MASK |
11853 | 0U, // PseudoVSOXSEG7EI32_V_M2_M1 |
11854 | 0U, // PseudoVSOXSEG7EI32_V_M2_M1_MASK |
11855 | 0U, // PseudoVSOXSEG7EI32_V_M2_MF2 |
11856 | 0U, // PseudoVSOXSEG7EI32_V_M2_MF2_MASK |
11857 | 0U, // PseudoVSOXSEG7EI32_V_M4_M1 |
11858 | 0U, // PseudoVSOXSEG7EI32_V_M4_M1_MASK |
11859 | 0U, // PseudoVSOXSEG7EI32_V_MF2_M1 |
11860 | 0U, // PseudoVSOXSEG7EI32_V_MF2_M1_MASK |
11861 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF2 |
11862 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF2_MASK |
11863 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF4 |
11864 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF4_MASK |
11865 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF8 |
11866 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF8_MASK |
11867 | 0U, // PseudoVSOXSEG7EI64_V_M1_M1 |
11868 | 0U, // PseudoVSOXSEG7EI64_V_M1_M1_MASK |
11869 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF2 |
11870 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF2_MASK |
11871 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF4 |
11872 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF4_MASK |
11873 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF8 |
11874 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF8_MASK |
11875 | 0U, // PseudoVSOXSEG7EI64_V_M2_M1 |
11876 | 0U, // PseudoVSOXSEG7EI64_V_M2_M1_MASK |
11877 | 0U, // PseudoVSOXSEG7EI64_V_M2_MF2 |
11878 | 0U, // PseudoVSOXSEG7EI64_V_M2_MF2_MASK |
11879 | 0U, // PseudoVSOXSEG7EI64_V_M2_MF4 |
11880 | 0U, // PseudoVSOXSEG7EI64_V_M2_MF4_MASK |
11881 | 0U, // PseudoVSOXSEG7EI64_V_M4_M1 |
11882 | 0U, // PseudoVSOXSEG7EI64_V_M4_M1_MASK |
11883 | 0U, // PseudoVSOXSEG7EI64_V_M4_MF2 |
11884 | 0U, // PseudoVSOXSEG7EI64_V_M4_MF2_MASK |
11885 | 0U, // PseudoVSOXSEG7EI64_V_M8_M1 |
11886 | 0U, // PseudoVSOXSEG7EI64_V_M8_M1_MASK |
11887 | 0U, // PseudoVSOXSEG7EI8_V_M1_M1 |
11888 | 0U, // PseudoVSOXSEG7EI8_V_M1_M1_MASK |
11889 | 0U, // PseudoVSOXSEG7EI8_V_MF2_M1 |
11890 | 0U, // PseudoVSOXSEG7EI8_V_MF2_M1_MASK |
11891 | 0U, // PseudoVSOXSEG7EI8_V_MF2_MF2 |
11892 | 0U, // PseudoVSOXSEG7EI8_V_MF2_MF2_MASK |
11893 | 0U, // PseudoVSOXSEG7EI8_V_MF4_M1 |
11894 | 0U, // PseudoVSOXSEG7EI8_V_MF4_M1_MASK |
11895 | 0U, // PseudoVSOXSEG7EI8_V_MF4_MF2 |
11896 | 0U, // PseudoVSOXSEG7EI8_V_MF4_MF2_MASK |
11897 | 0U, // PseudoVSOXSEG7EI8_V_MF4_MF4 |
11898 | 0U, // PseudoVSOXSEG7EI8_V_MF4_MF4_MASK |
11899 | 0U, // PseudoVSOXSEG7EI8_V_MF8_M1 |
11900 | 0U, // PseudoVSOXSEG7EI8_V_MF8_M1_MASK |
11901 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF2 |
11902 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF2_MASK |
11903 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF4 |
11904 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF4_MASK |
11905 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF8 |
11906 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF8_MASK |
11907 | 0U, // PseudoVSOXSEG8EI16_V_M1_M1 |
11908 | 0U, // PseudoVSOXSEG8EI16_V_M1_M1_MASK |
11909 | 0U, // PseudoVSOXSEG8EI16_V_M1_MF2 |
11910 | 0U, // PseudoVSOXSEG8EI16_V_M1_MF2_MASK |
11911 | 0U, // PseudoVSOXSEG8EI16_V_M2_M1 |
11912 | 0U, // PseudoVSOXSEG8EI16_V_M2_M1_MASK |
11913 | 0U, // PseudoVSOXSEG8EI16_V_MF2_M1 |
11914 | 0U, // PseudoVSOXSEG8EI16_V_MF2_M1_MASK |
11915 | 0U, // PseudoVSOXSEG8EI16_V_MF2_MF2 |
11916 | 0U, // PseudoVSOXSEG8EI16_V_MF2_MF2_MASK |
11917 | 0U, // PseudoVSOXSEG8EI16_V_MF2_MF4 |
11918 | 0U, // PseudoVSOXSEG8EI16_V_MF2_MF4_MASK |
11919 | 0U, // PseudoVSOXSEG8EI16_V_MF4_M1 |
11920 | 0U, // PseudoVSOXSEG8EI16_V_MF4_M1_MASK |
11921 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF2 |
11922 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF2_MASK |
11923 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF4 |
11924 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF4_MASK |
11925 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF8 |
11926 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF8_MASK |
11927 | 0U, // PseudoVSOXSEG8EI32_V_M1_M1 |
11928 | 0U, // PseudoVSOXSEG8EI32_V_M1_M1_MASK |
11929 | 0U, // PseudoVSOXSEG8EI32_V_M1_MF2 |
11930 | 0U, // PseudoVSOXSEG8EI32_V_M1_MF2_MASK |
11931 | 0U, // PseudoVSOXSEG8EI32_V_M1_MF4 |
11932 | 0U, // PseudoVSOXSEG8EI32_V_M1_MF4_MASK |
11933 | 0U, // PseudoVSOXSEG8EI32_V_M2_M1 |
11934 | 0U, // PseudoVSOXSEG8EI32_V_M2_M1_MASK |
11935 | 0U, // PseudoVSOXSEG8EI32_V_M2_MF2 |
11936 | 0U, // PseudoVSOXSEG8EI32_V_M2_MF2_MASK |
11937 | 0U, // PseudoVSOXSEG8EI32_V_M4_M1 |
11938 | 0U, // PseudoVSOXSEG8EI32_V_M4_M1_MASK |
11939 | 0U, // PseudoVSOXSEG8EI32_V_MF2_M1 |
11940 | 0U, // PseudoVSOXSEG8EI32_V_MF2_M1_MASK |
11941 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF2 |
11942 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF2_MASK |
11943 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF4 |
11944 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF4_MASK |
11945 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF8 |
11946 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF8_MASK |
11947 | 0U, // PseudoVSOXSEG8EI64_V_M1_M1 |
11948 | 0U, // PseudoVSOXSEG8EI64_V_M1_M1_MASK |
11949 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF2 |
11950 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF2_MASK |
11951 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF4 |
11952 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF4_MASK |
11953 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF8 |
11954 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF8_MASK |
11955 | 0U, // PseudoVSOXSEG8EI64_V_M2_M1 |
11956 | 0U, // PseudoVSOXSEG8EI64_V_M2_M1_MASK |
11957 | 0U, // PseudoVSOXSEG8EI64_V_M2_MF2 |
11958 | 0U, // PseudoVSOXSEG8EI64_V_M2_MF2_MASK |
11959 | 0U, // PseudoVSOXSEG8EI64_V_M2_MF4 |
11960 | 0U, // PseudoVSOXSEG8EI64_V_M2_MF4_MASK |
11961 | 0U, // PseudoVSOXSEG8EI64_V_M4_M1 |
11962 | 0U, // PseudoVSOXSEG8EI64_V_M4_M1_MASK |
11963 | 0U, // PseudoVSOXSEG8EI64_V_M4_MF2 |
11964 | 0U, // PseudoVSOXSEG8EI64_V_M4_MF2_MASK |
11965 | 0U, // PseudoVSOXSEG8EI64_V_M8_M1 |
11966 | 0U, // PseudoVSOXSEG8EI64_V_M8_M1_MASK |
11967 | 0U, // PseudoVSOXSEG8EI8_V_M1_M1 |
11968 | 0U, // PseudoVSOXSEG8EI8_V_M1_M1_MASK |
11969 | 0U, // PseudoVSOXSEG8EI8_V_MF2_M1 |
11970 | 0U, // PseudoVSOXSEG8EI8_V_MF2_M1_MASK |
11971 | 0U, // PseudoVSOXSEG8EI8_V_MF2_MF2 |
11972 | 0U, // PseudoVSOXSEG8EI8_V_MF2_MF2_MASK |
11973 | 0U, // PseudoVSOXSEG8EI8_V_MF4_M1 |
11974 | 0U, // PseudoVSOXSEG8EI8_V_MF4_M1_MASK |
11975 | 0U, // PseudoVSOXSEG8EI8_V_MF4_MF2 |
11976 | 0U, // PseudoVSOXSEG8EI8_V_MF4_MF2_MASK |
11977 | 0U, // PseudoVSOXSEG8EI8_V_MF4_MF4 |
11978 | 0U, // PseudoVSOXSEG8EI8_V_MF4_MF4_MASK |
11979 | 0U, // PseudoVSOXSEG8EI8_V_MF8_M1 |
11980 | 0U, // PseudoVSOXSEG8EI8_V_MF8_M1_MASK |
11981 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF2 |
11982 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF2_MASK |
11983 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF4 |
11984 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF4_MASK |
11985 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF8 |
11986 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF8_MASK |
11987 | 0U, // PseudoVSPILL2_M1 |
11988 | 0U, // PseudoVSPILL2_M2 |
11989 | 0U, // PseudoVSPILL2_M4 |
11990 | 0U, // PseudoVSPILL2_MF2 |
11991 | 0U, // PseudoVSPILL2_MF4 |
11992 | 0U, // PseudoVSPILL2_MF8 |
11993 | 0U, // PseudoVSPILL3_M1 |
11994 | 0U, // PseudoVSPILL3_M2 |
11995 | 0U, // PseudoVSPILL3_MF2 |
11996 | 0U, // PseudoVSPILL3_MF4 |
11997 | 0U, // PseudoVSPILL3_MF8 |
11998 | 0U, // PseudoVSPILL4_M1 |
11999 | 0U, // PseudoVSPILL4_M2 |
12000 | 0U, // PseudoVSPILL4_MF2 |
12001 | 0U, // PseudoVSPILL4_MF4 |
12002 | 0U, // PseudoVSPILL4_MF8 |
12003 | 0U, // PseudoVSPILL5_M1 |
12004 | 0U, // PseudoVSPILL5_MF2 |
12005 | 0U, // PseudoVSPILL5_MF4 |
12006 | 0U, // PseudoVSPILL5_MF8 |
12007 | 0U, // PseudoVSPILL6_M1 |
12008 | 0U, // PseudoVSPILL6_MF2 |
12009 | 0U, // PseudoVSPILL6_MF4 |
12010 | 0U, // PseudoVSPILL6_MF8 |
12011 | 0U, // PseudoVSPILL7_M1 |
12012 | 0U, // PseudoVSPILL7_MF2 |
12013 | 0U, // PseudoVSPILL7_MF4 |
12014 | 0U, // PseudoVSPILL7_MF8 |
12015 | 0U, // PseudoVSPILL8_M1 |
12016 | 0U, // PseudoVSPILL8_MF2 |
12017 | 0U, // PseudoVSPILL8_MF4 |
12018 | 0U, // PseudoVSPILL8_MF8 |
12019 | 0U, // PseudoVSRA_VI_M1 |
12020 | 0U, // PseudoVSRA_VI_M1_MASK |
12021 | 0U, // PseudoVSRA_VI_M2 |
12022 | 0U, // PseudoVSRA_VI_M2_MASK |
12023 | 0U, // PseudoVSRA_VI_M4 |
12024 | 0U, // PseudoVSRA_VI_M4_MASK |
12025 | 0U, // PseudoVSRA_VI_M8 |
12026 | 0U, // PseudoVSRA_VI_M8_MASK |
12027 | 0U, // PseudoVSRA_VI_MF2 |
12028 | 0U, // PseudoVSRA_VI_MF2_MASK |
12029 | 0U, // PseudoVSRA_VI_MF4 |
12030 | 0U, // PseudoVSRA_VI_MF4_MASK |
12031 | 0U, // PseudoVSRA_VI_MF8 |
12032 | 0U, // PseudoVSRA_VI_MF8_MASK |
12033 | 0U, // PseudoVSRA_VV_M1 |
12034 | 0U, // PseudoVSRA_VV_M1_MASK |
12035 | 0U, // PseudoVSRA_VV_M2 |
12036 | 0U, // PseudoVSRA_VV_M2_MASK |
12037 | 0U, // PseudoVSRA_VV_M4 |
12038 | 0U, // PseudoVSRA_VV_M4_MASK |
12039 | 0U, // PseudoVSRA_VV_M8 |
12040 | 0U, // PseudoVSRA_VV_M8_MASK |
12041 | 0U, // PseudoVSRA_VV_MF2 |
12042 | 0U, // PseudoVSRA_VV_MF2_MASK |
12043 | 0U, // PseudoVSRA_VV_MF4 |
12044 | 0U, // PseudoVSRA_VV_MF4_MASK |
12045 | 0U, // PseudoVSRA_VV_MF8 |
12046 | 0U, // PseudoVSRA_VV_MF8_MASK |
12047 | 0U, // PseudoVSRA_VX_M1 |
12048 | 0U, // PseudoVSRA_VX_M1_MASK |
12049 | 0U, // PseudoVSRA_VX_M2 |
12050 | 0U, // PseudoVSRA_VX_M2_MASK |
12051 | 0U, // PseudoVSRA_VX_M4 |
12052 | 0U, // PseudoVSRA_VX_M4_MASK |
12053 | 0U, // PseudoVSRA_VX_M8 |
12054 | 0U, // PseudoVSRA_VX_M8_MASK |
12055 | 0U, // PseudoVSRA_VX_MF2 |
12056 | 0U, // PseudoVSRA_VX_MF2_MASK |
12057 | 0U, // PseudoVSRA_VX_MF4 |
12058 | 0U, // PseudoVSRA_VX_MF4_MASK |
12059 | 0U, // PseudoVSRA_VX_MF8 |
12060 | 0U, // PseudoVSRA_VX_MF8_MASK |
12061 | 0U, // PseudoVSRL_VI_M1 |
12062 | 0U, // PseudoVSRL_VI_M1_MASK |
12063 | 0U, // PseudoVSRL_VI_M2 |
12064 | 0U, // PseudoVSRL_VI_M2_MASK |
12065 | 0U, // PseudoVSRL_VI_M4 |
12066 | 0U, // PseudoVSRL_VI_M4_MASK |
12067 | 0U, // PseudoVSRL_VI_M8 |
12068 | 0U, // PseudoVSRL_VI_M8_MASK |
12069 | 0U, // PseudoVSRL_VI_MF2 |
12070 | 0U, // PseudoVSRL_VI_MF2_MASK |
12071 | 0U, // PseudoVSRL_VI_MF4 |
12072 | 0U, // PseudoVSRL_VI_MF4_MASK |
12073 | 0U, // PseudoVSRL_VI_MF8 |
12074 | 0U, // PseudoVSRL_VI_MF8_MASK |
12075 | 0U, // PseudoVSRL_VV_M1 |
12076 | 0U, // PseudoVSRL_VV_M1_MASK |
12077 | 0U, // PseudoVSRL_VV_M2 |
12078 | 0U, // PseudoVSRL_VV_M2_MASK |
12079 | 0U, // PseudoVSRL_VV_M4 |
12080 | 0U, // PseudoVSRL_VV_M4_MASK |
12081 | 0U, // PseudoVSRL_VV_M8 |
12082 | 0U, // PseudoVSRL_VV_M8_MASK |
12083 | 0U, // PseudoVSRL_VV_MF2 |
12084 | 0U, // PseudoVSRL_VV_MF2_MASK |
12085 | 0U, // PseudoVSRL_VV_MF4 |
12086 | 0U, // PseudoVSRL_VV_MF4_MASK |
12087 | 0U, // PseudoVSRL_VV_MF8 |
12088 | 0U, // PseudoVSRL_VV_MF8_MASK |
12089 | 0U, // PseudoVSRL_VX_M1 |
12090 | 0U, // PseudoVSRL_VX_M1_MASK |
12091 | 0U, // PseudoVSRL_VX_M2 |
12092 | 0U, // PseudoVSRL_VX_M2_MASK |
12093 | 0U, // PseudoVSRL_VX_M4 |
12094 | 0U, // PseudoVSRL_VX_M4_MASK |
12095 | 0U, // PseudoVSRL_VX_M8 |
12096 | 0U, // PseudoVSRL_VX_M8_MASK |
12097 | 0U, // PseudoVSRL_VX_MF2 |
12098 | 0U, // PseudoVSRL_VX_MF2_MASK |
12099 | 0U, // PseudoVSRL_VX_MF4 |
12100 | 0U, // PseudoVSRL_VX_MF4_MASK |
12101 | 0U, // PseudoVSRL_VX_MF8 |
12102 | 0U, // PseudoVSRL_VX_MF8_MASK |
12103 | 0U, // PseudoVSSE16_V_M1 |
12104 | 0U, // PseudoVSSE16_V_M1_MASK |
12105 | 0U, // PseudoVSSE16_V_M2 |
12106 | 0U, // PseudoVSSE16_V_M2_MASK |
12107 | 0U, // PseudoVSSE16_V_M4 |
12108 | 0U, // PseudoVSSE16_V_M4_MASK |
12109 | 0U, // PseudoVSSE16_V_M8 |
12110 | 0U, // PseudoVSSE16_V_M8_MASK |
12111 | 0U, // PseudoVSSE16_V_MF2 |
12112 | 0U, // PseudoVSSE16_V_MF2_MASK |
12113 | 0U, // PseudoVSSE16_V_MF4 |
12114 | 0U, // PseudoVSSE16_V_MF4_MASK |
12115 | 0U, // PseudoVSSE32_V_M1 |
12116 | 0U, // PseudoVSSE32_V_M1_MASK |
12117 | 0U, // PseudoVSSE32_V_M2 |
12118 | 0U, // PseudoVSSE32_V_M2_MASK |
12119 | 0U, // PseudoVSSE32_V_M4 |
12120 | 0U, // PseudoVSSE32_V_M4_MASK |
12121 | 0U, // PseudoVSSE32_V_M8 |
12122 | 0U, // PseudoVSSE32_V_M8_MASK |
12123 | 0U, // PseudoVSSE32_V_MF2 |
12124 | 0U, // PseudoVSSE32_V_MF2_MASK |
12125 | 0U, // PseudoVSSE64_V_M1 |
12126 | 0U, // PseudoVSSE64_V_M1_MASK |
12127 | 0U, // PseudoVSSE64_V_M2 |
12128 | 0U, // PseudoVSSE64_V_M2_MASK |
12129 | 0U, // PseudoVSSE64_V_M4 |
12130 | 0U, // PseudoVSSE64_V_M4_MASK |
12131 | 0U, // PseudoVSSE64_V_M8 |
12132 | 0U, // PseudoVSSE64_V_M8_MASK |
12133 | 0U, // PseudoVSSE8_V_M1 |
12134 | 0U, // PseudoVSSE8_V_M1_MASK |
12135 | 0U, // PseudoVSSE8_V_M2 |
12136 | 0U, // PseudoVSSE8_V_M2_MASK |
12137 | 0U, // PseudoVSSE8_V_M4 |
12138 | 0U, // PseudoVSSE8_V_M4_MASK |
12139 | 0U, // PseudoVSSE8_V_M8 |
12140 | 0U, // PseudoVSSE8_V_M8_MASK |
12141 | 0U, // PseudoVSSE8_V_MF2 |
12142 | 0U, // PseudoVSSE8_V_MF2_MASK |
12143 | 0U, // PseudoVSSE8_V_MF4 |
12144 | 0U, // PseudoVSSE8_V_MF4_MASK |
12145 | 0U, // PseudoVSSE8_V_MF8 |
12146 | 0U, // PseudoVSSE8_V_MF8_MASK |
12147 | 0U, // PseudoVSSEG2E16_V_M1 |
12148 | 0U, // PseudoVSSEG2E16_V_M1_MASK |
12149 | 0U, // PseudoVSSEG2E16_V_M2 |
12150 | 0U, // PseudoVSSEG2E16_V_M2_MASK |
12151 | 0U, // PseudoVSSEG2E16_V_M4 |
12152 | 0U, // PseudoVSSEG2E16_V_M4_MASK |
12153 | 0U, // PseudoVSSEG2E16_V_MF2 |
12154 | 0U, // PseudoVSSEG2E16_V_MF2_MASK |
12155 | 0U, // PseudoVSSEG2E16_V_MF4 |
12156 | 0U, // PseudoVSSEG2E16_V_MF4_MASK |
12157 | 0U, // PseudoVSSEG2E32_V_M1 |
12158 | 0U, // PseudoVSSEG2E32_V_M1_MASK |
12159 | 0U, // PseudoVSSEG2E32_V_M2 |
12160 | 0U, // PseudoVSSEG2E32_V_M2_MASK |
12161 | 0U, // PseudoVSSEG2E32_V_M4 |
12162 | 0U, // PseudoVSSEG2E32_V_M4_MASK |
12163 | 0U, // PseudoVSSEG2E32_V_MF2 |
12164 | 0U, // PseudoVSSEG2E32_V_MF2_MASK |
12165 | 0U, // PseudoVSSEG2E64_V_M1 |
12166 | 0U, // PseudoVSSEG2E64_V_M1_MASK |
12167 | 0U, // PseudoVSSEG2E64_V_M2 |
12168 | 0U, // PseudoVSSEG2E64_V_M2_MASK |
12169 | 0U, // PseudoVSSEG2E64_V_M4 |
12170 | 0U, // PseudoVSSEG2E64_V_M4_MASK |
12171 | 0U, // PseudoVSSEG2E8_V_M1 |
12172 | 0U, // PseudoVSSEG2E8_V_M1_MASK |
12173 | 0U, // PseudoVSSEG2E8_V_M2 |
12174 | 0U, // PseudoVSSEG2E8_V_M2_MASK |
12175 | 0U, // PseudoVSSEG2E8_V_M4 |
12176 | 0U, // PseudoVSSEG2E8_V_M4_MASK |
12177 | 0U, // PseudoVSSEG2E8_V_MF2 |
12178 | 0U, // PseudoVSSEG2E8_V_MF2_MASK |
12179 | 0U, // PseudoVSSEG2E8_V_MF4 |
12180 | 0U, // PseudoVSSEG2E8_V_MF4_MASK |
12181 | 0U, // PseudoVSSEG2E8_V_MF8 |
12182 | 0U, // PseudoVSSEG2E8_V_MF8_MASK |
12183 | 0U, // PseudoVSSEG3E16_V_M1 |
12184 | 0U, // PseudoVSSEG3E16_V_M1_MASK |
12185 | 0U, // PseudoVSSEG3E16_V_M2 |
12186 | 0U, // PseudoVSSEG3E16_V_M2_MASK |
12187 | 0U, // PseudoVSSEG3E16_V_MF2 |
12188 | 0U, // PseudoVSSEG3E16_V_MF2_MASK |
12189 | 0U, // PseudoVSSEG3E16_V_MF4 |
12190 | 0U, // PseudoVSSEG3E16_V_MF4_MASK |
12191 | 0U, // PseudoVSSEG3E32_V_M1 |
12192 | 0U, // PseudoVSSEG3E32_V_M1_MASK |
12193 | 0U, // PseudoVSSEG3E32_V_M2 |
12194 | 0U, // PseudoVSSEG3E32_V_M2_MASK |
12195 | 0U, // PseudoVSSEG3E32_V_MF2 |
12196 | 0U, // PseudoVSSEG3E32_V_MF2_MASK |
12197 | 0U, // PseudoVSSEG3E64_V_M1 |
12198 | 0U, // PseudoVSSEG3E64_V_M1_MASK |
12199 | 0U, // PseudoVSSEG3E64_V_M2 |
12200 | 0U, // PseudoVSSEG3E64_V_M2_MASK |
12201 | 0U, // PseudoVSSEG3E8_V_M1 |
12202 | 0U, // PseudoVSSEG3E8_V_M1_MASK |
12203 | 0U, // PseudoVSSEG3E8_V_M2 |
12204 | 0U, // PseudoVSSEG3E8_V_M2_MASK |
12205 | 0U, // PseudoVSSEG3E8_V_MF2 |
12206 | 0U, // PseudoVSSEG3E8_V_MF2_MASK |
12207 | 0U, // PseudoVSSEG3E8_V_MF4 |
12208 | 0U, // PseudoVSSEG3E8_V_MF4_MASK |
12209 | 0U, // PseudoVSSEG3E8_V_MF8 |
12210 | 0U, // PseudoVSSEG3E8_V_MF8_MASK |
12211 | 0U, // PseudoVSSEG4E16_V_M1 |
12212 | 0U, // PseudoVSSEG4E16_V_M1_MASK |
12213 | 0U, // PseudoVSSEG4E16_V_M2 |
12214 | 0U, // PseudoVSSEG4E16_V_M2_MASK |
12215 | 0U, // PseudoVSSEG4E16_V_MF2 |
12216 | 0U, // PseudoVSSEG4E16_V_MF2_MASK |
12217 | 0U, // PseudoVSSEG4E16_V_MF4 |
12218 | 0U, // PseudoVSSEG4E16_V_MF4_MASK |
12219 | 0U, // PseudoVSSEG4E32_V_M1 |
12220 | 0U, // PseudoVSSEG4E32_V_M1_MASK |
12221 | 0U, // PseudoVSSEG4E32_V_M2 |
12222 | 0U, // PseudoVSSEG4E32_V_M2_MASK |
12223 | 0U, // PseudoVSSEG4E32_V_MF2 |
12224 | 0U, // PseudoVSSEG4E32_V_MF2_MASK |
12225 | 0U, // PseudoVSSEG4E64_V_M1 |
12226 | 0U, // PseudoVSSEG4E64_V_M1_MASK |
12227 | 0U, // PseudoVSSEG4E64_V_M2 |
12228 | 0U, // PseudoVSSEG4E64_V_M2_MASK |
12229 | 0U, // PseudoVSSEG4E8_V_M1 |
12230 | 0U, // PseudoVSSEG4E8_V_M1_MASK |
12231 | 0U, // PseudoVSSEG4E8_V_M2 |
12232 | 0U, // PseudoVSSEG4E8_V_M2_MASK |
12233 | 0U, // PseudoVSSEG4E8_V_MF2 |
12234 | 0U, // PseudoVSSEG4E8_V_MF2_MASK |
12235 | 0U, // PseudoVSSEG4E8_V_MF4 |
12236 | 0U, // PseudoVSSEG4E8_V_MF4_MASK |
12237 | 0U, // PseudoVSSEG4E8_V_MF8 |
12238 | 0U, // PseudoVSSEG4E8_V_MF8_MASK |
12239 | 0U, // PseudoVSSEG5E16_V_M1 |
12240 | 0U, // PseudoVSSEG5E16_V_M1_MASK |
12241 | 0U, // PseudoVSSEG5E16_V_MF2 |
12242 | 0U, // PseudoVSSEG5E16_V_MF2_MASK |
12243 | 0U, // PseudoVSSEG5E16_V_MF4 |
12244 | 0U, // PseudoVSSEG5E16_V_MF4_MASK |
12245 | 0U, // PseudoVSSEG5E32_V_M1 |
12246 | 0U, // PseudoVSSEG5E32_V_M1_MASK |
12247 | 0U, // PseudoVSSEG5E32_V_MF2 |
12248 | 0U, // PseudoVSSEG5E32_V_MF2_MASK |
12249 | 0U, // PseudoVSSEG5E64_V_M1 |
12250 | 0U, // PseudoVSSEG5E64_V_M1_MASK |
12251 | 0U, // PseudoVSSEG5E8_V_M1 |
12252 | 0U, // PseudoVSSEG5E8_V_M1_MASK |
12253 | 0U, // PseudoVSSEG5E8_V_MF2 |
12254 | 0U, // PseudoVSSEG5E8_V_MF2_MASK |
12255 | 0U, // PseudoVSSEG5E8_V_MF4 |
12256 | 0U, // PseudoVSSEG5E8_V_MF4_MASK |
12257 | 0U, // PseudoVSSEG5E8_V_MF8 |
12258 | 0U, // PseudoVSSEG5E8_V_MF8_MASK |
12259 | 0U, // PseudoVSSEG6E16_V_M1 |
12260 | 0U, // PseudoVSSEG6E16_V_M1_MASK |
12261 | 0U, // PseudoVSSEG6E16_V_MF2 |
12262 | 0U, // PseudoVSSEG6E16_V_MF2_MASK |
12263 | 0U, // PseudoVSSEG6E16_V_MF4 |
12264 | 0U, // PseudoVSSEG6E16_V_MF4_MASK |
12265 | 0U, // PseudoVSSEG6E32_V_M1 |
12266 | 0U, // PseudoVSSEG6E32_V_M1_MASK |
12267 | 0U, // PseudoVSSEG6E32_V_MF2 |
12268 | 0U, // PseudoVSSEG6E32_V_MF2_MASK |
12269 | 0U, // PseudoVSSEG6E64_V_M1 |
12270 | 0U, // PseudoVSSEG6E64_V_M1_MASK |
12271 | 0U, // PseudoVSSEG6E8_V_M1 |
12272 | 0U, // PseudoVSSEG6E8_V_M1_MASK |
12273 | 0U, // PseudoVSSEG6E8_V_MF2 |
12274 | 0U, // PseudoVSSEG6E8_V_MF2_MASK |
12275 | 0U, // PseudoVSSEG6E8_V_MF4 |
12276 | 0U, // PseudoVSSEG6E8_V_MF4_MASK |
12277 | 0U, // PseudoVSSEG6E8_V_MF8 |
12278 | 0U, // PseudoVSSEG6E8_V_MF8_MASK |
12279 | 0U, // PseudoVSSEG7E16_V_M1 |
12280 | 0U, // PseudoVSSEG7E16_V_M1_MASK |
12281 | 0U, // PseudoVSSEG7E16_V_MF2 |
12282 | 0U, // PseudoVSSEG7E16_V_MF2_MASK |
12283 | 0U, // PseudoVSSEG7E16_V_MF4 |
12284 | 0U, // PseudoVSSEG7E16_V_MF4_MASK |
12285 | 0U, // PseudoVSSEG7E32_V_M1 |
12286 | 0U, // PseudoVSSEG7E32_V_M1_MASK |
12287 | 0U, // PseudoVSSEG7E32_V_MF2 |
12288 | 0U, // PseudoVSSEG7E32_V_MF2_MASK |
12289 | 0U, // PseudoVSSEG7E64_V_M1 |
12290 | 0U, // PseudoVSSEG7E64_V_M1_MASK |
12291 | 0U, // PseudoVSSEG7E8_V_M1 |
12292 | 0U, // PseudoVSSEG7E8_V_M1_MASK |
12293 | 0U, // PseudoVSSEG7E8_V_MF2 |
12294 | 0U, // PseudoVSSEG7E8_V_MF2_MASK |
12295 | 0U, // PseudoVSSEG7E8_V_MF4 |
12296 | 0U, // PseudoVSSEG7E8_V_MF4_MASK |
12297 | 0U, // PseudoVSSEG7E8_V_MF8 |
12298 | 0U, // PseudoVSSEG7E8_V_MF8_MASK |
12299 | 0U, // PseudoVSSEG8E16_V_M1 |
12300 | 0U, // PseudoVSSEG8E16_V_M1_MASK |
12301 | 0U, // PseudoVSSEG8E16_V_MF2 |
12302 | 0U, // PseudoVSSEG8E16_V_MF2_MASK |
12303 | 0U, // PseudoVSSEG8E16_V_MF4 |
12304 | 0U, // PseudoVSSEG8E16_V_MF4_MASK |
12305 | 0U, // PseudoVSSEG8E32_V_M1 |
12306 | 0U, // PseudoVSSEG8E32_V_M1_MASK |
12307 | 0U, // PseudoVSSEG8E32_V_MF2 |
12308 | 0U, // PseudoVSSEG8E32_V_MF2_MASK |
12309 | 0U, // PseudoVSSEG8E64_V_M1 |
12310 | 0U, // PseudoVSSEG8E64_V_M1_MASK |
12311 | 0U, // PseudoVSSEG8E8_V_M1 |
12312 | 0U, // PseudoVSSEG8E8_V_M1_MASK |
12313 | 0U, // PseudoVSSEG8E8_V_MF2 |
12314 | 0U, // PseudoVSSEG8E8_V_MF2_MASK |
12315 | 0U, // PseudoVSSEG8E8_V_MF4 |
12316 | 0U, // PseudoVSSEG8E8_V_MF4_MASK |
12317 | 0U, // PseudoVSSEG8E8_V_MF8 |
12318 | 0U, // PseudoVSSEG8E8_V_MF8_MASK |
12319 | 0U, // PseudoVSSRA_VI_M1 |
12320 | 0U, // PseudoVSSRA_VI_M1_MASK |
12321 | 0U, // PseudoVSSRA_VI_M2 |
12322 | 0U, // PseudoVSSRA_VI_M2_MASK |
12323 | 0U, // PseudoVSSRA_VI_M4 |
12324 | 0U, // PseudoVSSRA_VI_M4_MASK |
12325 | 0U, // PseudoVSSRA_VI_M8 |
12326 | 0U, // PseudoVSSRA_VI_M8_MASK |
12327 | 0U, // PseudoVSSRA_VI_MF2 |
12328 | 0U, // PseudoVSSRA_VI_MF2_MASK |
12329 | 0U, // PseudoVSSRA_VI_MF4 |
12330 | 0U, // PseudoVSSRA_VI_MF4_MASK |
12331 | 0U, // PseudoVSSRA_VI_MF8 |
12332 | 0U, // PseudoVSSRA_VI_MF8_MASK |
12333 | 0U, // PseudoVSSRA_VV_M1 |
12334 | 0U, // PseudoVSSRA_VV_M1_MASK |
12335 | 0U, // PseudoVSSRA_VV_M2 |
12336 | 0U, // PseudoVSSRA_VV_M2_MASK |
12337 | 0U, // PseudoVSSRA_VV_M4 |
12338 | 0U, // PseudoVSSRA_VV_M4_MASK |
12339 | 0U, // PseudoVSSRA_VV_M8 |
12340 | 0U, // PseudoVSSRA_VV_M8_MASK |
12341 | 0U, // PseudoVSSRA_VV_MF2 |
12342 | 0U, // PseudoVSSRA_VV_MF2_MASK |
12343 | 0U, // PseudoVSSRA_VV_MF4 |
12344 | 0U, // PseudoVSSRA_VV_MF4_MASK |
12345 | 0U, // PseudoVSSRA_VV_MF8 |
12346 | 0U, // PseudoVSSRA_VV_MF8_MASK |
12347 | 0U, // PseudoVSSRA_VX_M1 |
12348 | 0U, // PseudoVSSRA_VX_M1_MASK |
12349 | 0U, // PseudoVSSRA_VX_M2 |
12350 | 0U, // PseudoVSSRA_VX_M2_MASK |
12351 | 0U, // PseudoVSSRA_VX_M4 |
12352 | 0U, // PseudoVSSRA_VX_M4_MASK |
12353 | 0U, // PseudoVSSRA_VX_M8 |
12354 | 0U, // PseudoVSSRA_VX_M8_MASK |
12355 | 0U, // PseudoVSSRA_VX_MF2 |
12356 | 0U, // PseudoVSSRA_VX_MF2_MASK |
12357 | 0U, // PseudoVSSRA_VX_MF4 |
12358 | 0U, // PseudoVSSRA_VX_MF4_MASK |
12359 | 0U, // PseudoVSSRA_VX_MF8 |
12360 | 0U, // PseudoVSSRA_VX_MF8_MASK |
12361 | 0U, // PseudoVSSRL_VI_M1 |
12362 | 0U, // PseudoVSSRL_VI_M1_MASK |
12363 | 0U, // PseudoVSSRL_VI_M2 |
12364 | 0U, // PseudoVSSRL_VI_M2_MASK |
12365 | 0U, // PseudoVSSRL_VI_M4 |
12366 | 0U, // PseudoVSSRL_VI_M4_MASK |
12367 | 0U, // PseudoVSSRL_VI_M8 |
12368 | 0U, // PseudoVSSRL_VI_M8_MASK |
12369 | 0U, // PseudoVSSRL_VI_MF2 |
12370 | 0U, // PseudoVSSRL_VI_MF2_MASK |
12371 | 0U, // PseudoVSSRL_VI_MF4 |
12372 | 0U, // PseudoVSSRL_VI_MF4_MASK |
12373 | 0U, // PseudoVSSRL_VI_MF8 |
12374 | 0U, // PseudoVSSRL_VI_MF8_MASK |
12375 | 0U, // PseudoVSSRL_VV_M1 |
12376 | 0U, // PseudoVSSRL_VV_M1_MASK |
12377 | 0U, // PseudoVSSRL_VV_M2 |
12378 | 0U, // PseudoVSSRL_VV_M2_MASK |
12379 | 0U, // PseudoVSSRL_VV_M4 |
12380 | 0U, // PseudoVSSRL_VV_M4_MASK |
12381 | 0U, // PseudoVSSRL_VV_M8 |
12382 | 0U, // PseudoVSSRL_VV_M8_MASK |
12383 | 0U, // PseudoVSSRL_VV_MF2 |
12384 | 0U, // PseudoVSSRL_VV_MF2_MASK |
12385 | 0U, // PseudoVSSRL_VV_MF4 |
12386 | 0U, // PseudoVSSRL_VV_MF4_MASK |
12387 | 0U, // PseudoVSSRL_VV_MF8 |
12388 | 0U, // PseudoVSSRL_VV_MF8_MASK |
12389 | 0U, // PseudoVSSRL_VX_M1 |
12390 | 0U, // PseudoVSSRL_VX_M1_MASK |
12391 | 0U, // PseudoVSSRL_VX_M2 |
12392 | 0U, // PseudoVSSRL_VX_M2_MASK |
12393 | 0U, // PseudoVSSRL_VX_M4 |
12394 | 0U, // PseudoVSSRL_VX_M4_MASK |
12395 | 0U, // PseudoVSSRL_VX_M8 |
12396 | 0U, // PseudoVSSRL_VX_M8_MASK |
12397 | 0U, // PseudoVSSRL_VX_MF2 |
12398 | 0U, // PseudoVSSRL_VX_MF2_MASK |
12399 | 0U, // PseudoVSSRL_VX_MF4 |
12400 | 0U, // PseudoVSSRL_VX_MF4_MASK |
12401 | 0U, // PseudoVSSRL_VX_MF8 |
12402 | 0U, // PseudoVSSRL_VX_MF8_MASK |
12403 | 0U, // PseudoVSSSEG2E16_V_M1 |
12404 | 0U, // PseudoVSSSEG2E16_V_M1_MASK |
12405 | 0U, // PseudoVSSSEG2E16_V_M2 |
12406 | 0U, // PseudoVSSSEG2E16_V_M2_MASK |
12407 | 0U, // PseudoVSSSEG2E16_V_M4 |
12408 | 0U, // PseudoVSSSEG2E16_V_M4_MASK |
12409 | 0U, // PseudoVSSSEG2E16_V_MF2 |
12410 | 0U, // PseudoVSSSEG2E16_V_MF2_MASK |
12411 | 0U, // PseudoVSSSEG2E16_V_MF4 |
12412 | 0U, // PseudoVSSSEG2E16_V_MF4_MASK |
12413 | 0U, // PseudoVSSSEG2E32_V_M1 |
12414 | 0U, // PseudoVSSSEG2E32_V_M1_MASK |
12415 | 0U, // PseudoVSSSEG2E32_V_M2 |
12416 | 0U, // PseudoVSSSEG2E32_V_M2_MASK |
12417 | 0U, // PseudoVSSSEG2E32_V_M4 |
12418 | 0U, // PseudoVSSSEG2E32_V_M4_MASK |
12419 | 0U, // PseudoVSSSEG2E32_V_MF2 |
12420 | 0U, // PseudoVSSSEG2E32_V_MF2_MASK |
12421 | 0U, // PseudoVSSSEG2E64_V_M1 |
12422 | 0U, // PseudoVSSSEG2E64_V_M1_MASK |
12423 | 0U, // PseudoVSSSEG2E64_V_M2 |
12424 | 0U, // PseudoVSSSEG2E64_V_M2_MASK |
12425 | 0U, // PseudoVSSSEG2E64_V_M4 |
12426 | 0U, // PseudoVSSSEG2E64_V_M4_MASK |
12427 | 0U, // PseudoVSSSEG2E8_V_M1 |
12428 | 0U, // PseudoVSSSEG2E8_V_M1_MASK |
12429 | 0U, // PseudoVSSSEG2E8_V_M2 |
12430 | 0U, // PseudoVSSSEG2E8_V_M2_MASK |
12431 | 0U, // PseudoVSSSEG2E8_V_M4 |
12432 | 0U, // PseudoVSSSEG2E8_V_M4_MASK |
12433 | 0U, // PseudoVSSSEG2E8_V_MF2 |
12434 | 0U, // PseudoVSSSEG2E8_V_MF2_MASK |
12435 | 0U, // PseudoVSSSEG2E8_V_MF4 |
12436 | 0U, // PseudoVSSSEG2E8_V_MF4_MASK |
12437 | 0U, // PseudoVSSSEG2E8_V_MF8 |
12438 | 0U, // PseudoVSSSEG2E8_V_MF8_MASK |
12439 | 0U, // PseudoVSSSEG3E16_V_M1 |
12440 | 0U, // PseudoVSSSEG3E16_V_M1_MASK |
12441 | 0U, // PseudoVSSSEG3E16_V_M2 |
12442 | 0U, // PseudoVSSSEG3E16_V_M2_MASK |
12443 | 0U, // PseudoVSSSEG3E16_V_MF2 |
12444 | 0U, // PseudoVSSSEG3E16_V_MF2_MASK |
12445 | 0U, // PseudoVSSSEG3E16_V_MF4 |
12446 | 0U, // PseudoVSSSEG3E16_V_MF4_MASK |
12447 | 0U, // PseudoVSSSEG3E32_V_M1 |
12448 | 0U, // PseudoVSSSEG3E32_V_M1_MASK |
12449 | 0U, // PseudoVSSSEG3E32_V_M2 |
12450 | 0U, // PseudoVSSSEG3E32_V_M2_MASK |
12451 | 0U, // PseudoVSSSEG3E32_V_MF2 |
12452 | 0U, // PseudoVSSSEG3E32_V_MF2_MASK |
12453 | 0U, // PseudoVSSSEG3E64_V_M1 |
12454 | 0U, // PseudoVSSSEG3E64_V_M1_MASK |
12455 | 0U, // PseudoVSSSEG3E64_V_M2 |
12456 | 0U, // PseudoVSSSEG3E64_V_M2_MASK |
12457 | 0U, // PseudoVSSSEG3E8_V_M1 |
12458 | 0U, // PseudoVSSSEG3E8_V_M1_MASK |
12459 | 0U, // PseudoVSSSEG3E8_V_M2 |
12460 | 0U, // PseudoVSSSEG3E8_V_M2_MASK |
12461 | 0U, // PseudoVSSSEG3E8_V_MF2 |
12462 | 0U, // PseudoVSSSEG3E8_V_MF2_MASK |
12463 | 0U, // PseudoVSSSEG3E8_V_MF4 |
12464 | 0U, // PseudoVSSSEG3E8_V_MF4_MASK |
12465 | 0U, // PseudoVSSSEG3E8_V_MF8 |
12466 | 0U, // PseudoVSSSEG3E8_V_MF8_MASK |
12467 | 0U, // PseudoVSSSEG4E16_V_M1 |
12468 | 0U, // PseudoVSSSEG4E16_V_M1_MASK |
12469 | 0U, // PseudoVSSSEG4E16_V_M2 |
12470 | 0U, // PseudoVSSSEG4E16_V_M2_MASK |
12471 | 0U, // PseudoVSSSEG4E16_V_MF2 |
12472 | 0U, // PseudoVSSSEG4E16_V_MF2_MASK |
12473 | 0U, // PseudoVSSSEG4E16_V_MF4 |
12474 | 0U, // PseudoVSSSEG4E16_V_MF4_MASK |
12475 | 0U, // PseudoVSSSEG4E32_V_M1 |
12476 | 0U, // PseudoVSSSEG4E32_V_M1_MASK |
12477 | 0U, // PseudoVSSSEG4E32_V_M2 |
12478 | 0U, // PseudoVSSSEG4E32_V_M2_MASK |
12479 | 0U, // PseudoVSSSEG4E32_V_MF2 |
12480 | 0U, // PseudoVSSSEG4E32_V_MF2_MASK |
12481 | 0U, // PseudoVSSSEG4E64_V_M1 |
12482 | 0U, // PseudoVSSSEG4E64_V_M1_MASK |
12483 | 0U, // PseudoVSSSEG4E64_V_M2 |
12484 | 0U, // PseudoVSSSEG4E64_V_M2_MASK |
12485 | 0U, // PseudoVSSSEG4E8_V_M1 |
12486 | 0U, // PseudoVSSSEG4E8_V_M1_MASK |
12487 | 0U, // PseudoVSSSEG4E8_V_M2 |
12488 | 0U, // PseudoVSSSEG4E8_V_M2_MASK |
12489 | 0U, // PseudoVSSSEG4E8_V_MF2 |
12490 | 0U, // PseudoVSSSEG4E8_V_MF2_MASK |
12491 | 0U, // PseudoVSSSEG4E8_V_MF4 |
12492 | 0U, // PseudoVSSSEG4E8_V_MF4_MASK |
12493 | 0U, // PseudoVSSSEG4E8_V_MF8 |
12494 | 0U, // PseudoVSSSEG4E8_V_MF8_MASK |
12495 | 0U, // PseudoVSSSEG5E16_V_M1 |
12496 | 0U, // PseudoVSSSEG5E16_V_M1_MASK |
12497 | 0U, // PseudoVSSSEG5E16_V_MF2 |
12498 | 0U, // PseudoVSSSEG5E16_V_MF2_MASK |
12499 | 0U, // PseudoVSSSEG5E16_V_MF4 |
12500 | 0U, // PseudoVSSSEG5E16_V_MF4_MASK |
12501 | 0U, // PseudoVSSSEG5E32_V_M1 |
12502 | 0U, // PseudoVSSSEG5E32_V_M1_MASK |
12503 | 0U, // PseudoVSSSEG5E32_V_MF2 |
12504 | 0U, // PseudoVSSSEG5E32_V_MF2_MASK |
12505 | 0U, // PseudoVSSSEG5E64_V_M1 |
12506 | 0U, // PseudoVSSSEG5E64_V_M1_MASK |
12507 | 0U, // PseudoVSSSEG5E8_V_M1 |
12508 | 0U, // PseudoVSSSEG5E8_V_M1_MASK |
12509 | 0U, // PseudoVSSSEG5E8_V_MF2 |
12510 | 0U, // PseudoVSSSEG5E8_V_MF2_MASK |
12511 | 0U, // PseudoVSSSEG5E8_V_MF4 |
12512 | 0U, // PseudoVSSSEG5E8_V_MF4_MASK |
12513 | 0U, // PseudoVSSSEG5E8_V_MF8 |
12514 | 0U, // PseudoVSSSEG5E8_V_MF8_MASK |
12515 | 0U, // PseudoVSSSEG6E16_V_M1 |
12516 | 0U, // PseudoVSSSEG6E16_V_M1_MASK |
12517 | 0U, // PseudoVSSSEG6E16_V_MF2 |
12518 | 0U, // PseudoVSSSEG6E16_V_MF2_MASK |
12519 | 0U, // PseudoVSSSEG6E16_V_MF4 |
12520 | 0U, // PseudoVSSSEG6E16_V_MF4_MASK |
12521 | 0U, // PseudoVSSSEG6E32_V_M1 |
12522 | 0U, // PseudoVSSSEG6E32_V_M1_MASK |
12523 | 0U, // PseudoVSSSEG6E32_V_MF2 |
12524 | 0U, // PseudoVSSSEG6E32_V_MF2_MASK |
12525 | 0U, // PseudoVSSSEG6E64_V_M1 |
12526 | 0U, // PseudoVSSSEG6E64_V_M1_MASK |
12527 | 0U, // PseudoVSSSEG6E8_V_M1 |
12528 | 0U, // PseudoVSSSEG6E8_V_M1_MASK |
12529 | 0U, // PseudoVSSSEG6E8_V_MF2 |
12530 | 0U, // PseudoVSSSEG6E8_V_MF2_MASK |
12531 | 0U, // PseudoVSSSEG6E8_V_MF4 |
12532 | 0U, // PseudoVSSSEG6E8_V_MF4_MASK |
12533 | 0U, // PseudoVSSSEG6E8_V_MF8 |
12534 | 0U, // PseudoVSSSEG6E8_V_MF8_MASK |
12535 | 0U, // PseudoVSSSEG7E16_V_M1 |
12536 | 0U, // PseudoVSSSEG7E16_V_M1_MASK |
12537 | 0U, // PseudoVSSSEG7E16_V_MF2 |
12538 | 0U, // PseudoVSSSEG7E16_V_MF2_MASK |
12539 | 0U, // PseudoVSSSEG7E16_V_MF4 |
12540 | 0U, // PseudoVSSSEG7E16_V_MF4_MASK |
12541 | 0U, // PseudoVSSSEG7E32_V_M1 |
12542 | 0U, // PseudoVSSSEG7E32_V_M1_MASK |
12543 | 0U, // PseudoVSSSEG7E32_V_MF2 |
12544 | 0U, // PseudoVSSSEG7E32_V_MF2_MASK |
12545 | 0U, // PseudoVSSSEG7E64_V_M1 |
12546 | 0U, // PseudoVSSSEG7E64_V_M1_MASK |
12547 | 0U, // PseudoVSSSEG7E8_V_M1 |
12548 | 0U, // PseudoVSSSEG7E8_V_M1_MASK |
12549 | 0U, // PseudoVSSSEG7E8_V_MF2 |
12550 | 0U, // PseudoVSSSEG7E8_V_MF2_MASK |
12551 | 0U, // PseudoVSSSEG7E8_V_MF4 |
12552 | 0U, // PseudoVSSSEG7E8_V_MF4_MASK |
12553 | 0U, // PseudoVSSSEG7E8_V_MF8 |
12554 | 0U, // PseudoVSSSEG7E8_V_MF8_MASK |
12555 | 0U, // PseudoVSSSEG8E16_V_M1 |
12556 | 0U, // PseudoVSSSEG8E16_V_M1_MASK |
12557 | 0U, // PseudoVSSSEG8E16_V_MF2 |
12558 | 0U, // PseudoVSSSEG8E16_V_MF2_MASK |
12559 | 0U, // PseudoVSSSEG8E16_V_MF4 |
12560 | 0U, // PseudoVSSSEG8E16_V_MF4_MASK |
12561 | 0U, // PseudoVSSSEG8E32_V_M1 |
12562 | 0U, // PseudoVSSSEG8E32_V_M1_MASK |
12563 | 0U, // PseudoVSSSEG8E32_V_MF2 |
12564 | 0U, // PseudoVSSSEG8E32_V_MF2_MASK |
12565 | 0U, // PseudoVSSSEG8E64_V_M1 |
12566 | 0U, // PseudoVSSSEG8E64_V_M1_MASK |
12567 | 0U, // PseudoVSSSEG8E8_V_M1 |
12568 | 0U, // PseudoVSSSEG8E8_V_M1_MASK |
12569 | 0U, // PseudoVSSSEG8E8_V_MF2 |
12570 | 0U, // PseudoVSSSEG8E8_V_MF2_MASK |
12571 | 0U, // PseudoVSSSEG8E8_V_MF4 |
12572 | 0U, // PseudoVSSSEG8E8_V_MF4_MASK |
12573 | 0U, // PseudoVSSSEG8E8_V_MF8 |
12574 | 0U, // PseudoVSSSEG8E8_V_MF8_MASK |
12575 | 0U, // PseudoVSSUBU_VV_M1 |
12576 | 0U, // PseudoVSSUBU_VV_M1_MASK |
12577 | 0U, // PseudoVSSUBU_VV_M2 |
12578 | 0U, // PseudoVSSUBU_VV_M2_MASK |
12579 | 0U, // PseudoVSSUBU_VV_M4 |
12580 | 0U, // PseudoVSSUBU_VV_M4_MASK |
12581 | 0U, // PseudoVSSUBU_VV_M8 |
12582 | 0U, // PseudoVSSUBU_VV_M8_MASK |
12583 | 0U, // PseudoVSSUBU_VV_MF2 |
12584 | 0U, // PseudoVSSUBU_VV_MF2_MASK |
12585 | 0U, // PseudoVSSUBU_VV_MF4 |
12586 | 0U, // PseudoVSSUBU_VV_MF4_MASK |
12587 | 0U, // PseudoVSSUBU_VV_MF8 |
12588 | 0U, // PseudoVSSUBU_VV_MF8_MASK |
12589 | 0U, // PseudoVSSUBU_VX_M1 |
12590 | 0U, // PseudoVSSUBU_VX_M1_MASK |
12591 | 0U, // PseudoVSSUBU_VX_M2 |
12592 | 0U, // PseudoVSSUBU_VX_M2_MASK |
12593 | 0U, // PseudoVSSUBU_VX_M4 |
12594 | 0U, // PseudoVSSUBU_VX_M4_MASK |
12595 | 0U, // PseudoVSSUBU_VX_M8 |
12596 | 0U, // PseudoVSSUBU_VX_M8_MASK |
12597 | 0U, // PseudoVSSUBU_VX_MF2 |
12598 | 0U, // PseudoVSSUBU_VX_MF2_MASK |
12599 | 0U, // PseudoVSSUBU_VX_MF4 |
12600 | 0U, // PseudoVSSUBU_VX_MF4_MASK |
12601 | 0U, // PseudoVSSUBU_VX_MF8 |
12602 | 0U, // PseudoVSSUBU_VX_MF8_MASK |
12603 | 0U, // PseudoVSSUB_VV_M1 |
12604 | 0U, // PseudoVSSUB_VV_M1_MASK |
12605 | 0U, // PseudoVSSUB_VV_M2 |
12606 | 0U, // PseudoVSSUB_VV_M2_MASK |
12607 | 0U, // PseudoVSSUB_VV_M4 |
12608 | 0U, // PseudoVSSUB_VV_M4_MASK |
12609 | 0U, // PseudoVSSUB_VV_M8 |
12610 | 0U, // PseudoVSSUB_VV_M8_MASK |
12611 | 0U, // PseudoVSSUB_VV_MF2 |
12612 | 0U, // PseudoVSSUB_VV_MF2_MASK |
12613 | 0U, // PseudoVSSUB_VV_MF4 |
12614 | 0U, // PseudoVSSUB_VV_MF4_MASK |
12615 | 0U, // PseudoVSSUB_VV_MF8 |
12616 | 0U, // PseudoVSSUB_VV_MF8_MASK |
12617 | 0U, // PseudoVSSUB_VX_M1 |
12618 | 0U, // PseudoVSSUB_VX_M1_MASK |
12619 | 0U, // PseudoVSSUB_VX_M2 |
12620 | 0U, // PseudoVSSUB_VX_M2_MASK |
12621 | 0U, // PseudoVSSUB_VX_M4 |
12622 | 0U, // PseudoVSSUB_VX_M4_MASK |
12623 | 0U, // PseudoVSSUB_VX_M8 |
12624 | 0U, // PseudoVSSUB_VX_M8_MASK |
12625 | 0U, // PseudoVSSUB_VX_MF2 |
12626 | 0U, // PseudoVSSUB_VX_MF2_MASK |
12627 | 0U, // PseudoVSSUB_VX_MF4 |
12628 | 0U, // PseudoVSSUB_VX_MF4_MASK |
12629 | 0U, // PseudoVSSUB_VX_MF8 |
12630 | 0U, // PseudoVSSUB_VX_MF8_MASK |
12631 | 0U, // PseudoVSUB_VV_M1 |
12632 | 0U, // PseudoVSUB_VV_M1_MASK |
12633 | 0U, // PseudoVSUB_VV_M2 |
12634 | 0U, // PseudoVSUB_VV_M2_MASK |
12635 | 0U, // PseudoVSUB_VV_M4 |
12636 | 0U, // PseudoVSUB_VV_M4_MASK |
12637 | 0U, // PseudoVSUB_VV_M8 |
12638 | 0U, // PseudoVSUB_VV_M8_MASK |
12639 | 0U, // PseudoVSUB_VV_MF2 |
12640 | 0U, // PseudoVSUB_VV_MF2_MASK |
12641 | 0U, // PseudoVSUB_VV_MF4 |
12642 | 0U, // PseudoVSUB_VV_MF4_MASK |
12643 | 0U, // PseudoVSUB_VV_MF8 |
12644 | 0U, // PseudoVSUB_VV_MF8_MASK |
12645 | 0U, // PseudoVSUB_VX_M1 |
12646 | 0U, // PseudoVSUB_VX_M1_MASK |
12647 | 0U, // PseudoVSUB_VX_M2 |
12648 | 0U, // PseudoVSUB_VX_M2_MASK |
12649 | 0U, // PseudoVSUB_VX_M4 |
12650 | 0U, // PseudoVSUB_VX_M4_MASK |
12651 | 0U, // PseudoVSUB_VX_M8 |
12652 | 0U, // PseudoVSUB_VX_M8_MASK |
12653 | 0U, // PseudoVSUB_VX_MF2 |
12654 | 0U, // PseudoVSUB_VX_MF2_MASK |
12655 | 0U, // PseudoVSUB_VX_MF4 |
12656 | 0U, // PseudoVSUB_VX_MF4_MASK |
12657 | 0U, // PseudoVSUB_VX_MF8 |
12658 | 0U, // PseudoVSUB_VX_MF8_MASK |
12659 | 0U, // PseudoVSUXEI16_V_M1_M1 |
12660 | 0U, // PseudoVSUXEI16_V_M1_M1_MASK |
12661 | 0U, // PseudoVSUXEI16_V_M1_M2 |
12662 | 0U, // PseudoVSUXEI16_V_M1_M2_MASK |
12663 | 0U, // PseudoVSUXEI16_V_M1_M4 |
12664 | 0U, // PseudoVSUXEI16_V_M1_M4_MASK |
12665 | 0U, // PseudoVSUXEI16_V_M1_MF2 |
12666 | 0U, // PseudoVSUXEI16_V_M1_MF2_MASK |
12667 | 0U, // PseudoVSUXEI16_V_M2_M1 |
12668 | 0U, // PseudoVSUXEI16_V_M2_M1_MASK |
12669 | 0U, // PseudoVSUXEI16_V_M2_M2 |
12670 | 0U, // PseudoVSUXEI16_V_M2_M2_MASK |
12671 | 0U, // PseudoVSUXEI16_V_M2_M4 |
12672 | 0U, // PseudoVSUXEI16_V_M2_M4_MASK |
12673 | 0U, // PseudoVSUXEI16_V_M2_M8 |
12674 | 0U, // PseudoVSUXEI16_V_M2_M8_MASK |
12675 | 0U, // PseudoVSUXEI16_V_M4_M2 |
12676 | 0U, // PseudoVSUXEI16_V_M4_M2_MASK |
12677 | 0U, // PseudoVSUXEI16_V_M4_M4 |
12678 | 0U, // PseudoVSUXEI16_V_M4_M4_MASK |
12679 | 0U, // PseudoVSUXEI16_V_M4_M8 |
12680 | 0U, // PseudoVSUXEI16_V_M4_M8_MASK |
12681 | 0U, // PseudoVSUXEI16_V_M8_M4 |
12682 | 0U, // PseudoVSUXEI16_V_M8_M4_MASK |
12683 | 0U, // PseudoVSUXEI16_V_M8_M8 |
12684 | 0U, // PseudoVSUXEI16_V_M8_M8_MASK |
12685 | 0U, // PseudoVSUXEI16_V_MF2_M1 |
12686 | 0U, // PseudoVSUXEI16_V_MF2_M1_MASK |
12687 | 0U, // PseudoVSUXEI16_V_MF2_M2 |
12688 | 0U, // PseudoVSUXEI16_V_MF2_M2_MASK |
12689 | 0U, // PseudoVSUXEI16_V_MF2_MF2 |
12690 | 0U, // PseudoVSUXEI16_V_MF2_MF2_MASK |
12691 | 0U, // PseudoVSUXEI16_V_MF2_MF4 |
12692 | 0U, // PseudoVSUXEI16_V_MF2_MF4_MASK |
12693 | 0U, // PseudoVSUXEI16_V_MF4_M1 |
12694 | 0U, // PseudoVSUXEI16_V_MF4_M1_MASK |
12695 | 0U, // PseudoVSUXEI16_V_MF4_MF2 |
12696 | 0U, // PseudoVSUXEI16_V_MF4_MF2_MASK |
12697 | 0U, // PseudoVSUXEI16_V_MF4_MF4 |
12698 | 0U, // PseudoVSUXEI16_V_MF4_MF4_MASK |
12699 | 0U, // PseudoVSUXEI16_V_MF4_MF8 |
12700 | 0U, // PseudoVSUXEI16_V_MF4_MF8_MASK |
12701 | 0U, // PseudoVSUXEI32_V_M1_M1 |
12702 | 0U, // PseudoVSUXEI32_V_M1_M1_MASK |
12703 | 0U, // PseudoVSUXEI32_V_M1_M2 |
12704 | 0U, // PseudoVSUXEI32_V_M1_M2_MASK |
12705 | 0U, // PseudoVSUXEI32_V_M1_MF2 |
12706 | 0U, // PseudoVSUXEI32_V_M1_MF2_MASK |
12707 | 0U, // PseudoVSUXEI32_V_M1_MF4 |
12708 | 0U, // PseudoVSUXEI32_V_M1_MF4_MASK |
12709 | 0U, // PseudoVSUXEI32_V_M2_M1 |
12710 | 0U, // PseudoVSUXEI32_V_M2_M1_MASK |
12711 | 0U, // PseudoVSUXEI32_V_M2_M2 |
12712 | 0U, // PseudoVSUXEI32_V_M2_M2_MASK |
12713 | 0U, // PseudoVSUXEI32_V_M2_M4 |
12714 | 0U, // PseudoVSUXEI32_V_M2_M4_MASK |
12715 | 0U, // PseudoVSUXEI32_V_M2_MF2 |
12716 | 0U, // PseudoVSUXEI32_V_M2_MF2_MASK |
12717 | 0U, // PseudoVSUXEI32_V_M4_M1 |
12718 | 0U, // PseudoVSUXEI32_V_M4_M1_MASK |
12719 | 0U, // PseudoVSUXEI32_V_M4_M2 |
12720 | 0U, // PseudoVSUXEI32_V_M4_M2_MASK |
12721 | 0U, // PseudoVSUXEI32_V_M4_M4 |
12722 | 0U, // PseudoVSUXEI32_V_M4_M4_MASK |
12723 | 0U, // PseudoVSUXEI32_V_M4_M8 |
12724 | 0U, // PseudoVSUXEI32_V_M4_M8_MASK |
12725 | 0U, // PseudoVSUXEI32_V_M8_M2 |
12726 | 0U, // PseudoVSUXEI32_V_M8_M2_MASK |
12727 | 0U, // PseudoVSUXEI32_V_M8_M4 |
12728 | 0U, // PseudoVSUXEI32_V_M8_M4_MASK |
12729 | 0U, // PseudoVSUXEI32_V_M8_M8 |
12730 | 0U, // PseudoVSUXEI32_V_M8_M8_MASK |
12731 | 0U, // PseudoVSUXEI32_V_MF2_M1 |
12732 | 0U, // PseudoVSUXEI32_V_MF2_M1_MASK |
12733 | 0U, // PseudoVSUXEI32_V_MF2_MF2 |
12734 | 0U, // PseudoVSUXEI32_V_MF2_MF2_MASK |
12735 | 0U, // PseudoVSUXEI32_V_MF2_MF4 |
12736 | 0U, // PseudoVSUXEI32_V_MF2_MF4_MASK |
12737 | 0U, // PseudoVSUXEI32_V_MF2_MF8 |
12738 | 0U, // PseudoVSUXEI32_V_MF2_MF8_MASK |
12739 | 0U, // PseudoVSUXEI64_V_M1_M1 |
12740 | 0U, // PseudoVSUXEI64_V_M1_M1_MASK |
12741 | 0U, // PseudoVSUXEI64_V_M1_MF2 |
12742 | 0U, // PseudoVSUXEI64_V_M1_MF2_MASK |
12743 | 0U, // PseudoVSUXEI64_V_M1_MF4 |
12744 | 0U, // PseudoVSUXEI64_V_M1_MF4_MASK |
12745 | 0U, // PseudoVSUXEI64_V_M1_MF8 |
12746 | 0U, // PseudoVSUXEI64_V_M1_MF8_MASK |
12747 | 0U, // PseudoVSUXEI64_V_M2_M1 |
12748 | 0U, // PseudoVSUXEI64_V_M2_M1_MASK |
12749 | 0U, // PseudoVSUXEI64_V_M2_M2 |
12750 | 0U, // PseudoVSUXEI64_V_M2_M2_MASK |
12751 | 0U, // PseudoVSUXEI64_V_M2_MF2 |
12752 | 0U, // PseudoVSUXEI64_V_M2_MF2_MASK |
12753 | 0U, // PseudoVSUXEI64_V_M2_MF4 |
12754 | 0U, // PseudoVSUXEI64_V_M2_MF4_MASK |
12755 | 0U, // PseudoVSUXEI64_V_M4_M1 |
12756 | 0U, // PseudoVSUXEI64_V_M4_M1_MASK |
12757 | 0U, // PseudoVSUXEI64_V_M4_M2 |
12758 | 0U, // PseudoVSUXEI64_V_M4_M2_MASK |
12759 | 0U, // PseudoVSUXEI64_V_M4_M4 |
12760 | 0U, // PseudoVSUXEI64_V_M4_M4_MASK |
12761 | 0U, // PseudoVSUXEI64_V_M4_MF2 |
12762 | 0U, // PseudoVSUXEI64_V_M4_MF2_MASK |
12763 | 0U, // PseudoVSUXEI64_V_M8_M1 |
12764 | 0U, // PseudoVSUXEI64_V_M8_M1_MASK |
12765 | 0U, // PseudoVSUXEI64_V_M8_M2 |
12766 | 0U, // PseudoVSUXEI64_V_M8_M2_MASK |
12767 | 0U, // PseudoVSUXEI64_V_M8_M4 |
12768 | 0U, // PseudoVSUXEI64_V_M8_M4_MASK |
12769 | 0U, // PseudoVSUXEI64_V_M8_M8 |
12770 | 0U, // PseudoVSUXEI64_V_M8_M8_MASK |
12771 | 0U, // PseudoVSUXEI8_V_M1_M1 |
12772 | 0U, // PseudoVSUXEI8_V_M1_M1_MASK |
12773 | 0U, // PseudoVSUXEI8_V_M1_M2 |
12774 | 0U, // PseudoVSUXEI8_V_M1_M2_MASK |
12775 | 0U, // PseudoVSUXEI8_V_M1_M4 |
12776 | 0U, // PseudoVSUXEI8_V_M1_M4_MASK |
12777 | 0U, // PseudoVSUXEI8_V_M1_M8 |
12778 | 0U, // PseudoVSUXEI8_V_M1_M8_MASK |
12779 | 0U, // PseudoVSUXEI8_V_M2_M2 |
12780 | 0U, // PseudoVSUXEI8_V_M2_M2_MASK |
12781 | 0U, // PseudoVSUXEI8_V_M2_M4 |
12782 | 0U, // PseudoVSUXEI8_V_M2_M4_MASK |
12783 | 0U, // PseudoVSUXEI8_V_M2_M8 |
12784 | 0U, // PseudoVSUXEI8_V_M2_M8_MASK |
12785 | 0U, // PseudoVSUXEI8_V_M4_M4 |
12786 | 0U, // PseudoVSUXEI8_V_M4_M4_MASK |
12787 | 0U, // PseudoVSUXEI8_V_M4_M8 |
12788 | 0U, // PseudoVSUXEI8_V_M4_M8_MASK |
12789 | 0U, // PseudoVSUXEI8_V_M8_M8 |
12790 | 0U, // PseudoVSUXEI8_V_M8_M8_MASK |
12791 | 0U, // PseudoVSUXEI8_V_MF2_M1 |
12792 | 0U, // PseudoVSUXEI8_V_MF2_M1_MASK |
12793 | 0U, // PseudoVSUXEI8_V_MF2_M2 |
12794 | 0U, // PseudoVSUXEI8_V_MF2_M2_MASK |
12795 | 0U, // PseudoVSUXEI8_V_MF2_M4 |
12796 | 0U, // PseudoVSUXEI8_V_MF2_M4_MASK |
12797 | 0U, // PseudoVSUXEI8_V_MF2_MF2 |
12798 | 0U, // PseudoVSUXEI8_V_MF2_MF2_MASK |
12799 | 0U, // PseudoVSUXEI8_V_MF4_M1 |
12800 | 0U, // PseudoVSUXEI8_V_MF4_M1_MASK |
12801 | 0U, // PseudoVSUXEI8_V_MF4_M2 |
12802 | 0U, // PseudoVSUXEI8_V_MF4_M2_MASK |
12803 | 0U, // PseudoVSUXEI8_V_MF4_MF2 |
12804 | 0U, // PseudoVSUXEI8_V_MF4_MF2_MASK |
12805 | 0U, // PseudoVSUXEI8_V_MF4_MF4 |
12806 | 0U, // PseudoVSUXEI8_V_MF4_MF4_MASK |
12807 | 0U, // PseudoVSUXEI8_V_MF8_M1 |
12808 | 0U, // PseudoVSUXEI8_V_MF8_M1_MASK |
12809 | 0U, // PseudoVSUXEI8_V_MF8_MF2 |
12810 | 0U, // PseudoVSUXEI8_V_MF8_MF2_MASK |
12811 | 0U, // PseudoVSUXEI8_V_MF8_MF4 |
12812 | 0U, // PseudoVSUXEI8_V_MF8_MF4_MASK |
12813 | 0U, // PseudoVSUXEI8_V_MF8_MF8 |
12814 | 0U, // PseudoVSUXEI8_V_MF8_MF8_MASK |
12815 | 0U, // PseudoVSUXSEG2EI16_V_M1_M1 |
12816 | 0U, // PseudoVSUXSEG2EI16_V_M1_M1_MASK |
12817 | 0U, // PseudoVSUXSEG2EI16_V_M1_M2 |
12818 | 0U, // PseudoVSUXSEG2EI16_V_M1_M2_MASK |
12819 | 0U, // PseudoVSUXSEG2EI16_V_M1_M4 |
12820 | 0U, // PseudoVSUXSEG2EI16_V_M1_M4_MASK |
12821 | 0U, // PseudoVSUXSEG2EI16_V_M1_MF2 |
12822 | 0U, // PseudoVSUXSEG2EI16_V_M1_MF2_MASK |
12823 | 0U, // PseudoVSUXSEG2EI16_V_M2_M1 |
12824 | 0U, // PseudoVSUXSEG2EI16_V_M2_M1_MASK |
12825 | 0U, // PseudoVSUXSEG2EI16_V_M2_M2 |
12826 | 0U, // PseudoVSUXSEG2EI16_V_M2_M2_MASK |
12827 | 0U, // PseudoVSUXSEG2EI16_V_M2_M4 |
12828 | 0U, // PseudoVSUXSEG2EI16_V_M2_M4_MASK |
12829 | 0U, // PseudoVSUXSEG2EI16_V_M4_M2 |
12830 | 0U, // PseudoVSUXSEG2EI16_V_M4_M2_MASK |
12831 | 0U, // PseudoVSUXSEG2EI16_V_M4_M4 |
12832 | 0U, // PseudoVSUXSEG2EI16_V_M4_M4_MASK |
12833 | 0U, // PseudoVSUXSEG2EI16_V_M8_M4 |
12834 | 0U, // PseudoVSUXSEG2EI16_V_M8_M4_MASK |
12835 | 0U, // PseudoVSUXSEG2EI16_V_MF2_M1 |
12836 | 0U, // PseudoVSUXSEG2EI16_V_MF2_M1_MASK |
12837 | 0U, // PseudoVSUXSEG2EI16_V_MF2_M2 |
12838 | 0U, // PseudoVSUXSEG2EI16_V_MF2_M2_MASK |
12839 | 0U, // PseudoVSUXSEG2EI16_V_MF2_MF2 |
12840 | 0U, // PseudoVSUXSEG2EI16_V_MF2_MF2_MASK |
12841 | 0U, // PseudoVSUXSEG2EI16_V_MF2_MF4 |
12842 | 0U, // PseudoVSUXSEG2EI16_V_MF2_MF4_MASK |
12843 | 0U, // PseudoVSUXSEG2EI16_V_MF4_M1 |
12844 | 0U, // PseudoVSUXSEG2EI16_V_MF4_M1_MASK |
12845 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF2 |
12846 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF2_MASK |
12847 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF4 |
12848 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF4_MASK |
12849 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF8 |
12850 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF8_MASK |
12851 | 0U, // PseudoVSUXSEG2EI32_V_M1_M1 |
12852 | 0U, // PseudoVSUXSEG2EI32_V_M1_M1_MASK |
12853 | 0U, // PseudoVSUXSEG2EI32_V_M1_M2 |
12854 | 0U, // PseudoVSUXSEG2EI32_V_M1_M2_MASK |
12855 | 0U, // PseudoVSUXSEG2EI32_V_M1_MF2 |
12856 | 0U, // PseudoVSUXSEG2EI32_V_M1_MF2_MASK |
12857 | 0U, // PseudoVSUXSEG2EI32_V_M1_MF4 |
12858 | 0U, // PseudoVSUXSEG2EI32_V_M1_MF4_MASK |
12859 | 0U, // PseudoVSUXSEG2EI32_V_M2_M1 |
12860 | 0U, // PseudoVSUXSEG2EI32_V_M2_M1_MASK |
12861 | 0U, // PseudoVSUXSEG2EI32_V_M2_M2 |
12862 | 0U, // PseudoVSUXSEG2EI32_V_M2_M2_MASK |
12863 | 0U, // PseudoVSUXSEG2EI32_V_M2_M4 |
12864 | 0U, // PseudoVSUXSEG2EI32_V_M2_M4_MASK |
12865 | 0U, // PseudoVSUXSEG2EI32_V_M2_MF2 |
12866 | 0U, // PseudoVSUXSEG2EI32_V_M2_MF2_MASK |
12867 | 0U, // PseudoVSUXSEG2EI32_V_M4_M1 |
12868 | 0U, // PseudoVSUXSEG2EI32_V_M4_M1_MASK |
12869 | 0U, // PseudoVSUXSEG2EI32_V_M4_M2 |
12870 | 0U, // PseudoVSUXSEG2EI32_V_M4_M2_MASK |
12871 | 0U, // PseudoVSUXSEG2EI32_V_M4_M4 |
12872 | 0U, // PseudoVSUXSEG2EI32_V_M4_M4_MASK |
12873 | 0U, // PseudoVSUXSEG2EI32_V_M8_M2 |
12874 | 0U, // PseudoVSUXSEG2EI32_V_M8_M2_MASK |
12875 | 0U, // PseudoVSUXSEG2EI32_V_M8_M4 |
12876 | 0U, // PseudoVSUXSEG2EI32_V_M8_M4_MASK |
12877 | 0U, // PseudoVSUXSEG2EI32_V_MF2_M1 |
12878 | 0U, // PseudoVSUXSEG2EI32_V_MF2_M1_MASK |
12879 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF2 |
12880 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF2_MASK |
12881 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF4 |
12882 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF4_MASK |
12883 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF8 |
12884 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF8_MASK |
12885 | 0U, // PseudoVSUXSEG2EI64_V_M1_M1 |
12886 | 0U, // PseudoVSUXSEG2EI64_V_M1_M1_MASK |
12887 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF2 |
12888 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF2_MASK |
12889 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF4 |
12890 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF4_MASK |
12891 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF8 |
12892 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF8_MASK |
12893 | 0U, // PseudoVSUXSEG2EI64_V_M2_M1 |
12894 | 0U, // PseudoVSUXSEG2EI64_V_M2_M1_MASK |
12895 | 0U, // PseudoVSUXSEG2EI64_V_M2_M2 |
12896 | 0U, // PseudoVSUXSEG2EI64_V_M2_M2_MASK |
12897 | 0U, // PseudoVSUXSEG2EI64_V_M2_MF2 |
12898 | 0U, // PseudoVSUXSEG2EI64_V_M2_MF2_MASK |
12899 | 0U, // PseudoVSUXSEG2EI64_V_M2_MF4 |
12900 | 0U, // PseudoVSUXSEG2EI64_V_M2_MF4_MASK |
12901 | 0U, // PseudoVSUXSEG2EI64_V_M4_M1 |
12902 | 0U, // PseudoVSUXSEG2EI64_V_M4_M1_MASK |
12903 | 0U, // PseudoVSUXSEG2EI64_V_M4_M2 |
12904 | 0U, // PseudoVSUXSEG2EI64_V_M4_M2_MASK |
12905 | 0U, // PseudoVSUXSEG2EI64_V_M4_M4 |
12906 | 0U, // PseudoVSUXSEG2EI64_V_M4_M4_MASK |
12907 | 0U, // PseudoVSUXSEG2EI64_V_M4_MF2 |
12908 | 0U, // PseudoVSUXSEG2EI64_V_M4_MF2_MASK |
12909 | 0U, // PseudoVSUXSEG2EI64_V_M8_M1 |
12910 | 0U, // PseudoVSUXSEG2EI64_V_M8_M1_MASK |
12911 | 0U, // PseudoVSUXSEG2EI64_V_M8_M2 |
12912 | 0U, // PseudoVSUXSEG2EI64_V_M8_M2_MASK |
12913 | 0U, // PseudoVSUXSEG2EI64_V_M8_M4 |
12914 | 0U, // PseudoVSUXSEG2EI64_V_M8_M4_MASK |
12915 | 0U, // PseudoVSUXSEG2EI8_V_M1_M1 |
12916 | 0U, // PseudoVSUXSEG2EI8_V_M1_M1_MASK |
12917 | 0U, // PseudoVSUXSEG2EI8_V_M1_M2 |
12918 | 0U, // PseudoVSUXSEG2EI8_V_M1_M2_MASK |
12919 | 0U, // PseudoVSUXSEG2EI8_V_M1_M4 |
12920 | 0U, // PseudoVSUXSEG2EI8_V_M1_M4_MASK |
12921 | 0U, // PseudoVSUXSEG2EI8_V_M2_M2 |
12922 | 0U, // PseudoVSUXSEG2EI8_V_M2_M2_MASK |
12923 | 0U, // PseudoVSUXSEG2EI8_V_M2_M4 |
12924 | 0U, // PseudoVSUXSEG2EI8_V_M2_M4_MASK |
12925 | 0U, // PseudoVSUXSEG2EI8_V_M4_M4 |
12926 | 0U, // PseudoVSUXSEG2EI8_V_M4_M4_MASK |
12927 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M1 |
12928 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M1_MASK |
12929 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M2 |
12930 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M2_MASK |
12931 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M4 |
12932 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M4_MASK |
12933 | 0U, // PseudoVSUXSEG2EI8_V_MF2_MF2 |
12934 | 0U, // PseudoVSUXSEG2EI8_V_MF2_MF2_MASK |
12935 | 0U, // PseudoVSUXSEG2EI8_V_MF4_M1 |
12936 | 0U, // PseudoVSUXSEG2EI8_V_MF4_M1_MASK |
12937 | 0U, // PseudoVSUXSEG2EI8_V_MF4_M2 |
12938 | 0U, // PseudoVSUXSEG2EI8_V_MF4_M2_MASK |
12939 | 0U, // PseudoVSUXSEG2EI8_V_MF4_MF2 |
12940 | 0U, // PseudoVSUXSEG2EI8_V_MF4_MF2_MASK |
12941 | 0U, // PseudoVSUXSEG2EI8_V_MF4_MF4 |
12942 | 0U, // PseudoVSUXSEG2EI8_V_MF4_MF4_MASK |
12943 | 0U, // PseudoVSUXSEG2EI8_V_MF8_M1 |
12944 | 0U, // PseudoVSUXSEG2EI8_V_MF8_M1_MASK |
12945 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF2 |
12946 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF2_MASK |
12947 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF4 |
12948 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF4_MASK |
12949 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF8 |
12950 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF8_MASK |
12951 | 0U, // PseudoVSUXSEG3EI16_V_M1_M1 |
12952 | 0U, // PseudoVSUXSEG3EI16_V_M1_M1_MASK |
12953 | 0U, // PseudoVSUXSEG3EI16_V_M1_M2 |
12954 | 0U, // PseudoVSUXSEG3EI16_V_M1_M2_MASK |
12955 | 0U, // PseudoVSUXSEG3EI16_V_M1_MF2 |
12956 | 0U, // PseudoVSUXSEG3EI16_V_M1_MF2_MASK |
12957 | 0U, // PseudoVSUXSEG3EI16_V_M2_M1 |
12958 | 0U, // PseudoVSUXSEG3EI16_V_M2_M1_MASK |
12959 | 0U, // PseudoVSUXSEG3EI16_V_M2_M2 |
12960 | 0U, // PseudoVSUXSEG3EI16_V_M2_M2_MASK |
12961 | 0U, // PseudoVSUXSEG3EI16_V_M4_M2 |
12962 | 0U, // PseudoVSUXSEG3EI16_V_M4_M2_MASK |
12963 | 0U, // PseudoVSUXSEG3EI16_V_MF2_M1 |
12964 | 0U, // PseudoVSUXSEG3EI16_V_MF2_M1_MASK |
12965 | 0U, // PseudoVSUXSEG3EI16_V_MF2_M2 |
12966 | 0U, // PseudoVSUXSEG3EI16_V_MF2_M2_MASK |
12967 | 0U, // PseudoVSUXSEG3EI16_V_MF2_MF2 |
12968 | 0U, // PseudoVSUXSEG3EI16_V_MF2_MF2_MASK |
12969 | 0U, // PseudoVSUXSEG3EI16_V_MF2_MF4 |
12970 | 0U, // PseudoVSUXSEG3EI16_V_MF2_MF4_MASK |
12971 | 0U, // PseudoVSUXSEG3EI16_V_MF4_M1 |
12972 | 0U, // PseudoVSUXSEG3EI16_V_MF4_M1_MASK |
12973 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF2 |
12974 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF2_MASK |
12975 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF4 |
12976 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF4_MASK |
12977 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF8 |
12978 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF8_MASK |
12979 | 0U, // PseudoVSUXSEG3EI32_V_M1_M1 |
12980 | 0U, // PseudoVSUXSEG3EI32_V_M1_M1_MASK |
12981 | 0U, // PseudoVSUXSEG3EI32_V_M1_M2 |
12982 | 0U, // PseudoVSUXSEG3EI32_V_M1_M2_MASK |
12983 | 0U, // PseudoVSUXSEG3EI32_V_M1_MF2 |
12984 | 0U, // PseudoVSUXSEG3EI32_V_M1_MF2_MASK |
12985 | 0U, // PseudoVSUXSEG3EI32_V_M1_MF4 |
12986 | 0U, // PseudoVSUXSEG3EI32_V_M1_MF4_MASK |
12987 | 0U, // PseudoVSUXSEG3EI32_V_M2_M1 |
12988 | 0U, // PseudoVSUXSEG3EI32_V_M2_M1_MASK |
12989 | 0U, // PseudoVSUXSEG3EI32_V_M2_M2 |
12990 | 0U, // PseudoVSUXSEG3EI32_V_M2_M2_MASK |
12991 | 0U, // PseudoVSUXSEG3EI32_V_M2_MF2 |
12992 | 0U, // PseudoVSUXSEG3EI32_V_M2_MF2_MASK |
12993 | 0U, // PseudoVSUXSEG3EI32_V_M4_M1 |
12994 | 0U, // PseudoVSUXSEG3EI32_V_M4_M1_MASK |
12995 | 0U, // PseudoVSUXSEG3EI32_V_M4_M2 |
12996 | 0U, // PseudoVSUXSEG3EI32_V_M4_M2_MASK |
12997 | 0U, // PseudoVSUXSEG3EI32_V_M8_M2 |
12998 | 0U, // PseudoVSUXSEG3EI32_V_M8_M2_MASK |
12999 | 0U, // PseudoVSUXSEG3EI32_V_MF2_M1 |
13000 | 0U, // PseudoVSUXSEG3EI32_V_MF2_M1_MASK |
13001 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF2 |
13002 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF2_MASK |
13003 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF4 |
13004 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF4_MASK |
13005 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF8 |
13006 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF8_MASK |
13007 | 0U, // PseudoVSUXSEG3EI64_V_M1_M1 |
13008 | 0U, // PseudoVSUXSEG3EI64_V_M1_M1_MASK |
13009 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF2 |
13010 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF2_MASK |
13011 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF4 |
13012 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF4_MASK |
13013 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF8 |
13014 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF8_MASK |
13015 | 0U, // PseudoVSUXSEG3EI64_V_M2_M1 |
13016 | 0U, // PseudoVSUXSEG3EI64_V_M2_M1_MASK |
13017 | 0U, // PseudoVSUXSEG3EI64_V_M2_M2 |
13018 | 0U, // PseudoVSUXSEG3EI64_V_M2_M2_MASK |
13019 | 0U, // PseudoVSUXSEG3EI64_V_M2_MF2 |
13020 | 0U, // PseudoVSUXSEG3EI64_V_M2_MF2_MASK |
13021 | 0U, // PseudoVSUXSEG3EI64_V_M2_MF4 |
13022 | 0U, // PseudoVSUXSEG3EI64_V_M2_MF4_MASK |
13023 | 0U, // PseudoVSUXSEG3EI64_V_M4_M1 |
13024 | 0U, // PseudoVSUXSEG3EI64_V_M4_M1_MASK |
13025 | 0U, // PseudoVSUXSEG3EI64_V_M4_M2 |
13026 | 0U, // PseudoVSUXSEG3EI64_V_M4_M2_MASK |
13027 | 0U, // PseudoVSUXSEG3EI64_V_M4_MF2 |
13028 | 0U, // PseudoVSUXSEG3EI64_V_M4_MF2_MASK |
13029 | 0U, // PseudoVSUXSEG3EI64_V_M8_M1 |
13030 | 0U, // PseudoVSUXSEG3EI64_V_M8_M1_MASK |
13031 | 0U, // PseudoVSUXSEG3EI64_V_M8_M2 |
13032 | 0U, // PseudoVSUXSEG3EI64_V_M8_M2_MASK |
13033 | 0U, // PseudoVSUXSEG3EI8_V_M1_M1 |
13034 | 0U, // PseudoVSUXSEG3EI8_V_M1_M1_MASK |
13035 | 0U, // PseudoVSUXSEG3EI8_V_M1_M2 |
13036 | 0U, // PseudoVSUXSEG3EI8_V_M1_M2_MASK |
13037 | 0U, // PseudoVSUXSEG3EI8_V_M2_M2 |
13038 | 0U, // PseudoVSUXSEG3EI8_V_M2_M2_MASK |
13039 | 0U, // PseudoVSUXSEG3EI8_V_MF2_M1 |
13040 | 0U, // PseudoVSUXSEG3EI8_V_MF2_M1_MASK |
13041 | 0U, // PseudoVSUXSEG3EI8_V_MF2_M2 |
13042 | 0U, // PseudoVSUXSEG3EI8_V_MF2_M2_MASK |
13043 | 0U, // PseudoVSUXSEG3EI8_V_MF2_MF2 |
13044 | 0U, // PseudoVSUXSEG3EI8_V_MF2_MF2_MASK |
13045 | 0U, // PseudoVSUXSEG3EI8_V_MF4_M1 |
13046 | 0U, // PseudoVSUXSEG3EI8_V_MF4_M1_MASK |
13047 | 0U, // PseudoVSUXSEG3EI8_V_MF4_M2 |
13048 | 0U, // PseudoVSUXSEG3EI8_V_MF4_M2_MASK |
13049 | 0U, // PseudoVSUXSEG3EI8_V_MF4_MF2 |
13050 | 0U, // PseudoVSUXSEG3EI8_V_MF4_MF2_MASK |
13051 | 0U, // PseudoVSUXSEG3EI8_V_MF4_MF4 |
13052 | 0U, // PseudoVSUXSEG3EI8_V_MF4_MF4_MASK |
13053 | 0U, // PseudoVSUXSEG3EI8_V_MF8_M1 |
13054 | 0U, // PseudoVSUXSEG3EI8_V_MF8_M1_MASK |
13055 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF2 |
13056 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF2_MASK |
13057 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF4 |
13058 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF4_MASK |
13059 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF8 |
13060 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF8_MASK |
13061 | 0U, // PseudoVSUXSEG4EI16_V_M1_M1 |
13062 | 0U, // PseudoVSUXSEG4EI16_V_M1_M1_MASK |
13063 | 0U, // PseudoVSUXSEG4EI16_V_M1_M2 |
13064 | 0U, // PseudoVSUXSEG4EI16_V_M1_M2_MASK |
13065 | 0U, // PseudoVSUXSEG4EI16_V_M1_MF2 |
13066 | 0U, // PseudoVSUXSEG4EI16_V_M1_MF2_MASK |
13067 | 0U, // PseudoVSUXSEG4EI16_V_M2_M1 |
13068 | 0U, // PseudoVSUXSEG4EI16_V_M2_M1_MASK |
13069 | 0U, // PseudoVSUXSEG4EI16_V_M2_M2 |
13070 | 0U, // PseudoVSUXSEG4EI16_V_M2_M2_MASK |
13071 | 0U, // PseudoVSUXSEG4EI16_V_M4_M2 |
13072 | 0U, // PseudoVSUXSEG4EI16_V_M4_M2_MASK |
13073 | 0U, // PseudoVSUXSEG4EI16_V_MF2_M1 |
13074 | 0U, // PseudoVSUXSEG4EI16_V_MF2_M1_MASK |
13075 | 0U, // PseudoVSUXSEG4EI16_V_MF2_M2 |
13076 | 0U, // PseudoVSUXSEG4EI16_V_MF2_M2_MASK |
13077 | 0U, // PseudoVSUXSEG4EI16_V_MF2_MF2 |
13078 | 0U, // PseudoVSUXSEG4EI16_V_MF2_MF2_MASK |
13079 | 0U, // PseudoVSUXSEG4EI16_V_MF2_MF4 |
13080 | 0U, // PseudoVSUXSEG4EI16_V_MF2_MF4_MASK |
13081 | 0U, // PseudoVSUXSEG4EI16_V_MF4_M1 |
13082 | 0U, // PseudoVSUXSEG4EI16_V_MF4_M1_MASK |
13083 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF2 |
13084 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF2_MASK |
13085 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF4 |
13086 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF4_MASK |
13087 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF8 |
13088 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF8_MASK |
13089 | 0U, // PseudoVSUXSEG4EI32_V_M1_M1 |
13090 | 0U, // PseudoVSUXSEG4EI32_V_M1_M1_MASK |
13091 | 0U, // PseudoVSUXSEG4EI32_V_M1_M2 |
13092 | 0U, // PseudoVSUXSEG4EI32_V_M1_M2_MASK |
13093 | 0U, // PseudoVSUXSEG4EI32_V_M1_MF2 |
13094 | 0U, // PseudoVSUXSEG4EI32_V_M1_MF2_MASK |
13095 | 0U, // PseudoVSUXSEG4EI32_V_M1_MF4 |
13096 | 0U, // PseudoVSUXSEG4EI32_V_M1_MF4_MASK |
13097 | 0U, // PseudoVSUXSEG4EI32_V_M2_M1 |
13098 | 0U, // PseudoVSUXSEG4EI32_V_M2_M1_MASK |
13099 | 0U, // PseudoVSUXSEG4EI32_V_M2_M2 |
13100 | 0U, // PseudoVSUXSEG4EI32_V_M2_M2_MASK |
13101 | 0U, // PseudoVSUXSEG4EI32_V_M2_MF2 |
13102 | 0U, // PseudoVSUXSEG4EI32_V_M2_MF2_MASK |
13103 | 0U, // PseudoVSUXSEG4EI32_V_M4_M1 |
13104 | 0U, // PseudoVSUXSEG4EI32_V_M4_M1_MASK |
13105 | 0U, // PseudoVSUXSEG4EI32_V_M4_M2 |
13106 | 0U, // PseudoVSUXSEG4EI32_V_M4_M2_MASK |
13107 | 0U, // PseudoVSUXSEG4EI32_V_M8_M2 |
13108 | 0U, // PseudoVSUXSEG4EI32_V_M8_M2_MASK |
13109 | 0U, // PseudoVSUXSEG4EI32_V_MF2_M1 |
13110 | 0U, // PseudoVSUXSEG4EI32_V_MF2_M1_MASK |
13111 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF2 |
13112 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF2_MASK |
13113 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF4 |
13114 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF4_MASK |
13115 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF8 |
13116 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF8_MASK |
13117 | 0U, // PseudoVSUXSEG4EI64_V_M1_M1 |
13118 | 0U, // PseudoVSUXSEG4EI64_V_M1_M1_MASK |
13119 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF2 |
13120 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF2_MASK |
13121 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF4 |
13122 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF4_MASK |
13123 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF8 |
13124 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF8_MASK |
13125 | 0U, // PseudoVSUXSEG4EI64_V_M2_M1 |
13126 | 0U, // PseudoVSUXSEG4EI64_V_M2_M1_MASK |
13127 | 0U, // PseudoVSUXSEG4EI64_V_M2_M2 |
13128 | 0U, // PseudoVSUXSEG4EI64_V_M2_M2_MASK |
13129 | 0U, // PseudoVSUXSEG4EI64_V_M2_MF2 |
13130 | 0U, // PseudoVSUXSEG4EI64_V_M2_MF2_MASK |
13131 | 0U, // PseudoVSUXSEG4EI64_V_M2_MF4 |
13132 | 0U, // PseudoVSUXSEG4EI64_V_M2_MF4_MASK |
13133 | 0U, // PseudoVSUXSEG4EI64_V_M4_M1 |
13134 | 0U, // PseudoVSUXSEG4EI64_V_M4_M1_MASK |
13135 | 0U, // PseudoVSUXSEG4EI64_V_M4_M2 |
13136 | 0U, // PseudoVSUXSEG4EI64_V_M4_M2_MASK |
13137 | 0U, // PseudoVSUXSEG4EI64_V_M4_MF2 |
13138 | 0U, // PseudoVSUXSEG4EI64_V_M4_MF2_MASK |
13139 | 0U, // PseudoVSUXSEG4EI64_V_M8_M1 |
13140 | 0U, // PseudoVSUXSEG4EI64_V_M8_M1_MASK |
13141 | 0U, // PseudoVSUXSEG4EI64_V_M8_M2 |
13142 | 0U, // PseudoVSUXSEG4EI64_V_M8_M2_MASK |
13143 | 0U, // PseudoVSUXSEG4EI8_V_M1_M1 |
13144 | 0U, // PseudoVSUXSEG4EI8_V_M1_M1_MASK |
13145 | 0U, // PseudoVSUXSEG4EI8_V_M1_M2 |
13146 | 0U, // PseudoVSUXSEG4EI8_V_M1_M2_MASK |
13147 | 0U, // PseudoVSUXSEG4EI8_V_M2_M2 |
13148 | 0U, // PseudoVSUXSEG4EI8_V_M2_M2_MASK |
13149 | 0U, // PseudoVSUXSEG4EI8_V_MF2_M1 |
13150 | 0U, // PseudoVSUXSEG4EI8_V_MF2_M1_MASK |
13151 | 0U, // PseudoVSUXSEG4EI8_V_MF2_M2 |
13152 | 0U, // PseudoVSUXSEG4EI8_V_MF2_M2_MASK |
13153 | 0U, // PseudoVSUXSEG4EI8_V_MF2_MF2 |
13154 | 0U, // PseudoVSUXSEG4EI8_V_MF2_MF2_MASK |
13155 | 0U, // PseudoVSUXSEG4EI8_V_MF4_M1 |
13156 | 0U, // PseudoVSUXSEG4EI8_V_MF4_M1_MASK |
13157 | 0U, // PseudoVSUXSEG4EI8_V_MF4_M2 |
13158 | 0U, // PseudoVSUXSEG4EI8_V_MF4_M2_MASK |
13159 | 0U, // PseudoVSUXSEG4EI8_V_MF4_MF2 |
13160 | 0U, // PseudoVSUXSEG4EI8_V_MF4_MF2_MASK |
13161 | 0U, // PseudoVSUXSEG4EI8_V_MF4_MF4 |
13162 | 0U, // PseudoVSUXSEG4EI8_V_MF4_MF4_MASK |
13163 | 0U, // PseudoVSUXSEG4EI8_V_MF8_M1 |
13164 | 0U, // PseudoVSUXSEG4EI8_V_MF8_M1_MASK |
13165 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF2 |
13166 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF2_MASK |
13167 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF4 |
13168 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF4_MASK |
13169 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF8 |
13170 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF8_MASK |
13171 | 0U, // PseudoVSUXSEG5EI16_V_M1_M1 |
13172 | 0U, // PseudoVSUXSEG5EI16_V_M1_M1_MASK |
13173 | 0U, // PseudoVSUXSEG5EI16_V_M1_MF2 |
13174 | 0U, // PseudoVSUXSEG5EI16_V_M1_MF2_MASK |
13175 | 0U, // PseudoVSUXSEG5EI16_V_M2_M1 |
13176 | 0U, // PseudoVSUXSEG5EI16_V_M2_M1_MASK |
13177 | 0U, // PseudoVSUXSEG5EI16_V_MF2_M1 |
13178 | 0U, // PseudoVSUXSEG5EI16_V_MF2_M1_MASK |
13179 | 0U, // PseudoVSUXSEG5EI16_V_MF2_MF2 |
13180 | 0U, // PseudoVSUXSEG5EI16_V_MF2_MF2_MASK |
13181 | 0U, // PseudoVSUXSEG5EI16_V_MF2_MF4 |
13182 | 0U, // PseudoVSUXSEG5EI16_V_MF2_MF4_MASK |
13183 | 0U, // PseudoVSUXSEG5EI16_V_MF4_M1 |
13184 | 0U, // PseudoVSUXSEG5EI16_V_MF4_M1_MASK |
13185 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF2 |
13186 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF2_MASK |
13187 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF4 |
13188 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF4_MASK |
13189 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF8 |
13190 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF8_MASK |
13191 | 0U, // PseudoVSUXSEG5EI32_V_M1_M1 |
13192 | 0U, // PseudoVSUXSEG5EI32_V_M1_M1_MASK |
13193 | 0U, // PseudoVSUXSEG5EI32_V_M1_MF2 |
13194 | 0U, // PseudoVSUXSEG5EI32_V_M1_MF2_MASK |
13195 | 0U, // PseudoVSUXSEG5EI32_V_M1_MF4 |
13196 | 0U, // PseudoVSUXSEG5EI32_V_M1_MF4_MASK |
13197 | 0U, // PseudoVSUXSEG5EI32_V_M2_M1 |
13198 | 0U, // PseudoVSUXSEG5EI32_V_M2_M1_MASK |
13199 | 0U, // PseudoVSUXSEG5EI32_V_M2_MF2 |
13200 | 0U, // PseudoVSUXSEG5EI32_V_M2_MF2_MASK |
13201 | 0U, // PseudoVSUXSEG5EI32_V_M4_M1 |
13202 | 0U, // PseudoVSUXSEG5EI32_V_M4_M1_MASK |
13203 | 0U, // PseudoVSUXSEG5EI32_V_MF2_M1 |
13204 | 0U, // PseudoVSUXSEG5EI32_V_MF2_M1_MASK |
13205 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF2 |
13206 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF2_MASK |
13207 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF4 |
13208 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF4_MASK |
13209 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF8 |
13210 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF8_MASK |
13211 | 0U, // PseudoVSUXSEG5EI64_V_M1_M1 |
13212 | 0U, // PseudoVSUXSEG5EI64_V_M1_M1_MASK |
13213 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF2 |
13214 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF2_MASK |
13215 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF4 |
13216 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF4_MASK |
13217 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF8 |
13218 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF8_MASK |
13219 | 0U, // PseudoVSUXSEG5EI64_V_M2_M1 |
13220 | 0U, // PseudoVSUXSEG5EI64_V_M2_M1_MASK |
13221 | 0U, // PseudoVSUXSEG5EI64_V_M2_MF2 |
13222 | 0U, // PseudoVSUXSEG5EI64_V_M2_MF2_MASK |
13223 | 0U, // PseudoVSUXSEG5EI64_V_M2_MF4 |
13224 | 0U, // PseudoVSUXSEG5EI64_V_M2_MF4_MASK |
13225 | 0U, // PseudoVSUXSEG5EI64_V_M4_M1 |
13226 | 0U, // PseudoVSUXSEG5EI64_V_M4_M1_MASK |
13227 | 0U, // PseudoVSUXSEG5EI64_V_M4_MF2 |
13228 | 0U, // PseudoVSUXSEG5EI64_V_M4_MF2_MASK |
13229 | 0U, // PseudoVSUXSEG5EI64_V_M8_M1 |
13230 | 0U, // PseudoVSUXSEG5EI64_V_M8_M1_MASK |
13231 | 0U, // PseudoVSUXSEG5EI8_V_M1_M1 |
13232 | 0U, // PseudoVSUXSEG5EI8_V_M1_M1_MASK |
13233 | 0U, // PseudoVSUXSEG5EI8_V_MF2_M1 |
13234 | 0U, // PseudoVSUXSEG5EI8_V_MF2_M1_MASK |
13235 | 0U, // PseudoVSUXSEG5EI8_V_MF2_MF2 |
13236 | 0U, // PseudoVSUXSEG5EI8_V_MF2_MF2_MASK |
13237 | 0U, // PseudoVSUXSEG5EI8_V_MF4_M1 |
13238 | 0U, // PseudoVSUXSEG5EI8_V_MF4_M1_MASK |
13239 | 0U, // PseudoVSUXSEG5EI8_V_MF4_MF2 |
13240 | 0U, // PseudoVSUXSEG5EI8_V_MF4_MF2_MASK |
13241 | 0U, // PseudoVSUXSEG5EI8_V_MF4_MF4 |
13242 | 0U, // PseudoVSUXSEG5EI8_V_MF4_MF4_MASK |
13243 | 0U, // PseudoVSUXSEG5EI8_V_MF8_M1 |
13244 | 0U, // PseudoVSUXSEG5EI8_V_MF8_M1_MASK |
13245 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF2 |
13246 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF2_MASK |
13247 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF4 |
13248 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF4_MASK |
13249 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF8 |
13250 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF8_MASK |
13251 | 0U, // PseudoVSUXSEG6EI16_V_M1_M1 |
13252 | 0U, // PseudoVSUXSEG6EI16_V_M1_M1_MASK |
13253 | 0U, // PseudoVSUXSEG6EI16_V_M1_MF2 |
13254 | 0U, // PseudoVSUXSEG6EI16_V_M1_MF2_MASK |
13255 | 0U, // PseudoVSUXSEG6EI16_V_M2_M1 |
13256 | 0U, // PseudoVSUXSEG6EI16_V_M2_M1_MASK |
13257 | 0U, // PseudoVSUXSEG6EI16_V_MF2_M1 |
13258 | 0U, // PseudoVSUXSEG6EI16_V_MF2_M1_MASK |
13259 | 0U, // PseudoVSUXSEG6EI16_V_MF2_MF2 |
13260 | 0U, // PseudoVSUXSEG6EI16_V_MF2_MF2_MASK |
13261 | 0U, // PseudoVSUXSEG6EI16_V_MF2_MF4 |
13262 | 0U, // PseudoVSUXSEG6EI16_V_MF2_MF4_MASK |
13263 | 0U, // PseudoVSUXSEG6EI16_V_MF4_M1 |
13264 | 0U, // PseudoVSUXSEG6EI16_V_MF4_M1_MASK |
13265 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF2 |
13266 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF2_MASK |
13267 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF4 |
13268 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF4_MASK |
13269 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF8 |
13270 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF8_MASK |
13271 | 0U, // PseudoVSUXSEG6EI32_V_M1_M1 |
13272 | 0U, // PseudoVSUXSEG6EI32_V_M1_M1_MASK |
13273 | 0U, // PseudoVSUXSEG6EI32_V_M1_MF2 |
13274 | 0U, // PseudoVSUXSEG6EI32_V_M1_MF2_MASK |
13275 | 0U, // PseudoVSUXSEG6EI32_V_M1_MF4 |
13276 | 0U, // PseudoVSUXSEG6EI32_V_M1_MF4_MASK |
13277 | 0U, // PseudoVSUXSEG6EI32_V_M2_M1 |
13278 | 0U, // PseudoVSUXSEG6EI32_V_M2_M1_MASK |
13279 | 0U, // PseudoVSUXSEG6EI32_V_M2_MF2 |
13280 | 0U, // PseudoVSUXSEG6EI32_V_M2_MF2_MASK |
13281 | 0U, // PseudoVSUXSEG6EI32_V_M4_M1 |
13282 | 0U, // PseudoVSUXSEG6EI32_V_M4_M1_MASK |
13283 | 0U, // PseudoVSUXSEG6EI32_V_MF2_M1 |
13284 | 0U, // PseudoVSUXSEG6EI32_V_MF2_M1_MASK |
13285 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF2 |
13286 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF2_MASK |
13287 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF4 |
13288 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF4_MASK |
13289 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF8 |
13290 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF8_MASK |
13291 | 0U, // PseudoVSUXSEG6EI64_V_M1_M1 |
13292 | 0U, // PseudoVSUXSEG6EI64_V_M1_M1_MASK |
13293 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF2 |
13294 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF2_MASK |
13295 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF4 |
13296 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF4_MASK |
13297 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF8 |
13298 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF8_MASK |
13299 | 0U, // PseudoVSUXSEG6EI64_V_M2_M1 |
13300 | 0U, // PseudoVSUXSEG6EI64_V_M2_M1_MASK |
13301 | 0U, // PseudoVSUXSEG6EI64_V_M2_MF2 |
13302 | 0U, // PseudoVSUXSEG6EI64_V_M2_MF2_MASK |
13303 | 0U, // PseudoVSUXSEG6EI64_V_M2_MF4 |
13304 | 0U, // PseudoVSUXSEG6EI64_V_M2_MF4_MASK |
13305 | 0U, // PseudoVSUXSEG6EI64_V_M4_M1 |
13306 | 0U, // PseudoVSUXSEG6EI64_V_M4_M1_MASK |
13307 | 0U, // PseudoVSUXSEG6EI64_V_M4_MF2 |
13308 | 0U, // PseudoVSUXSEG6EI64_V_M4_MF2_MASK |
13309 | 0U, // PseudoVSUXSEG6EI64_V_M8_M1 |
13310 | 0U, // PseudoVSUXSEG6EI64_V_M8_M1_MASK |
13311 | 0U, // PseudoVSUXSEG6EI8_V_M1_M1 |
13312 | 0U, // PseudoVSUXSEG6EI8_V_M1_M1_MASK |
13313 | 0U, // PseudoVSUXSEG6EI8_V_MF2_M1 |
13314 | 0U, // PseudoVSUXSEG6EI8_V_MF2_M1_MASK |
13315 | 0U, // PseudoVSUXSEG6EI8_V_MF2_MF2 |
13316 | 0U, // PseudoVSUXSEG6EI8_V_MF2_MF2_MASK |
13317 | 0U, // PseudoVSUXSEG6EI8_V_MF4_M1 |
13318 | 0U, // PseudoVSUXSEG6EI8_V_MF4_M1_MASK |
13319 | 0U, // PseudoVSUXSEG6EI8_V_MF4_MF2 |
13320 | 0U, // PseudoVSUXSEG6EI8_V_MF4_MF2_MASK |
13321 | 0U, // PseudoVSUXSEG6EI8_V_MF4_MF4 |
13322 | 0U, // PseudoVSUXSEG6EI8_V_MF4_MF4_MASK |
13323 | 0U, // PseudoVSUXSEG6EI8_V_MF8_M1 |
13324 | 0U, // PseudoVSUXSEG6EI8_V_MF8_M1_MASK |
13325 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF2 |
13326 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF2_MASK |
13327 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF4 |
13328 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF4_MASK |
13329 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF8 |
13330 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF8_MASK |
13331 | 0U, // PseudoVSUXSEG7EI16_V_M1_M1 |
13332 | 0U, // PseudoVSUXSEG7EI16_V_M1_M1_MASK |
13333 | 0U, // PseudoVSUXSEG7EI16_V_M1_MF2 |
13334 | 0U, // PseudoVSUXSEG7EI16_V_M1_MF2_MASK |
13335 | 0U, // PseudoVSUXSEG7EI16_V_M2_M1 |
13336 | 0U, // PseudoVSUXSEG7EI16_V_M2_M1_MASK |
13337 | 0U, // PseudoVSUXSEG7EI16_V_MF2_M1 |
13338 | 0U, // PseudoVSUXSEG7EI16_V_MF2_M1_MASK |
13339 | 0U, // PseudoVSUXSEG7EI16_V_MF2_MF2 |
13340 | 0U, // PseudoVSUXSEG7EI16_V_MF2_MF2_MASK |
13341 | 0U, // PseudoVSUXSEG7EI16_V_MF2_MF4 |
13342 | 0U, // PseudoVSUXSEG7EI16_V_MF2_MF4_MASK |
13343 | 0U, // PseudoVSUXSEG7EI16_V_MF4_M1 |
13344 | 0U, // PseudoVSUXSEG7EI16_V_MF4_M1_MASK |
13345 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF2 |
13346 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF2_MASK |
13347 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF4 |
13348 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF4_MASK |
13349 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF8 |
13350 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF8_MASK |
13351 | 0U, // PseudoVSUXSEG7EI32_V_M1_M1 |
13352 | 0U, // PseudoVSUXSEG7EI32_V_M1_M1_MASK |
13353 | 0U, // PseudoVSUXSEG7EI32_V_M1_MF2 |
13354 | 0U, // PseudoVSUXSEG7EI32_V_M1_MF2_MASK |
13355 | 0U, // PseudoVSUXSEG7EI32_V_M1_MF4 |
13356 | 0U, // PseudoVSUXSEG7EI32_V_M1_MF4_MASK |
13357 | 0U, // PseudoVSUXSEG7EI32_V_M2_M1 |
13358 | 0U, // PseudoVSUXSEG7EI32_V_M2_M1_MASK |
13359 | 0U, // PseudoVSUXSEG7EI32_V_M2_MF2 |
13360 | 0U, // PseudoVSUXSEG7EI32_V_M2_MF2_MASK |
13361 | 0U, // PseudoVSUXSEG7EI32_V_M4_M1 |
13362 | 0U, // PseudoVSUXSEG7EI32_V_M4_M1_MASK |
13363 | 0U, // PseudoVSUXSEG7EI32_V_MF2_M1 |
13364 | 0U, // PseudoVSUXSEG7EI32_V_MF2_M1_MASK |
13365 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF2 |
13366 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF2_MASK |
13367 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF4 |
13368 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF4_MASK |
13369 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF8 |
13370 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF8_MASK |
13371 | 0U, // PseudoVSUXSEG7EI64_V_M1_M1 |
13372 | 0U, // PseudoVSUXSEG7EI64_V_M1_M1_MASK |
13373 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF2 |
13374 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF2_MASK |
13375 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF4 |
13376 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF4_MASK |
13377 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF8 |
13378 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF8_MASK |
13379 | 0U, // PseudoVSUXSEG7EI64_V_M2_M1 |
13380 | 0U, // PseudoVSUXSEG7EI64_V_M2_M1_MASK |
13381 | 0U, // PseudoVSUXSEG7EI64_V_M2_MF2 |
13382 | 0U, // PseudoVSUXSEG7EI64_V_M2_MF2_MASK |
13383 | 0U, // PseudoVSUXSEG7EI64_V_M2_MF4 |
13384 | 0U, // PseudoVSUXSEG7EI64_V_M2_MF4_MASK |
13385 | 0U, // PseudoVSUXSEG7EI64_V_M4_M1 |
13386 | 0U, // PseudoVSUXSEG7EI64_V_M4_M1_MASK |
13387 | 0U, // PseudoVSUXSEG7EI64_V_M4_MF2 |
13388 | 0U, // PseudoVSUXSEG7EI64_V_M4_MF2_MASK |
13389 | 0U, // PseudoVSUXSEG7EI64_V_M8_M1 |
13390 | 0U, // PseudoVSUXSEG7EI64_V_M8_M1_MASK |
13391 | 0U, // PseudoVSUXSEG7EI8_V_M1_M1 |
13392 | 0U, // PseudoVSUXSEG7EI8_V_M1_M1_MASK |
13393 | 0U, // PseudoVSUXSEG7EI8_V_MF2_M1 |
13394 | 0U, // PseudoVSUXSEG7EI8_V_MF2_M1_MASK |
13395 | 0U, // PseudoVSUXSEG7EI8_V_MF2_MF2 |
13396 | 0U, // PseudoVSUXSEG7EI8_V_MF2_MF2_MASK |
13397 | 0U, // PseudoVSUXSEG7EI8_V_MF4_M1 |
13398 | 0U, // PseudoVSUXSEG7EI8_V_MF4_M1_MASK |
13399 | 0U, // PseudoVSUXSEG7EI8_V_MF4_MF2 |
13400 | 0U, // PseudoVSUXSEG7EI8_V_MF4_MF2_MASK |
13401 | 0U, // PseudoVSUXSEG7EI8_V_MF4_MF4 |
13402 | 0U, // PseudoVSUXSEG7EI8_V_MF4_MF4_MASK |
13403 | 0U, // PseudoVSUXSEG7EI8_V_MF8_M1 |
13404 | 0U, // PseudoVSUXSEG7EI8_V_MF8_M1_MASK |
13405 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF2 |
13406 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF2_MASK |
13407 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF4 |
13408 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF4_MASK |
13409 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF8 |
13410 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF8_MASK |
13411 | 0U, // PseudoVSUXSEG8EI16_V_M1_M1 |
13412 | 0U, // PseudoVSUXSEG8EI16_V_M1_M1_MASK |
13413 | 0U, // PseudoVSUXSEG8EI16_V_M1_MF2 |
13414 | 0U, // PseudoVSUXSEG8EI16_V_M1_MF2_MASK |
13415 | 0U, // PseudoVSUXSEG8EI16_V_M2_M1 |
13416 | 0U, // PseudoVSUXSEG8EI16_V_M2_M1_MASK |
13417 | 0U, // PseudoVSUXSEG8EI16_V_MF2_M1 |
13418 | 0U, // PseudoVSUXSEG8EI16_V_MF2_M1_MASK |
13419 | 0U, // PseudoVSUXSEG8EI16_V_MF2_MF2 |
13420 | 0U, // PseudoVSUXSEG8EI16_V_MF2_MF2_MASK |
13421 | 0U, // PseudoVSUXSEG8EI16_V_MF2_MF4 |
13422 | 0U, // PseudoVSUXSEG8EI16_V_MF2_MF4_MASK |
13423 | 0U, // PseudoVSUXSEG8EI16_V_MF4_M1 |
13424 | 0U, // PseudoVSUXSEG8EI16_V_MF4_M1_MASK |
13425 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF2 |
13426 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF2_MASK |
13427 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF4 |
13428 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF4_MASK |
13429 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF8 |
13430 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF8_MASK |
13431 | 0U, // PseudoVSUXSEG8EI32_V_M1_M1 |
13432 | 0U, // PseudoVSUXSEG8EI32_V_M1_M1_MASK |
13433 | 0U, // PseudoVSUXSEG8EI32_V_M1_MF2 |
13434 | 0U, // PseudoVSUXSEG8EI32_V_M1_MF2_MASK |
13435 | 0U, // PseudoVSUXSEG8EI32_V_M1_MF4 |
13436 | 0U, // PseudoVSUXSEG8EI32_V_M1_MF4_MASK |
13437 | 0U, // PseudoVSUXSEG8EI32_V_M2_M1 |
13438 | 0U, // PseudoVSUXSEG8EI32_V_M2_M1_MASK |
13439 | 0U, // PseudoVSUXSEG8EI32_V_M2_MF2 |
13440 | 0U, // PseudoVSUXSEG8EI32_V_M2_MF2_MASK |
13441 | 0U, // PseudoVSUXSEG8EI32_V_M4_M1 |
13442 | 0U, // PseudoVSUXSEG8EI32_V_M4_M1_MASK |
13443 | 0U, // PseudoVSUXSEG8EI32_V_MF2_M1 |
13444 | 0U, // PseudoVSUXSEG8EI32_V_MF2_M1_MASK |
13445 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF2 |
13446 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF2_MASK |
13447 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF4 |
13448 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF4_MASK |
13449 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF8 |
13450 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF8_MASK |
13451 | 0U, // PseudoVSUXSEG8EI64_V_M1_M1 |
13452 | 0U, // PseudoVSUXSEG8EI64_V_M1_M1_MASK |
13453 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF2 |
13454 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF2_MASK |
13455 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF4 |
13456 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF4_MASK |
13457 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF8 |
13458 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF8_MASK |
13459 | 0U, // PseudoVSUXSEG8EI64_V_M2_M1 |
13460 | 0U, // PseudoVSUXSEG8EI64_V_M2_M1_MASK |
13461 | 0U, // PseudoVSUXSEG8EI64_V_M2_MF2 |
13462 | 0U, // PseudoVSUXSEG8EI64_V_M2_MF2_MASK |
13463 | 0U, // PseudoVSUXSEG8EI64_V_M2_MF4 |
13464 | 0U, // PseudoVSUXSEG8EI64_V_M2_MF4_MASK |
13465 | 0U, // PseudoVSUXSEG8EI64_V_M4_M1 |
13466 | 0U, // PseudoVSUXSEG8EI64_V_M4_M1_MASK |
13467 | 0U, // PseudoVSUXSEG8EI64_V_M4_MF2 |
13468 | 0U, // PseudoVSUXSEG8EI64_V_M4_MF2_MASK |
13469 | 0U, // PseudoVSUXSEG8EI64_V_M8_M1 |
13470 | 0U, // PseudoVSUXSEG8EI64_V_M8_M1_MASK |
13471 | 0U, // PseudoVSUXSEG8EI8_V_M1_M1 |
13472 | 0U, // PseudoVSUXSEG8EI8_V_M1_M1_MASK |
13473 | 0U, // PseudoVSUXSEG8EI8_V_MF2_M1 |
13474 | 0U, // PseudoVSUXSEG8EI8_V_MF2_M1_MASK |
13475 | 0U, // PseudoVSUXSEG8EI8_V_MF2_MF2 |
13476 | 0U, // PseudoVSUXSEG8EI8_V_MF2_MF2_MASK |
13477 | 0U, // PseudoVSUXSEG8EI8_V_MF4_M1 |
13478 | 0U, // PseudoVSUXSEG8EI8_V_MF4_M1_MASK |
13479 | 0U, // PseudoVSUXSEG8EI8_V_MF4_MF2 |
13480 | 0U, // PseudoVSUXSEG8EI8_V_MF4_MF2_MASK |
13481 | 0U, // PseudoVSUXSEG8EI8_V_MF4_MF4 |
13482 | 0U, // PseudoVSUXSEG8EI8_V_MF4_MF4_MASK |
13483 | 0U, // PseudoVSUXSEG8EI8_V_MF8_M1 |
13484 | 0U, // PseudoVSUXSEG8EI8_V_MF8_M1_MASK |
13485 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF2 |
13486 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF2_MASK |
13487 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF4 |
13488 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF4_MASK |
13489 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF8 |
13490 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF8_MASK |
13491 | 0U, // PseudoVWADDU_VV_M1 |
13492 | 0U, // PseudoVWADDU_VV_M1_MASK |
13493 | 0U, // PseudoVWADDU_VV_M2 |
13494 | 0U, // PseudoVWADDU_VV_M2_MASK |
13495 | 0U, // PseudoVWADDU_VV_M4 |
13496 | 0U, // PseudoVWADDU_VV_M4_MASK |
13497 | 0U, // PseudoVWADDU_VV_MF2 |
13498 | 0U, // PseudoVWADDU_VV_MF2_MASK |
13499 | 0U, // PseudoVWADDU_VV_MF4 |
13500 | 0U, // PseudoVWADDU_VV_MF4_MASK |
13501 | 0U, // PseudoVWADDU_VV_MF8 |
13502 | 0U, // PseudoVWADDU_VV_MF8_MASK |
13503 | 0U, // PseudoVWADDU_VX_M1 |
13504 | 0U, // PseudoVWADDU_VX_M1_MASK |
13505 | 0U, // PseudoVWADDU_VX_M2 |
13506 | 0U, // PseudoVWADDU_VX_M2_MASK |
13507 | 0U, // PseudoVWADDU_VX_M4 |
13508 | 0U, // PseudoVWADDU_VX_M4_MASK |
13509 | 0U, // PseudoVWADDU_VX_MF2 |
13510 | 0U, // PseudoVWADDU_VX_MF2_MASK |
13511 | 0U, // PseudoVWADDU_VX_MF4 |
13512 | 0U, // PseudoVWADDU_VX_MF4_MASK |
13513 | 0U, // PseudoVWADDU_VX_MF8 |
13514 | 0U, // PseudoVWADDU_VX_MF8_MASK |
13515 | 0U, // PseudoVWADDU_WV_M1 |
13516 | 0U, // PseudoVWADDU_WV_M1_MASK |
13517 | 0U, // PseudoVWADDU_WV_M1_MASK_TIED |
13518 | 0U, // PseudoVWADDU_WV_M1_TIED |
13519 | 0U, // PseudoVWADDU_WV_M2 |
13520 | 0U, // PseudoVWADDU_WV_M2_MASK |
13521 | 0U, // PseudoVWADDU_WV_M2_MASK_TIED |
13522 | 0U, // PseudoVWADDU_WV_M2_TIED |
13523 | 0U, // PseudoVWADDU_WV_M4 |
13524 | 0U, // PseudoVWADDU_WV_M4_MASK |
13525 | 0U, // PseudoVWADDU_WV_M4_MASK_TIED |
13526 | 0U, // PseudoVWADDU_WV_M4_TIED |
13527 | 0U, // PseudoVWADDU_WV_MF2 |
13528 | 0U, // PseudoVWADDU_WV_MF2_MASK |
13529 | 0U, // PseudoVWADDU_WV_MF2_MASK_TIED |
13530 | 0U, // PseudoVWADDU_WV_MF2_TIED |
13531 | 0U, // PseudoVWADDU_WV_MF4 |
13532 | 0U, // PseudoVWADDU_WV_MF4_MASK |
13533 | 0U, // PseudoVWADDU_WV_MF4_MASK_TIED |
13534 | 0U, // PseudoVWADDU_WV_MF4_TIED |
13535 | 0U, // PseudoVWADDU_WV_MF8 |
13536 | 0U, // PseudoVWADDU_WV_MF8_MASK |
13537 | 0U, // PseudoVWADDU_WV_MF8_MASK_TIED |
13538 | 0U, // PseudoVWADDU_WV_MF8_TIED |
13539 | 0U, // PseudoVWADDU_WX_M1 |
13540 | 0U, // PseudoVWADDU_WX_M1_MASK |
13541 | 0U, // PseudoVWADDU_WX_M2 |
13542 | 0U, // PseudoVWADDU_WX_M2_MASK |
13543 | 0U, // PseudoVWADDU_WX_M4 |
13544 | 0U, // PseudoVWADDU_WX_M4_MASK |
13545 | 0U, // PseudoVWADDU_WX_MF2 |
13546 | 0U, // PseudoVWADDU_WX_MF2_MASK |
13547 | 0U, // PseudoVWADDU_WX_MF4 |
13548 | 0U, // PseudoVWADDU_WX_MF4_MASK |
13549 | 0U, // PseudoVWADDU_WX_MF8 |
13550 | 0U, // PseudoVWADDU_WX_MF8_MASK |
13551 | 0U, // PseudoVWADD_VV_M1 |
13552 | 0U, // PseudoVWADD_VV_M1_MASK |
13553 | 0U, // PseudoVWADD_VV_M2 |
13554 | 0U, // PseudoVWADD_VV_M2_MASK |
13555 | 0U, // PseudoVWADD_VV_M4 |
13556 | 0U, // PseudoVWADD_VV_M4_MASK |
13557 | 0U, // PseudoVWADD_VV_MF2 |
13558 | 0U, // PseudoVWADD_VV_MF2_MASK |
13559 | 0U, // PseudoVWADD_VV_MF4 |
13560 | 0U, // PseudoVWADD_VV_MF4_MASK |
13561 | 0U, // PseudoVWADD_VV_MF8 |
13562 | 0U, // PseudoVWADD_VV_MF8_MASK |
13563 | 0U, // PseudoVWADD_VX_M1 |
13564 | 0U, // PseudoVWADD_VX_M1_MASK |
13565 | 0U, // PseudoVWADD_VX_M2 |
13566 | 0U, // PseudoVWADD_VX_M2_MASK |
13567 | 0U, // PseudoVWADD_VX_M4 |
13568 | 0U, // PseudoVWADD_VX_M4_MASK |
13569 | 0U, // PseudoVWADD_VX_MF2 |
13570 | 0U, // PseudoVWADD_VX_MF2_MASK |
13571 | 0U, // PseudoVWADD_VX_MF4 |
13572 | 0U, // PseudoVWADD_VX_MF4_MASK |
13573 | 0U, // PseudoVWADD_VX_MF8 |
13574 | 0U, // PseudoVWADD_VX_MF8_MASK |
13575 | 0U, // PseudoVWADD_WV_M1 |
13576 | 0U, // PseudoVWADD_WV_M1_MASK |
13577 | 0U, // PseudoVWADD_WV_M1_MASK_TIED |
13578 | 0U, // PseudoVWADD_WV_M1_TIED |
13579 | 0U, // PseudoVWADD_WV_M2 |
13580 | 0U, // PseudoVWADD_WV_M2_MASK |
13581 | 0U, // PseudoVWADD_WV_M2_MASK_TIED |
13582 | 0U, // PseudoVWADD_WV_M2_TIED |
13583 | 0U, // PseudoVWADD_WV_M4 |
13584 | 0U, // PseudoVWADD_WV_M4_MASK |
13585 | 0U, // PseudoVWADD_WV_M4_MASK_TIED |
13586 | 0U, // PseudoVWADD_WV_M4_TIED |
13587 | 0U, // PseudoVWADD_WV_MF2 |
13588 | 0U, // PseudoVWADD_WV_MF2_MASK |
13589 | 0U, // PseudoVWADD_WV_MF2_MASK_TIED |
13590 | 0U, // PseudoVWADD_WV_MF2_TIED |
13591 | 0U, // PseudoVWADD_WV_MF4 |
13592 | 0U, // PseudoVWADD_WV_MF4_MASK |
13593 | 0U, // PseudoVWADD_WV_MF4_MASK_TIED |
13594 | 0U, // PseudoVWADD_WV_MF4_TIED |
13595 | 0U, // PseudoVWADD_WV_MF8 |
13596 | 0U, // PseudoVWADD_WV_MF8_MASK |
13597 | 0U, // PseudoVWADD_WV_MF8_MASK_TIED |
13598 | 0U, // PseudoVWADD_WV_MF8_TIED |
13599 | 0U, // PseudoVWADD_WX_M1 |
13600 | 0U, // PseudoVWADD_WX_M1_MASK |
13601 | 0U, // PseudoVWADD_WX_M2 |
13602 | 0U, // PseudoVWADD_WX_M2_MASK |
13603 | 0U, // PseudoVWADD_WX_M4 |
13604 | 0U, // PseudoVWADD_WX_M4_MASK |
13605 | 0U, // PseudoVWADD_WX_MF2 |
13606 | 0U, // PseudoVWADD_WX_MF2_MASK |
13607 | 0U, // PseudoVWADD_WX_MF4 |
13608 | 0U, // PseudoVWADD_WX_MF4_MASK |
13609 | 0U, // PseudoVWADD_WX_MF8 |
13610 | 0U, // PseudoVWADD_WX_MF8_MASK |
13611 | 0U, // PseudoVWMACCSU_VV_M1 |
13612 | 0U, // PseudoVWMACCSU_VV_M1_MASK |
13613 | 0U, // PseudoVWMACCSU_VV_M2 |
13614 | 0U, // PseudoVWMACCSU_VV_M2_MASK |
13615 | 0U, // PseudoVWMACCSU_VV_M4 |
13616 | 0U, // PseudoVWMACCSU_VV_M4_MASK |
13617 | 0U, // PseudoVWMACCSU_VV_MF2 |
13618 | 0U, // PseudoVWMACCSU_VV_MF2_MASK |
13619 | 0U, // PseudoVWMACCSU_VV_MF4 |
13620 | 0U, // PseudoVWMACCSU_VV_MF4_MASK |
13621 | 0U, // PseudoVWMACCSU_VV_MF8 |
13622 | 0U, // PseudoVWMACCSU_VV_MF8_MASK |
13623 | 0U, // PseudoVWMACCSU_VX_M1 |
13624 | 0U, // PseudoVWMACCSU_VX_M1_MASK |
13625 | 0U, // PseudoVWMACCSU_VX_M2 |
13626 | 0U, // PseudoVWMACCSU_VX_M2_MASK |
13627 | 0U, // PseudoVWMACCSU_VX_M4 |
13628 | 0U, // PseudoVWMACCSU_VX_M4_MASK |
13629 | 0U, // PseudoVWMACCSU_VX_MF2 |
13630 | 0U, // PseudoVWMACCSU_VX_MF2_MASK |
13631 | 0U, // PseudoVWMACCSU_VX_MF4 |
13632 | 0U, // PseudoVWMACCSU_VX_MF4_MASK |
13633 | 0U, // PseudoVWMACCSU_VX_MF8 |
13634 | 0U, // PseudoVWMACCSU_VX_MF8_MASK |
13635 | 0U, // PseudoVWMACCUS_VX_M1 |
13636 | 0U, // PseudoVWMACCUS_VX_M1_MASK |
13637 | 0U, // PseudoVWMACCUS_VX_M2 |
13638 | 0U, // PseudoVWMACCUS_VX_M2_MASK |
13639 | 0U, // PseudoVWMACCUS_VX_M4 |
13640 | 0U, // PseudoVWMACCUS_VX_M4_MASK |
13641 | 0U, // PseudoVWMACCUS_VX_MF2 |
13642 | 0U, // PseudoVWMACCUS_VX_MF2_MASK |
13643 | 0U, // PseudoVWMACCUS_VX_MF4 |
13644 | 0U, // PseudoVWMACCUS_VX_MF4_MASK |
13645 | 0U, // PseudoVWMACCUS_VX_MF8 |
13646 | 0U, // PseudoVWMACCUS_VX_MF8_MASK |
13647 | 0U, // PseudoVWMACCU_VV_M1 |
13648 | 0U, // PseudoVWMACCU_VV_M1_MASK |
13649 | 0U, // PseudoVWMACCU_VV_M2 |
13650 | 0U, // PseudoVWMACCU_VV_M2_MASK |
13651 | 0U, // PseudoVWMACCU_VV_M4 |
13652 | 0U, // PseudoVWMACCU_VV_M4_MASK |
13653 | 0U, // PseudoVWMACCU_VV_MF2 |
13654 | 0U, // PseudoVWMACCU_VV_MF2_MASK |
13655 | 0U, // PseudoVWMACCU_VV_MF4 |
13656 | 0U, // PseudoVWMACCU_VV_MF4_MASK |
13657 | 0U, // PseudoVWMACCU_VV_MF8 |
13658 | 0U, // PseudoVWMACCU_VV_MF8_MASK |
13659 | 0U, // PseudoVWMACCU_VX_M1 |
13660 | 0U, // PseudoVWMACCU_VX_M1_MASK |
13661 | 0U, // PseudoVWMACCU_VX_M2 |
13662 | 0U, // PseudoVWMACCU_VX_M2_MASK |
13663 | 0U, // PseudoVWMACCU_VX_M4 |
13664 | 0U, // PseudoVWMACCU_VX_M4_MASK |
13665 | 0U, // PseudoVWMACCU_VX_MF2 |
13666 | 0U, // PseudoVWMACCU_VX_MF2_MASK |
13667 | 0U, // PseudoVWMACCU_VX_MF4 |
13668 | 0U, // PseudoVWMACCU_VX_MF4_MASK |
13669 | 0U, // PseudoVWMACCU_VX_MF8 |
13670 | 0U, // PseudoVWMACCU_VX_MF8_MASK |
13671 | 0U, // PseudoVWMACC_VV_M1 |
13672 | 0U, // PseudoVWMACC_VV_M1_MASK |
13673 | 0U, // PseudoVWMACC_VV_M2 |
13674 | 0U, // PseudoVWMACC_VV_M2_MASK |
13675 | 0U, // PseudoVWMACC_VV_M4 |
13676 | 0U, // PseudoVWMACC_VV_M4_MASK |
13677 | 0U, // PseudoVWMACC_VV_MF2 |
13678 | 0U, // PseudoVWMACC_VV_MF2_MASK |
13679 | 0U, // PseudoVWMACC_VV_MF4 |
13680 | 0U, // PseudoVWMACC_VV_MF4_MASK |
13681 | 0U, // PseudoVWMACC_VV_MF8 |
13682 | 0U, // PseudoVWMACC_VV_MF8_MASK |
13683 | 0U, // PseudoVWMACC_VX_M1 |
13684 | 0U, // PseudoVWMACC_VX_M1_MASK |
13685 | 0U, // PseudoVWMACC_VX_M2 |
13686 | 0U, // PseudoVWMACC_VX_M2_MASK |
13687 | 0U, // PseudoVWMACC_VX_M4 |
13688 | 0U, // PseudoVWMACC_VX_M4_MASK |
13689 | 0U, // PseudoVWMACC_VX_MF2 |
13690 | 0U, // PseudoVWMACC_VX_MF2_MASK |
13691 | 0U, // PseudoVWMACC_VX_MF4 |
13692 | 0U, // PseudoVWMACC_VX_MF4_MASK |
13693 | 0U, // PseudoVWMACC_VX_MF8 |
13694 | 0U, // PseudoVWMACC_VX_MF8_MASK |
13695 | 0U, // PseudoVWMULSU_VV_M1 |
13696 | 0U, // PseudoVWMULSU_VV_M1_MASK |
13697 | 0U, // PseudoVWMULSU_VV_M2 |
13698 | 0U, // PseudoVWMULSU_VV_M2_MASK |
13699 | 0U, // PseudoVWMULSU_VV_M4 |
13700 | 0U, // PseudoVWMULSU_VV_M4_MASK |
13701 | 0U, // PseudoVWMULSU_VV_MF2 |
13702 | 0U, // PseudoVWMULSU_VV_MF2_MASK |
13703 | 0U, // PseudoVWMULSU_VV_MF4 |
13704 | 0U, // PseudoVWMULSU_VV_MF4_MASK |
13705 | 0U, // PseudoVWMULSU_VV_MF8 |
13706 | 0U, // PseudoVWMULSU_VV_MF8_MASK |
13707 | 0U, // PseudoVWMULSU_VX_M1 |
13708 | 0U, // PseudoVWMULSU_VX_M1_MASK |
13709 | 0U, // PseudoVWMULSU_VX_M2 |
13710 | 0U, // PseudoVWMULSU_VX_M2_MASK |
13711 | 0U, // PseudoVWMULSU_VX_M4 |
13712 | 0U, // PseudoVWMULSU_VX_M4_MASK |
13713 | 0U, // PseudoVWMULSU_VX_MF2 |
13714 | 0U, // PseudoVWMULSU_VX_MF2_MASK |
13715 | 0U, // PseudoVWMULSU_VX_MF4 |
13716 | 0U, // PseudoVWMULSU_VX_MF4_MASK |
13717 | 0U, // PseudoVWMULSU_VX_MF8 |
13718 | 0U, // PseudoVWMULSU_VX_MF8_MASK |
13719 | 0U, // PseudoVWMULU_VV_M1 |
13720 | 0U, // PseudoVWMULU_VV_M1_MASK |
13721 | 0U, // PseudoVWMULU_VV_M2 |
13722 | 0U, // PseudoVWMULU_VV_M2_MASK |
13723 | 0U, // PseudoVWMULU_VV_M4 |
13724 | 0U, // PseudoVWMULU_VV_M4_MASK |
13725 | 0U, // PseudoVWMULU_VV_MF2 |
13726 | 0U, // PseudoVWMULU_VV_MF2_MASK |
13727 | 0U, // PseudoVWMULU_VV_MF4 |
13728 | 0U, // PseudoVWMULU_VV_MF4_MASK |
13729 | 0U, // PseudoVWMULU_VV_MF8 |
13730 | 0U, // PseudoVWMULU_VV_MF8_MASK |
13731 | 0U, // PseudoVWMULU_VX_M1 |
13732 | 0U, // PseudoVWMULU_VX_M1_MASK |
13733 | 0U, // PseudoVWMULU_VX_M2 |
13734 | 0U, // PseudoVWMULU_VX_M2_MASK |
13735 | 0U, // PseudoVWMULU_VX_M4 |
13736 | 0U, // PseudoVWMULU_VX_M4_MASK |
13737 | 0U, // PseudoVWMULU_VX_MF2 |
13738 | 0U, // PseudoVWMULU_VX_MF2_MASK |
13739 | 0U, // PseudoVWMULU_VX_MF4 |
13740 | 0U, // PseudoVWMULU_VX_MF4_MASK |
13741 | 0U, // PseudoVWMULU_VX_MF8 |
13742 | 0U, // PseudoVWMULU_VX_MF8_MASK |
13743 | 0U, // PseudoVWMUL_VV_M1 |
13744 | 0U, // PseudoVWMUL_VV_M1_MASK |
13745 | 0U, // PseudoVWMUL_VV_M2 |
13746 | 0U, // PseudoVWMUL_VV_M2_MASK |
13747 | 0U, // PseudoVWMUL_VV_M4 |
13748 | 0U, // PseudoVWMUL_VV_M4_MASK |
13749 | 0U, // PseudoVWMUL_VV_MF2 |
13750 | 0U, // PseudoVWMUL_VV_MF2_MASK |
13751 | 0U, // PseudoVWMUL_VV_MF4 |
13752 | 0U, // PseudoVWMUL_VV_MF4_MASK |
13753 | 0U, // PseudoVWMUL_VV_MF8 |
13754 | 0U, // PseudoVWMUL_VV_MF8_MASK |
13755 | 0U, // PseudoVWMUL_VX_M1 |
13756 | 0U, // PseudoVWMUL_VX_M1_MASK |
13757 | 0U, // PseudoVWMUL_VX_M2 |
13758 | 0U, // PseudoVWMUL_VX_M2_MASK |
13759 | 0U, // PseudoVWMUL_VX_M4 |
13760 | 0U, // PseudoVWMUL_VX_M4_MASK |
13761 | 0U, // PseudoVWMUL_VX_MF2 |
13762 | 0U, // PseudoVWMUL_VX_MF2_MASK |
13763 | 0U, // PseudoVWMUL_VX_MF4 |
13764 | 0U, // PseudoVWMUL_VX_MF4_MASK |
13765 | 0U, // PseudoVWMUL_VX_MF8 |
13766 | 0U, // PseudoVWMUL_VX_MF8_MASK |
13767 | 0U, // PseudoVWREDSUMU_VS_M1_E16 |
13768 | 0U, // PseudoVWREDSUMU_VS_M1_E16_MASK |
13769 | 0U, // PseudoVWREDSUMU_VS_M1_E32 |
13770 | 0U, // PseudoVWREDSUMU_VS_M1_E32_MASK |
13771 | 0U, // PseudoVWREDSUMU_VS_M1_E8 |
13772 | 0U, // PseudoVWREDSUMU_VS_M1_E8_MASK |
13773 | 0U, // PseudoVWREDSUMU_VS_M2_E16 |
13774 | 0U, // PseudoVWREDSUMU_VS_M2_E16_MASK |
13775 | 0U, // PseudoVWREDSUMU_VS_M2_E32 |
13776 | 0U, // PseudoVWREDSUMU_VS_M2_E32_MASK |
13777 | 0U, // PseudoVWREDSUMU_VS_M2_E8 |
13778 | 0U, // PseudoVWREDSUMU_VS_M2_E8_MASK |
13779 | 0U, // PseudoVWREDSUMU_VS_M4_E16 |
13780 | 0U, // PseudoVWREDSUMU_VS_M4_E16_MASK |
13781 | 0U, // PseudoVWREDSUMU_VS_M4_E32 |
13782 | 0U, // PseudoVWREDSUMU_VS_M4_E32_MASK |
13783 | 0U, // PseudoVWREDSUMU_VS_M4_E8 |
13784 | 0U, // PseudoVWREDSUMU_VS_M4_E8_MASK |
13785 | 0U, // PseudoVWREDSUMU_VS_M8_E16 |
13786 | 0U, // PseudoVWREDSUMU_VS_M8_E16_MASK |
13787 | 0U, // PseudoVWREDSUMU_VS_M8_E32 |
13788 | 0U, // PseudoVWREDSUMU_VS_M8_E32_MASK |
13789 | 0U, // PseudoVWREDSUMU_VS_M8_E8 |
13790 | 0U, // PseudoVWREDSUMU_VS_M8_E8_MASK |
13791 | 0U, // PseudoVWREDSUMU_VS_MF2_E16 |
13792 | 0U, // PseudoVWREDSUMU_VS_MF2_E16_MASK |
13793 | 0U, // PseudoVWREDSUMU_VS_MF2_E32 |
13794 | 0U, // PseudoVWREDSUMU_VS_MF2_E32_MASK |
13795 | 0U, // PseudoVWREDSUMU_VS_MF2_E8 |
13796 | 0U, // PseudoVWREDSUMU_VS_MF2_E8_MASK |
13797 | 0U, // PseudoVWREDSUMU_VS_MF4_E16 |
13798 | 0U, // PseudoVWREDSUMU_VS_MF4_E16_MASK |
13799 | 0U, // PseudoVWREDSUMU_VS_MF4_E8 |
13800 | 0U, // PseudoVWREDSUMU_VS_MF4_E8_MASK |
13801 | 0U, // PseudoVWREDSUMU_VS_MF8_E8 |
13802 | 0U, // PseudoVWREDSUMU_VS_MF8_E8_MASK |
13803 | 0U, // PseudoVWREDSUM_VS_M1_E16 |
13804 | 0U, // PseudoVWREDSUM_VS_M1_E16_MASK |
13805 | 0U, // PseudoVWREDSUM_VS_M1_E32 |
13806 | 0U, // PseudoVWREDSUM_VS_M1_E32_MASK |
13807 | 0U, // PseudoVWREDSUM_VS_M1_E8 |
13808 | 0U, // PseudoVWREDSUM_VS_M1_E8_MASK |
13809 | 0U, // PseudoVWREDSUM_VS_M2_E16 |
13810 | 0U, // PseudoVWREDSUM_VS_M2_E16_MASK |
13811 | 0U, // PseudoVWREDSUM_VS_M2_E32 |
13812 | 0U, // PseudoVWREDSUM_VS_M2_E32_MASK |
13813 | 0U, // PseudoVWREDSUM_VS_M2_E8 |
13814 | 0U, // PseudoVWREDSUM_VS_M2_E8_MASK |
13815 | 0U, // PseudoVWREDSUM_VS_M4_E16 |
13816 | 0U, // PseudoVWREDSUM_VS_M4_E16_MASK |
13817 | 0U, // PseudoVWREDSUM_VS_M4_E32 |
13818 | 0U, // PseudoVWREDSUM_VS_M4_E32_MASK |
13819 | 0U, // PseudoVWREDSUM_VS_M4_E8 |
13820 | 0U, // PseudoVWREDSUM_VS_M4_E8_MASK |
13821 | 0U, // PseudoVWREDSUM_VS_M8_E16 |
13822 | 0U, // PseudoVWREDSUM_VS_M8_E16_MASK |
13823 | 0U, // PseudoVWREDSUM_VS_M8_E32 |
13824 | 0U, // PseudoVWREDSUM_VS_M8_E32_MASK |
13825 | 0U, // PseudoVWREDSUM_VS_M8_E8 |
13826 | 0U, // PseudoVWREDSUM_VS_M8_E8_MASK |
13827 | 0U, // PseudoVWREDSUM_VS_MF2_E16 |
13828 | 0U, // PseudoVWREDSUM_VS_MF2_E16_MASK |
13829 | 0U, // PseudoVWREDSUM_VS_MF2_E32 |
13830 | 0U, // PseudoVWREDSUM_VS_MF2_E32_MASK |
13831 | 0U, // PseudoVWREDSUM_VS_MF2_E8 |
13832 | 0U, // PseudoVWREDSUM_VS_MF2_E8_MASK |
13833 | 0U, // PseudoVWREDSUM_VS_MF4_E16 |
13834 | 0U, // PseudoVWREDSUM_VS_MF4_E16_MASK |
13835 | 0U, // PseudoVWREDSUM_VS_MF4_E8 |
13836 | 0U, // PseudoVWREDSUM_VS_MF4_E8_MASK |
13837 | 0U, // PseudoVWREDSUM_VS_MF8_E8 |
13838 | 0U, // PseudoVWREDSUM_VS_MF8_E8_MASK |
13839 | 0U, // PseudoVWSLL_VI_M1 |
13840 | 0U, // PseudoVWSLL_VI_M1_MASK |
13841 | 0U, // PseudoVWSLL_VI_M2 |
13842 | 0U, // PseudoVWSLL_VI_M2_MASK |
13843 | 0U, // PseudoVWSLL_VI_M4 |
13844 | 0U, // PseudoVWSLL_VI_M4_MASK |
13845 | 0U, // PseudoVWSLL_VI_MF2 |
13846 | 0U, // PseudoVWSLL_VI_MF2_MASK |
13847 | 0U, // PseudoVWSLL_VI_MF4 |
13848 | 0U, // PseudoVWSLL_VI_MF4_MASK |
13849 | 0U, // PseudoVWSLL_VI_MF8 |
13850 | 0U, // PseudoVWSLL_VI_MF8_MASK |
13851 | 0U, // PseudoVWSLL_VV_M1 |
13852 | 0U, // PseudoVWSLL_VV_M1_MASK |
13853 | 0U, // PseudoVWSLL_VV_M2 |
13854 | 0U, // PseudoVWSLL_VV_M2_MASK |
13855 | 0U, // PseudoVWSLL_VV_M4 |
13856 | 0U, // PseudoVWSLL_VV_M4_MASK |
13857 | 0U, // PseudoVWSLL_VV_MF2 |
13858 | 0U, // PseudoVWSLL_VV_MF2_MASK |
13859 | 0U, // PseudoVWSLL_VV_MF4 |
13860 | 0U, // PseudoVWSLL_VV_MF4_MASK |
13861 | 0U, // PseudoVWSLL_VV_MF8 |
13862 | 0U, // PseudoVWSLL_VV_MF8_MASK |
13863 | 0U, // PseudoVWSLL_VX_M1 |
13864 | 0U, // PseudoVWSLL_VX_M1_MASK |
13865 | 0U, // PseudoVWSLL_VX_M2 |
13866 | 0U, // PseudoVWSLL_VX_M2_MASK |
13867 | 0U, // PseudoVWSLL_VX_M4 |
13868 | 0U, // PseudoVWSLL_VX_M4_MASK |
13869 | 0U, // PseudoVWSLL_VX_MF2 |
13870 | 0U, // PseudoVWSLL_VX_MF2_MASK |
13871 | 0U, // PseudoVWSLL_VX_MF4 |
13872 | 0U, // PseudoVWSLL_VX_MF4_MASK |
13873 | 0U, // PseudoVWSLL_VX_MF8 |
13874 | 0U, // PseudoVWSLL_VX_MF8_MASK |
13875 | 0U, // PseudoVWSUBU_VV_M1 |
13876 | 0U, // PseudoVWSUBU_VV_M1_MASK |
13877 | 0U, // PseudoVWSUBU_VV_M2 |
13878 | 0U, // PseudoVWSUBU_VV_M2_MASK |
13879 | 0U, // PseudoVWSUBU_VV_M4 |
13880 | 0U, // PseudoVWSUBU_VV_M4_MASK |
13881 | 0U, // PseudoVWSUBU_VV_MF2 |
13882 | 0U, // PseudoVWSUBU_VV_MF2_MASK |
13883 | 0U, // PseudoVWSUBU_VV_MF4 |
13884 | 0U, // PseudoVWSUBU_VV_MF4_MASK |
13885 | 0U, // PseudoVWSUBU_VV_MF8 |
13886 | 0U, // PseudoVWSUBU_VV_MF8_MASK |
13887 | 0U, // PseudoVWSUBU_VX_M1 |
13888 | 0U, // PseudoVWSUBU_VX_M1_MASK |
13889 | 0U, // PseudoVWSUBU_VX_M2 |
13890 | 0U, // PseudoVWSUBU_VX_M2_MASK |
13891 | 0U, // PseudoVWSUBU_VX_M4 |
13892 | 0U, // PseudoVWSUBU_VX_M4_MASK |
13893 | 0U, // PseudoVWSUBU_VX_MF2 |
13894 | 0U, // PseudoVWSUBU_VX_MF2_MASK |
13895 | 0U, // PseudoVWSUBU_VX_MF4 |
13896 | 0U, // PseudoVWSUBU_VX_MF4_MASK |
13897 | 0U, // PseudoVWSUBU_VX_MF8 |
13898 | 0U, // PseudoVWSUBU_VX_MF8_MASK |
13899 | 0U, // PseudoVWSUBU_WV_M1 |
13900 | 0U, // PseudoVWSUBU_WV_M1_MASK |
13901 | 0U, // PseudoVWSUBU_WV_M1_MASK_TIED |
13902 | 0U, // PseudoVWSUBU_WV_M1_TIED |
13903 | 0U, // PseudoVWSUBU_WV_M2 |
13904 | 0U, // PseudoVWSUBU_WV_M2_MASK |
13905 | 0U, // PseudoVWSUBU_WV_M2_MASK_TIED |
13906 | 0U, // PseudoVWSUBU_WV_M2_TIED |
13907 | 0U, // PseudoVWSUBU_WV_M4 |
13908 | 0U, // PseudoVWSUBU_WV_M4_MASK |
13909 | 0U, // PseudoVWSUBU_WV_M4_MASK_TIED |
13910 | 0U, // PseudoVWSUBU_WV_M4_TIED |
13911 | 0U, // PseudoVWSUBU_WV_MF2 |
13912 | 0U, // PseudoVWSUBU_WV_MF2_MASK |
13913 | 0U, // PseudoVWSUBU_WV_MF2_MASK_TIED |
13914 | 0U, // PseudoVWSUBU_WV_MF2_TIED |
13915 | 0U, // PseudoVWSUBU_WV_MF4 |
13916 | 0U, // PseudoVWSUBU_WV_MF4_MASK |
13917 | 0U, // PseudoVWSUBU_WV_MF4_MASK_TIED |
13918 | 0U, // PseudoVWSUBU_WV_MF4_TIED |
13919 | 0U, // PseudoVWSUBU_WV_MF8 |
13920 | 0U, // PseudoVWSUBU_WV_MF8_MASK |
13921 | 0U, // PseudoVWSUBU_WV_MF8_MASK_TIED |
13922 | 0U, // PseudoVWSUBU_WV_MF8_TIED |
13923 | 0U, // PseudoVWSUBU_WX_M1 |
13924 | 0U, // PseudoVWSUBU_WX_M1_MASK |
13925 | 0U, // PseudoVWSUBU_WX_M2 |
13926 | 0U, // PseudoVWSUBU_WX_M2_MASK |
13927 | 0U, // PseudoVWSUBU_WX_M4 |
13928 | 0U, // PseudoVWSUBU_WX_M4_MASK |
13929 | 0U, // PseudoVWSUBU_WX_MF2 |
13930 | 0U, // PseudoVWSUBU_WX_MF2_MASK |
13931 | 0U, // PseudoVWSUBU_WX_MF4 |
13932 | 0U, // PseudoVWSUBU_WX_MF4_MASK |
13933 | 0U, // PseudoVWSUBU_WX_MF8 |
13934 | 0U, // PseudoVWSUBU_WX_MF8_MASK |
13935 | 0U, // PseudoVWSUB_VV_M1 |
13936 | 0U, // PseudoVWSUB_VV_M1_MASK |
13937 | 0U, // PseudoVWSUB_VV_M2 |
13938 | 0U, // PseudoVWSUB_VV_M2_MASK |
13939 | 0U, // PseudoVWSUB_VV_M4 |
13940 | 0U, // PseudoVWSUB_VV_M4_MASK |
13941 | 0U, // PseudoVWSUB_VV_MF2 |
13942 | 0U, // PseudoVWSUB_VV_MF2_MASK |
13943 | 0U, // PseudoVWSUB_VV_MF4 |
13944 | 0U, // PseudoVWSUB_VV_MF4_MASK |
13945 | 0U, // PseudoVWSUB_VV_MF8 |
13946 | 0U, // PseudoVWSUB_VV_MF8_MASK |
13947 | 0U, // PseudoVWSUB_VX_M1 |
13948 | 0U, // PseudoVWSUB_VX_M1_MASK |
13949 | 0U, // PseudoVWSUB_VX_M2 |
13950 | 0U, // PseudoVWSUB_VX_M2_MASK |
13951 | 0U, // PseudoVWSUB_VX_M4 |
13952 | 0U, // PseudoVWSUB_VX_M4_MASK |
13953 | 0U, // PseudoVWSUB_VX_MF2 |
13954 | 0U, // PseudoVWSUB_VX_MF2_MASK |
13955 | 0U, // PseudoVWSUB_VX_MF4 |
13956 | 0U, // PseudoVWSUB_VX_MF4_MASK |
13957 | 0U, // PseudoVWSUB_VX_MF8 |
13958 | 0U, // PseudoVWSUB_VX_MF8_MASK |
13959 | 0U, // PseudoVWSUB_WV_M1 |
13960 | 0U, // PseudoVWSUB_WV_M1_MASK |
13961 | 0U, // PseudoVWSUB_WV_M1_MASK_TIED |
13962 | 0U, // PseudoVWSUB_WV_M1_TIED |
13963 | 0U, // PseudoVWSUB_WV_M2 |
13964 | 0U, // PseudoVWSUB_WV_M2_MASK |
13965 | 0U, // PseudoVWSUB_WV_M2_MASK_TIED |
13966 | 0U, // PseudoVWSUB_WV_M2_TIED |
13967 | 0U, // PseudoVWSUB_WV_M4 |
13968 | 0U, // PseudoVWSUB_WV_M4_MASK |
13969 | 0U, // PseudoVWSUB_WV_M4_MASK_TIED |
13970 | 0U, // PseudoVWSUB_WV_M4_TIED |
13971 | 0U, // PseudoVWSUB_WV_MF2 |
13972 | 0U, // PseudoVWSUB_WV_MF2_MASK |
13973 | 0U, // PseudoVWSUB_WV_MF2_MASK_TIED |
13974 | 0U, // PseudoVWSUB_WV_MF2_TIED |
13975 | 0U, // PseudoVWSUB_WV_MF4 |
13976 | 0U, // PseudoVWSUB_WV_MF4_MASK |
13977 | 0U, // PseudoVWSUB_WV_MF4_MASK_TIED |
13978 | 0U, // PseudoVWSUB_WV_MF4_TIED |
13979 | 0U, // PseudoVWSUB_WV_MF8 |
13980 | 0U, // PseudoVWSUB_WV_MF8_MASK |
13981 | 0U, // PseudoVWSUB_WV_MF8_MASK_TIED |
13982 | 0U, // PseudoVWSUB_WV_MF8_TIED |
13983 | 0U, // PseudoVWSUB_WX_M1 |
13984 | 0U, // PseudoVWSUB_WX_M1_MASK |
13985 | 0U, // PseudoVWSUB_WX_M2 |
13986 | 0U, // PseudoVWSUB_WX_M2_MASK |
13987 | 0U, // PseudoVWSUB_WX_M4 |
13988 | 0U, // PseudoVWSUB_WX_M4_MASK |
13989 | 0U, // PseudoVWSUB_WX_MF2 |
13990 | 0U, // PseudoVWSUB_WX_MF2_MASK |
13991 | 0U, // PseudoVWSUB_WX_MF4 |
13992 | 0U, // PseudoVWSUB_WX_MF4_MASK |
13993 | 0U, // PseudoVWSUB_WX_MF8 |
13994 | 0U, // PseudoVWSUB_WX_MF8_MASK |
13995 | 0U, // PseudoVXOR_VI_M1 |
13996 | 0U, // PseudoVXOR_VI_M1_MASK |
13997 | 0U, // PseudoVXOR_VI_M2 |
13998 | 0U, // PseudoVXOR_VI_M2_MASK |
13999 | 0U, // PseudoVXOR_VI_M4 |
14000 | 0U, // PseudoVXOR_VI_M4_MASK |
14001 | 0U, // PseudoVXOR_VI_M8 |
14002 | 0U, // PseudoVXOR_VI_M8_MASK |
14003 | 0U, // PseudoVXOR_VI_MF2 |
14004 | 0U, // PseudoVXOR_VI_MF2_MASK |
14005 | 0U, // PseudoVXOR_VI_MF4 |
14006 | 0U, // PseudoVXOR_VI_MF4_MASK |
14007 | 0U, // PseudoVXOR_VI_MF8 |
14008 | 0U, // PseudoVXOR_VI_MF8_MASK |
14009 | 0U, // PseudoVXOR_VV_M1 |
14010 | 0U, // PseudoVXOR_VV_M1_MASK |
14011 | 0U, // PseudoVXOR_VV_M2 |
14012 | 0U, // PseudoVXOR_VV_M2_MASK |
14013 | 0U, // PseudoVXOR_VV_M4 |
14014 | 0U, // PseudoVXOR_VV_M4_MASK |
14015 | 0U, // PseudoVXOR_VV_M8 |
14016 | 0U, // PseudoVXOR_VV_M8_MASK |
14017 | 0U, // PseudoVXOR_VV_MF2 |
14018 | 0U, // PseudoVXOR_VV_MF2_MASK |
14019 | 0U, // PseudoVXOR_VV_MF4 |
14020 | 0U, // PseudoVXOR_VV_MF4_MASK |
14021 | 0U, // PseudoVXOR_VV_MF8 |
14022 | 0U, // PseudoVXOR_VV_MF8_MASK |
14023 | 0U, // PseudoVXOR_VX_M1 |
14024 | 0U, // PseudoVXOR_VX_M1_MASK |
14025 | 0U, // PseudoVXOR_VX_M2 |
14026 | 0U, // PseudoVXOR_VX_M2_MASK |
14027 | 0U, // PseudoVXOR_VX_M4 |
14028 | 0U, // PseudoVXOR_VX_M4_MASK |
14029 | 0U, // PseudoVXOR_VX_M8 |
14030 | 0U, // PseudoVXOR_VX_M8_MASK |
14031 | 0U, // PseudoVXOR_VX_MF2 |
14032 | 0U, // PseudoVXOR_VX_MF2_MASK |
14033 | 0U, // PseudoVXOR_VX_MF4 |
14034 | 0U, // PseudoVXOR_VX_MF4_MASK |
14035 | 0U, // PseudoVXOR_VX_MF8 |
14036 | 0U, // PseudoVXOR_VX_MF8_MASK |
14037 | 0U, // PseudoVZEXT_VF2_M1 |
14038 | 0U, // PseudoVZEXT_VF2_M1_MASK |
14039 | 0U, // PseudoVZEXT_VF2_M2 |
14040 | 0U, // PseudoVZEXT_VF2_M2_MASK |
14041 | 0U, // PseudoVZEXT_VF2_M4 |
14042 | 0U, // PseudoVZEXT_VF2_M4_MASK |
14043 | 0U, // PseudoVZEXT_VF2_M8 |
14044 | 0U, // PseudoVZEXT_VF2_M8_MASK |
14045 | 0U, // PseudoVZEXT_VF2_MF2 |
14046 | 0U, // PseudoVZEXT_VF2_MF2_MASK |
14047 | 0U, // PseudoVZEXT_VF2_MF4 |
14048 | 0U, // PseudoVZEXT_VF2_MF4_MASK |
14049 | 0U, // PseudoVZEXT_VF4_M1 |
14050 | 0U, // PseudoVZEXT_VF4_M1_MASK |
14051 | 0U, // PseudoVZEXT_VF4_M2 |
14052 | 0U, // PseudoVZEXT_VF4_M2_MASK |
14053 | 0U, // PseudoVZEXT_VF4_M4 |
14054 | 0U, // PseudoVZEXT_VF4_M4_MASK |
14055 | 0U, // PseudoVZEXT_VF4_M8 |
14056 | 0U, // PseudoVZEXT_VF4_M8_MASK |
14057 | 0U, // PseudoVZEXT_VF4_MF2 |
14058 | 0U, // PseudoVZEXT_VF4_MF2_MASK |
14059 | 0U, // PseudoVZEXT_VF8_M1 |
14060 | 0U, // PseudoVZEXT_VF8_M1_MASK |
14061 | 0U, // PseudoVZEXT_VF8_M2 |
14062 | 0U, // PseudoVZEXT_VF8_M2_MASK |
14063 | 0U, // PseudoVZEXT_VF8_M4 |
14064 | 0U, // PseudoVZEXT_VF8_M4_MASK |
14065 | 0U, // PseudoVZEXT_VF8_M8 |
14066 | 0U, // PseudoVZEXT_VF8_M8_MASK |
14067 | 33593889U, // PseudoZEXT_H |
14068 | 33607857U, // PseudoZEXT_W |
14069 | 0U, // ReadCounterWide |
14070 | 0U, // ReadFCSR |
14071 | 0U, // ReadFFLAGS |
14072 | 0U, // ReadFRM |
14073 | 0U, // Select_FPR16INX_Using_CC_GPR |
14074 | 0U, // Select_FPR16_Using_CC_GPR |
14075 | 0U, // Select_FPR32INX_Using_CC_GPR |
14076 | 0U, // Select_FPR32_Using_CC_GPR |
14077 | 0U, // Select_FPR64IN32X_Using_CC_GPR |
14078 | 0U, // Select_FPR64INX_Using_CC_GPR |
14079 | 0U, // Select_FPR64_Using_CC_GPR |
14080 | 0U, // Select_GPRNoX0_Using_CC_SImm16NonZero_QC |
14081 | 0U, // Select_GPRNoX0_Using_CC_SImm5NonZero_QC |
14082 | 0U, // Select_GPRNoX0_Using_CC_UImm16NonZero_QC |
14083 | 0U, // Select_GPRNoX0_Using_CC_UImm5NonZero_QC |
14084 | 0U, // Select_GPR_Using_CC_GPR |
14085 | 0U, // Select_GPR_Using_CC_SImm5_CV |
14086 | 0U, // Select_GPR_Using_CC_UImm7_NDS |
14087 | 0U, // Select_GPR_Using_CC_UImmLog2XLen_NDS |
14088 | 0U, // SplitF64Pseudo |
14089 | 0U, // SwapFRMImm |
14090 | 0U, // WriteFCSR |
14091 | 0U, // WriteFCSRImm |
14092 | 0U, // WriteFFLAGS |
14093 | 0U, // WriteFRM |
14094 | 0U, // WriteFRMImm |
14095 | 0U, // WriteVXRMImm |
14096 | 33600108U, // ABS |
14097 | 33608240U, // ABSW |
14098 | 36912U, // ADD |
14099 | 40118U, // ADDI |
14100 | 53558U, // ADDIW |
14101 | 53543U, // ADDW |
14102 | 53895U, // ADD_UW |
14103 | 40524U, // AES32DSI |
14104 | 40328U, // AES32DSMI |
14105 | 40534U, // AES32ESI |
14106 | 40339U, // AES32ESMI |
14107 | 45700U, // AES64DS |
14108 | 42965U, // AES64DSM |
14109 | 45709U, // AES64ES |
14110 | 42975U, // AES64ESM |
14111 | 33597242U, // AES64IM |
14112 | 40014U, // AES64KS1I |
14113 | 33231U, // AES64KS2 |
14114 | 1075873963U, // AMOADD_B |
14115 | 1075883178U, // AMOADD_B_AQ |
14116 | 1075880909U, // AMOADD_B_AQ_RL |
14117 | 1075880300U, // AMOADD_B_RL |
14118 | 1075875494U, // AMOADD_D |
14119 | 1075883326U, // AMOADD_D_AQ |
14120 | 1075881090U, // AMOADD_D_AQ_RL |
14121 | 1075880448U, // AMOADD_D_RL |
14122 | 1075877408U, // AMOADD_H |
14123 | 1075883476U, // AMOADD_H_AQ |
14124 | 1075881273U, // AMOADD_H_AQ_RL |
14125 | 1075880598U, // AMOADD_H_RL |
14126 | 1075892129U, // AMOADD_W |
14127 | 1075883637U, // AMOADD_W_AQ |
14128 | 1075881469U, // AMOADD_W_AQ_RL |
14129 | 1075880759U, // AMOADD_W_RL |
14130 | 1075873983U, // AMOAND_B |
14131 | 1075883191U, // AMOAND_B_AQ |
14132 | 1075880924U, // AMOAND_B_AQ_RL |
14133 | 1075880313U, // AMOAND_B_RL |
14134 | 1075875504U, // AMOAND_D |
14135 | 1075883339U, // AMOAND_D_AQ |
14136 | 1075881105U, // AMOAND_D_AQ_RL |
14137 | 1075880461U, // AMOAND_D_RL |
14138 | 1075877428U, // AMOAND_H |
14139 | 1075883489U, // AMOAND_H_AQ |
14140 | 1075881288U, // AMOAND_H_AQ_RL |
14141 | 1075880611U, // AMOAND_H_RL |
14142 | 1075892139U, // AMOAND_W |
14143 | 1075883650U, // AMOAND_W_AQ |
14144 | 1075881484U, // AMOAND_W_AQ_RL |
14145 | 1075880772U, // AMOAND_W_RL |
14146 | 6360075U, // AMOCAS_B |
14147 | 6368504U, // AMOCAS_B_AQ |
14148 | 6366247U, // AMOCAS_B_AQ_RL |
14149 | 6365626U, // AMOCAS_B_RL |
14150 | 6360950U, // AMOCAS_D_RV32 |
14151 | 6368663U, // AMOCAS_D_RV32_AQ |
14152 | 6366441U, // AMOCAS_D_RV32_AQ_RL |
14153 | 6365785U, // AMOCAS_D_RV32_RL |
14154 | 6360950U, // AMOCAS_D_RV64 |
14155 | 6368663U, // AMOCAS_D_RV64_AQ |
14156 | 6366441U, // AMOCAS_D_RV64_AQ_RL |
14157 | 6365785U, // AMOCAS_D_RV64_RL |
14158 | 6363563U, // AMOCAS_H |
14159 | 6368802U, // AMOCAS_H_AQ |
14160 | 6366611U, // AMOCAS_H_AQ_RL |
14161 | 6365924U, // AMOCAS_H_RL |
14162 | 6368310U, // AMOCAS_Q |
14163 | 6368863U, // AMOCAS_Q_AQ |
14164 | 6366691U, // AMOCAS_Q_AQ_RL |
14165 | 6365985U, // AMOCAS_Q_RL |
14166 | 6377637U, // AMOCAS_W |
14167 | 6368974U, // AMOCAS_W_AQ |
14168 | 6366820U, // AMOCAS_W_AQ_RL |
14169 | 6366096U, // AMOCAS_W_RL |
14170 | 1075875038U, // AMOMAXU_B |
14171 | 1075883283U, // AMOMAXU_B_AQ |
14172 | 1075881030U, // AMOMAXU_B_AQ_RL |
14173 | 1075880405U, // AMOMAXU_B_RL |
14174 | 1075875771U, // AMOMAXU_D |
14175 | 1075883442U, // AMOMAXU_D_AQ |
14176 | 1075881224U, // AMOMAXU_D_AQ_RL |
14177 | 1075880564U, // AMOMAXU_D_RL |
14178 | 1075878574U, // AMOMAXU_H |
14179 | 1075883581U, // AMOMAXU_H_AQ |
14180 | 1075881394U, // AMOMAXU_H_AQ_RL |
14181 | 1075880703U, // AMOMAXU_H_RL |
14182 | 1075892435U, // AMOMAXU_W |
14183 | 1075883753U, // AMOMAXU_W_AQ |
14184 | 1075881603U, // AMOMAXU_W_AQ_RL |
14185 | 1075880875U, // AMOMAXU_W_RL |
14186 | 1075875084U, // AMOMAX_B |
14187 | 1075883297U, // AMOMAX_B_AQ |
14188 | 1075881046U, // AMOMAX_B_AQ_RL |
14189 | 1075880419U, // AMOMAX_B_RL |
14190 | 1075875854U, // AMOMAX_D |
14191 | 1075883456U, // AMOMAX_D_AQ |
14192 | 1075881240U, // AMOMAX_D_AQ_RL |
14193 | 1075880578U, // AMOMAX_D_RL |
14194 | 1075878655U, // AMOMAX_H |
14195 | 1075883595U, // AMOMAX_H_AQ |
14196 | 1075881410U, // AMOMAX_H_AQ_RL |
14197 | 1075880717U, // AMOMAX_H_RL |
14198 | 1075892483U, // AMOMAX_W |
14199 | 1075883767U, // AMOMAX_W_AQ |
14200 | 1075881619U, // AMOMAX_W_AQ_RL |
14201 | 1075880889U, // AMOMAX_W_RL |
14202 | 1075874975U, // AMOMINU_B |
14203 | 1075883269U, // AMOMINU_B_AQ |
14204 | 1075881014U, // AMOMINU_B_AQ_RL |
14205 | 1075880391U, // AMOMINU_B_RL |
14206 | 1075875749U, // AMOMINU_D |
14207 | 1075883428U, // AMOMINU_D_AQ |
14208 | 1075881208U, // AMOMINU_D_AQ_RL |
14209 | 1075880550U, // AMOMINU_D_RL |
14210 | 1075878500U, // AMOMINU_H |
14211 | 1075883567U, // AMOMINU_H_AQ |
14212 | 1075881378U, // AMOMINU_H_AQ_RL |
14213 | 1075880689U, // AMOMINU_H_RL |
14214 | 1075892409U, // AMOMINU_W |
14215 | 1075883739U, // AMOMINU_W_AQ |
14216 | 1075881587U, // AMOMINU_W_AQ_RL |
14217 | 1075880861U, // AMOMINU_W_RL |
14218 | 1075874666U, // AMOMIN_B |
14219 | 1075883204U, // AMOMIN_B_AQ |
14220 | 1075880939U, // AMOMIN_B_AQ_RL |
14221 | 1075880326U, // AMOMIN_B_RL |
14222 | 1075875601U, // AMOMIN_D |
14223 | 1075883352U, // AMOMIN_D_AQ |
14224 | 1075881120U, // AMOMIN_D_AQ_RL |
14225 | 1075880474U, // AMOMIN_D_RL |
14226 | 1075878124U, // AMOMIN_H |
14227 | 1075883502U, // AMOMIN_H_AQ |
14228 | 1075881303U, // AMOMIN_H_AQ_RL |
14229 | 1075880624U, // AMOMIN_H_RL |
14230 | 1075892321U, // AMOMIN_W |
14231 | 1075883663U, // AMOMIN_W_AQ |
14232 | 1075881499U, // AMOMIN_W_AQ_RL |
14233 | 1075880785U, // AMOMIN_W_RL |
14234 | 1075874798U, // AMOOR_B |
14235 | 1075883231U, // AMOOR_B_AQ |
14236 | 1075880970U, // AMOOR_B_AQ_RL |
14237 | 1075880353U, // AMOOR_B_RL |
14238 | 1075875673U, // AMOOR_D |
14239 | 1075883390U, // AMOOR_D_AQ |
14240 | 1075881164U, // AMOOR_D_AQ_RL |
14241 | 1075880512U, // AMOOR_D_RL |
14242 | 1075878276U, // AMOOR_H |
14243 | 1075883529U, // AMOOR_H_AQ |
14244 | 1075881334U, // AMOOR_H_AQ_RL |
14245 | 1075880651U, // AMOOR_H_RL |
14246 | 1075892360U, // AMOOR_W |
14247 | 1075883701U, // AMOOR_W_AQ |
14248 | 1075881543U, // AMOOR_W_AQ_RL |
14249 | 1075880823U, // AMOOR_W_RL |
14250 | 1075874689U, // AMOSWAP_B |
14251 | 1075883217U, // AMOSWAP_B_AQ |
14252 | 1075880954U, // AMOSWAP_B_AQ_RL |
14253 | 1075880339U, // AMOSWAP_B_RL |
14254 | 1075875623U, // AMOSWAP_D |
14255 | 1075883367U, // AMOSWAP_D_AQ |
14256 | 1075881137U, // AMOSWAP_D_AQ_RL |
14257 | 1075880489U, // AMOSWAP_D_RL |
14258 | 1075878144U, // AMOSWAP_H |
14259 | 1075883515U, // AMOSWAP_H_AQ |
14260 | 1075881318U, // AMOSWAP_H_AQ_RL |
14261 | 1075880637U, // AMOSWAP_H_RL |
14262 | 1075892333U, // AMOSWAP_W |
14263 | 1075883678U, // AMOSWAP_W_AQ |
14264 | 1075881516U, // AMOSWAP_W_AQ_RL |
14265 | 1075880800U, // AMOSWAP_W_RL |
14266 | 1075874817U, // AMOXOR_B |
14267 | 1075883243U, // AMOXOR_B_AQ |
14268 | 1075880984U, // AMOXOR_B_AQ_RL |
14269 | 1075880365U, // AMOXOR_B_RL |
14270 | 1075875682U, // AMOXOR_D |
14271 | 1075883402U, // AMOXOR_D_AQ |
14272 | 1075881178U, // AMOXOR_D_AQ_RL |
14273 | 1075880524U, // AMOXOR_D_RL |
14274 | 1075878295U, // AMOXOR_H |
14275 | 1075883541U, // AMOXOR_H_AQ |
14276 | 1075881348U, // AMOXOR_H_AQ_RL |
14277 | 1075880663U, // AMOXOR_H_RL |
14278 | 1075892369U, // AMOXOR_W |
14279 | 1075883713U, // AMOXOR_W_AQ |
14280 | 1075881557U, // AMOXOR_W_AQ_RL |
14281 | 1075880835U, // AMOXOR_W_RL |
14282 | 37027U, // AND |
14283 | 40137U, // ANDI |
14284 | 43221U, // ANDN |
14285 | 33590833U, // AUIPC |
14286 | 45015U, // BCLR |
14287 | 40469U, // BCLRI |
14288 | 1342222091U, // BEQ |
14289 | 46328U, // BEXT |
14290 | 40639U, // BEXTI |
14291 | 1342214438U, // BGE |
14292 | 1342223710U, // BGEU |
14293 | 51570U, // BINV |
14294 | 41072U, // BINVI |
14295 | 1342223504U, // BLT |
14296 | 1342223951U, // BLTU |
14297 | 1342214480U, // BNE |
14298 | 33588492U, // BREV8 |
14299 | 46192U, // BSET |
14300 | 40557U, // BSETI |
14301 | 108717U, // CBO_CLEAN |
14302 | 105462U, // CBO_FLUSH |
14303 | 106820U, // CBO_INVAL |
14304 | 109053U, // CBO_ZERO |
14305 | 42698U, // CLMUL |
14306 | 39791U, // CLMULH |
14307 | 45021U, // CLMULR |
14308 | 33600167U, // CLS |
14309 | 33608299U, // CLSW |
14310 | 33609606U, // CLZ |
14311 | 33608491U, // CLZW |
14312 | 308359U, // CM_JALT |
14313 | 308352U, // CM_JT |
14314 | 33600078U, // CM_MVA01S |
14315 | 33587335U, // CM_MVSA01 |
14316 | 666334U, // CM_POP |
14317 | 668770U, // CM_POPRET |
14318 | 677830U, // CM_POPRETZ |
14319 | 924676U, // CM_PUSH |
14320 | 33598182U, // CPOP |
14321 | 33608110U, // CPOPW |
14322 | 8425026U, // CSRRC |
14323 | 8428705U, // CSRRCI |
14324 | 8434367U, // CSRRS |
14325 | 8429152U, // CSRRSI |
14326 | 8442324U, // CSRRW |
14327 | 8429730U, // CSRRWI |
14328 | 33609662U, // CTZ |
14329 | 33608497U, // CTZW |
14330 | 33600105U, // CV_ABS |
14331 | 33590293U, // CV_ABS_B |
14332 | 33593781U, // CV_ABS_H |
14333 | 43212U, // CV_ADDN |
14334 | 807481327U, // CV_ADDNR |
14335 | 43257U, // CV_ADDRN |
14336 | 807481348U, // CV_ADDRNR |
14337 | 43465U, // CV_ADDUN |
14338 | 807481394U, // CV_ADDUNR |
14339 | 43342U, // CV_ADDURN |
14340 | 807481371U, // CV_ADDURNR |
14341 | 34977U, // CV_ADD_B |
14342 | 33268U, // CV_ADD_DIV2 |
14343 | 33643U, // CV_ADD_DIV4 |
14344 | 34080U, // CV_ADD_DIV8 |
14345 | 38395U, // CV_ADD_H |
14346 | 35196U, // CV_ADD_SCI_B |
14347 | 38570U, // CV_ADD_SCI_H |
14348 | 34570U, // CV_ADD_SC_B |
14349 | 37978U, // CV_ADD_SC_H |
14350 | 34997U, // CV_AND_B |
14351 | 38442U, // CV_AND_H |
14352 | 35210U, // CV_AND_SCI_B |
14353 | 38584U, // CV_AND_SCI_H |
14354 | 34583U, // CV_AND_SC_B |
14355 | 37991U, // CV_AND_SC_H |
14356 | 35977U, // CV_AVGU_B |
14357 | 39491U, // CV_AVGU_H |
14358 | 35538U, // CV_AVGU_SCI_B |
14359 | 38930U, // CV_AVGU_SCI_H |
14360 | 34890U, // CV_AVGU_SC_B |
14361 | 38298U, // CV_AVGU_SC_H |
14362 | 35067U, // CV_AVG_B |
14363 | 38522U, // CV_AVG_H |
14364 | 35272U, // CV_AVG_SCI_B |
14365 | 38664U, // CV_AVG_SCI_H |
14366 | 34641U, // CV_AVG_SC_B |
14367 | 38049U, // CV_AVG_SC_H |
14368 | 45012U, // CV_BCLR |
14369 | 45188U, // CV_BCLRR |
14370 | 1342220225U, // CV_BEQIMM |
14371 | 51504U, // CV_BITREV |
14372 | 1342220214U, // CV_BNEIMM |
14373 | 46189U, // CV_BSET |
14374 | 45211U, // CV_BSETR |
14375 | 33590677U, // CV_CLB |
14376 | 43710U, // CV_CLIP |
14377 | 45166U, // CV_CLIPR |
14378 | 46632U, // CV_CLIPU |
14379 | 45244U, // CV_CLIPUR |
14380 | 35801U, // CV_CMPEQ_B |
14381 | 39271U, // CV_CMPEQ_H |
14382 | 35429U, // CV_CMPEQ_SCI_B |
14383 | 38821U, // CV_CMPEQ_SCI_H |
14384 | 34788U, // CV_CMPEQ_SC_B |
14385 | 38196U, // CV_CMPEQ_SC_H |
14386 | 35951U, // CV_CMPGEU_B |
14387 | 39465U, // CV_CMPGEU_H |
14388 | 35504U, // CV_CMPGEU_SCI_B |
14389 | 38896U, // CV_CMPGEU_SCI_H |
14390 | 34858U, // CV_CMPGEU_SC_B |
14391 | 38266U, // CV_CMPGEU_SC_H |
14392 | 35017U, // CV_CMPGE_B |
14393 | 38472U, // CV_CMPGE_H |
14394 | 35224U, // CV_CMPGE_SCI_B |
14395 | 38598U, // CV_CMPGE_SCI_H |
14396 | 34596U, // CV_CMPGE_SC_B |
14397 | 38004U, // CV_CMPGE_SC_H |
14398 | 36025U, // CV_CMPGTU_B |
14399 | 39550U, // CV_CMPGTU_H |
14400 | 35568U, // CV_CMPGTU_SCI_B |
14401 | 38960U, // CV_CMPGTU_SCI_H |
14402 | 34918U, // CV_CMPGTU_SC_B |
14403 | 38326U, // CV_CMPGTU_SC_H |
14404 | 35894U, // CV_CMPGT_B |
14405 | 39392U, // CV_CMPGT_H |
14406 | 35472U, // CV_CMPGT_SCI_B |
14407 | 38864U, // CV_CMPGT_SCI_H |
14408 | 34828U, // CV_CMPGT_SC_B |
14409 | 38236U, // CV_CMPGT_SC_H |
14410 | 35964U, // CV_CMPLEU_B |
14411 | 39478U, // CV_CMPLEU_H |
14412 | 35521U, // CV_CMPLEU_SCI_B |
14413 | 38913U, // CV_CMPLEU_SCI_H |
14414 | 34874U, // CV_CMPLEU_SC_B |
14415 | 38282U, // CV_CMPLEU_SC_H |
14416 | 35043U, // CV_CMPLE_B |
14417 | 38498U, // CV_CMPLE_H |
14418 | 35240U, // CV_CMPLE_SCI_B |
14419 | 38632U, // CV_CMPLE_SCI_H |
14420 | 34611U, // CV_CMPLE_SC_B |
14421 | 38019U, // CV_CMPLE_SC_H |
14422 | 36038U, // CV_CMPLTU_B |
14423 | 39563U, // CV_CMPLTU_H |
14424 | 35585U, // CV_CMPLTU_SCI_B |
14425 | 38977U, // CV_CMPLTU_SCI_H |
14426 | 34934U, // CV_CMPLTU_SC_B |
14427 | 38342U, // CV_CMPLTU_SC_H |
14428 | 35906U, // CV_CMPLT_B |
14429 | 39411U, // CV_CMPLT_H |
14430 | 35488U, // CV_CMPLT_SCI_B |
14431 | 38880U, // CV_CMPLT_SCI_H |
14432 | 34843U, // CV_CMPLT_SC_B |
14433 | 38251U, // CV_CMPLT_SC_H |
14434 | 35055U, // CV_CMPNE_B |
14435 | 38510U, // CV_CMPNE_H |
14436 | 35256U, // CV_CMPNE_SCI_B |
14437 | 38648U, // CV_CMPNE_SCI_H |
14438 | 34626U, // CV_CMPNE_SC_B |
14439 | 38034U, // CV_CMPNE_SC_H |
14440 | 33600684U, // CV_CNT |
14441 | 33595588U, // CV_CPLXCONJ |
14442 | 807476268U, // CV_CPLXMUL_I |
14443 | 807469569U, // CV_CPLXMUL_I_DIV2 |
14444 | 807469944U, // CV_CPLXMUL_I_DIV4 |
14445 | 807470381U, // CV_CPLXMUL_I_DIV8 |
14446 | 807481173U, // CV_CPLXMUL_R |
14447 | 807469606U, // CV_CPLXMUL_R_DIV2 |
14448 | 807469981U, // CV_CPLXMUL_R_DIV4 |
14449 | 807470418U, // CV_CPLXMUL_R_DIV8 |
14450 | 35724U, // CV_DOTSP_B |
14451 | 39179U, // CV_DOTSP_H |
14452 | 35328U, // CV_DOTSP_SCI_B |
14453 | 38720U, // CV_DOTSP_SCI_H |
14454 | 34693U, // CV_DOTSP_SC_B |
14455 | 38101U, // CV_DOTSP_SC_H |
14456 | 35776U, // CV_DOTUP_B |
14457 | 39231U, // CV_DOTUP_H |
14458 | 35396U, // CV_DOTUP_SCI_B |
14459 | 38788U, // CV_DOTUP_SCI_H |
14460 | 34757U, // CV_DOTUP_SC_B |
14461 | 38165U, // CV_DOTUP_SC_H |
14462 | 35749U, // CV_DOTUSP_B |
14463 | 39204U, // CV_DOTUSP_H |
14464 | 35361U, // CV_DOTUSP_SCI_B |
14465 | 38753U, // CV_DOTUSP_SCI_H |
14466 | 34724U, // CV_DOTUSP_SC_B |
14467 | 38132U, // CV_DOTUSP_SC_H |
14468 | 1679872377U, // CV_ELW |
14469 | 33600122U, // CV_EXTBS |
14470 | 33609557U, // CV_EXTBZ |
14471 | 33600150U, // CV_EXTHS |
14472 | 33609596U, // CV_EXTHZ |
14473 | 46163U, // CV_EXTRACT |
14474 | 45198U, // CV_EXTRACTR |
14475 | 46658U, // CV_EXTRACTU |
14476 | 45255U, // CV_EXTRACTUR |
14477 | 36010U, // CV_EXTRACTU_B |
14478 | 39535U, // CV_EXTRACTU_H |
14479 | 35880U, // CV_EXTRACT_B |
14480 | 39378U, // CV_EXTRACT_H |
14481 | 33587384U, // CV_FF1 |
14482 | 33587484U, // CV_FL1 |
14483 | 807482581U, // CV_INSERT |
14484 | 807481509U, // CV_INSERTR |
14485 | 807472206U, // CV_INSERT_B |
14486 | 807475711U, // CV_INSERT_H |
14487 | 11580720U, // CV_LBU_ri_inc |
14488 | 12629296U, // CV_LBU_rr |
14489 | 11580720U, // CV_LBU_rr_inc |
14490 | 11570574U, // CV_LB_ri_inc |
14491 | 12619150U, // CV_LB_rr |
14492 | 11570574U, // CV_LB_rr_inc |
14493 | 11580849U, // CV_LHU_ri_inc |
14494 | 12629425U, // CV_LHU_rr |
14495 | 11580849U, // CV_LHU_rr_inc |
14496 | 11574115U, // CV_LH_ri_inc |
14497 | 12622691U, // CV_LH_rr |
14498 | 11574115U, // CV_LH_rr_inc |
14499 | 11587954U, // CV_LW_ri_inc |
14500 | 12636530U, // CV_LW_rr |
14501 | 11587954U, // CV_LW_rr_inc |
14502 | 807472632U, // CV_MAC |
14503 | 807479688U, // CV_MACHHSN |
14504 | 807479571U, // CV_MACHHSRN |
14505 | 807479763U, // CV_MACHHUN |
14506 | 807479641U, // CV_MACHHURN |
14507 | 807479678U, // CV_MACSN |
14508 | 807479560U, // CV_MACSRN |
14509 | 807479743U, // CV_MACUN |
14510 | 807479619U, // CV_MACURN |
14511 | 54172U, // CV_MAX |
14512 | 46823U, // CV_MAXU |
14513 | 36051U, // CV_MAXU_B |
14514 | 39587U, // CV_MAXU_H |
14515 | 35602U, // CV_MAXU_SCI_B |
14516 | 38994U, // CV_MAXU_SCI_H |
14517 | 34950U, // CV_MAXU_SC_B |
14518 | 38358U, // CV_MAXU_SC_H |
14519 | 36098U, // CV_MAX_B |
14520 | 39661U, // CV_MAX_H |
14521 | 35617U, // CV_MAX_SCI_B |
14522 | 39009U, // CV_MAX_SCI_H |
14523 | 34964U, // CV_MAX_SC_B |
14524 | 38372U, // CV_MAX_SC_H |
14525 | 43227U, // CV_MIN |
14526 | 46623U, // CV_MINU |
14527 | 35988U, // CV_MINU_B |
14528 | 39513U, // CV_MINU_H |
14529 | 35553U, // CV_MINU_SCI_B |
14530 | 38945U, // CV_MINU_SCI_H |
14531 | 34904U, // CV_MINU_SC_B |
14532 | 38312U, // CV_MINU_SC_H |
14533 | 35680U, // CV_MIN_B |
14534 | 39130U, // CV_MIN_H |
14535 | 35314U, // CV_MIN_SCI_B |
14536 | 38706U, // CV_MIN_SCI_H |
14537 | 34680U, // CV_MIN_SC_B |
14538 | 38088U, // CV_MIN_SC_H |
14539 | 807482938U, // CV_MSU |
14540 | 43412U, // CV_MULHHSN |
14541 | 43296U, // CV_MULHHSRN |
14542 | 43487U, // CV_MULHHUN |
14543 | 43366U, // CV_MULHHURN |
14544 | 43424U, // CV_MULSN |
14545 | 43309U, // CV_MULSRN |
14546 | 43499U, // CV_MULUN |
14547 | 43379U, // CV_MULURN |
14548 | 35813U, // CV_OR_B |
14549 | 39291U, // CV_OR_H |
14550 | 35445U, // CV_OR_SCI_B |
14551 | 38837U, // CV_OR_SCI_H |
14552 | 34803U, // CV_OR_SC_B |
14553 | 38211U, // CV_OR_SC_H |
14554 | 41169U, // CV_PACK |
14555 | 807471919U, // CV_PACKHI_B |
14556 | 807471988U, // CV_PACKLO_B |
14557 | 39063U, // CV_PACK_H |
14558 | 45129U, // CV_ROR |
14559 | 11603425U, // CV_SB_ri_inc |
14560 | 12619233U, // CV_SB_rr |
14561 | 11603425U, // CV_SB_rr_inc |
14562 | 807472024U, // CV_SDOTSP_B |
14563 | 807475479U, // CV_SDOTSP_H |
14564 | 807471632U, // CV_SDOTSP_SCI_B |
14565 | 807475024U, // CV_SDOTSP_SCI_H |
14566 | 807470996U, // CV_SDOTSP_SC_B |
14567 | 807474404U, // CV_SDOTSP_SC_H |
14568 | 807472076U, // CV_SDOTUP_B |
14569 | 807475531U, // CV_SDOTUP_H |
14570 | 807471700U, // CV_SDOTUP_SCI_B |
14571 | 807475092U, // CV_SDOTUP_SCI_H |
14572 | 807471060U, // CV_SDOTUP_SC_B |
14573 | 807474468U, // CV_SDOTUP_SC_H |
14574 | 807472050U, // CV_SDOTUSP_B |
14575 | 807475505U, // CV_SDOTUSP_H |
14576 | 807471666U, // CV_SDOTUSP_SCI_B |
14577 | 807475058U, // CV_SDOTUSP_SCI_H |
14578 | 807471028U, // CV_SDOTUSP_SC_B |
14579 | 807474436U, // CV_SDOTUSP_SC_H |
14580 | 807470790U, // CV_SHUFFLE2_B |
14581 | 807474167U, // CV_SHUFFLE2_H |
14582 | 35088U, // CV_SHUFFLEI0_SCI_B |
14583 | 35108U, // CV_SHUFFLEI1_SCI_B |
14584 | 35128U, // CV_SHUFFLEI2_SCI_B |
14585 | 35148U, // CV_SHUFFLEI3_SCI_B |
14586 | 35029U, // CV_SHUFFLE_B |
14587 | 38484U, // CV_SHUFFLE_H |
14588 | 38614U, // CV_SHUFFLE_SCI_H |
14589 | 11607008U, // CV_SH_ri_inc |
14590 | 12622816U, // CV_SH_rr |
14591 | 11607008U, // CV_SH_rr_inc |
14592 | 37192U, // CV_SLE |
14593 | 46456U, // CV_SLEU |
14594 | 35660U, // CV_SLL_B |
14595 | 39084U, // CV_SLL_H |
14596 | 35286U, // CV_SLL_SCI_B |
14597 | 38678U, // CV_SLL_SCI_H |
14598 | 34654U, // CV_SLL_SC_B |
14599 | 38062U, // CV_SLL_SC_H |
14600 | 34517U, // CV_SRA_B |
14601 | 37905U, // CV_SRA_H |
14602 | 35168U, // CV_SRA_SCI_B |
14603 | 38542U, // CV_SRA_SCI_H |
14604 | 34544U, // CV_SRA_SC_B |
14605 | 37952U, // CV_SRA_SC_H |
14606 | 35670U, // CV_SRL_B |
14607 | 39094U, // CV_SRL_H |
14608 | 35300U, // CV_SRL_SCI_B |
14609 | 38692U, // CV_SRL_SCI_H |
14610 | 34667U, // CV_SRL_SC_B |
14611 | 38075U, // CV_SRL_SC_H |
14612 | 43192U, // CV_SUBN |
14613 | 807481317U, // CV_SUBNR |
14614 | 43247U, // CV_SUBRN |
14615 | 807481337U, // CV_SUBRNR |
14616 | 41143U, // CV_SUBROTMJ |
14617 | 33300U, // CV_SUBROTMJ_DIV2 |
14618 | 33675U, // CV_SUBROTMJ_DIV4 |
14619 | 34112U, // CV_SUBROTMJ_DIV8 |
14620 | 43445U, // CV_SUBUN |
14621 | 807481383U, // CV_SUBUNR |
14622 | 43320U, // CV_SUBURN |
14623 | 807481359U, // CV_SUBURNR |
14624 | 34527U, // CV_SUB_B |
14625 | 33255U, // CV_SUB_DIV2 |
14626 | 33630U, // CV_SUB_DIV4 |
14627 | 34067U, // CV_SUB_DIV8 |
14628 | 37915U, // CV_SUB_H |
14629 | 35182U, // CV_SUB_SCI_B |
14630 | 38556U, // CV_SUB_SCI_H |
14631 | 34557U, // CV_SUB_SC_B |
14632 | 37965U, // CV_SUB_SC_H |
14633 | 11620905U, // CV_SW_ri_inc |
14634 | 12636713U, // CV_SW_rr |
14635 | 11620905U, // CV_SW_rr_inc |
14636 | 35831U, // CV_XOR_B |
14637 | 39309U, // CV_XOR_H |
14638 | 35458U, // CV_XOR_SCI_B |
14639 | 38850U, // CV_XOR_SCI_H |
14640 | 34815U, // CV_XOR_SC_B |
14641 | 38223U, // CV_XOR_SC_H |
14642 | 55189U, // CZERO_EQZ |
14643 | 55135U, // CZERO_NEZ |
14644 | 35721262U, // C_ADD |
14645 | 35724468U, // C_ADDI |
14646 | 35728108U, // C_ADDI16SP |
14647 | 43235U, // C_ADDI4SPN |
14648 | 35737908U, // C_ADDIW |
14649 | 35724468U, // C_ADDI_HINT_IMM_ZERO |
14650 | 35737893U, // C_ADDW |
14651 | 35721262U, // C_ADD_HINT |
14652 | 35721377U, // C_AND |
14653 | 35724487U, // C_ANDI |
14654 | 14735264U, // C_BEQZ |
14655 | 14735210U, // C_BNEZ |
14656 | 23161U, // C_EBREAK |
14657 | 1679855770U, // C_FLD |
14658 | 1679862539U, // C_FLDSP |
14659 | 1679872385U, // C_FLW |
14660 | 1679862608U, // C_FLWSP |
14661 | 1679855862U, // C_FSD |
14662 | 1679862556U, // C_FSDSP |
14663 | 1679872581U, // C_FSW |
14664 | 1679862625U, // C_FSWSP |
14665 | 172202U, // C_J |
14666 | 172339U, // C_JAL |
14667 | 307148U, // C_JALR |
14668 | 307142U, // C_JR |
14669 | 1679865119U, // C_LBU |
14670 | 1679855764U, // C_LD |
14671 | 1679862531U, // C_LDSP |
14672 | 1679862531U, // C_LDSP_RV32 |
14673 | 1679855764U, // C_LD_RV32 |
14674 | 1679858516U, // C_LH |
14675 | 1679865248U, // C_LHU |
14676 | 1679858516U, // C_LH_INX |
14677 | 33594696U, // C_LI |
14678 | 33594696U, // C_LI_HINT |
14679 | 33595122U, // C_LUI |
14680 | 33595122U, // C_LUI_HINT |
14681 | 1679872355U, // C_LW |
14682 | 1679862600U, // C_LWSP |
14683 | 1679862600U, // C_LWSP_INX |
14684 | 1679872355U, // C_LW_INX |
14685 | 22900U, // C_MOP1 |
14686 | 22908U, // C_MOP11 |
14687 | 22925U, // C_MOP13 |
14688 | 22942U, // C_MOP15 |
14689 | 22917U, // C_MOP3 |
14690 | 22934U, // C_MOP5 |
14691 | 22951U, // C_MOP7 |
14692 | 22959U, // C_MOP9 |
14693 | 35727043U, // C_MUL |
14694 | 33605996U, // C_MV |
14695 | 33605996U, // C_MV_HINT |
14696 | 23362U, // C_NOP |
14697 | 305876U, // C_NOP_HINT |
14698 | 341198U, // C_NOT |
14699 | 35729469U, // C_OR |
14700 | 1679855058U, // C_SB |
14701 | 1679855856U, // C_SD |
14702 | 1679862548U, // C_SDSP |
14703 | 1679862548U, // C_SDSP_RV32 |
14704 | 1679855856U, // C_SD_RV32 |
14705 | 330843U, // C_SEXT_B |
14706 | 334357U, // C_SEXT_H |
14707 | 1679858641U, // C_SH |
14708 | 1679858641U, // C_SH_INX |
14709 | 35724645U, // C_SLLI |
14710 | 328492U, // C_SLLI64_HINT |
14711 | 35724645U, // C_SLLI_HINT |
14712 | 35724431U, // C_SRAI |
14713 | 328482U, // C_SRAI64_HINT |
14714 | 35724653U, // C_SRLI |
14715 | 328502U, // C_SRLI64_HINT |
14716 | 303322U, // C_SSPOPCHK |
14717 | 302093U, // C_SSPUSH |
14718 | 35720689U, // C_SUB |
14719 | 35737885U, // C_SUBW |
14720 | 1679872538U, // C_SW |
14721 | 1679862617U, // C_SWSP |
14722 | 1679862617U, // C_SWSP_INX |
14723 | 1679872538U, // C_SW_INX |
14724 | 23341U, // C_UNIMP |
14725 | 35729489U, // C_XOR |
14726 | 330853U, // C_ZEXT_B |
14727 | 334367U, // C_ZEXT_H |
14728 | 348335U, // C_ZEXT_W |
14729 | 51559U, // DIV |
14730 | 46732U, // DIVU |
14731 | 53941U, // DIVUW |
14732 | 54005U, // DIVW |
14733 | 23452U, // DRET |
14734 | 23163U, // EBREAK |
14735 | 23230U, // ECALL |
14736 | 36491U, // FADD_D |
14737 | 36491U, // FADD_D_IN32X |
14738 | 36491U, // FADD_D_INX |
14739 | 38405U, // FADD_H |
14740 | 38405U, // FADD_H_INX |
14741 | 43939U, // FADD_Q |
14742 | 45349U, // FADD_S |
14743 | 45349U, // FADD_S_INX |
14744 | 33591168U, // FCLASS_D |
14745 | 33591168U, // FCLASS_D_IN32X |
14746 | 33591168U, // FCLASS_D_INX |
14747 | 33593800U, // FCLASS_H |
14748 | 33593800U, // FCLASS_H_INX |
14749 | 33598528U, // FCLASS_Q |
14750 | 33599959U, // FCLASS_S |
14751 | 33599959U, // FCLASS_S_INX |
14752 | 100700124U, // FCVTMOD_W_D |
14753 | 100708576U, // FCVT_BF16_S |
14754 | 134256113U, // FCVT_D_H |
14755 | 134256113U, // FCVT_D_H_IN32X |
14756 | 134256113U, // FCVT_D_H_INX |
14757 | 100704497U, // FCVT_D_L |
14758 | 100709859U, // FCVT_D_LU |
14759 | 100709859U, // FCVT_D_LU_INX |
14760 | 100704497U, // FCVT_D_L_INX |
14761 | 100707225U, // FCVT_D_Q |
14762 | 134263067U, // FCVT_D_S |
14763 | 134263067U, // FCVT_D_S_IN32X |
14764 | 134263067U, // FCVT_D_S_INX |
14765 | 134270871U, // FCVT_D_W |
14766 | 134264466U, // FCVT_D_WU |
14767 | 134264466U, // FCVT_D_WU_IN32X |
14768 | 134264466U, // FCVT_D_WU_INX |
14769 | 134270871U, // FCVT_D_W_IN32X |
14770 | 134270871U, // FCVT_D_W_INX |
14771 | 100699851U, // FCVT_H_D |
14772 | 100699851U, // FCVT_H_D_IN32X |
14773 | 100699851U, // FCVT_H_D_INX |
14774 | 100704507U, // FCVT_H_L |
14775 | 100709870U, // FCVT_H_LU |
14776 | 100709870U, // FCVT_H_LU_INX |
14777 | 100704507U, // FCVT_H_L_INX |
14778 | 100708699U, // FCVT_H_S |
14779 | 100708699U, // FCVT_H_S_INX |
14780 | 100716585U, // FCVT_H_W |
14781 | 100710045U, // FCVT_H_WU |
14782 | 100710045U, // FCVT_H_WU_INX |
14783 | 100716585U, // FCVT_H_W_INX |
14784 | 100700058U, // FCVT_LU_D |
14785 | 100700058U, // FCVT_LU_D_INX |
14786 | 100702798U, // FCVT_LU_H |
14787 | 100702798U, // FCVT_LU_H_INX |
14788 | 100707418U, // FCVT_LU_Q |
14789 | 100708860U, // FCVT_LU_S |
14790 | 100708860U, // FCVT_LU_S_INX |
14791 | 100699877U, // FCVT_L_D |
14792 | 100699877U, // FCVT_L_D_INX |
14793 | 100702370U, // FCVT_L_H |
14794 | 100702370U, // FCVT_L_H_INX |
14795 | 100707295U, // FCVT_L_Q |
14796 | 100708725U, // FCVT_L_S |
14797 | 100708725U, // FCVT_L_S_INX |
14798 | 134254386U, // FCVT_Q_D |
14799 | 134258949U, // FCVT_Q_L |
14800 | 134264313U, // FCVT_Q_LU |
14801 | 134263211U, // FCVT_Q_S |
14802 | 134271096U, // FCVT_Q_W |
14803 | 134264488U, // FCVT_Q_WU |
14804 | 134251621U, // FCVT_S_BF16 |
14805 | 100700012U, // FCVT_S_D |
14806 | 100700012U, // FCVT_S_D_IN32X |
14807 | 100700012U, // FCVT_S_D_INX |
14808 | 134257057U, // FCVT_S_H |
14809 | 134257057U, // FCVT_S_H_INX |
14810 | 100704527U, // FCVT_S_L |
14811 | 100709892U, // FCVT_S_LU |
14812 | 100709892U, // FCVT_S_LU_INX |
14813 | 100704527U, // FCVT_S_L_INX |
14814 | 100707372U, // FCVT_S_Q |
14815 | 100716699U, // FCVT_S_W |
14816 | 100710067U, // FCVT_S_WU |
14817 | 100710067U, // FCVT_S_WU_INX |
14818 | 100716699U, // FCVT_S_W_INX |
14819 | 100700080U, // FCVT_WU_D |
14820 | 100700080U, // FCVT_WU_D_IN32X |
14821 | 100700080U, // FCVT_WU_D_INX |
14822 | 100702872U, // FCVT_WU_H |
14823 | 100702872U, // FCVT_WU_H_INX |
14824 | 100707429U, // FCVT_WU_Q |
14825 | 100708871U, // FCVT_WU_S |
14826 | 100708871U, // FCVT_WU_S_INX |
14827 | 100700137U, // FCVT_W_D |
14828 | 100700137U, // FCVT_W_D_IN32X |
14829 | 100700137U, // FCVT_W_D_INX |
14830 | 100702927U, // FCVT_W_H |
14831 | 100702927U, // FCVT_W_H_INX |
14832 | 100707448U, // FCVT_W_Q |
14833 | 100708890U, // FCVT_W_S |
14834 | 100708890U, // FCVT_W_S_INX |
14835 | 36806U, // FDIV_D |
14836 | 36806U, // FDIV_D_IN32X |
14837 | 36806U, // FDIV_D_INX |
14838 | 39609U, // FDIV_H |
14839 | 39609U, // FDIV_H_INX |
14840 | 44144U, // FDIV_Q |
14841 | 45586U, // FDIV_S |
14842 | 45586U, // FDIV_S_INX |
14843 | 200991U, // FENCE |
14844 | 23133U, // FENCE_I |
14845 | 23315U, // FENCE_TSO |
14846 | 36668U, // FEQ_D |
14847 | 36668U, // FEQ_D_IN32X |
14848 | 36668U, // FEQ_D_INX |
14849 | 39256U, // FEQ_H |
14850 | 39256U, // FEQ_H_INX |
14851 | 44053U, // FEQ_Q |
14852 | 45493U, // FEQ_S |
14853 | 45493U, // FEQ_S_INX |
14854 | 1679855772U, // FLD |
14855 | 36675U, // FLEQ_D |
14856 | 39263U, // FLEQ_H |
14857 | 44060U, // FLEQ_Q |
14858 | 45500U, // FLEQ_S |
14859 | 36548U, // FLE_D |
14860 | 36548U, // FLE_D_IN32X |
14861 | 36548U, // FLE_D_INX |
14862 | 38491U, // FLE_H |
14863 | 38491U, // FLE_H_INX |
14864 | 43976U, // FLE_Q |
14865 | 45386U, // FLE_S |
14866 | 45386U, // FLE_S_INX |
14867 | 1679858538U, // FLH |
14868 | 16813781U, // FLI_D |
14869 | 16816239U, // FLI_H |
14870 | 16821199U, // FLI_Q |
14871 | 16822629U, // FLI_S |
14872 | 1679863615U, // FLQ |
14873 | 36683U, // FLTQ_D |
14874 | 39283U, // FLTQ_H |
14875 | 44068U, // FLTQ_Q |
14876 | 45508U, // FLTQ_S |
14877 | 36746U, // FLT_D |
14878 | 36746U, // FLT_D_IN32X |
14879 | 36746U, // FLT_D_INX |
14880 | 39404U, // FLT_H |
14881 | 39404U, // FLT_H_INX |
14882 | 44106U, // FLT_Q |
14883 | 45537U, // FLT_S |
14884 | 45537U, // FLT_S_INX |
14885 | 1679872387U, // FLW |
14886 | 36499U, // FMADD_D |
14887 | 36499U, // FMADD_D_IN32X |
14888 | 36499U, // FMADD_D_INX |
14889 | 38413U, // FMADD_H |
14890 | 38413U, // FMADD_H_INX |
14891 | 43947U, // FMADD_Q |
14892 | 45357U, // FMADD_S |
14893 | 45357U, // FMADD_S_INX |
14894 | 36608U, // FMAXM_D |
14895 | 39121U, // FMAXM_H |
14896 | 44026U, // FMAXM_Q |
14897 | 45456U, // FMAXM_S |
14898 | 36870U, // FMAX_D |
14899 | 36870U, // FMAX_D_IN32X |
14900 | 36870U, // FMAX_D_INX |
14901 | 39671U, // FMAX_H |
14902 | 39671U, // FMAX_H_INX |
14903 | 44172U, // FMAX_Q |
14904 | 45613U, // FMAX_S |
14905 | 45613U, // FMAX_S_INX |
14906 | 36599U, // FMINM_D |
14907 | 39112U, // FMINM_H |
14908 | 44017U, // FMINM_Q |
14909 | 45447U, // FMINM_S |
14910 | 36617U, // FMIN_D |
14911 | 36617U, // FMIN_D_IN32X |
14912 | 36617U, // FMIN_D_INX |
14913 | 39140U, // FMIN_H |
14914 | 39140U, // FMIN_H_INX |
14915 | 44035U, // FMIN_Q |
14916 | 45465U, // FMIN_S |
14917 | 45465U, // FMIN_S_INX |
14918 | 36466U, // FMSUB_D |
14919 | 36466U, // FMSUB_D_IN32X |
14920 | 36466U, // FMSUB_D_INX |
14921 | 37933U, // FMSUB_H |
14922 | 37933U, // FMSUB_H_INX |
14923 | 43910U, // FMSUB_Q |
14924 | 45320U, // FMSUB_S |
14925 | 45320U, // FMSUB_S_INX |
14926 | 36591U, // FMUL_D |
14927 | 36591U, // FMUL_D_IN32X |
14928 | 36591U, // FMUL_D_INX |
14929 | 39104U, // FMUL_H |
14930 | 39104U, // FMUL_H_INX |
14931 | 44009U, // FMUL_Q |
14932 | 45439U, // FMUL_S |
14933 | 45439U, // FMUL_S_INX |
14934 | 33591283U, // FMVH_X_D |
14935 | 33598594U, // FMVH_X_Q |
14936 | 54080U, // FMVP_D_X |
14937 | 54108U, // FMVP_Q_X |
14938 | 33608522U, // FMV_D_X |
14939 | 33608531U, // FMV_H_X |
14940 | 33608595U, // FMV_W_X |
14941 | 33591293U, // FMV_X_D |
14942 | 33594084U, // FMV_X_H |
14943 | 33607930U, // FMV_X_W |
14944 | 33607930U, // FMV_X_W_FPR64 |
14945 | 36508U, // FNMADD_D |
14946 | 36508U, // FNMADD_D_IN32X |
14947 | 36508U, // FNMADD_D_INX |
14948 | 38422U, // FNMADD_H |
14949 | 38422U, // FNMADD_H_INX |
14950 | 43956U, // FNMADD_Q |
14951 | 45366U, // FNMADD_S |
14952 | 45366U, // FNMADD_S_INX |
14953 | 36475U, // FNMSUB_D |
14954 | 36475U, // FNMSUB_D_IN32X |
14955 | 36475U, // FNMSUB_D_INX |
14956 | 37942U, // FNMSUB_H |
14957 | 37942U, // FNMSUB_H_INX |
14958 | 43919U, // FNMSUB_Q |
14959 | 45329U, // FNMSUB_S |
14960 | 45329U, // FNMSUB_S_INX |
14961 | 100700194U, // FROUNDNX_D |
14962 | 100702995U, // FROUNDNX_H |
14963 | 100707486U, // FROUNDNX_Q |
14964 | 100708927U, // FROUNDNX_S |
14965 | 100699834U, // FROUND_D |
14966 | 100701758U, // FROUND_H |
14967 | 100707262U, // FROUND_Q |
14968 | 100708672U, // FROUND_S |
14969 | 1679855864U, // FSD |
14970 | 36635U, // FSGNJN_D |
14971 | 36635U, // FSGNJN_D_IN32X |
14972 | 36635U, // FSGNJN_D_INX |
14973 | 39158U, // FSGNJN_H |
14974 | 39158U, // FSGNJN_H_INX |
14975 | 44043U, // FSGNJN_Q |
14976 | 45473U, // FSGNJN_S |
14977 | 45473U, // FSGNJN_S_INX |
14978 | 36888U, // FSGNJX_D |
14979 | 36888U, // FSGNJX_D_IN32X |
14980 | 36888U, // FSGNJX_D_INX |
14981 | 39689U, // FSGNJX_H |
14982 | 39689U, // FSGNJX_H_INX |
14983 | 44180U, // FSGNJX_Q |
14984 | 45621U, // FSGNJX_S |
14985 | 45621U, // FSGNJX_S_INX |
14986 | 36572U, // FSGNJ_D |
14987 | 36572U, // FSGNJ_D_IN32X |
14988 | 36572U, // FSGNJ_D_INX |
14989 | 39054U, // FSGNJ_H |
14990 | 39054U, // FSGNJ_H_INX |
14991 | 43990U, // FSGNJ_Q |
14992 | 45420U, // FSGNJ_S |
14993 | 45420U, // FSGNJ_S_INX |
14994 | 1679858663U, // FSH |
14995 | 1679863620U, // FSQ |
14996 | 100700049U, // FSQRT_D |
14997 | 100700049U, // FSQRT_D_IN32X |
14998 | 100700049U, // FSQRT_D_INX |
14999 | 100702732U, // FSQRT_H |
15000 | 100702732U, // FSQRT_H_INX |
15001 | 100707409U, // FSQRT_Q |
15002 | 100708840U, // FSQRT_S |
15003 | 100708840U, // FSQRT_S_INX |
15004 | 36458U, // FSUB_D |
15005 | 36458U, // FSUB_D_IN32X |
15006 | 36458U, // FSUB_D_INX |
15007 | 37925U, // FSUB_H |
15008 | 37925U, // FSUB_H_INX |
15009 | 43902U, // FSUB_Q |
15010 | 45312U, // FSUB_S |
15011 | 45312U, // FSUB_S_INX |
15012 | 1679872583U, // FSW |
15013 | 33588755U, // HFENCE_GVMA |
15014 | 33588781U, // HFENCE_VVMA |
15015 | 33588768U, // HINVAL_GVMA |
15016 | 33588794U, // HINVAL_VVMA |
15017 | 52475284U, // HLVX_HU |
15018 | 52475590U, // HLVX_WU |
15019 | 52464873U, // HLV_B |
15020 | 52475156U, // HLV_BU |
15021 | 52465614U, // HLV_D |
15022 | 52468417U, // HLV_H |
15023 | 52475276U, // HLV_HU |
15024 | 52482270U, // HLV_W |
15025 | 52475582U, // HLV_WU |
15026 | 52464880U, // HSV_B |
15027 | 52465621U, // HSV_D |
15028 | 52468424U, // HSV_H |
15029 | 52482277U, // HSV_W |
15030 | 317394U, // Insn16 |
15031 | 317406U, // Insn32 |
15032 | 317418U, // Insn48 |
15033 | 317430U, // Insn64 |
15034 | 55318U, // InsnB |
15035 | 807491596U, // InsnCA |
15036 | 55327U, // InsnCB |
15037 | 270620749U, // InsnCI |
15038 | 270620885U, // InsnCIW |
15039 | 1342232685U, // InsnCJ |
15040 | 270620804U, // InsnCL |
15041 | 270620823U, // InsnCR |
15042 | 55466U, // InsnCS |
15043 | 55489U, // InsnCSS |
15044 | 270620726U, // InsnI |
15045 | 270620726U, // InsnI_Mem |
15046 | 1346459748U, // InsnJ |
15047 | 807491647U, // InsnQC_EAI |
15048 | 55337U, // InsnQC_EB |
15049 | 807491671U, // InsnQC_EI |
15050 | 807491671U, // InsnQC_EI_Mem |
15051 | 55415U, // InsnQC_EJ |
15052 | 55476U, // InsnQC_ES |
15053 | 807491726U, // InsnR |
15054 | 807491586U, // InsnR4 |
15055 | 55457U, // InsnS |
15056 | 4282572U, // InsnU |
15057 | 14721333U, // JAL |
15058 | 1679863758U, // JALR |
15059 | 1679854986U, // LB |
15060 | 1679865121U, // LBU |
15061 | 52473134U, // LB_AQ |
15062 | 52470885U, // LB_AQ_RL |
15063 | 1679855766U, // LD |
15064 | 52473293U, // LD_AQ |
15065 | 52471079U, // LD_AQ_RL |
15066 | 1679855766U, // LD_RV32 |
15067 | 1679858518U, // LH |
15068 | 1679865250U, // LHU |
15069 | 52473432U, // LH_AQ |
15070 | 52471249U, // LH_AQ_RL |
15071 | 1679858518U, // LH_INX |
15072 | 52465491U, // LR_D |
15073 | 52473205U, // LR_D_AQ |
15074 | 52470977U, // LR_D_AQ_RL |
15075 | 52470327U, // LR_D_RL |
15076 | 52482178U, // LR_W |
15077 | 52473516U, // LR_W_AQ |
15078 | 52471356U, // LR_W_AQ_RL |
15079 | 52470638U, // LR_W_RL |
15080 | 33595124U, // LUI |
15081 | 1679872357U, // LW |
15082 | 1679865551U, // LWU |
15083 | 52473604U, // LW_AQ |
15084 | 52471458U, // LW_AQ_RL |
15085 | 1679872357U, // LW_INX |
15086 | 54175U, // MAX |
15087 | 46826U, // MAXU |
15088 | 43230U, // MIN |
15089 | 46626U, // MINU |
15090 | 1881196920U, // MIPS_CCMOV |
15091 | 805349912U, // MIPS_LDP |
15092 | 805350250U, // MIPS_LWP |
15093 | 233947U, // MIPS_PREFETCH |
15094 | 805349929U, // MIPS_SDP |
15095 | 805350260U, // MIPS_SWP |
15096 | 23488U, // MNRET |
15097 | 33587201U, // MOPR0 |
15098 | 33587313U, // MOPR1 |
15099 | 33587220U, // MOPR10 |
15100 | 33587346U, // MOPR11 |
15101 | 33587542U, // MOPR12 |
15102 | 33587861U, // MOPR13 |
15103 | 33587960U, // MOPR14 |
15104 | 33588254U, // MOPR15 |
15105 | 33588293U, // MOPR16 |
15106 | 33588393U, // MOPR17 |
15107 | 33588422U, // MOPR18 |
15108 | 33588590U, // MOPR19 |
15109 | 33587523U, // MOPR2 |
15110 | 33587230U, // MOPR20 |
15111 | 33587356U, // MOPR21 |
15112 | 33587552U, // MOPR22 |
15113 | 33587871U, // MOPR23 |
15114 | 33587970U, // MOPR24 |
15115 | 33588264U, // MOPR25 |
15116 | 33588364U, // MOPR26 |
15117 | 33588403U, // MOPR27 |
15118 | 33588432U, // MOPR28 |
15119 | 33588600U, // MOPR29 |
15120 | 33587842U, // MOPR3 |
15121 | 33587240U, // MOPR30 |
15122 | 33587366U, // MOPR31 |
15123 | 33587941U, // MOPR4 |
15124 | 33588235U, // MOPR5 |
15125 | 33588274U, // MOPR6 |
15126 | 33588374U, // MOPR7 |
15127 | 33588413U, // MOPR8 |
15128 | 33588581U, // MOPR9 |
15129 | 32778U, // MOPRR0 |
15130 | 32890U, // MOPRR1 |
15131 | 33100U, // MOPRR2 |
15132 | 33419U, // MOPRR3 |
15133 | 33518U, // MOPRR4 |
15134 | 33812U, // MOPRR5 |
15135 | 33851U, // MOPRR6 |
15136 | 33951U, // MOPRR7 |
15137 | 23478U, // MRET |
15138 | 42693U, // MUL |
15139 | 39793U, // MULH |
15140 | 46642U, // MULHSU |
15141 | 46521U, // MULHU |
15142 | 53658U, // MULW |
15143 | 33598077U, // NDS_ADDIGP |
15144 | 1342213632U, // NDS_BBC |
15145 | 1342222961U, // NDS_BBS |
15146 | 1342213688U, // NDS_BEQC |
15147 | 45749U, // NDS_BFOS |
15148 | 55179U, // NDS_BFOZ |
15149 | 1342213641U, // NDS_BNEC |
15150 | 36118U, // NDS_FFB |
15151 | 42985U, // NDS_FFMISM |
15152 | 43009U, // NDS_FFZMISM |
15153 | 42997U, // NDS_FLMISM |
15154 | 33598017U, // NDS_LBGP |
15155 | 33598089U, // NDS_LBUGP |
15156 | 33598037U, // NDS_LDGP |
15157 | 1881182596U, // NDS_LEA_B_ZE |
15158 | 1881181791U, // NDS_LEA_D |
15159 | 1881182610U, // NDS_LEA_D_ZE |
15160 | 1881183238U, // NDS_LEA_H |
15161 | 1881182624U, // NDS_LEA_H_ZE |
15162 | 1881198470U, // NDS_LEA_W |
15163 | 1881182638U, // NDS_LEA_W_ZE |
15164 | 33598057U, // NDS_LHGP |
15165 | 33598100U, // NDS_LHUGP |
15166 | 33598122U, // NDS_LWGP |
15167 | 33598111U, // NDS_LWUGP |
15168 | 33598027U, // NDS_SBGP |
15169 | 33598047U, // NDS_SDGP |
15170 | 33598067U, // NDS_SHGP |
15171 | 33598132U, // NDS_SWGP |
15172 | 52752U, // NDS_VD4DOTSU_VV |
15173 | 52509U, // NDS_VD4DOTS_VV |
15174 | 52792U, // NDS_VD4DOTU_VV |
15175 | 33599725U, // NDS_VFNCVT_BF16_S |
15176 | 1881182751U, // NDS_VFPMADB_VF |
15177 | 1881183088U, // NDS_VFPMADT_VF |
15178 | 33588338U, // NDS_VFWCVT_S_BF16 |
15179 | 45119U, // OR |
15180 | 33588969U, // ORC_B |
15181 | 40481U, // ORI |
15182 | 43267U, // ORN |
15183 | 41172U, // PACK |
15184 | 39757U, // PACKH |
15185 | 53596U, // PACKW |
15186 | 33590085U, // PLI_B |
15187 | 33593471U, // PLI_H |
15188 | 33607762U, // PLI_W |
15189 | 33593478U, // PLUI_H |
15190 | 33607769U, // PLUI_W |
15191 | 1383456U, // PREFETCH_I |
15192 | 1388361U, // PREFETCH_R |
15193 | 1396787U, // PREFETCH_W |
15194 | 33590303U, // PSABS_B |
15195 | 33593791U, // PSABS_H |
15196 | 33589509U, // PSEXT_H_B |
15197 | 33590519U, // PSEXT_W_B |
15198 | 33594073U, // PSEXT_W_H |
15199 | 35644U, // PSLLI_B |
15200 | 39030U, // PSLLI_H |
15201 | 53321U, // PSLLI_W |
15202 | 38532U, // PSSLAI_H |
15203 | 53311U, // PSSLAI_W |
15204 | 46105U, // QC_ADDSAT |
15205 | 46139U, // QC_ADDUSAT |
15206 | 1342217669U, // QC_BEQI |
15207 | 1342217434U, // QC_BGEI |
15208 | 1342217926U, // QC_BGEUI |
15209 | 1342217844U, // QC_BLTI |
15210 | 1342217977U, // QC_BLTUI |
15211 | 1342217474U, // QC_BNEI |
15212 | 33587584U, // QC_BREV32 |
15213 | 33597941U, // QC_CLO |
15214 | 302754U, // QC_CLRINTI |
15215 | 33600075U, // QC_CM_MVA01S |
15216 | 33587332U, // QC_CM_MVSA01 |
15217 | 666331U, // QC_CM_POP |
15218 | 668767U, // QC_CM_POPRET |
15219 | 677827U, // QC_CM_POPRETZ |
15220 | 924673U, // QC_CM_PUSH |
15221 | 928307U, // QC_CM_PUSHFP |
15222 | 33587673U, // QC_COMPRESS2 |
15223 | 33587927U, // QC_COMPRESS3 |
15224 | 45269U, // QC_CSRRWR |
15225 | 40512U, // QC_CSRRWRI |
15226 | 33597959U, // QC_CTO |
15227 | 35724986U, // QC_C_BEXTI |
15228 | 35724904U, // QC_C_BSETI |
15229 | 308404U, // QC_C_CLRINT |
15230 | 317246U, // QC_C_DELAY |
15231 | 23141U, // QC_C_DI |
15232 | 307122U, // QC_C_DIR |
15233 | 23149U, // QC_C_EI |
15234 | 307132U, // QC_C_EIR |
15235 | 35731055U, // QC_C_EXTU |
15236 | 23368U, // QC_C_MIENTER |
15237 | 23499U, // QC_C_MIENTER_NEST |
15238 | 23457U, // QC_C_MILEAVERET |
15239 | 23483U, // QC_C_MNRET |
15240 | 23473U, // QC_C_MRET |
15241 | 807473229U, // QC_C_MULIADD |
15242 | 35739560U, // QC_C_MVEQZ |
15243 | 23102U, // QC_C_PTRACE |
15244 | 308417U, // QC_C_SETINT |
15245 | 298525U, // QC_C_SYNC |
15246 | 307079U, // QC_C_SYNCR |
15247 | 299989U, // QC_C_SYNCWF |
15248 | 304857U, // QC_C_SYNCWL |
15249 | 33587595U, // QC_EXPAND2 |
15250 | 33587881U, // QC_EXPAND3 |
15251 | 46312U, // QC_EXT |
15252 | 37117U, // QC_EXTD |
15253 | 45155U, // QC_EXTDPR |
15254 | 39827U, // QC_EXTDPRH |
15255 | 44957U, // QC_EXTDR |
15256 | 46420U, // QC_EXTDU |
15257 | 45176U, // QC_EXTDUPR |
15258 | 39839U, // QC_EXTDUPRH |
15259 | 45233U, // QC_EXTDUR |
15260 | 46714U, // QC_EXTU |
15261 | 35724377U, // QC_E_ADDAI |
15262 | 40124U, // QC_E_ADDI |
15263 | 35724389U, // QC_E_ANDAI |
15264 | 40143U, // QC_E_ANDI |
15265 | 1342217678U, // QC_E_BEQI |
15266 | 1342217443U, // QC_E_BGEI |
15267 | 1342217936U, // QC_E_BGEUI |
15268 | 1342217853U, // QC_E_BLTI |
15269 | 1342217987U, // QC_E_BLTUI |
15270 | 1342217483U, // QC_E_BNEI |
15271 | 172207U, // QC_E_J |
15272 | 172346U, // QC_E_JAL |
15273 | 1679854981U, // QC_E_LB |
15274 | 1679865126U, // QC_E_LBU |
15275 | 1679858522U, // QC_E_LH |
15276 | 1679865255U, // QC_E_LHU |
15277 | 33594702U, // QC_E_LI |
15278 | 1679872361U, // QC_E_LW |
15279 | 35724408U, // QC_E_ORAI |
15280 | 40476U, // QC_E_ORI |
15281 | 1679855064U, // QC_E_SB |
15282 | 1679858647U, // QC_E_SH |
15283 | 1679872544U, // QC_E_SW |
15284 | 35724419U, // QC_E_XORAI |
15285 | 40492U, // QC_E_XORI |
15286 | 36328U, // QC_INSB |
15287 | 39747U, // QC_INSBH |
15288 | 44967U, // QC_INSBHR |
15289 | 40087U, // QC_INSBI |
15290 | 45144U, // QC_INSBPR |
15291 | 39815U, // QC_INSBPRH |
15292 | 44925U, // QC_INSBR |
15293 | 40458U, // QC_INSBRI |
15294 | 1679872422U, // QC_INW |
15295 | 33594695U, // QC_LI |
15296 | 807481119U, // QC_LIEQ |
15297 | 807476697U, // QC_LIEQI |
15298 | 807473451U, // QC_LIGE |
15299 | 807476462U, // QC_LIGEI |
15300 | 807482724U, // QC_LIGEU |
15301 | 807476956U, // QC_LIGEUI |
15302 | 807482517U, // QC_LILT |
15303 | 807476872U, // QC_LILTI |
15304 | 807482965U, // QC_LILTU |
15305 | 807477007U, // QC_LILTUI |
15306 | 807473508U, // QC_LINE |
15307 | 807476502U, // QC_LINEI |
15308 | 36253U, // QC_LRB |
15309 | 46392U, // QC_LRBU |
15310 | 39799U, // QC_LRH |
15311 | 46528U, // QC_LRHU |
15312 | 53685U, // QC_LRW |
15313 | 807446621U, // QC_LWM |
15314 | 807443870U, // QC_LWMI |
15315 | 807473243U, // QC_MULIADD |
15316 | 807481142U, // QC_MVEQ |
15317 | 807476736U, // QC_MVEQI |
15318 | 807473460U, // QC_MVGE |
15319 | 807476472U, // QC_MVGEI |
15320 | 807482734U, // QC_MVGEU |
15321 | 807476967U, // QC_MVGEUI |
15322 | 807482531U, // QC_MVLT |
15323 | 807476888U, // QC_MVLTI |
15324 | 807482981U, // QC_MVLTU |
15325 | 807477018U, // QC_MVLTUI |
15326 | 807473531U, // QC_MVNE |
15327 | 807476541U, // QC_MVNEI |
15328 | 33597388U, // QC_NORM |
15329 | 33600897U, // QC_NORMEU |
15330 | 33601045U, // QC_NORMU |
15331 | 1679872635U, // QC_OUTW |
15332 | 23349U, // QC_PCOREDUMP |
15333 | 308342U, // QC_PEXIT |
15334 | 300013U, // QC_PPREG |
15335 | 23415U, // QC_PPREGS |
15336 | 298581U, // QC_PPUTC |
15337 | 302249U, // QC_PPUTCI |
15338 | 307910U, // QC_PPUTS |
15339 | 303445U, // QC_PSYSCALL |
15340 | 302423U, // QC_PSYSCALLI |
15341 | 807476722U, // QC_SELECTEQI |
15342 | 807481128U, // QC_SELECTIEQ |
15343 | 807476707U, // QC_SELECTIEQI |
15344 | 807481104U, // QC_SELECTIIEQ |
15345 | 807473493U, // QC_SELECTIINE |
15346 | 807473517U, // QC_SELECTINE |
15347 | 807476512U, // QC_SELECTINEI |
15348 | 807476527U, // QC_SELECTNEI |
15349 | 302766U, // QC_SETINTI |
15350 | 807446637U, // QC_SETWM |
15351 | 807443888U, // QC_SETWMI |
15352 | 36967U, // QC_SHLADD |
15353 | 46116U, // QC_SHLSAT |
15354 | 46151U, // QC_SHLUSAT |
15355 | 36269U, // QC_SRB |
15356 | 39852U, // QC_SRH |
15357 | 53723U, // QC_SRW |
15358 | 46094U, // QC_SUBSAT |
15359 | 46127U, // QC_SUBUSAT |
15360 | 807446629U, // QC_SWM |
15361 | 807443879U, // QC_SWMI |
15362 | 298536U, // QC_SYNC |
15363 | 307091U, // QC_SYNCR |
15364 | 300002U, // QC_SYNCWF |
15365 | 304870U, // QC_SYNCWL |
15366 | 43535U, // QC_WRAP |
15367 | 40379U, // QC_WRAPI |
15368 | 1679865116U, // QK_C_LBU |
15369 | 1679862576U, // QK_C_LBUSP |
15370 | 1679865245U, // QK_C_LHU |
15371 | 1679862588U, // QK_C_LHUSP |
15372 | 1679855055U, // QK_C_SB |
15373 | 1679862520U, // QK_C_SBSP |
15374 | 1679858638U, // QK_C_SH |
15375 | 1679862565U, // QK_C_SHSP |
15376 | 42792U, // REM |
15377 | 46607U, // REMU |
15378 | 53934U, // REMUW |
15379 | 53664U, // REMW |
15380 | 33588357U, // REV16 |
15381 | 33588493U, // REV8_RV32 |
15382 | 33588493U, // REV8_RV64 |
15383 | 33605931U, // REV_RV32 |
15384 | 33605931U, // REV_RV64 |
15385 | 51463U, // RI_VEXTRACT |
15386 | 807490426U, // RI_VINSERT |
15387 | 51621U, // RI_VUNZIP2A_VV |
15388 | 51683U, // RI_VUNZIP2B_VV |
15389 | 313410U, // RI_VZERO |
15390 | 51637U, // RI_VZIP2A_VV |
15391 | 51699U, // RI_VZIP2B_VV |
15392 | 52381U, // RI_VZIPEVEN_VV |
15393 | 52058U, // RI_VZIPODD_VV |
15394 | 41319U, // ROL |
15395 | 53646U, // ROLW |
15396 | 45132U, // ROR |
15397 | 40486U, // RORI |
15398 | 53579U, // RORIW |
15399 | 53710U, // RORW |
15400 | 1679855060U, // SB |
15401 | 21046382U, // SB_AQ_RL |
15402 | 21045744U, // SB_RL |
15403 | 23397U, // SCTRCLR |
15404 | 1075875461U, // SC_D |
15405 | 1075883317U, // SC_D_AQ |
15406 | 1075881079U, // SC_D_AQ_RL |
15407 | 1075880439U, // SC_D_RL |
15408 | 1075892113U, // SC_W |
15409 | 1075883628U, // SC_W_AQ |
15410 | 1075881458U, // SC_W_AQ_RL |
15411 | 1075880750U, // SC_W_RL |
15412 | 1679855858U, // SD |
15413 | 21046576U, // SD_AQ_RL |
15414 | 21045903U, // SD_RL |
15415 | 1679855858U, // SD_RV32 |
15416 | 33590365U, // SEXT_B |
15417 | 33593879U, // SEXT_H |
15418 | 23381U, // SFENCE_INVAL_IR |
15419 | 33588731U, // SFENCE_VMA |
15420 | 23170U, // SFENCE_W_INVAL |
15421 | 295128U, // SF_CDISCARD_D_L1 |
15422 | 23114U, // SF_CEASE |
15423 | 295146U, // SF_CFLUSH_D_L1 |
15424 | 33478U, // SF_MM_E4M3_E4M3 |
15425 | 33214U, // SF_MM_E4M3_E5M2 |
15426 | 33461U, // SF_MM_E5M2_E4M3 |
15427 | 33197U, // SF_MM_E5M2_E5M2 |
15428 | 37308U, // SF_MM_F_F |
15429 | 45516U, // SF_MM_S_S |
15430 | 46334U, // SF_MM_S_U |
15431 | 45553U, // SF_MM_U_S |
15432 | 46345U, // SF_MM_U_U |
15433 | 51515U, // SF_VC_FV |
15434 | 52901U, // SF_VC_FVV |
15435 | 53957U, // SF_VC_FVW |
15436 | 39959U, // SF_VC_I |
15437 | 51537U, // SF_VC_IV |
15438 | 52925U, // SF_VC_IVV |
15439 | 53981U, // SF_VC_IVW |
15440 | 51955U, // SF_VC_VV |
15441 | 52949U, // SF_VC_VVV |
15442 | 54011U, // SF_VC_VVW |
15443 | 4278597U, // SF_VC_V_FV |
15444 | 807489200U, // SF_VC_V_FVV |
15445 | 807490256U, // SF_VC_V_FVW |
15446 | 270605370U, // SF_VC_V_I |
15447 | 4278619U, // SF_VC_V_IV |
15448 | 807489224U, // SF_VC_V_IVV |
15449 | 807490280U, // SF_VC_V_IVW |
15450 | 4279911U, // SF_VC_V_VV |
15451 | 807489248U, // SF_VC_V_VVV |
15452 | 807490310U, // SF_VC_V_VVW |
15453 | 270619503U, // SF_VC_V_X |
15454 | 4280186U, // SF_VC_V_XV |
15455 | 807489272U, // SF_VC_V_XVV |
15456 | 807490334U, // SF_VC_V_XVW |
15457 | 54071U, // SF_VC_X |
15458 | 53104U, // SF_VC_XV |
15459 | 52973U, // SF_VC_XVV |
15460 | 54035U, // SF_VC_XVW |
15461 | 37350U, // SF_VFNRCLIP_XU_F_QF |
15462 | 37371U, // SF_VFNRCLIP_X_F_QF |
15463 | 33712U, // SF_VFWMACC_4x4x4 |
15464 | 52462671U, // SF_VLTE16 |
15465 | 52461930U, // SF_VLTE32 |
15466 | 52462348U, // SF_VLTE64 |
15467 | 52462810U, // SF_VLTE8 |
15468 | 33391U, // SF_VQMACCSU_2x8x2 |
15469 | 33784U, // SF_VQMACCSU_4x8x4 |
15470 | 33354U, // SF_VQMACCUS_2x8x2 |
15471 | 33747U, // SF_VQMACCUS_4x8x4 |
15472 | 33373U, // SF_VQMACCU_2x8x2 |
15473 | 33766U, // SF_VQMACCU_4x8x4 |
15474 | 33337U, // SF_VQMACC_2x8x2 |
15475 | 33730U, // SF_VQMACC_4x8x4 |
15476 | 33595622U, // SF_VSETTK |
15477 | 33597454U, // SF_VSETTM |
15478 | 33597866U, // SF_VSETTN |
15479 | 52462682U, // SF_VSTE16 |
15480 | 52461941U, // SF_VSTE32 |
15481 | 52462359U, // SF_VSTE64 |
15482 | 52462820U, // SF_VSTE8 |
15483 | 23089U, // SF_VTDISCARD |
15484 | 33605798U, // SF_VTMV_T_V |
15485 | 33600513U, // SF_VTMV_V_T |
15486 | 308212U, // SF_VTZERO_T |
15487 | 1679858643U, // SH |
15488 | 36917U, // SH1ADD |
15489 | 53892U, // SH1ADD_UW |
15490 | 36925U, // SH2ADD |
15491 | 53903U, // SH2ADD_UW |
15492 | 36933U, // SH3ADD |
15493 | 53914U, // SH3ADD_UW |
15494 | 33587270U, // SHA256SIG0 |
15495 | 33587404U, // SHA256SIG1 |
15496 | 33587294U, // SHA256SUM0 |
15497 | 33587504U, // SHA256SUM1 |
15498 | 33587258U, // SHA512SIG0 |
15499 | 39711U, // SHA512SIG0H |
15500 | 41241U, // SHA512SIG0L |
15501 | 33587392U, // SHA512SIG1 |
15502 | 39724U, // SHA512SIG1H |
15503 | 41254U, // SHA512SIG1L |
15504 | 33587282U, // SHA512SUM0 |
15505 | 44899U, // SHA512SUM0R |
15506 | 33587492U, // SHA512SUM1 |
15507 | 44912U, // SHA512SUM1R |
15508 | 21046746U, // SH_AQ_RL |
15509 | 1679858643U, // SH_INX |
15510 | 21046042U, // SH_RL |
15511 | 33588743U, // SINVAL_VMA |
15512 | 41314U, // SLL |
15513 | 40295U, // SLLI |
15514 | 53565U, // SLLIW |
15515 | 53925U, // SLLI_UW |
15516 | 53640U, // SLLW |
15517 | 46238U, // SLT |
15518 | 40594U, // SLTI |
15519 | 46556U, // SLTIU |
15520 | 46687U, // SLTU |
15521 | 33587306U, // SM3P0 |
15522 | 33587516U, // SM3P1 |
15523 | 36994U, // SM4ED |
15524 | 45728U, // SM4KS |
15525 | 34436U, // SRA |
15526 | 40081U, // SRAI |
15527 | 53549U, // SRAIW |
15528 | 53527U, // SRAW |
15529 | 23494U, // SRET |
15530 | 42676U, // SRL |
15531 | 40303U, // SRLI |
15532 | 53572U, // SRLIW |
15533 | 53652U, // SRLW |
15534 | 1075875621U, // SSAMOSWAP_D |
15535 | 1075883365U, // SSAMOSWAP_D_AQ |
15536 | 1075881135U, // SSAMOSWAP_D_AQ_RL |
15537 | 1075880487U, // SSAMOSWAP_D_RL |
15538 | 1075892331U, // SSAMOSWAP_W |
15539 | 1075883676U, // SSAMOSWAP_W_AQ |
15540 | 1075881514U, // SSAMOSWAP_W_AQ_RL |
15541 | 1075880798U, // SSAMOSWAP_W_RL |
15542 | 40049U, // SSLAI |
15543 | 303324U, // SSPOPCHK |
15544 | 302095U, // SSPUSH |
15545 | 305698U, // SSRDP |
15546 | 36339U, // SUB |
15547 | 53535U, // SUBW |
15548 | 1679872540U, // SW |
15549 | 21046955U, // SW_AQ_RL |
15550 | 1679872540U, // SW_INX |
15551 | 21046214U, // SW_RL |
15552 | 42681U, // TH_ADDSL |
15553 | 23215U, // TH_DCACHE_CALL |
15554 | 23299U, // TH_DCACHE_CIALL |
15555 | 296564U, // TH_DCACHE_CIPA |
15556 | 315995U, // TH_DCACHE_CISW |
15557 | 296630U, // TH_DCACHE_CIVA |
15558 | 296519U, // TH_DCACHE_CPA |
15559 | 295162U, // TH_DCACHE_CPAL1 |
15560 | 315958U, // TH_DCACHE_CSW |
15561 | 296585U, // TH_DCACHE_CVA |
15562 | 295179U, // TH_DCACHE_CVAL1 |
15563 | 23252U, // TH_DCACHE_IALL |
15564 | 296534U, // TH_DCACHE_IPA |
15565 | 315980U, // TH_DCACHE_ISW |
15566 | 296600U, // TH_DCACHE_IVA |
15567 | 46320U, // TH_EXT |
15568 | 46723U, // TH_EXTU |
15569 | 33587250U, // TH_FF0 |
15570 | 33587376U, // TH_FF1 |
15571 | 37040U, // TH_FLRD |
15572 | 53701U, // TH_FLRW |
15573 | 37075U, // TH_FLURD |
15574 | 53757U, // TH_FLURW |
15575 | 37057U, // TH_FSRD |
15576 | 53739U, // TH_FSRW |
15577 | 37094U, // TH_FSURD |
15578 | 53776U, // TH_FSURW |
15579 | 23267U, // TH_ICACHE_IALL |
15580 | 23436U, // TH_ICACHE_IALLS |
15581 | 296549U, // TH_ICACHE_IPA |
15582 | 296615U, // TH_ICACHE_IVA |
15583 | 23199U, // TH_L2CACHE_CALL |
15584 | 23282U, // TH_L2CACHE_CIALL |
15585 | 23236U, // TH_L2CACHE_IALL |
15586 | 24151431U, // TH_LBIA |
15587 | 24153375U, // TH_LBIB |
15588 | 24151485U, // TH_LBUIA |
15589 | 24153429U, // TH_LBUIB |
15590 | 167809138U, // TH_LDD |
15591 | 24151449U, // TH_LDIA |
15592 | 24153393U, // TH_LDIB |
15593 | 24151467U, // TH_LHIA |
15594 | 24153411U, // TH_LHIB |
15595 | 24151495U, // TH_LHUIA |
15596 | 24153439U, // TH_LHUIB |
15597 | 36261U, // TH_LRB |
15598 | 46401U, // TH_LRBU |
15599 | 37032U, // TH_LRD |
15600 | 39807U, // TH_LRH |
15601 | 46537U, // TH_LRHU |
15602 | 53693U, // TH_LRW |
15603 | 46804U, // TH_LRWU |
15604 | 36285U, // TH_LURB |
15605 | 46410U, // TH_LURBU |
15606 | 37066U, // TH_LURD |
15607 | 39868U, // TH_LURH |
15608 | 46546U, // TH_LURHU |
15609 | 53748U, // TH_LURW |
15610 | 46813U, // TH_LURWU |
15611 | 167809295U, // TH_LWD |
15612 | 24151515U, // TH_LWIA |
15613 | 24153459U, // TH_LWIB |
15614 | 167809286U, // TH_LWUD |
15615 | 24151505U, // TH_LWUIA |
15616 | 24153449U, // TH_LWUIB |
15617 | 807470578U, // TH_MULA |
15618 | 807476025U, // TH_MULAH |
15619 | 807489805U, // TH_MULAW |
15620 | 807482028U, // TH_MULS |
15621 | 807476204U, // TH_MULSH |
15622 | 807490161U, // TH_MULSW |
15623 | 807491508U, // TH_MVEQZ |
15624 | 807491442U, // TH_MVNEZ |
15625 | 33605928U, // TH_REV |
15626 | 33608380U, // TH_REVW |
15627 | 24184208U, // TH_SBIA |
15628 | 24186152U, // TH_SBIB |
15629 | 167809146U, // TH_SDD |
15630 | 24184226U, // TH_SDIA |
15631 | 24186170U, // TH_SDIB |
15632 | 33600089U, // TH_SFENCE_VMAS |
15633 | 24184244U, // TH_SHIA |
15634 | 24186188U, // TH_SHIB |
15635 | 36277U, // TH_SRB |
15636 | 37049U, // TH_SRD |
15637 | 39860U, // TH_SRH |
15638 | 40503U, // TH_SRRI |
15639 | 53586U, // TH_SRRIW |
15640 | 53731U, // TH_SRW |
15641 | 36294U, // TH_SURB |
15642 | 37085U, // TH_SURD |
15643 | 39877U, // TH_SURH |
15644 | 53767U, // TH_SURW |
15645 | 167809303U, // TH_SWD |
15646 | 24184292U, // TH_SWIA |
15647 | 24186236U, // TH_SWIB |
15648 | 23081U, // TH_SYNC |
15649 | 23123U, // TH_SYNC_I |
15650 | 23425U, // TH_SYNC_IS |
15651 | 23405U, // TH_SYNC_S |
15652 | 46304U, // TH_TST |
15653 | 33609546U, // TH_TSTNBZ |
15654 | 807488988U, // TH_VMAQASU_VV |
15655 | 807491170U, // TH_VMAQASU_VX |
15656 | 807490944U, // TH_VMAQAUS_VX |
15657 | 807488843U, // TH_VMAQAU_VV |
15658 | 807491014U, // TH_VMAQAU_VX |
15659 | 807487939U, // TH_VMAQA_VV |
15660 | 807490468U, // TH_VMAQA_VX |
15661 | 23343U, // UNIMP |
15662 | 33598151U, // UNZIP_RV32 |
15663 | 52614U, // VAADDU_VV |
15664 | 54785U, // VAADDU_VX |
15665 | 51965U, // VAADD_VV |
15666 | 54324U, // VAADD_VX |
15667 | 42830U, // VADC_VIM |
15668 | 43079U, // VADC_VVM |
15669 | 43159U, // VADC_VXM |
15670 | 40824U, // VADD_VI |
15671 | 52028U, // VADD_VV |
15672 | 54354U, // VADD_VX |
15673 | 35730140U, // VAESDF_VS |
15674 | 35736485U, // VAESDF_VV |
15675 | 35730182U, // VAESDM_VS |
15676 | 35736692U, // VAESDM_VV |
15677 | 35730151U, // VAESEF_VS |
15678 | 35736496U, // VAESEF_VV |
15679 | 35730193U, // VAESEM_VS |
15680 | 35736712U, // VAESEM_VV |
15681 | 40741U, // VAESKF1_VI |
15682 | 807477041U, // VAESKF2_VI |
15683 | 35730410U, // VAESZ_VS |
15684 | 52371U, // VANDN_VV |
15685 | 54530U, // VANDN_VX |
15686 | 40833U, // VAND_VI |
15687 | 52073U, // VAND_VV |
15688 | 54373U, // VAND_VX |
15689 | 52569U, // VASUBU_VV |
15690 | 54740U, // VASUBU_VX |
15691 | 51713U, // VASUB_VV |
15692 | 54212U, // VASUB_VX |
15693 | 201377202U, // VBREV8_V |
15694 | 201378019U, // VBREV_V |
15695 | 52167U, // VCLMULH_VV |
15696 | 54412U, // VCLMULH_VX |
15697 | 52289U, // VCLMUL_VV |
15698 | 54481U, // VCLMUL_VX |
15699 | 201378072U, // VCLZ_V |
15700 | 43033U, // VCOMPRESS_VM |
15701 | 201369365U, // VCPOP_M |
15702 | 201377870U, // VCPOP_V |
15703 | 201378080U, // VCTZ_V |
15704 | 52819U, // VDIVU_VV |
15705 | 54979U, // VDIVU_VX |
15706 | 52861U, // VDIV_VV |
15707 | 54999U, // VDIV_VX |
15708 | 37574U, // VFADD_VF |
15709 | 51975U, // VFADD_VV |
15710 | 201377947U, // VFCLASS_V |
15711 | 201377981U, // VFCVT_F_XU_V |
15712 | 201378028U, // VFCVT_F_X_V |
15713 | 201377289U, // VFCVT_RTZ_XU_F_V |
15714 | 201377353U, // VFCVT_RTZ_X_F_V |
15715 | 201377260U, // VFCVT_XU_F_V |
15716 | 201377326U, // VFCVT_X_F_V |
15717 | 37780U, // VFDIV_VF |
15718 | 52851U, // VFDIV_VV |
15719 | 201369374U, // VFIRST_M |
15720 | 807473814U, // VFMACC_VF |
15721 | 807488164U, // VFMACC_VV |
15722 | 807473872U, // VFMADD_VF |
15723 | 807488273U, // VFMADD_VV |
15724 | 37801U, // VFMAX_VF |
15725 | 52870U, // VFMAX_VV |
15726 | 42797U, // VFMERGE_VFM |
15727 | 37680U, // VFMIN_VF |
15728 | 52397U, // VFMIN_VV |
15729 | 807473766U, // VFMSAC_VF |
15730 | 807488095U, // VFMSAC_VV |
15731 | 807473721U, // VFMSUB_VF |
15732 | 807488021U, // VFMSUB_VV |
15733 | 37659U, // VFMUL_VF |
15734 | 52269U, // VFMUL_VV |
15735 | 33599825U, // VFMV_F_S |
15736 | 35721671U, // VFMV_S_F |
15737 | 33591761U, // VFMV_V_F |
15738 | 201379765U, // VFNCVTBF16_F_F_W |
15739 | 201379801U, // VFNCVT_F_F_W |
15740 | 201380036U, // VFNCVT_F_XU_W |
15741 | 201380076U, // VFNCVT_F_X_W |
15742 | 201379783U, // VFNCVT_ROD_F_F_W |
15743 | 201379830U, // VFNCVT_RTZ_XU_F_W |
15744 | 201379863U, // VFNCVT_RTZ_X_F_W |
15745 | 201379815U, // VFNCVT_XU_F_W |
15746 | 201379849U, // VFNCVT_X_F_W |
15747 | 807473825U, // VFNMACC_VF |
15748 | 807488175U, // VFNMACC_VV |
15749 | 807473883U, // VFNMADD_VF |
15750 | 807488284U, // VFNMADD_VV |
15751 | 807473777U, // VFNMSAC_VF |
15752 | 807488106U, // VFNMSAC_VV |
15753 | 807473732U, // VFNMSUB_VF |
15754 | 807488032U, // VFNMSUB_VV |
15755 | 37790U, // VFRDIV_VF |
15756 | 201376292U, // VFREC7_V |
15757 | 46033U, // VFREDMAX_VS |
15758 | 45935U, // VFREDMIN_VS |
15759 | 45877U, // VFREDOSUM_VS |
15760 | 45906U, // VFREDUSUM_VS |
15761 | 201376302U, // VFRSQRT7_V |
15762 | 37456U, // VFRSUB_VF |
15763 | 37690U, // VFSGNJN_VF |
15764 | 52416U, // VFSGNJN_VV |
15765 | 37811U, // VFSGNJX_VF |
15766 | 52889U, // VFSGNJX_VV |
15767 | 37648U, // VFSGNJ_VF |
15768 | 52199U, // VFSGNJ_VV |
15769 | 37702U, // VFSLIDE1DOWN_VF |
15770 | 37719U, // VFSLIDE1UP_VF |
15771 | 201377971U, // VFSQRT_V |
15772 | 37423U, // VFSUB_VF |
15773 | 51723U, // VFSUB_VV |
15774 | 37607U, // VFWADD_VF |
15775 | 52037U, // VFWADD_VV |
15776 | 37834U, // VFWADD_WF |
15777 | 53028U, // VFWADD_WV |
15778 | 201377228U, // VFWCVTBF16_F_F_V |
15779 | 201377246U, // VFWCVT_F_F_V |
15780 | 201377995U, // VFWCVT_F_XU_V |
15781 | 201378041U, // VFWCVT_F_X_V |
15782 | 201377307U, // VFWCVT_RTZ_XU_F_V |
15783 | 201377370U, // VFWCVT_RTZ_X_F_V |
15784 | 201377274U, // VFWCVT_XU_F_V |
15785 | 201377339U, // VFWCVT_X_F_V |
15786 | 807473679U, // VFWMACCBF16_VF |
15787 | 807487876U, // VFWMACCBF16_VV |
15788 | 807473850U, // VFWMACC_VF |
15789 | 807488210U, // VFWMACC_VV |
15790 | 807473802U, // VFWMSAC_VF |
15791 | 807488142U, // VFWMSAC_VV |
15792 | 37669U, // VFWMUL_VF |
15793 | 52319U, // VFWMUL_VV |
15794 | 807473837U, // VFWNMACC_VF |
15795 | 807488187U, // VFWNMACC_VV |
15796 | 807473789U, // VFWNMSAC_VF |
15797 | 807488129U, // VFWNMSAC_VV |
15798 | 45891U, // VFWREDOSUM_VS |
15799 | 45920U, // VFWREDUSUM_VS |
15800 | 37467U, // VFWSUB_VF |
15801 | 51786U, // VFWSUB_VV |
15802 | 37823U, // VFWSUB_WF |
15803 | 53007U, // VFWSUB_WV |
15804 | 807482098U, // VGHSH_VS |
15805 | 807488477U, // VGHSH_VV |
15806 | 35730172U, // VGMUL_VS |
15807 | 35736631U, // VGMUL_VV |
15808 | 1623493U, // VID_V |
15809 | 201369329U, // VIOTA_M |
15810 | 52477931U, // VL1RE16_V |
15811 | 52476019U, // VL1RE32_V |
15812 | 52476975U, // VL1RE64_V |
15813 | 52478880U, // VL1RE8_V |
15814 | 52477942U, // VL2RE16_V |
15815 | 52476030U, // VL2RE32_V |
15816 | 52476986U, // VL2RE64_V |
15817 | 52478890U, // VL2RE8_V |
15818 | 52477953U, // VL4RE16_V |
15819 | 52476041U, // VL4RE32_V |
15820 | 52476997U, // VL4RE64_V |
15821 | 52478900U, // VL4RE8_V |
15822 | 52477964U, // VL8RE16_V |
15823 | 52476052U, // VL8RE32_V |
15824 | 52477008U, // VL8RE64_V |
15825 | 52478910U, // VL8RE8_V |
15826 | 220252093U, // VLE16FF_V |
15827 | 220250082U, // VLE16_V |
15828 | 220251861U, // VLE32FF_V |
15829 | 220248170U, // VLE32_V |
15830 | 220251977U, // VLE64FF_V |
15831 | 220249126U, // VLE64_V |
15832 | 220252202U, // VLE8FF_V |
15833 | 220251032U, // VLE8_V |
15834 | 52480052U, // VLM_V |
15835 | 18924020U, // VLOXEI16_V |
15836 | 18922108U, // VLOXEI32_V |
15837 | 18923064U, // VLOXEI64_V |
15838 | 18924934U, // VLOXEI8_V |
15839 | 18923572U, // VLOXSEG2EI16_V |
15840 | 18921660U, // VLOXSEG2EI32_V |
15841 | 18922616U, // VLOXSEG2EI64_V |
15842 | 18924514U, // VLOXSEG2EI8_V |
15843 | 18923636U, // VLOXSEG3EI16_V |
15844 | 18921724U, // VLOXSEG3EI32_V |
15845 | 18922680U, // VLOXSEG3EI64_V |
15846 | 18924574U, // VLOXSEG3EI8_V |
15847 | 18923700U, // VLOXSEG4EI16_V |
15848 | 18921788U, // VLOXSEG4EI32_V |
15849 | 18922744U, // VLOXSEG4EI64_V |
15850 | 18924634U, // VLOXSEG4EI8_V |
15851 | 18923764U, // VLOXSEG5EI16_V |
15852 | 18921852U, // VLOXSEG5EI32_V |
15853 | 18922808U, // VLOXSEG5EI64_V |
15854 | 18924694U, // VLOXSEG5EI8_V |
15855 | 18923828U, // VLOXSEG6EI16_V |
15856 | 18921916U, // VLOXSEG6EI32_V |
15857 | 18922872U, // VLOXSEG6EI64_V |
15858 | 18924754U, // VLOXSEG6EI8_V |
15859 | 18923892U, // VLOXSEG7EI16_V |
15860 | 18921980U, // VLOXSEG7EI32_V |
15861 | 18922936U, // VLOXSEG7EI64_V |
15862 | 18924814U, // VLOXSEG7EI8_V |
15863 | 18923956U, // VLOXSEG8EI16_V |
15864 | 18922044U, // VLOXSEG8EI32_V |
15865 | 18923000U, // VLOXSEG8EI64_V |
15866 | 18924874U, // VLOXSEG8EI8_V |
15867 | 18923543U, // VLSE16_V |
15868 | 18921631U, // VLSE32_V |
15869 | 18922587U, // VLSE64_V |
15870 | 18924488U, // VLSE8_V |
15871 | 220251988U, // VLSEG2E16FF_V |
15872 | 220249704U, // VLSEG2E16_V |
15873 | 220251756U, // VLSEG2E32FF_V |
15874 | 220247792U, // VLSEG2E32_V |
15875 | 220251872U, // VLSEG2E64FF_V |
15876 | 220248748U, // VLSEG2E64_V |
15877 | 220252104U, // VLSEG2E8FF_V |
15878 | 220250682U, // VLSEG2E8_V |
15879 | 220252003U, // VLSEG3E16FF_V |
15880 | 220249758U, // VLSEG3E16_V |
15881 | 220251771U, // VLSEG3E32FF_V |
15882 | 220247846U, // VLSEG3E32_V |
15883 | 220251887U, // VLSEG3E64FF_V |
15884 | 220248802U, // VLSEG3E64_V |
15885 | 220252118U, // VLSEG3E8FF_V |
15886 | 220250732U, // VLSEG3E8_V |
15887 | 220252018U, // VLSEG4E16FF_V |
15888 | 220249812U, // VLSEG4E16_V |
15889 | 220251786U, // VLSEG4E32FF_V |
15890 | 220247900U, // VLSEG4E32_V |
15891 | 220251902U, // VLSEG4E64FF_V |
15892 | 220248856U, // VLSEG4E64_V |
15893 | 220252132U, // VLSEG4E8FF_V |
15894 | 220250782U, // VLSEG4E8_V |
15895 | 220252033U, // VLSEG5E16FF_V |
15896 | 220249866U, // VLSEG5E16_V |
15897 | 220251801U, // VLSEG5E32FF_V |
15898 | 220247954U, // VLSEG5E32_V |
15899 | 220251917U, // VLSEG5E64FF_V |
15900 | 220248910U, // VLSEG5E64_V |
15901 | 220252146U, // VLSEG5E8FF_V |
15902 | 220250832U, // VLSEG5E8_V |
15903 | 220252048U, // VLSEG6E16FF_V |
15904 | 220249920U, // VLSEG6E16_V |
15905 | 220251816U, // VLSEG6E32FF_V |
15906 | 220248008U, // VLSEG6E32_V |
15907 | 220251932U, // VLSEG6E64FF_V |
15908 | 220248964U, // VLSEG6E64_V |
15909 | 220252160U, // VLSEG6E8FF_V |
15910 | 220250882U, // VLSEG6E8_V |
15911 | 220252063U, // VLSEG7E16FF_V |
15912 | 220249974U, // VLSEG7E16_V |
15913 | 220251831U, // VLSEG7E32FF_V |
15914 | 220248062U, // VLSEG7E32_V |
15915 | 220251947U, // VLSEG7E64FF_V |
15916 | 220249018U, // VLSEG7E64_V |
15917 | 220252174U, // VLSEG7E8FF_V |
15918 | 220250932U, // VLSEG7E8_V |
15919 | 220252078U, // VLSEG8E16FF_V |
15920 | 220250028U, // VLSEG8E16_V |
15921 | 220251846U, // VLSEG8E32FF_V |
15922 | 220248116U, // VLSEG8E32_V |
15923 | 220251962U, // VLSEG8E64FF_V |
15924 | 220249072U, // VLSEG8E64_V |
15925 | 220252188U, // VLSEG8E8FF_V |
15926 | 220250982U, // VLSEG8E8_V |
15927 | 18923125U, // VLSSEG2E16_V |
15928 | 18921213U, // VLSSEG2E32_V |
15929 | 18922169U, // VLSSEG2E64_V |
15930 | 18924102U, // VLSSEG2E8_V |
15931 | 18923179U, // VLSSEG3E16_V |
15932 | 18921267U, // VLSSEG3E32_V |
15933 | 18922223U, // VLSSEG3E64_V |
15934 | 18924152U, // VLSSEG3E8_V |
15935 | 18923233U, // VLSSEG4E16_V |
15936 | 18921321U, // VLSSEG4E32_V |
15937 | 18922277U, // VLSSEG4E64_V |
15938 | 18924202U, // VLSSEG4E8_V |
15939 | 18923287U, // VLSSEG5E16_V |
15940 | 18921375U, // VLSSEG5E32_V |
15941 | 18922331U, // VLSSEG5E64_V |
15942 | 18924252U, // VLSSEG5E8_V |
15943 | 18923341U, // VLSSEG6E16_V |
15944 | 18921429U, // VLSSEG6E32_V |
15945 | 18922385U, // VLSSEG6E64_V |
15946 | 18924302U, // VLSSEG6E8_V |
15947 | 18923395U, // VLSSEG7E16_V |
15948 | 18921483U, // VLSSEG7E32_V |
15949 | 18922439U, // VLSSEG7E64_V |
15950 | 18924352U, // VLSSEG7E8_V |
15951 | 18923449U, // VLSSEG8E16_V |
15952 | 18921537U, // VLSSEG8E32_V |
15953 | 18922493U, // VLSSEG8E64_V |
15954 | 18924402U, // VLSSEG8E8_V |
15955 | 18924044U, // VLUXEI16_V |
15956 | 18922132U, // VLUXEI32_V |
15957 | 18923088U, // VLUXEI64_V |
15958 | 18924956U, // VLUXEI8_V |
15959 | 18923604U, // VLUXSEG2EI16_V |
15960 | 18921692U, // VLUXSEG2EI32_V |
15961 | 18922648U, // VLUXSEG2EI64_V |
15962 | 18924544U, // VLUXSEG2EI8_V |
15963 | 18923668U, // VLUXSEG3EI16_V |
15964 | 18921756U, // VLUXSEG3EI32_V |
15965 | 18922712U, // VLUXSEG3EI64_V |
15966 | 18924604U, // VLUXSEG3EI8_V |
15967 | 18923732U, // VLUXSEG4EI16_V |
15968 | 18921820U, // VLUXSEG4EI32_V |
15969 | 18922776U, // VLUXSEG4EI64_V |
15970 | 18924664U, // VLUXSEG4EI8_V |
15971 | 18923796U, // VLUXSEG5EI16_V |
15972 | 18921884U, // VLUXSEG5EI32_V |
15973 | 18922840U, // VLUXSEG5EI64_V |
15974 | 18924724U, // VLUXSEG5EI8_V |
15975 | 18923860U, // VLUXSEG6EI16_V |
15976 | 18921948U, // VLUXSEG6EI32_V |
15977 | 18922904U, // VLUXSEG6EI64_V |
15978 | 18924784U, // VLUXSEG6EI8_V |
15979 | 18923924U, // VLUXSEG7EI16_V |
15980 | 18922012U, // VLUXSEG7EI32_V |
15981 | 18922968U, // VLUXSEG7EI64_V |
15982 | 18924844U, // VLUXSEG7EI8_V |
15983 | 18923988U, // VLUXSEG8EI16_V |
15984 | 18922076U, // VLUXSEG8EI32_V |
15985 | 18923032U, // VLUXSEG8EI64_V |
15986 | 18924904U, // VLUXSEG8EI8_V |
15987 | 807488200U, // VMACC_VV |
15988 | 807490581U, // VMACC_VX |
15989 | 40804U, // VMADC_VI |
15990 | 42819U, // VMADC_VIM |
15991 | 51945U, // VMADC_VV |
15992 | 43068U, // VMADC_VVM |
15993 | 54314U, // VMADC_VX |
15994 | 43148U, // VMADC_VXM |
15995 | 807488296U, // VMADD_VV |
15996 | 807490622U, // VMADD_VX |
15997 | 42873U, // VMANDN_MM |
15998 | 42852U, // VMAND_MM |
15999 | 52829U, // VMAXU_VV |
16000 | 54989U, // VMAXU_VX |
16001 | 52880U, // VMAX_VV |
16002 | 55008U, // VMAX_VX |
16003 | 42840U, // VMERGE_VIM |
16004 | 43089U, // VMERGE_VVM |
16005 | 43169U, // VMERGE_VXM |
16006 | 37734U, // VMFEQ_VF |
16007 | 52428U, // VMFEQ_VV |
16008 | 37618U, // VMFGE_VF |
16009 | 37760U, // VMFGT_VF |
16010 | 37628U, // VMFLE_VF |
16011 | 52082U, // VMFLE_VV |
16012 | 37770U, // VMFLT_VF |
16013 | 52525U, // VMFLT_VV |
16014 | 37638U, // VMFNE_VF |
16015 | 52113U, // VMFNE_VV |
16016 | 52690U, // VMINU_VV |
16017 | 54872U, // VMINU_VX |
16018 | 52407U, // VMIN_VV |
16019 | 54540U, // VMIN_VX |
16020 | 42862U, // VMNAND_MM |
16021 | 42903U, // VMNOR_MM |
16022 | 42884U, // VMORN_MM |
16023 | 42894U, // VMOR_MM |
16024 | 51866U, // VMSBC_VV |
16025 | 43047U, // VMSBC_VVM |
16026 | 54283U, // VMSBC_VX |
16027 | 43127U, // VMSBC_VXM |
16028 | 201369338U, // VMSBF_M |
16029 | 40948U, // VMSEQ_VI |
16030 | 52438U, // VMSEQ_VV |
16031 | 54607U, // VMSEQ_VX |
16032 | 41050U, // VMSGTU_VI |
16033 | 54946U, // VMSGTU_VX |
16034 | 40997U, // VMSGT_VI |
16035 | 54696U, // VMSGT_VX |
16036 | 201369347U, // VMSIF_M |
16037 | 41039U, // VMSLEU_VI |
16038 | 52647U, // VMSLEU_VV |
16039 | 54829U, // VMSLEU_VX |
16040 | 40852U, // VMSLE_VI |
16041 | 52092U, // VMSLE_VV |
16042 | 54392U, // VMSLE_VX |
16043 | 52781U, // VMSLTU_VV |
16044 | 54957U, // VMSLTU_VX |
16045 | 52535U, // VMSLT_VV |
16046 | 54706U, // VMSLT_VX |
16047 | 40862U, // VMSNE_VI |
16048 | 52123U, // VMSNE_VV |
16049 | 54402U, // VMSNE_VX |
16050 | 201369356U, // VMSOF_M |
16051 | 52728U, // VMULHSU_VV |
16052 | 54910U, // VMULHSU_VX |
16053 | 52658U, // VMULHU_VV |
16054 | 54840U, // VMULHU_VX |
16055 | 52179U, // VMULH_VV |
16056 | 54424U, // VMULH_VX |
16057 | 52310U, // VMUL_VV |
16058 | 54502U, // VMUL_VX |
16059 | 33605727U, // VMV1R_V |
16060 | 33605744U, // VMV2R_V |
16061 | 33605761U, // VMV4R_V |
16062 | 33605778U, // VMV8R_V |
16063 | 35738470U, // VMV_S_X |
16064 | 33594437U, // VMV_V_I |
16065 | 33605850U, // VMV_V_V |
16066 | 33608586U, // VMV_V_X |
16067 | 33600036U, // VMV_X_S |
16068 | 42913U, // VMXNOR_MM |
16069 | 42924U, // VMXOR_MM |
16070 | 41110U, // VNCLIPU_WI |
16071 | 53092U, // VNCLIPU_WV |
16072 | 55090U, // VNCLIPU_WX |
16073 | 41099U, // VNCLIP_WI |
16074 | 53059U, // VNCLIP_WV |
16075 | 55057U, // VNCLIP_WX |
16076 | 807488118U, // VNMSAC_VV |
16077 | 807490560U, // VNMSAC_VX |
16078 | 807488044U, // VNMSUB_VV |
16079 | 807490510U, // VNMSUB_VX |
16080 | 41079U, // VNSRA_WI |
16081 | 52997U, // VNSRA_WV |
16082 | 55017U, // VNSRA_WX |
16083 | 41089U, // VNSRL_WI |
16084 | 53049U, // VNSRL_WV |
16085 | 55047U, // VNSRL_WX |
16086 | 40980U, // VOR_VI |
16087 | 52480U, // VOR_VV |
16088 | 54639U, // VOR_VX |
16089 | 52769U, // VQDOTSU_VV |
16090 | 54934U, // VQDOTSU_VX |
16091 | 54684U, // VQDOTUS_VX |
16092 | 52808U, // VQDOTU_VV |
16093 | 54968U, // VQDOTU_VX |
16094 | 52545U, // VQDOT_VV |
16095 | 54716U, // VQDOT_VX |
16096 | 45776U, // VREDAND_VS |
16097 | 46020U, // VREDMAXU_VS |
16098 | 46046U, // VREDMAX_VS |
16099 | 46007U, // VREDMINU_VS |
16100 | 45948U, // VREDMIN_VS |
16101 | 45970U, // VREDOR_VS |
16102 | 45852U, // VREDSUM_VS |
16103 | 45981U, // VREDXOR_VS |
16104 | 52680U, // VREMU_VV |
16105 | 54862U, // VREMU_VX |
16106 | 52351U, // VREM_VV |
16107 | 54521U, // VREM_VX |
16108 | 201377212U, // VREV8_V |
16109 | 51604U, // VRGATHEREI16_VV |
16110 | 40958U, // VRGATHER_VI |
16111 | 52458U, // VRGATHER_VV |
16112 | 54617U, // VRGATHER_VX |
16113 | 52241U, // VROL_VV |
16114 | 54453U, // VROL_VX |
16115 | 40971U, // VROR_VI |
16116 | 52471U, // VROR_VV |
16117 | 54630U, // VROR_VX |
16118 | 40784U, // VRSUB_VI |
16119 | 54233U, // VRSUB_VX |
16120 | 52480087U, // VS1R_V |
16121 | 52480104U, // VS2R_V |
16122 | 52480121U, // VS4R_V |
16123 | 52480138U, // VS8R_V |
16124 | 41017U, // VSADDU_VI |
16125 | 52625U, // VSADDU_VV |
16126 | 54796U, // VSADDU_VX |
16127 | 40814U, // VSADD_VI |
16128 | 52018U, // VSADD_VV |
16129 | 54344U, // VSADD_VX |
16130 | 43058U, // VSBC_VVM |
16131 | 43138U, // VSBC_VXM |
16132 | 220250155U, // VSE16_V |
16133 | 220248243U, // VSE32_V |
16134 | 220249199U, // VSE64_V |
16135 | 220251098U, // VSE8_V |
16136 | 2147523957U, // VSETIVLI |
16137 | 42705U, // VSETVL |
16138 | 2147523967U, // VSETVLI |
16139 | 201359767U, // VSEXT_VF2 |
16140 | 201360192U, // VSEXT_VF4 |
16141 | 201360622U, // VSEXT_VF8 |
16142 | 807488443U, // VSHA2CH_VV |
16143 | 807488498U, // VSHA2CL_VV |
16144 | 807488785U, // VSHA2MS_VV |
16145 | 54549U, // VSLIDE1DOWN_VX |
16146 | 54580U, // VSLIDE1UP_VX |
16147 | 40920U, // VSLIDEDOWN_VI |
16148 | 54565U, // VSLIDEDOWN_VX |
16149 | 40935U, // VSLIDEUP_VI |
16150 | 54594U, // VSLIDEUP_VX |
16151 | 40882U, // VSLL_VI |
16152 | 52222U, // VSLL_VV |
16153 | 54434U, // VSLL_VX |
16154 | 807477082U, // VSM3C_VI |
16155 | 52102U, // VSM3ME_VV |
16156 | 40872U, // VSM4K_VI |
16157 | 35730312U, // VSM4R_VS |
16158 | 35736800U, // VSM4R_VV |
16159 | 52300U, // VSMUL_VV |
16160 | 54492U, // VSMUL_VX |
16161 | 52480059U, // VSM_V |
16162 | 18924032U, // VSOXEI16_V |
16163 | 18922120U, // VSOXEI32_V |
16164 | 18923076U, // VSOXEI64_V |
16165 | 18924945U, // VSOXEI8_V |
16166 | 18923588U, // VSOXSEG2EI16_V |
16167 | 18921676U, // VSOXSEG2EI32_V |
16168 | 18922632U, // VSOXSEG2EI64_V |
16169 | 18924529U, // VSOXSEG2EI8_V |
16170 | 18923652U, // VSOXSEG3EI16_V |
16171 | 18921740U, // VSOXSEG3EI32_V |
16172 | 18922696U, // VSOXSEG3EI64_V |
16173 | 18924589U, // VSOXSEG3EI8_V |
16174 | 18923716U, // VSOXSEG4EI16_V |
16175 | 18921804U, // VSOXSEG4EI32_V |
16176 | 18922760U, // VSOXSEG4EI64_V |
16177 | 18924649U, // VSOXSEG4EI8_V |
16178 | 18923780U, // VSOXSEG5EI16_V |
16179 | 18921868U, // VSOXSEG5EI32_V |
16180 | 18922824U, // VSOXSEG5EI64_V |
16181 | 18924709U, // VSOXSEG5EI8_V |
16182 | 18923844U, // VSOXSEG6EI16_V |
16183 | 18921932U, // VSOXSEG6EI32_V |
16184 | 18922888U, // VSOXSEG6EI64_V |
16185 | 18924769U, // VSOXSEG6EI8_V |
16186 | 18923908U, // VSOXSEG7EI16_V |
16187 | 18921996U, // VSOXSEG7EI32_V |
16188 | 18922952U, // VSOXSEG7EI64_V |
16189 | 18924829U, // VSOXSEG7EI8_V |
16190 | 18923972U, // VSOXSEG8EI16_V |
16191 | 18922060U, // VSOXSEG8EI32_V |
16192 | 18923016U, // VSOXSEG8EI64_V |
16193 | 18924889U, // VSOXSEG8EI8_V |
16194 | 40775U, // VSRA_VI |
16195 | 51674U, // VSRA_VV |
16196 | 54203U, // VSRA_VX |
16197 | 40911U, // VSRL_VI |
16198 | 52260U, // VSRL_VV |
16199 | 54472U, // VSRL_VX |
16200 | 18923553U, // VSSE16_V |
16201 | 18921641U, // VSSE32_V |
16202 | 18922597U, // VSSE64_V |
16203 | 18924497U, // VSSE8_V |
16204 | 220249745U, // VSSEG2E16_V |
16205 | 220247833U, // VSSEG2E32_V |
16206 | 220248789U, // VSSEG2E64_V |
16207 | 220250720U, // VSSEG2E8_V |
16208 | 220249799U, // VSSEG3E16_V |
16209 | 220247887U, // VSSEG3E32_V |
16210 | 220248843U, // VSSEG3E64_V |
16211 | 220250770U, // VSSEG3E8_V |
16212 | 220249853U, // VSSEG4E16_V |
16213 | 220247941U, // VSSEG4E32_V |
16214 | 220248897U, // VSSEG4E64_V |
16215 | 220250820U, // VSSEG4E8_V |
16216 | 220249907U, // VSSEG5E16_V |
16217 | 220247995U, // VSSEG5E32_V |
16218 | 220248951U, // VSSEG5E64_V |
16219 | 220250870U, // VSSEG5E8_V |
16220 | 220249961U, // VSSEG6E16_V |
16221 | 220248049U, // VSSEG6E32_V |
16222 | 220249005U, // VSSEG6E64_V |
16223 | 220250920U, // VSSEG6E8_V |
16224 | 220250015U, // VSSEG7E16_V |
16225 | 220248103U, // VSSEG7E32_V |
16226 | 220249059U, // VSSEG7E64_V |
16227 | 220250970U, // VSSEG7E8_V |
16228 | 220250069U, // VSSEG8E16_V |
16229 | 220248157U, // VSSEG8E32_V |
16230 | 220249113U, // VSSEG8E64_V |
16231 | 220251020U, // VSSEG8E8_V |
16232 | 40765U, // VSSRA_VI |
16233 | 51664U, // VSSRA_VV |
16234 | 54193U, // VSSRA_VX |
16235 | 40901U, // VSSRL_VI |
16236 | 52250U, // VSSRL_VV |
16237 | 54462U, // VSSRL_VX |
16238 | 18923139U, // VSSSEG2E16_V |
16239 | 18921227U, // VSSSEG2E32_V |
16240 | 18922183U, // VSSSEG2E64_V |
16241 | 18924115U, // VSSSEG2E8_V |
16242 | 18923193U, // VSSSEG3E16_V |
16243 | 18921281U, // VSSSEG3E32_V |
16244 | 18922237U, // VSSSEG3E64_V |
16245 | 18924165U, // VSSSEG3E8_V |
16246 | 18923247U, // VSSSEG4E16_V |
16247 | 18921335U, // VSSSEG4E32_V |
16248 | 18922291U, // VSSSEG4E64_V |
16249 | 18924215U, // VSSSEG4E8_V |
16250 | 18923301U, // VSSSEG5E16_V |
16251 | 18921389U, // VSSSEG5E32_V |
16252 | 18922345U, // VSSSEG5E64_V |
16253 | 18924265U, // VSSSEG5E8_V |
16254 | 18923355U, // VSSSEG6E16_V |
16255 | 18921443U, // VSSSEG6E32_V |
16256 | 18922399U, // VSSSEG6E64_V |
16257 | 18924315U, // VSSSEG6E8_V |
16258 | 18923409U, // VSSSEG7E16_V |
16259 | 18921497U, // VSSSEG7E32_V |
16260 | 18922453U, // VSSSEG7E64_V |
16261 | 18924365U, // VSSSEG7E8_V |
16262 | 18923463U, // VSSSEG8E16_V |
16263 | 18921551U, // VSSSEG8E32_V |
16264 | 18922507U, // VSSSEG8E64_V |
16265 | 18924415U, // VSSSEG8E8_V |
16266 | 52580U, // VSSUBU_VV |
16267 | 54751U, // VSSUBU_VX |
16268 | 51767U, // VSSUB_VV |
16269 | 54243U, // VSSUB_VX |
16270 | 51777U, // VSUB_VV |
16271 | 54253U, // VSUB_VX |
16272 | 18924056U, // VSUXEI16_V |
16273 | 18922144U, // VSUXEI32_V |
16274 | 18923100U, // VSUXEI64_V |
16275 | 18924967U, // VSUXEI8_V |
16276 | 18923620U, // VSUXSEG2EI16_V |
16277 | 18921708U, // VSUXSEG2EI32_V |
16278 | 18922664U, // VSUXSEG2EI64_V |
16279 | 18924559U, // VSUXSEG2EI8_V |
16280 | 18923684U, // VSUXSEG3EI16_V |
16281 | 18921772U, // VSUXSEG3EI32_V |
16282 | 18922728U, // VSUXSEG3EI64_V |
16283 | 18924619U, // VSUXSEG3EI8_V |
16284 | 18923748U, // VSUXSEG4EI16_V |
16285 | 18921836U, // VSUXSEG4EI32_V |
16286 | 18922792U, // VSUXSEG4EI64_V |
16287 | 18924679U, // VSUXSEG4EI8_V |
16288 | 18923812U, // VSUXSEG5EI16_V |
16289 | 18921900U, // VSUXSEG5EI32_V |
16290 | 18922856U, // VSUXSEG5EI64_V |
16291 | 18924739U, // VSUXSEG5EI8_V |
16292 | 18923876U, // VSUXSEG6EI16_V |
16293 | 18921964U, // VSUXSEG6EI32_V |
16294 | 18922920U, // VSUXSEG6EI64_V |
16295 | 18924799U, // VSUXSEG6EI8_V |
16296 | 18923940U, // VSUXSEG7EI16_V |
16297 | 18922028U, // VSUXSEG7EI32_V |
16298 | 18922984U, // VSUXSEG7EI64_V |
16299 | 18924859U, // VSUXSEG7EI8_V |
16300 | 18924004U, // VSUXSEG8EI16_V |
16301 | 18922092U, // VSUXSEG8EI32_V |
16302 | 18923048U, // VSUXSEG8EI64_V |
16303 | 18924919U, // VSUXSEG8EI8_V |
16304 | 36371U, // VT_MASKC |
16305 | 43201U, // VT_MASKCN |
16306 | 52636U, // VWADDU_VV |
16307 | 54807U, // VWADDU_VX |
16308 | 53081U, // VWADDU_WV |
16309 | 55079U, // VWADDU_WX |
16310 | 52048U, // VWADD_VV |
16311 | 54363U, // VWADD_VX |
16312 | 53039U, // VWADD_WV |
16313 | 55037U, // VWADD_WX |
16314 | 807489003U, // VWMACCSU_VV |
16315 | 807491185U, // VWMACCSU_VX |
16316 | 807490959U, // VWMACCUS_VX |
16317 | 807488890U, // VWMACCU_VV |
16318 | 807491061U, // VWMACCU_VX |
16319 | 807488222U, // VWMACC_VV |
16320 | 807490591U, // VWMACC_VX |
16321 | 52740U, // VWMULSU_VV |
16322 | 54922U, // VWMULSU_VX |
16323 | 52669U, // VWMULU_VV |
16324 | 54851U, // VWMULU_VX |
16325 | 52330U, // VWMUL_VV |
16326 | 54511U, // VWMUL_VX |
16327 | 45993U, // VWREDSUMU_VS |
16328 | 45864U, // VWREDSUM_VS |
16329 | 40891U, // VWSLL_VI |
16330 | 52231U, // VWSLL_VV |
16331 | 54443U, // VWSLL_VX |
16332 | 52591U, // VWSUBU_VV |
16333 | 54762U, // VWSUBU_VX |
16334 | 53070U, // VWSUBU_WV |
16335 | 55068U, // VWSUBU_WX |
16336 | 51797U, // VWSUB_VV |
16337 | 54262U, // VWSUB_VX |
16338 | 53018U, // VWSUB_WV |
16339 | 55027U, // VWSUB_WX |
16340 | 40988U, // VXOR_VI |
16341 | 52488U, // VXOR_VV |
16342 | 54647U, // VXOR_VX |
16343 | 201359778U, // VZEXT_VF2 |
16344 | 201360203U, // VZEXT_VF4 |
16345 | 201360633U, // VZEXT_VF8 |
16346 | 23157U, // WFI |
16347 | 23325U, // WRS_NTO |
16348 | 23333U, // WRS_STO |
16349 | 45123U, // XNOR |
16350 | 45139U, // XOR |
16351 | 40497U, // XORI |
16352 | 33622U, // XPERM4 |
16353 | 34052U, // XPERM8 |
16354 | 33593889U, // ZEXT_H_RV32 |
16355 | 33593889U, // ZEXT_H_RV64 |
16356 | 33598153U, // ZIP_RV32 |
16357 | }; |
16358 | |
16359 | static const uint16_t OpInfo1[] = { |
16360 | 0U, // PHI |
16361 | 0U, // INLINEASM |
16362 | 0U, // INLINEASM_BR |
16363 | 0U, // CFI_INSTRUCTION |
16364 | 0U, // EH_LABEL |
16365 | 0U, // GC_LABEL |
16366 | 0U, // ANNOTATION_LABEL |
16367 | 0U, // KILL |
16368 | 0U, // EXTRACT_SUBREG |
16369 | 0U, // INSERT_SUBREG |
16370 | 0U, // IMPLICIT_DEF |
16371 | 0U, // INIT_UNDEF |
16372 | 0U, // SUBREG_TO_REG |
16373 | 0U, // COPY_TO_REGCLASS |
16374 | 0U, // DBG_VALUE |
16375 | 0U, // DBG_VALUE_LIST |
16376 | 0U, // DBG_INSTR_REF |
16377 | 0U, // DBG_PHI |
16378 | 0U, // DBG_LABEL |
16379 | 0U, // REG_SEQUENCE |
16380 | 0U, // COPY |
16381 | 0U, // BUNDLE |
16382 | 0U, // LIFETIME_START |
16383 | 0U, // LIFETIME_END |
16384 | 0U, // PSEUDO_PROBE |
16385 | 0U, // ARITH_FENCE |
16386 | 0U, // STACKMAP |
16387 | 0U, // FENTRY_CALL |
16388 | 0U, // PATCHPOINT |
16389 | 0U, // LOAD_STACK_GUARD |
16390 | 0U, // PREALLOCATED_SETUP |
16391 | 0U, // PREALLOCATED_ARG |
16392 | 0U, // STATEPOINT |
16393 | 0U, // LOCAL_ESCAPE |
16394 | 0U, // FAULTING_OP |
16395 | 0U, // PATCHABLE_OP |
16396 | 0U, // PATCHABLE_FUNCTION_ENTER |
16397 | 0U, // PATCHABLE_RET |
16398 | 0U, // PATCHABLE_FUNCTION_EXIT |
16399 | 0U, // PATCHABLE_TAIL_CALL |
16400 | 0U, // PATCHABLE_EVENT_CALL |
16401 | 0U, // PATCHABLE_TYPED_EVENT_CALL |
16402 | 0U, // ICALL_BRANCH_FUNNEL |
16403 | 0U, // FAKE_USE |
16404 | 0U, // MEMBARRIER |
16405 | 0U, // JUMP_TABLE_DEBUG_INFO |
16406 | 0U, // CONVERGENCECTRL_ENTRY |
16407 | 0U, // CONVERGENCECTRL_ANCHOR |
16408 | 0U, // CONVERGENCECTRL_LOOP |
16409 | 0U, // CONVERGENCECTRL_GLUE |
16410 | 0U, // G_ASSERT_SEXT |
16411 | 0U, // G_ASSERT_ZEXT |
16412 | 0U, // G_ASSERT_ALIGN |
16413 | 0U, // G_ADD |
16414 | 0U, // G_SUB |
16415 | 0U, // G_MUL |
16416 | 0U, // G_SDIV |
16417 | 0U, // G_UDIV |
16418 | 0U, // G_SREM |
16419 | 0U, // G_UREM |
16420 | 0U, // G_SDIVREM |
16421 | 0U, // G_UDIVREM |
16422 | 0U, // G_AND |
16423 | 0U, // G_OR |
16424 | 0U, // G_XOR |
16425 | 0U, // G_ABDS |
16426 | 0U, // G_ABDU |
16427 | 0U, // G_IMPLICIT_DEF |
16428 | 0U, // G_PHI |
16429 | 0U, // G_FRAME_INDEX |
16430 | 0U, // G_GLOBAL_VALUE |
16431 | 0U, // G_PTRAUTH_GLOBAL_VALUE |
16432 | 0U, // G_CONSTANT_POOL |
16433 | 0U, // G_EXTRACT |
16434 | 0U, // G_UNMERGE_VALUES |
16435 | 0U, // G_INSERT |
16436 | 0U, // G_MERGE_VALUES |
16437 | 0U, // G_BUILD_VECTOR |
16438 | 0U, // G_BUILD_VECTOR_TRUNC |
16439 | 0U, // G_CONCAT_VECTORS |
16440 | 0U, // G_PTRTOINT |
16441 | 0U, // G_INTTOPTR |
16442 | 0U, // G_BITCAST |
16443 | 0U, // G_FREEZE |
16444 | 0U, // G_CONSTANT_FOLD_BARRIER |
16445 | 0U, // G_INTRINSIC_FPTRUNC_ROUND |
16446 | 0U, // G_INTRINSIC_TRUNC |
16447 | 0U, // G_INTRINSIC_ROUND |
16448 | 0U, // G_INTRINSIC_LRINT |
16449 | 0U, // G_INTRINSIC_LLRINT |
16450 | 0U, // G_INTRINSIC_ROUNDEVEN |
16451 | 0U, // G_READCYCLECOUNTER |
16452 | 0U, // G_READSTEADYCOUNTER |
16453 | 0U, // G_LOAD |
16454 | 0U, // G_SEXTLOAD |
16455 | 0U, // G_ZEXTLOAD |
16456 | 0U, // G_INDEXED_LOAD |
16457 | 0U, // G_INDEXED_SEXTLOAD |
16458 | 0U, // G_INDEXED_ZEXTLOAD |
16459 | 0U, // G_STORE |
16460 | 0U, // G_INDEXED_STORE |
16461 | 0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS |
16462 | 0U, // G_ATOMIC_CMPXCHG |
16463 | 0U, // G_ATOMICRMW_XCHG |
16464 | 0U, // G_ATOMICRMW_ADD |
16465 | 0U, // G_ATOMICRMW_SUB |
16466 | 0U, // G_ATOMICRMW_AND |
16467 | 0U, // G_ATOMICRMW_NAND |
16468 | 0U, // G_ATOMICRMW_OR |
16469 | 0U, // G_ATOMICRMW_XOR |
16470 | 0U, // G_ATOMICRMW_MAX |
16471 | 0U, // G_ATOMICRMW_MIN |
16472 | 0U, // G_ATOMICRMW_UMAX |
16473 | 0U, // G_ATOMICRMW_UMIN |
16474 | 0U, // G_ATOMICRMW_FADD |
16475 | 0U, // G_ATOMICRMW_FSUB |
16476 | 0U, // G_ATOMICRMW_FMAX |
16477 | 0U, // G_ATOMICRMW_FMIN |
16478 | 0U, // G_ATOMICRMW_FMAXIMUM |
16479 | 0U, // G_ATOMICRMW_FMINIMUM |
16480 | 0U, // G_ATOMICRMW_UINC_WRAP |
16481 | 0U, // G_ATOMICRMW_UDEC_WRAP |
16482 | 0U, // G_ATOMICRMW_USUB_COND |
16483 | 0U, // G_ATOMICRMW_USUB_SAT |
16484 | 0U, // G_FENCE |
16485 | 0U, // G_PREFETCH |
16486 | 0U, // G_BRCOND |
16487 | 0U, // G_BRINDIRECT |
16488 | 0U, // G_INVOKE_REGION_START |
16489 | 0U, // G_INTRINSIC |
16490 | 0U, // G_INTRINSIC_W_SIDE_EFFECTS |
16491 | 0U, // G_INTRINSIC_CONVERGENT |
16492 | 0U, // G_INTRINSIC_CONVERGENT_W_SIDE_EFFECTS |
16493 | 0U, // G_ANYEXT |
16494 | 0U, // G_TRUNC |
16495 | 0U, // G_CONSTANT |
16496 | 0U, // G_FCONSTANT |
16497 | 0U, // G_VASTART |
16498 | 0U, // G_VAARG |
16499 | 0U, // G_SEXT |
16500 | 0U, // G_SEXT_INREG |
16501 | 0U, // G_ZEXT |
16502 | 0U, // G_SHL |
16503 | 0U, // G_LSHR |
16504 | 0U, // G_ASHR |
16505 | 0U, // G_FSHL |
16506 | 0U, // G_FSHR |
16507 | 0U, // G_ROTR |
16508 | 0U, // G_ROTL |
16509 | 0U, // G_ICMP |
16510 | 0U, // G_FCMP |
16511 | 0U, // G_SCMP |
16512 | 0U, // G_UCMP |
16513 | 0U, // G_SELECT |
16514 | 0U, // G_UADDO |
16515 | 0U, // G_UADDE |
16516 | 0U, // G_USUBO |
16517 | 0U, // G_USUBE |
16518 | 0U, // G_SADDO |
16519 | 0U, // G_SADDE |
16520 | 0U, // G_SSUBO |
16521 | 0U, // G_SSUBE |
16522 | 0U, // G_UMULO |
16523 | 0U, // G_SMULO |
16524 | 0U, // G_UMULH |
16525 | 0U, // G_SMULH |
16526 | 0U, // G_UADDSAT |
16527 | 0U, // G_SADDSAT |
16528 | 0U, // G_USUBSAT |
16529 | 0U, // G_SSUBSAT |
16530 | 0U, // G_USHLSAT |
16531 | 0U, // G_SSHLSAT |
16532 | 0U, // G_SMULFIX |
16533 | 0U, // G_UMULFIX |
16534 | 0U, // G_SMULFIXSAT |
16535 | 0U, // G_UMULFIXSAT |
16536 | 0U, // G_SDIVFIX |
16537 | 0U, // G_UDIVFIX |
16538 | 0U, // G_SDIVFIXSAT |
16539 | 0U, // G_UDIVFIXSAT |
16540 | 0U, // G_FADD |
16541 | 0U, // G_FSUB |
16542 | 0U, // G_FMUL |
16543 | 0U, // G_FMA |
16544 | 0U, // G_FMAD |
16545 | 0U, // G_FDIV |
16546 | 0U, // G_FREM |
16547 | 0U, // G_FPOW |
16548 | 0U, // G_FPOWI |
16549 | 0U, // G_FEXP |
16550 | 0U, // G_FEXP2 |
16551 | 0U, // G_FEXP10 |
16552 | 0U, // G_FLOG |
16553 | 0U, // G_FLOG2 |
16554 | 0U, // G_FLOG10 |
16555 | 0U, // G_FLDEXP |
16556 | 0U, // G_FFREXP |
16557 | 0U, // G_FNEG |
16558 | 0U, // G_FPEXT |
16559 | 0U, // G_FPTRUNC |
16560 | 0U, // G_FPTOSI |
16561 | 0U, // G_FPTOUI |
16562 | 0U, // G_SITOFP |
16563 | 0U, // G_UITOFP |
16564 | 0U, // G_FPTOSI_SAT |
16565 | 0U, // G_FPTOUI_SAT |
16566 | 0U, // G_FABS |
16567 | 0U, // G_FCOPYSIGN |
16568 | 0U, // G_IS_FPCLASS |
16569 | 0U, // G_FCANONICALIZE |
16570 | 0U, // G_FMINNUM |
16571 | 0U, // G_FMAXNUM |
16572 | 0U, // G_FMINNUM_IEEE |
16573 | 0U, // G_FMAXNUM_IEEE |
16574 | 0U, // G_FMINIMUM |
16575 | 0U, // G_FMAXIMUM |
16576 | 0U, // G_FMINIMUMNUM |
16577 | 0U, // G_FMAXIMUMNUM |
16578 | 0U, // G_GET_FPENV |
16579 | 0U, // G_SET_FPENV |
16580 | 0U, // G_RESET_FPENV |
16581 | 0U, // G_GET_FPMODE |
16582 | 0U, // G_SET_FPMODE |
16583 | 0U, // G_RESET_FPMODE |
16584 | 0U, // G_PTR_ADD |
16585 | 0U, // G_PTRMASK |
16586 | 0U, // G_SMIN |
16587 | 0U, // G_SMAX |
16588 | 0U, // G_UMIN |
16589 | 0U, // G_UMAX |
16590 | 0U, // G_ABS |
16591 | 0U, // G_LROUND |
16592 | 0U, // G_LLROUND |
16593 | 0U, // G_BR |
16594 | 0U, // G_BRJT |
16595 | 0U, // G_VSCALE |
16596 | 0U, // G_INSERT_SUBVECTOR |
16597 | 0U, // G_EXTRACT_SUBVECTOR |
16598 | 0U, // G_INSERT_VECTOR_ELT |
16599 | 0U, // G_EXTRACT_VECTOR_ELT |
16600 | 0U, // G_SHUFFLE_VECTOR |
16601 | 0U, // G_SPLAT_VECTOR |
16602 | 0U, // G_STEP_VECTOR |
16603 | 0U, // G_VECTOR_COMPRESS |
16604 | 0U, // G_CTTZ |
16605 | 0U, // G_CTTZ_ZERO_UNDEF |
16606 | 0U, // G_CTLZ |
16607 | 0U, // G_CTLZ_ZERO_UNDEF |
16608 | 0U, // G_CTPOP |
16609 | 0U, // G_BSWAP |
16610 | 0U, // G_BITREVERSE |
16611 | 0U, // G_FCEIL |
16612 | 0U, // G_FCOS |
16613 | 0U, // G_FSIN |
16614 | 0U, // G_FSINCOS |
16615 | 0U, // G_FTAN |
16616 | 0U, // G_FACOS |
16617 | 0U, // G_FASIN |
16618 | 0U, // G_FATAN |
16619 | 0U, // G_FATAN2 |
16620 | 0U, // G_FCOSH |
16621 | 0U, // G_FSINH |
16622 | 0U, // G_FTANH |
16623 | 0U, // G_FSQRT |
16624 | 0U, // G_FFLOOR |
16625 | 0U, // G_FRINT |
16626 | 0U, // G_FNEARBYINT |
16627 | 0U, // G_ADDRSPACE_CAST |
16628 | 0U, // G_BLOCK_ADDR |
16629 | 0U, // G_JUMP_TABLE |
16630 | 0U, // G_DYN_STACKALLOC |
16631 | 0U, // G_STACKSAVE |
16632 | 0U, // G_STACKRESTORE |
16633 | 0U, // G_STRICT_FADD |
16634 | 0U, // G_STRICT_FSUB |
16635 | 0U, // G_STRICT_FMUL |
16636 | 0U, // G_STRICT_FDIV |
16637 | 0U, // G_STRICT_FREM |
16638 | 0U, // G_STRICT_FMA |
16639 | 0U, // G_STRICT_FSQRT |
16640 | 0U, // G_STRICT_FLDEXP |
16641 | 0U, // G_READ_REGISTER |
16642 | 0U, // G_WRITE_REGISTER |
16643 | 0U, // G_MEMCPY |
16644 | 0U, // G_MEMCPY_INLINE |
16645 | 0U, // G_MEMMOVE |
16646 | 0U, // G_MEMSET |
16647 | 0U, // G_BZERO |
16648 | 0U, // G_TRAP |
16649 | 0U, // G_DEBUGTRAP |
16650 | 0U, // G_UBSANTRAP |
16651 | 0U, // G_VECREDUCE_SEQ_FADD |
16652 | 0U, // G_VECREDUCE_SEQ_FMUL |
16653 | 0U, // G_VECREDUCE_FADD |
16654 | 0U, // G_VECREDUCE_FMUL |
16655 | 0U, // G_VECREDUCE_FMAX |
16656 | 0U, // G_VECREDUCE_FMIN |
16657 | 0U, // G_VECREDUCE_FMAXIMUM |
16658 | 0U, // G_VECREDUCE_FMINIMUM |
16659 | 0U, // G_VECREDUCE_ADD |
16660 | 0U, // G_VECREDUCE_MUL |
16661 | 0U, // G_VECREDUCE_AND |
16662 | 0U, // G_VECREDUCE_OR |
16663 | 0U, // G_VECREDUCE_XOR |
16664 | 0U, // G_VECREDUCE_SMAX |
16665 | 0U, // G_VECREDUCE_SMIN |
16666 | 0U, // G_VECREDUCE_UMAX |
16667 | 0U, // G_VECREDUCE_UMIN |
16668 | 0U, // G_SBFX |
16669 | 0U, // G_UBFX |
16670 | 0U, // ADJCALLSTACKDOWN |
16671 | 0U, // ADJCALLSTACKUP |
16672 | 0U, // BuildPairF64Pseudo |
16673 | 0U, // G_CLZW |
16674 | 0U, // G_CTZW |
16675 | 0U, // G_DIVUW |
16676 | 0U, // G_DIVW |
16677 | 0U, // G_FCLASS |
16678 | 0U, // G_FCVT_WU_RV64 |
16679 | 0U, // G_FCVT_W_RV64 |
16680 | 0U, // G_READ_VLENB |
16681 | 0U, // G_REMUW |
16682 | 0U, // G_ROLW |
16683 | 0U, // G_RORW |
16684 | 0U, // G_SLLW |
16685 | 0U, // G_SPLAT_VECTOR_SPLIT_I64_VL |
16686 | 0U, // G_SRAW |
16687 | 0U, // G_SRLW |
16688 | 0U, // G_VMCLR_VL |
16689 | 0U, // G_VMSET_VL |
16690 | 0U, // G_VMV_V_V_VL |
16691 | 0U, // G_VSLIDEDOWN_VL |
16692 | 0U, // G_VSLIDEUP_VL |
16693 | 0U, // HWASAN_CHECK_MEMACCESS_SHORTGRANULES |
16694 | 0U, // KCFI_CHECK |
16695 | 0U, // PROBED_STACKALLOC |
16696 | 0U, // PROBED_STACKALLOC_DYN |
16697 | 0U, // PROBED_STACKALLOC_RVV |
16698 | 0U, // PseudoAddTPRel |
16699 | 0U, // PseudoAtomicLoadNand32 |
16700 | 0U, // PseudoAtomicLoadNand64 |
16701 | 0U, // PseudoBR |
16702 | 0U, // PseudoBRIND |
16703 | 0U, // PseudoBRINDNonX7 |
16704 | 0U, // PseudoBRINDX7 |
16705 | 0U, // PseudoCALL |
16706 | 0U, // PseudoCALLIndirect |
16707 | 0U, // PseudoCALLIndirectNonX7 |
16708 | 0U, // PseudoCALLIndirectX7 |
16709 | 0U, // PseudoCALLReg |
16710 | 0U, // PseudoCCADD |
16711 | 0U, // PseudoCCADDI |
16712 | 0U, // PseudoCCADDIW |
16713 | 0U, // PseudoCCADDW |
16714 | 0U, // PseudoCCAND |
16715 | 0U, // PseudoCCANDI |
16716 | 0U, // PseudoCCANDN |
16717 | 0U, // PseudoCCMOVGPR |
16718 | 0U, // PseudoCCMOVGPRNoX0 |
16719 | 0U, // PseudoCCNDS_BFOS |
16720 | 0U, // PseudoCCNDS_BFOZ |
16721 | 0U, // PseudoCCOR |
16722 | 0U, // PseudoCCORI |
16723 | 0U, // PseudoCCORN |
16724 | 0U, // PseudoCCSLL |
16725 | 0U, // PseudoCCSLLI |
16726 | 0U, // PseudoCCSLLIW |
16727 | 0U, // PseudoCCSLLW |
16728 | 0U, // PseudoCCSRA |
16729 | 0U, // PseudoCCSRAI |
16730 | 0U, // PseudoCCSRAIW |
16731 | 0U, // PseudoCCSRAW |
16732 | 0U, // PseudoCCSRL |
16733 | 0U, // PseudoCCSRLI |
16734 | 0U, // PseudoCCSRLIW |
16735 | 0U, // PseudoCCSRLW |
16736 | 0U, // PseudoCCSUB |
16737 | 0U, // PseudoCCSUBW |
16738 | 0U, // PseudoCCXNOR |
16739 | 0U, // PseudoCCXOR |
16740 | 0U, // PseudoCCXORI |
16741 | 0U, // PseudoC_ADDI_NOP |
16742 | 0U, // PseudoCmpXchg32 |
16743 | 0U, // PseudoCmpXchg64 |
16744 | 1U, // PseudoFLD |
16745 | 1U, // PseudoFLH |
16746 | 1U, // PseudoFLQ |
16747 | 1U, // PseudoFLW |
16748 | 0U, // PseudoFROUND_D |
16749 | 0U, // PseudoFROUND_D_IN32X |
16750 | 0U, // PseudoFROUND_D_INX |
16751 | 0U, // PseudoFROUND_H |
16752 | 0U, // PseudoFROUND_H_INX |
16753 | 0U, // PseudoFROUND_S |
16754 | 0U, // PseudoFROUND_S_INX |
16755 | 1U, // PseudoFSD |
16756 | 1U, // PseudoFSH |
16757 | 1U, // PseudoFSQ |
16758 | 1U, // PseudoFSW |
16759 | 0U, // PseudoJump |
16760 | 0U, // PseudoLA |
16761 | 0U, // PseudoLAImm |
16762 | 0U, // PseudoLA_TLSDESC |
16763 | 0U, // PseudoLA_TLS_GD |
16764 | 0U, // PseudoLA_TLS_IE |
16765 | 0U, // PseudoLB |
16766 | 0U, // PseudoLBU |
16767 | 0U, // PseudoLD |
16768 | 0U, // PseudoLD_RV32 |
16769 | 0U, // PseudoLGA |
16770 | 0U, // PseudoLH |
16771 | 0U, // PseudoLHU |
16772 | 0U, // PseudoLI |
16773 | 0U, // PseudoLLA |
16774 | 0U, // PseudoLLAImm |
16775 | 0U, // PseudoLW |
16776 | 0U, // PseudoLWU |
16777 | 0U, // PseudoLongBEQ |
16778 | 0U, // PseudoLongBGE |
16779 | 0U, // PseudoLongBGEU |
16780 | 0U, // PseudoLongBLT |
16781 | 0U, // PseudoLongBLTU |
16782 | 0U, // PseudoLongBNE |
16783 | 0U, // PseudoLongQC_BEQI |
16784 | 0U, // PseudoLongQC_BGEI |
16785 | 0U, // PseudoLongQC_BGEUI |
16786 | 0U, // PseudoLongQC_BLTI |
16787 | 0U, // PseudoLongQC_BLTUI |
16788 | 0U, // PseudoLongQC_BNEI |
16789 | 0U, // PseudoLongQC_E_BEQI |
16790 | 0U, // PseudoLongQC_E_BGEI |
16791 | 0U, // PseudoLongQC_E_BGEUI |
16792 | 0U, // PseudoLongQC_E_BLTI |
16793 | 0U, // PseudoLongQC_E_BLTUI |
16794 | 0U, // PseudoLongQC_E_BNEI |
16795 | 0U, // PseudoMV_FPR16INX |
16796 | 0U, // PseudoMV_FPR32INX |
16797 | 0U, // PseudoMaskedAtomicLoadAdd32 |
16798 | 0U, // PseudoMaskedAtomicLoadMax32 |
16799 | 0U, // PseudoMaskedAtomicLoadMin32 |
16800 | 0U, // PseudoMaskedAtomicLoadNand32 |
16801 | 0U, // PseudoMaskedAtomicLoadSub32 |
16802 | 0U, // PseudoMaskedAtomicLoadUMax32 |
16803 | 0U, // PseudoMaskedAtomicLoadUMin32 |
16804 | 0U, // PseudoMaskedAtomicSwap32 |
16805 | 0U, // PseudoMaskedCmpXchg32 |
16806 | 0U, // PseudoMovAddr |
16807 | 0U, // PseudoMovImm |
16808 | 0U, // PseudoNDS_VD4DOTSU_VV_M1 |
16809 | 0U, // PseudoNDS_VD4DOTSU_VV_M1_MASK |
16810 | 0U, // PseudoNDS_VD4DOTSU_VV_M2 |
16811 | 0U, // PseudoNDS_VD4DOTSU_VV_M2_MASK |
16812 | 0U, // PseudoNDS_VD4DOTSU_VV_M4 |
16813 | 0U, // PseudoNDS_VD4DOTSU_VV_M4_MASK |
16814 | 0U, // PseudoNDS_VD4DOTSU_VV_M8 |
16815 | 0U, // PseudoNDS_VD4DOTSU_VV_M8_MASK |
16816 | 0U, // PseudoNDS_VD4DOTSU_VV_MF2 |
16817 | 0U, // PseudoNDS_VD4DOTSU_VV_MF2_MASK |
16818 | 0U, // PseudoNDS_VD4DOTS_VV_M1 |
16819 | 0U, // PseudoNDS_VD4DOTS_VV_M1_MASK |
16820 | 0U, // PseudoNDS_VD4DOTS_VV_M2 |
16821 | 0U, // PseudoNDS_VD4DOTS_VV_M2_MASK |
16822 | 0U, // PseudoNDS_VD4DOTS_VV_M4 |
16823 | 0U, // PseudoNDS_VD4DOTS_VV_M4_MASK |
16824 | 0U, // PseudoNDS_VD4DOTS_VV_M8 |
16825 | 0U, // PseudoNDS_VD4DOTS_VV_M8_MASK |
16826 | 0U, // PseudoNDS_VD4DOTS_VV_MF2 |
16827 | 0U, // PseudoNDS_VD4DOTS_VV_MF2_MASK |
16828 | 0U, // PseudoNDS_VD4DOTU_VV_M1 |
16829 | 0U, // PseudoNDS_VD4DOTU_VV_M1_MASK |
16830 | 0U, // PseudoNDS_VD4DOTU_VV_M2 |
16831 | 0U, // PseudoNDS_VD4DOTU_VV_M2_MASK |
16832 | 0U, // PseudoNDS_VD4DOTU_VV_M4 |
16833 | 0U, // PseudoNDS_VD4DOTU_VV_M4_MASK |
16834 | 0U, // PseudoNDS_VD4DOTU_VV_M8 |
16835 | 0U, // PseudoNDS_VD4DOTU_VV_M8_MASK |
16836 | 0U, // PseudoNDS_VD4DOTU_VV_MF2 |
16837 | 0U, // PseudoNDS_VD4DOTU_VV_MF2_MASK |
16838 | 0U, // PseudoNDS_VFNCVT_BF16_S_M1 |
16839 | 0U, // PseudoNDS_VFNCVT_BF16_S_M2 |
16840 | 0U, // PseudoNDS_VFNCVT_BF16_S_M4 |
16841 | 0U, // PseudoNDS_VFNCVT_BF16_S_MF2 |
16842 | 0U, // PseudoNDS_VFNCVT_BF16_S_MF4 |
16843 | 0U, // PseudoNDS_VFPMADB_VFPR16_M1 |
16844 | 0U, // PseudoNDS_VFPMADB_VFPR16_M1_MASK |
16845 | 0U, // PseudoNDS_VFPMADB_VFPR16_M2 |
16846 | 0U, // PseudoNDS_VFPMADB_VFPR16_M2_MASK |
16847 | 0U, // PseudoNDS_VFPMADB_VFPR16_M4 |
16848 | 0U, // PseudoNDS_VFPMADB_VFPR16_M4_MASK |
16849 | 0U, // PseudoNDS_VFPMADB_VFPR16_M8 |
16850 | 0U, // PseudoNDS_VFPMADB_VFPR16_M8_MASK |
16851 | 0U, // PseudoNDS_VFPMADB_VFPR16_MF2 |
16852 | 0U, // PseudoNDS_VFPMADB_VFPR16_MF2_MASK |
16853 | 0U, // PseudoNDS_VFPMADB_VFPR16_MF4 |
16854 | 0U, // PseudoNDS_VFPMADB_VFPR16_MF4_MASK |
16855 | 0U, // PseudoNDS_VFPMADT_VFPR16_M1 |
16856 | 0U, // PseudoNDS_VFPMADT_VFPR16_M1_MASK |
16857 | 0U, // PseudoNDS_VFPMADT_VFPR16_M2 |
16858 | 0U, // PseudoNDS_VFPMADT_VFPR16_M2_MASK |
16859 | 0U, // PseudoNDS_VFPMADT_VFPR16_M4 |
16860 | 0U, // PseudoNDS_VFPMADT_VFPR16_M4_MASK |
16861 | 0U, // PseudoNDS_VFPMADT_VFPR16_M8 |
16862 | 0U, // PseudoNDS_VFPMADT_VFPR16_M8_MASK |
16863 | 0U, // PseudoNDS_VFPMADT_VFPR16_MF2 |
16864 | 0U, // PseudoNDS_VFPMADT_VFPR16_MF2_MASK |
16865 | 0U, // PseudoNDS_VFPMADT_VFPR16_MF4 |
16866 | 0U, // PseudoNDS_VFPMADT_VFPR16_MF4_MASK |
16867 | 0U, // PseudoNDS_VFWCVT_S_BF16_M1 |
16868 | 0U, // PseudoNDS_VFWCVT_S_BF16_M2 |
16869 | 0U, // PseudoNDS_VFWCVT_S_BF16_M4 |
16870 | 0U, // PseudoNDS_VFWCVT_S_BF16_MF2 |
16871 | 0U, // PseudoNDS_VFWCVT_S_BF16_MF4 |
16872 | 0U, // PseudoQC_E_LB |
16873 | 0U, // PseudoQC_E_LBU |
16874 | 0U, // PseudoQC_E_LH |
16875 | 0U, // PseudoQC_E_LHU |
16876 | 0U, // PseudoQC_E_LW |
16877 | 1U, // PseudoQC_E_SB |
16878 | 1U, // PseudoQC_E_SH |
16879 | 1U, // PseudoQC_E_SW |
16880 | 0U, // PseudoQuietFLE_D |
16881 | 0U, // PseudoQuietFLE_D_IN32X |
16882 | 0U, // PseudoQuietFLE_D_INX |
16883 | 0U, // PseudoQuietFLE_H |
16884 | 0U, // PseudoQuietFLE_H_INX |
16885 | 0U, // PseudoQuietFLE_S |
16886 | 0U, // PseudoQuietFLE_S_INX |
16887 | 0U, // PseudoQuietFLT_D |
16888 | 0U, // PseudoQuietFLT_D_IN32X |
16889 | 0U, // PseudoQuietFLT_D_INX |
16890 | 0U, // PseudoQuietFLT_H |
16891 | 0U, // PseudoQuietFLT_H_INX |
16892 | 0U, // PseudoQuietFLT_S |
16893 | 0U, // PseudoQuietFLT_S_INX |
16894 | 0U, // PseudoRET |
16895 | 0U, // PseudoRI_VEXTRACT_M1 |
16896 | 0U, // PseudoRI_VEXTRACT_M2 |
16897 | 0U, // PseudoRI_VEXTRACT_M4 |
16898 | 0U, // PseudoRI_VEXTRACT_M8 |
16899 | 0U, // PseudoRI_VEXTRACT_MF2 |
16900 | 0U, // PseudoRI_VEXTRACT_MF4 |
16901 | 0U, // PseudoRI_VEXTRACT_MF8 |
16902 | 0U, // PseudoRI_VINSERT_M1 |
16903 | 0U, // PseudoRI_VINSERT_M2 |
16904 | 0U, // PseudoRI_VINSERT_M4 |
16905 | 0U, // PseudoRI_VINSERT_M8 |
16906 | 0U, // PseudoRI_VINSERT_MF2 |
16907 | 0U, // PseudoRI_VINSERT_MF4 |
16908 | 0U, // PseudoRI_VINSERT_MF8 |
16909 | 0U, // PseudoRI_VUNZIP2A_VV_M1 |
16910 | 0U, // PseudoRI_VUNZIP2A_VV_M1_MASK |
16911 | 0U, // PseudoRI_VUNZIP2A_VV_M2 |
16912 | 0U, // PseudoRI_VUNZIP2A_VV_M2_MASK |
16913 | 0U, // PseudoRI_VUNZIP2A_VV_M4 |
16914 | 0U, // PseudoRI_VUNZIP2A_VV_M4_MASK |
16915 | 0U, // PseudoRI_VUNZIP2A_VV_M8 |
16916 | 0U, // PseudoRI_VUNZIP2A_VV_M8_MASK |
16917 | 0U, // PseudoRI_VUNZIP2A_VV_MF2 |
16918 | 0U, // PseudoRI_VUNZIP2A_VV_MF2_MASK |
16919 | 0U, // PseudoRI_VUNZIP2A_VV_MF4 |
16920 | 0U, // PseudoRI_VUNZIP2A_VV_MF4_MASK |
16921 | 0U, // PseudoRI_VUNZIP2A_VV_MF8 |
16922 | 0U, // PseudoRI_VUNZIP2A_VV_MF8_MASK |
16923 | 0U, // PseudoRI_VUNZIP2B_VV_M1 |
16924 | 0U, // PseudoRI_VUNZIP2B_VV_M1_MASK |
16925 | 0U, // PseudoRI_VUNZIP2B_VV_M2 |
16926 | 0U, // PseudoRI_VUNZIP2B_VV_M2_MASK |
16927 | 0U, // PseudoRI_VUNZIP2B_VV_M4 |
16928 | 0U, // PseudoRI_VUNZIP2B_VV_M4_MASK |
16929 | 0U, // PseudoRI_VUNZIP2B_VV_M8 |
16930 | 0U, // PseudoRI_VUNZIP2B_VV_M8_MASK |
16931 | 0U, // PseudoRI_VUNZIP2B_VV_MF2 |
16932 | 0U, // PseudoRI_VUNZIP2B_VV_MF2_MASK |
16933 | 0U, // PseudoRI_VUNZIP2B_VV_MF4 |
16934 | 0U, // PseudoRI_VUNZIP2B_VV_MF4_MASK |
16935 | 0U, // PseudoRI_VUNZIP2B_VV_MF8 |
16936 | 0U, // PseudoRI_VUNZIP2B_VV_MF8_MASK |
16937 | 0U, // PseudoRI_VZIP2A_VV_M1 |
16938 | 0U, // PseudoRI_VZIP2A_VV_M1_MASK |
16939 | 0U, // PseudoRI_VZIP2A_VV_M2 |
16940 | 0U, // PseudoRI_VZIP2A_VV_M2_MASK |
16941 | 0U, // PseudoRI_VZIP2A_VV_M4 |
16942 | 0U, // PseudoRI_VZIP2A_VV_M4_MASK |
16943 | 0U, // PseudoRI_VZIP2A_VV_M8 |
16944 | 0U, // PseudoRI_VZIP2A_VV_M8_MASK |
16945 | 0U, // PseudoRI_VZIP2A_VV_MF2 |
16946 | 0U, // PseudoRI_VZIP2A_VV_MF2_MASK |
16947 | 0U, // PseudoRI_VZIP2A_VV_MF4 |
16948 | 0U, // PseudoRI_VZIP2A_VV_MF4_MASK |
16949 | 0U, // PseudoRI_VZIP2A_VV_MF8 |
16950 | 0U, // PseudoRI_VZIP2A_VV_MF8_MASK |
16951 | 0U, // PseudoRI_VZIP2B_VV_M1 |
16952 | 0U, // PseudoRI_VZIP2B_VV_M1_MASK |
16953 | 0U, // PseudoRI_VZIP2B_VV_M2 |
16954 | 0U, // PseudoRI_VZIP2B_VV_M2_MASK |
16955 | 0U, // PseudoRI_VZIP2B_VV_M4 |
16956 | 0U, // PseudoRI_VZIP2B_VV_M4_MASK |
16957 | 0U, // PseudoRI_VZIP2B_VV_M8 |
16958 | 0U, // PseudoRI_VZIP2B_VV_M8_MASK |
16959 | 0U, // PseudoRI_VZIP2B_VV_MF2 |
16960 | 0U, // PseudoRI_VZIP2B_VV_MF2_MASK |
16961 | 0U, // PseudoRI_VZIP2B_VV_MF4 |
16962 | 0U, // PseudoRI_VZIP2B_VV_MF4_MASK |
16963 | 0U, // PseudoRI_VZIP2B_VV_MF8 |
16964 | 0U, // PseudoRI_VZIP2B_VV_MF8_MASK |
16965 | 0U, // PseudoRI_VZIPEVEN_VV_M1 |
16966 | 0U, // PseudoRI_VZIPEVEN_VV_M1_MASK |
16967 | 0U, // PseudoRI_VZIPEVEN_VV_M2 |
16968 | 0U, // PseudoRI_VZIPEVEN_VV_M2_MASK |
16969 | 0U, // PseudoRI_VZIPEVEN_VV_M4 |
16970 | 0U, // PseudoRI_VZIPEVEN_VV_M4_MASK |
16971 | 0U, // PseudoRI_VZIPEVEN_VV_M8 |
16972 | 0U, // PseudoRI_VZIPEVEN_VV_M8_MASK |
16973 | 0U, // PseudoRI_VZIPEVEN_VV_MF2 |
16974 | 0U, // PseudoRI_VZIPEVEN_VV_MF2_MASK |
16975 | 0U, // PseudoRI_VZIPEVEN_VV_MF4 |
16976 | 0U, // PseudoRI_VZIPEVEN_VV_MF4_MASK |
16977 | 0U, // PseudoRI_VZIPEVEN_VV_MF8 |
16978 | 0U, // PseudoRI_VZIPEVEN_VV_MF8_MASK |
16979 | 0U, // PseudoRI_VZIPODD_VV_M1 |
16980 | 0U, // PseudoRI_VZIPODD_VV_M1_MASK |
16981 | 0U, // PseudoRI_VZIPODD_VV_M2 |
16982 | 0U, // PseudoRI_VZIPODD_VV_M2_MASK |
16983 | 0U, // PseudoRI_VZIPODD_VV_M4 |
16984 | 0U, // PseudoRI_VZIPODD_VV_M4_MASK |
16985 | 0U, // PseudoRI_VZIPODD_VV_M8 |
16986 | 0U, // PseudoRI_VZIPODD_VV_M8_MASK |
16987 | 0U, // PseudoRI_VZIPODD_VV_MF2 |
16988 | 0U, // PseudoRI_VZIPODD_VV_MF2_MASK |
16989 | 0U, // PseudoRI_VZIPODD_VV_MF4 |
16990 | 0U, // PseudoRI_VZIPODD_VV_MF4_MASK |
16991 | 0U, // PseudoRI_VZIPODD_VV_MF8 |
16992 | 0U, // PseudoRI_VZIPODD_VV_MF8_MASK |
16993 | 0U, // PseudoRV32ZdinxLD |
16994 | 0U, // PseudoRV32ZdinxSD |
16995 | 0U, // PseudoReadVL |
16996 | 0U, // PseudoReadVLENB |
16997 | 0U, // PseudoReadVLENBViaVSETVLIX0 |
16998 | 1U, // PseudoSB |
16999 | 1U, // PseudoSD |
17000 | 1U, // PseudoSD_RV32 |
17001 | 0U, // PseudoSEXT_B |
17002 | 0U, // PseudoSEXT_H |
17003 | 0U, // PseudoSF_VC_FPR16VV_SE_M1 |
17004 | 0U, // PseudoSF_VC_FPR16VV_SE_M2 |
17005 | 0U, // PseudoSF_VC_FPR16VV_SE_M4 |
17006 | 0U, // PseudoSF_VC_FPR16VV_SE_M8 |
17007 | 0U, // PseudoSF_VC_FPR16VV_SE_MF2 |
17008 | 0U, // PseudoSF_VC_FPR16VV_SE_MF4 |
17009 | 0U, // PseudoSF_VC_FPR16VW_SE_M1 |
17010 | 0U, // PseudoSF_VC_FPR16VW_SE_M2 |
17011 | 0U, // PseudoSF_VC_FPR16VW_SE_M4 |
17012 | 0U, // PseudoSF_VC_FPR16VW_SE_M8 |
17013 | 0U, // PseudoSF_VC_FPR16VW_SE_MF2 |
17014 | 0U, // PseudoSF_VC_FPR16VW_SE_MF4 |
17015 | 0U, // PseudoSF_VC_FPR16V_SE_M1 |
17016 | 0U, // PseudoSF_VC_FPR16V_SE_M2 |
17017 | 0U, // PseudoSF_VC_FPR16V_SE_M4 |
17018 | 0U, // PseudoSF_VC_FPR16V_SE_M8 |
17019 | 0U, // PseudoSF_VC_FPR16V_SE_MF2 |
17020 | 0U, // PseudoSF_VC_FPR16V_SE_MF4 |
17021 | 0U, // PseudoSF_VC_FPR32VV_SE_M1 |
17022 | 0U, // PseudoSF_VC_FPR32VV_SE_M2 |
17023 | 0U, // PseudoSF_VC_FPR32VV_SE_M4 |
17024 | 0U, // PseudoSF_VC_FPR32VV_SE_M8 |
17025 | 0U, // PseudoSF_VC_FPR32VV_SE_MF2 |
17026 | 0U, // PseudoSF_VC_FPR32VW_SE_M1 |
17027 | 0U, // PseudoSF_VC_FPR32VW_SE_M2 |
17028 | 0U, // PseudoSF_VC_FPR32VW_SE_M4 |
17029 | 0U, // PseudoSF_VC_FPR32VW_SE_M8 |
17030 | 0U, // PseudoSF_VC_FPR32VW_SE_MF2 |
17031 | 0U, // PseudoSF_VC_FPR32V_SE_M1 |
17032 | 0U, // PseudoSF_VC_FPR32V_SE_M2 |
17033 | 0U, // PseudoSF_VC_FPR32V_SE_M4 |
17034 | 0U, // PseudoSF_VC_FPR32V_SE_M8 |
17035 | 0U, // PseudoSF_VC_FPR32V_SE_MF2 |
17036 | 0U, // PseudoSF_VC_FPR64VV_SE_M1 |
17037 | 0U, // PseudoSF_VC_FPR64VV_SE_M2 |
17038 | 0U, // PseudoSF_VC_FPR64VV_SE_M4 |
17039 | 0U, // PseudoSF_VC_FPR64VV_SE_M8 |
17040 | 0U, // PseudoSF_VC_FPR64V_SE_M1 |
17041 | 0U, // PseudoSF_VC_FPR64V_SE_M2 |
17042 | 0U, // PseudoSF_VC_FPR64V_SE_M4 |
17043 | 0U, // PseudoSF_VC_FPR64V_SE_M8 |
17044 | 0U, // PseudoSF_VC_IVV_SE_M1 |
17045 | 0U, // PseudoSF_VC_IVV_SE_M2 |
17046 | 0U, // PseudoSF_VC_IVV_SE_M4 |
17047 | 0U, // PseudoSF_VC_IVV_SE_M8 |
17048 | 0U, // PseudoSF_VC_IVV_SE_MF2 |
17049 | 0U, // PseudoSF_VC_IVV_SE_MF4 |
17050 | 0U, // PseudoSF_VC_IVV_SE_MF8 |
17051 | 0U, // PseudoSF_VC_IVW_SE_M1 |
17052 | 0U, // PseudoSF_VC_IVW_SE_M2 |
17053 | 0U, // PseudoSF_VC_IVW_SE_M4 |
17054 | 0U, // PseudoSF_VC_IVW_SE_MF2 |
17055 | 0U, // PseudoSF_VC_IVW_SE_MF4 |
17056 | 0U, // PseudoSF_VC_IVW_SE_MF8 |
17057 | 0U, // PseudoSF_VC_IV_SE_M1 |
17058 | 0U, // PseudoSF_VC_IV_SE_M2 |
17059 | 0U, // PseudoSF_VC_IV_SE_M4 |
17060 | 0U, // PseudoSF_VC_IV_SE_M8 |
17061 | 0U, // PseudoSF_VC_IV_SE_MF2 |
17062 | 0U, // PseudoSF_VC_IV_SE_MF4 |
17063 | 0U, // PseudoSF_VC_IV_SE_MF8 |
17064 | 0U, // PseudoSF_VC_I_SE_M1 |
17065 | 0U, // PseudoSF_VC_I_SE_M2 |
17066 | 0U, // PseudoSF_VC_I_SE_M4 |
17067 | 0U, // PseudoSF_VC_I_SE_M8 |
17068 | 0U, // PseudoSF_VC_I_SE_MF2 |
17069 | 0U, // PseudoSF_VC_I_SE_MF4 |
17070 | 0U, // PseudoSF_VC_I_SE_MF8 |
17071 | 0U, // PseudoSF_VC_VVV_SE_M1 |
17072 | 0U, // PseudoSF_VC_VVV_SE_M2 |
17073 | 0U, // PseudoSF_VC_VVV_SE_M4 |
17074 | 0U, // PseudoSF_VC_VVV_SE_M8 |
17075 | 0U, // PseudoSF_VC_VVV_SE_MF2 |
17076 | 0U, // PseudoSF_VC_VVV_SE_MF4 |
17077 | 0U, // PseudoSF_VC_VVV_SE_MF8 |
17078 | 0U, // PseudoSF_VC_VVW_SE_M1 |
17079 | 0U, // PseudoSF_VC_VVW_SE_M2 |
17080 | 0U, // PseudoSF_VC_VVW_SE_M4 |
17081 | 0U, // PseudoSF_VC_VVW_SE_MF2 |
17082 | 0U, // PseudoSF_VC_VVW_SE_MF4 |
17083 | 0U, // PseudoSF_VC_VVW_SE_MF8 |
17084 | 0U, // PseudoSF_VC_VV_SE_M1 |
17085 | 0U, // PseudoSF_VC_VV_SE_M2 |
17086 | 0U, // PseudoSF_VC_VV_SE_M4 |
17087 | 0U, // PseudoSF_VC_VV_SE_M8 |
17088 | 0U, // PseudoSF_VC_VV_SE_MF2 |
17089 | 0U, // PseudoSF_VC_VV_SE_MF4 |
17090 | 0U, // PseudoSF_VC_VV_SE_MF8 |
17091 | 0U, // PseudoSF_VC_V_FPR16VV_M1 |
17092 | 0U, // PseudoSF_VC_V_FPR16VV_M2 |
17093 | 0U, // PseudoSF_VC_V_FPR16VV_M4 |
17094 | 0U, // PseudoSF_VC_V_FPR16VV_M8 |
17095 | 0U, // PseudoSF_VC_V_FPR16VV_MF2 |
17096 | 0U, // PseudoSF_VC_V_FPR16VV_MF4 |
17097 | 0U, // PseudoSF_VC_V_FPR16VV_SE_M1 |
17098 | 0U, // PseudoSF_VC_V_FPR16VV_SE_M2 |
17099 | 0U, // PseudoSF_VC_V_FPR16VV_SE_M4 |
17100 | 0U, // PseudoSF_VC_V_FPR16VV_SE_M8 |
17101 | 0U, // PseudoSF_VC_V_FPR16VV_SE_MF2 |
17102 | 0U, // PseudoSF_VC_V_FPR16VV_SE_MF4 |
17103 | 0U, // PseudoSF_VC_V_FPR16VW_M1 |
17104 | 0U, // PseudoSF_VC_V_FPR16VW_M2 |
17105 | 0U, // PseudoSF_VC_V_FPR16VW_M4 |
17106 | 0U, // PseudoSF_VC_V_FPR16VW_M8 |
17107 | 0U, // PseudoSF_VC_V_FPR16VW_MF2 |
17108 | 0U, // PseudoSF_VC_V_FPR16VW_MF4 |
17109 | 0U, // PseudoSF_VC_V_FPR16VW_SE_M1 |
17110 | 0U, // PseudoSF_VC_V_FPR16VW_SE_M2 |
17111 | 0U, // PseudoSF_VC_V_FPR16VW_SE_M4 |
17112 | 0U, // PseudoSF_VC_V_FPR16VW_SE_M8 |
17113 | 0U, // PseudoSF_VC_V_FPR16VW_SE_MF2 |
17114 | 0U, // PseudoSF_VC_V_FPR16VW_SE_MF4 |
17115 | 0U, // PseudoSF_VC_V_FPR16V_M1 |
17116 | 0U, // PseudoSF_VC_V_FPR16V_M2 |
17117 | 0U, // PseudoSF_VC_V_FPR16V_M4 |
17118 | 0U, // PseudoSF_VC_V_FPR16V_M8 |
17119 | 0U, // PseudoSF_VC_V_FPR16V_MF2 |
17120 | 0U, // PseudoSF_VC_V_FPR16V_MF4 |
17121 | 0U, // PseudoSF_VC_V_FPR16V_SE_M1 |
17122 | 0U, // PseudoSF_VC_V_FPR16V_SE_M2 |
17123 | 0U, // PseudoSF_VC_V_FPR16V_SE_M4 |
17124 | 0U, // PseudoSF_VC_V_FPR16V_SE_M8 |
17125 | 0U, // PseudoSF_VC_V_FPR16V_SE_MF2 |
17126 | 0U, // PseudoSF_VC_V_FPR16V_SE_MF4 |
17127 | 0U, // PseudoSF_VC_V_FPR32VV_M1 |
17128 | 0U, // PseudoSF_VC_V_FPR32VV_M2 |
17129 | 0U, // PseudoSF_VC_V_FPR32VV_M4 |
17130 | 0U, // PseudoSF_VC_V_FPR32VV_M8 |
17131 | 0U, // PseudoSF_VC_V_FPR32VV_MF2 |
17132 | 0U, // PseudoSF_VC_V_FPR32VV_SE_M1 |
17133 | 0U, // PseudoSF_VC_V_FPR32VV_SE_M2 |
17134 | 0U, // PseudoSF_VC_V_FPR32VV_SE_M4 |
17135 | 0U, // PseudoSF_VC_V_FPR32VV_SE_M8 |
17136 | 0U, // PseudoSF_VC_V_FPR32VV_SE_MF2 |
17137 | 0U, // PseudoSF_VC_V_FPR32VW_M1 |
17138 | 0U, // PseudoSF_VC_V_FPR32VW_M2 |
17139 | 0U, // PseudoSF_VC_V_FPR32VW_M4 |
17140 | 0U, // PseudoSF_VC_V_FPR32VW_M8 |
17141 | 0U, // PseudoSF_VC_V_FPR32VW_MF2 |
17142 | 0U, // PseudoSF_VC_V_FPR32VW_SE_M1 |
17143 | 0U, // PseudoSF_VC_V_FPR32VW_SE_M2 |
17144 | 0U, // PseudoSF_VC_V_FPR32VW_SE_M4 |
17145 | 0U, // PseudoSF_VC_V_FPR32VW_SE_M8 |
17146 | 0U, // PseudoSF_VC_V_FPR32VW_SE_MF2 |
17147 | 0U, // PseudoSF_VC_V_FPR32V_M1 |
17148 | 0U, // PseudoSF_VC_V_FPR32V_M2 |
17149 | 0U, // PseudoSF_VC_V_FPR32V_M4 |
17150 | 0U, // PseudoSF_VC_V_FPR32V_M8 |
17151 | 0U, // PseudoSF_VC_V_FPR32V_MF2 |
17152 | 0U, // PseudoSF_VC_V_FPR32V_SE_M1 |
17153 | 0U, // PseudoSF_VC_V_FPR32V_SE_M2 |
17154 | 0U, // PseudoSF_VC_V_FPR32V_SE_M4 |
17155 | 0U, // PseudoSF_VC_V_FPR32V_SE_M8 |
17156 | 0U, // PseudoSF_VC_V_FPR32V_SE_MF2 |
17157 | 0U, // PseudoSF_VC_V_FPR64VV_M1 |
17158 | 0U, // PseudoSF_VC_V_FPR64VV_M2 |
17159 | 0U, // PseudoSF_VC_V_FPR64VV_M4 |
17160 | 0U, // PseudoSF_VC_V_FPR64VV_M8 |
17161 | 0U, // PseudoSF_VC_V_FPR64VV_SE_M1 |
17162 | 0U, // PseudoSF_VC_V_FPR64VV_SE_M2 |
17163 | 0U, // PseudoSF_VC_V_FPR64VV_SE_M4 |
17164 | 0U, // PseudoSF_VC_V_FPR64VV_SE_M8 |
17165 | 0U, // PseudoSF_VC_V_FPR64V_M1 |
17166 | 0U, // PseudoSF_VC_V_FPR64V_M2 |
17167 | 0U, // PseudoSF_VC_V_FPR64V_M4 |
17168 | 0U, // PseudoSF_VC_V_FPR64V_M8 |
17169 | 0U, // PseudoSF_VC_V_FPR64V_SE_M1 |
17170 | 0U, // PseudoSF_VC_V_FPR64V_SE_M2 |
17171 | 0U, // PseudoSF_VC_V_FPR64V_SE_M4 |
17172 | 0U, // PseudoSF_VC_V_FPR64V_SE_M8 |
17173 | 0U, // PseudoSF_VC_V_IVV_M1 |
17174 | 0U, // PseudoSF_VC_V_IVV_M2 |
17175 | 0U, // PseudoSF_VC_V_IVV_M4 |
17176 | 0U, // PseudoSF_VC_V_IVV_M8 |
17177 | 0U, // PseudoSF_VC_V_IVV_MF2 |
17178 | 0U, // PseudoSF_VC_V_IVV_MF4 |
17179 | 0U, // PseudoSF_VC_V_IVV_MF8 |
17180 | 0U, // PseudoSF_VC_V_IVV_SE_M1 |
17181 | 0U, // PseudoSF_VC_V_IVV_SE_M2 |
17182 | 0U, // PseudoSF_VC_V_IVV_SE_M4 |
17183 | 0U, // PseudoSF_VC_V_IVV_SE_M8 |
17184 | 0U, // PseudoSF_VC_V_IVV_SE_MF2 |
17185 | 0U, // PseudoSF_VC_V_IVV_SE_MF4 |
17186 | 0U, // PseudoSF_VC_V_IVV_SE_MF8 |
17187 | 0U, // PseudoSF_VC_V_IVW_M1 |
17188 | 0U, // PseudoSF_VC_V_IVW_M2 |
17189 | 0U, // PseudoSF_VC_V_IVW_M4 |
17190 | 0U, // PseudoSF_VC_V_IVW_MF2 |
17191 | 0U, // PseudoSF_VC_V_IVW_MF4 |
17192 | 0U, // PseudoSF_VC_V_IVW_MF8 |
17193 | 0U, // PseudoSF_VC_V_IVW_SE_M1 |
17194 | 0U, // PseudoSF_VC_V_IVW_SE_M2 |
17195 | 0U, // PseudoSF_VC_V_IVW_SE_M4 |
17196 | 0U, // PseudoSF_VC_V_IVW_SE_MF2 |
17197 | 0U, // PseudoSF_VC_V_IVW_SE_MF4 |
17198 | 0U, // PseudoSF_VC_V_IVW_SE_MF8 |
17199 | 0U, // PseudoSF_VC_V_IV_M1 |
17200 | 0U, // PseudoSF_VC_V_IV_M2 |
17201 | 0U, // PseudoSF_VC_V_IV_M4 |
17202 | 0U, // PseudoSF_VC_V_IV_M8 |
17203 | 0U, // PseudoSF_VC_V_IV_MF2 |
17204 | 0U, // PseudoSF_VC_V_IV_MF4 |
17205 | 0U, // PseudoSF_VC_V_IV_MF8 |
17206 | 0U, // PseudoSF_VC_V_IV_SE_M1 |
17207 | 0U, // PseudoSF_VC_V_IV_SE_M2 |
17208 | 0U, // PseudoSF_VC_V_IV_SE_M4 |
17209 | 0U, // PseudoSF_VC_V_IV_SE_M8 |
17210 | 0U, // PseudoSF_VC_V_IV_SE_MF2 |
17211 | 0U, // PseudoSF_VC_V_IV_SE_MF4 |
17212 | 0U, // PseudoSF_VC_V_IV_SE_MF8 |
17213 | 0U, // PseudoSF_VC_V_I_M1 |
17214 | 0U, // PseudoSF_VC_V_I_M2 |
17215 | 0U, // PseudoSF_VC_V_I_M4 |
17216 | 0U, // PseudoSF_VC_V_I_M8 |
17217 | 0U, // PseudoSF_VC_V_I_MF2 |
17218 | 0U, // PseudoSF_VC_V_I_MF4 |
17219 | 0U, // PseudoSF_VC_V_I_MF8 |
17220 | 0U, // PseudoSF_VC_V_I_SE_M1 |
17221 | 0U, // PseudoSF_VC_V_I_SE_M2 |
17222 | 0U, // PseudoSF_VC_V_I_SE_M4 |
17223 | 0U, // PseudoSF_VC_V_I_SE_M8 |
17224 | 0U, // PseudoSF_VC_V_I_SE_MF2 |
17225 | 0U, // PseudoSF_VC_V_I_SE_MF4 |
17226 | 0U, // PseudoSF_VC_V_I_SE_MF8 |
17227 | 0U, // PseudoSF_VC_V_VVV_M1 |
17228 | 0U, // PseudoSF_VC_V_VVV_M2 |
17229 | 0U, // PseudoSF_VC_V_VVV_M4 |
17230 | 0U, // PseudoSF_VC_V_VVV_M8 |
17231 | 0U, // PseudoSF_VC_V_VVV_MF2 |
17232 | 0U, // PseudoSF_VC_V_VVV_MF4 |
17233 | 0U, // PseudoSF_VC_V_VVV_MF8 |
17234 | 0U, // PseudoSF_VC_V_VVV_SE_M1 |
17235 | 0U, // PseudoSF_VC_V_VVV_SE_M2 |
17236 | 0U, // PseudoSF_VC_V_VVV_SE_M4 |
17237 | 0U, // PseudoSF_VC_V_VVV_SE_M8 |
17238 | 0U, // PseudoSF_VC_V_VVV_SE_MF2 |
17239 | 0U, // PseudoSF_VC_V_VVV_SE_MF4 |
17240 | 0U, // PseudoSF_VC_V_VVV_SE_MF8 |
17241 | 0U, // PseudoSF_VC_V_VVW_M1 |
17242 | 0U, // PseudoSF_VC_V_VVW_M2 |
17243 | 0U, // PseudoSF_VC_V_VVW_M4 |
17244 | 0U, // PseudoSF_VC_V_VVW_MF2 |
17245 | 0U, // PseudoSF_VC_V_VVW_MF4 |
17246 | 0U, // PseudoSF_VC_V_VVW_MF8 |
17247 | 0U, // PseudoSF_VC_V_VVW_SE_M1 |
17248 | 0U, // PseudoSF_VC_V_VVW_SE_M2 |
17249 | 0U, // PseudoSF_VC_V_VVW_SE_M4 |
17250 | 0U, // PseudoSF_VC_V_VVW_SE_MF2 |
17251 | 0U, // PseudoSF_VC_V_VVW_SE_MF4 |
17252 | 0U, // PseudoSF_VC_V_VVW_SE_MF8 |
17253 | 0U, // PseudoSF_VC_V_VV_M1 |
17254 | 0U, // PseudoSF_VC_V_VV_M2 |
17255 | 0U, // PseudoSF_VC_V_VV_M4 |
17256 | 0U, // PseudoSF_VC_V_VV_M8 |
17257 | 0U, // PseudoSF_VC_V_VV_MF2 |
17258 | 0U, // PseudoSF_VC_V_VV_MF4 |
17259 | 0U, // PseudoSF_VC_V_VV_MF8 |
17260 | 0U, // PseudoSF_VC_V_VV_SE_M1 |
17261 | 0U, // PseudoSF_VC_V_VV_SE_M2 |
17262 | 0U, // PseudoSF_VC_V_VV_SE_M4 |
17263 | 0U, // PseudoSF_VC_V_VV_SE_M8 |
17264 | 0U, // PseudoSF_VC_V_VV_SE_MF2 |
17265 | 0U, // PseudoSF_VC_V_VV_SE_MF4 |
17266 | 0U, // PseudoSF_VC_V_VV_SE_MF8 |
17267 | 0U, // PseudoSF_VC_V_XVV_M1 |
17268 | 0U, // PseudoSF_VC_V_XVV_M2 |
17269 | 0U, // PseudoSF_VC_V_XVV_M4 |
17270 | 0U, // PseudoSF_VC_V_XVV_M8 |
17271 | 0U, // PseudoSF_VC_V_XVV_MF2 |
17272 | 0U, // PseudoSF_VC_V_XVV_MF4 |
17273 | 0U, // PseudoSF_VC_V_XVV_MF8 |
17274 | 0U, // PseudoSF_VC_V_XVV_SE_M1 |
17275 | 0U, // PseudoSF_VC_V_XVV_SE_M2 |
17276 | 0U, // PseudoSF_VC_V_XVV_SE_M4 |
17277 | 0U, // PseudoSF_VC_V_XVV_SE_M8 |
17278 | 0U, // PseudoSF_VC_V_XVV_SE_MF2 |
17279 | 0U, // PseudoSF_VC_V_XVV_SE_MF4 |
17280 | 0U, // PseudoSF_VC_V_XVV_SE_MF8 |
17281 | 0U, // PseudoSF_VC_V_XVW_M1 |
17282 | 0U, // PseudoSF_VC_V_XVW_M2 |
17283 | 0U, // PseudoSF_VC_V_XVW_M4 |
17284 | 0U, // PseudoSF_VC_V_XVW_MF2 |
17285 | 0U, // PseudoSF_VC_V_XVW_MF4 |
17286 | 0U, // PseudoSF_VC_V_XVW_MF8 |
17287 | 0U, // PseudoSF_VC_V_XVW_SE_M1 |
17288 | 0U, // PseudoSF_VC_V_XVW_SE_M2 |
17289 | 0U, // PseudoSF_VC_V_XVW_SE_M4 |
17290 | 0U, // PseudoSF_VC_V_XVW_SE_MF2 |
17291 | 0U, // PseudoSF_VC_V_XVW_SE_MF4 |
17292 | 0U, // PseudoSF_VC_V_XVW_SE_MF8 |
17293 | 0U, // PseudoSF_VC_V_XV_M1 |
17294 | 0U, // PseudoSF_VC_V_XV_M2 |
17295 | 0U, // PseudoSF_VC_V_XV_M4 |
17296 | 0U, // PseudoSF_VC_V_XV_M8 |
17297 | 0U, // PseudoSF_VC_V_XV_MF2 |
17298 | 0U, // PseudoSF_VC_V_XV_MF4 |
17299 | 0U, // PseudoSF_VC_V_XV_MF8 |
17300 | 0U, // PseudoSF_VC_V_XV_SE_M1 |
17301 | 0U, // PseudoSF_VC_V_XV_SE_M2 |
17302 | 0U, // PseudoSF_VC_V_XV_SE_M4 |
17303 | 0U, // PseudoSF_VC_V_XV_SE_M8 |
17304 | 0U, // PseudoSF_VC_V_XV_SE_MF2 |
17305 | 0U, // PseudoSF_VC_V_XV_SE_MF4 |
17306 | 0U, // PseudoSF_VC_V_XV_SE_MF8 |
17307 | 0U, // PseudoSF_VC_V_X_M1 |
17308 | 0U, // PseudoSF_VC_V_X_M2 |
17309 | 0U, // PseudoSF_VC_V_X_M4 |
17310 | 0U, // PseudoSF_VC_V_X_M8 |
17311 | 0U, // PseudoSF_VC_V_X_MF2 |
17312 | 0U, // PseudoSF_VC_V_X_MF4 |
17313 | 0U, // PseudoSF_VC_V_X_MF8 |
17314 | 0U, // PseudoSF_VC_V_X_SE_M1 |
17315 | 0U, // PseudoSF_VC_V_X_SE_M2 |
17316 | 0U, // PseudoSF_VC_V_X_SE_M4 |
17317 | 0U, // PseudoSF_VC_V_X_SE_M8 |
17318 | 0U, // PseudoSF_VC_V_X_SE_MF2 |
17319 | 0U, // PseudoSF_VC_V_X_SE_MF4 |
17320 | 0U, // PseudoSF_VC_V_X_SE_MF8 |
17321 | 0U, // PseudoSF_VC_XVV_SE_M1 |
17322 | 0U, // PseudoSF_VC_XVV_SE_M2 |
17323 | 0U, // PseudoSF_VC_XVV_SE_M4 |
17324 | 0U, // PseudoSF_VC_XVV_SE_M8 |
17325 | 0U, // PseudoSF_VC_XVV_SE_MF2 |
17326 | 0U, // PseudoSF_VC_XVV_SE_MF4 |
17327 | 0U, // PseudoSF_VC_XVV_SE_MF8 |
17328 | 0U, // PseudoSF_VC_XVW_SE_M1 |
17329 | 0U, // PseudoSF_VC_XVW_SE_M2 |
17330 | 0U, // PseudoSF_VC_XVW_SE_M4 |
17331 | 0U, // PseudoSF_VC_XVW_SE_MF2 |
17332 | 0U, // PseudoSF_VC_XVW_SE_MF4 |
17333 | 0U, // PseudoSF_VC_XVW_SE_MF8 |
17334 | 0U, // PseudoSF_VC_XV_SE_M1 |
17335 | 0U, // PseudoSF_VC_XV_SE_M2 |
17336 | 0U, // PseudoSF_VC_XV_SE_M4 |
17337 | 0U, // PseudoSF_VC_XV_SE_M8 |
17338 | 0U, // PseudoSF_VC_XV_SE_MF2 |
17339 | 0U, // PseudoSF_VC_XV_SE_MF4 |
17340 | 0U, // PseudoSF_VC_XV_SE_MF8 |
17341 | 0U, // PseudoSF_VC_X_SE_M1 |
17342 | 0U, // PseudoSF_VC_X_SE_M2 |
17343 | 0U, // PseudoSF_VC_X_SE_M4 |
17344 | 0U, // PseudoSF_VC_X_SE_M8 |
17345 | 0U, // PseudoSF_VC_X_SE_MF2 |
17346 | 0U, // PseudoSF_VC_X_SE_MF4 |
17347 | 0U, // PseudoSF_VC_X_SE_MF8 |
17348 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_M1 |
17349 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_M1_MASK |
17350 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_M2 |
17351 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_M2_MASK |
17352 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF2 |
17353 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF2_MASK |
17354 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF4 |
17355 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF4_MASK |
17356 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF8 |
17357 | 0U, // PseudoSF_VFNRCLIP_XU_F_QF_MF8_MASK |
17358 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_M1 |
17359 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_M1_MASK |
17360 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_M2 |
17361 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_M2_MASK |
17362 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF2 |
17363 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF2_MASK |
17364 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF4 |
17365 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF4_MASK |
17366 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF8 |
17367 | 0U, // PseudoSF_VFNRCLIP_X_F_QF_MF8_MASK |
17368 | 0U, // PseudoSF_VFWMACC_4x4x4_M1 |
17369 | 0U, // PseudoSF_VFWMACC_4x4x4_M2 |
17370 | 0U, // PseudoSF_VFWMACC_4x4x4_M4 |
17371 | 0U, // PseudoSF_VFWMACC_4x4x4_MF2 |
17372 | 0U, // PseudoSF_VFWMACC_4x4x4_MF4 |
17373 | 0U, // PseudoSF_VQMACCSU_2x8x2_M1 |
17374 | 0U, // PseudoSF_VQMACCSU_2x8x2_M2 |
17375 | 0U, // PseudoSF_VQMACCSU_2x8x2_M4 |
17376 | 0U, // PseudoSF_VQMACCSU_2x8x2_M8 |
17377 | 0U, // PseudoSF_VQMACCSU_4x8x4_M1 |
17378 | 0U, // PseudoSF_VQMACCSU_4x8x4_M2 |
17379 | 0U, // PseudoSF_VQMACCSU_4x8x4_M4 |
17380 | 0U, // PseudoSF_VQMACCSU_4x8x4_MF2 |
17381 | 0U, // PseudoSF_VQMACCUS_2x8x2_M1 |
17382 | 0U, // PseudoSF_VQMACCUS_2x8x2_M2 |
17383 | 0U, // PseudoSF_VQMACCUS_2x8x2_M4 |
17384 | 0U, // PseudoSF_VQMACCUS_2x8x2_M8 |
17385 | 0U, // PseudoSF_VQMACCUS_4x8x4_M1 |
17386 | 0U, // PseudoSF_VQMACCUS_4x8x4_M2 |
17387 | 0U, // PseudoSF_VQMACCUS_4x8x4_M4 |
17388 | 0U, // PseudoSF_VQMACCUS_4x8x4_MF2 |
17389 | 0U, // PseudoSF_VQMACCU_2x8x2_M1 |
17390 | 0U, // PseudoSF_VQMACCU_2x8x2_M2 |
17391 | 0U, // PseudoSF_VQMACCU_2x8x2_M4 |
17392 | 0U, // PseudoSF_VQMACCU_2x8x2_M8 |
17393 | 0U, // PseudoSF_VQMACCU_4x8x4_M1 |
17394 | 0U, // PseudoSF_VQMACCU_4x8x4_M2 |
17395 | 0U, // PseudoSF_VQMACCU_4x8x4_M4 |
17396 | 0U, // PseudoSF_VQMACCU_4x8x4_MF2 |
17397 | 0U, // PseudoSF_VQMACC_2x8x2_M1 |
17398 | 0U, // PseudoSF_VQMACC_2x8x2_M2 |
17399 | 0U, // PseudoSF_VQMACC_2x8x2_M4 |
17400 | 0U, // PseudoSF_VQMACC_2x8x2_M8 |
17401 | 0U, // PseudoSF_VQMACC_4x8x4_M1 |
17402 | 0U, // PseudoSF_VQMACC_4x8x4_M2 |
17403 | 0U, // PseudoSF_VQMACC_4x8x4_M4 |
17404 | 0U, // PseudoSF_VQMACC_4x8x4_MF2 |
17405 | 1U, // PseudoSH |
17406 | 1U, // PseudoSW |
17407 | 0U, // PseudoTAIL |
17408 | 0U, // PseudoTAILIndirect |
17409 | 0U, // PseudoTAILIndirectNonX7 |
17410 | 0U, // PseudoTAILIndirectX7 |
17411 | 0U, // PseudoTH_VMAQASU_VV_M1 |
17412 | 0U, // PseudoTH_VMAQASU_VV_M1_MASK |
17413 | 0U, // PseudoTH_VMAQASU_VV_M2 |
17414 | 0U, // PseudoTH_VMAQASU_VV_M2_MASK |
17415 | 0U, // PseudoTH_VMAQASU_VV_M4 |
17416 | 0U, // PseudoTH_VMAQASU_VV_M4_MASK |
17417 | 0U, // PseudoTH_VMAQASU_VV_M8 |
17418 | 0U, // PseudoTH_VMAQASU_VV_M8_MASK |
17419 | 0U, // PseudoTH_VMAQASU_VV_MF2 |
17420 | 0U, // PseudoTH_VMAQASU_VV_MF2_MASK |
17421 | 0U, // PseudoTH_VMAQASU_VX_M1 |
17422 | 0U, // PseudoTH_VMAQASU_VX_M1_MASK |
17423 | 0U, // PseudoTH_VMAQASU_VX_M2 |
17424 | 0U, // PseudoTH_VMAQASU_VX_M2_MASK |
17425 | 0U, // PseudoTH_VMAQASU_VX_M4 |
17426 | 0U, // PseudoTH_VMAQASU_VX_M4_MASK |
17427 | 0U, // PseudoTH_VMAQASU_VX_M8 |
17428 | 0U, // PseudoTH_VMAQASU_VX_M8_MASK |
17429 | 0U, // PseudoTH_VMAQASU_VX_MF2 |
17430 | 0U, // PseudoTH_VMAQASU_VX_MF2_MASK |
17431 | 0U, // PseudoTH_VMAQAUS_VX_M1 |
17432 | 0U, // PseudoTH_VMAQAUS_VX_M1_MASK |
17433 | 0U, // PseudoTH_VMAQAUS_VX_M2 |
17434 | 0U, // PseudoTH_VMAQAUS_VX_M2_MASK |
17435 | 0U, // PseudoTH_VMAQAUS_VX_M4 |
17436 | 0U, // PseudoTH_VMAQAUS_VX_M4_MASK |
17437 | 0U, // PseudoTH_VMAQAUS_VX_M8 |
17438 | 0U, // PseudoTH_VMAQAUS_VX_M8_MASK |
17439 | 0U, // PseudoTH_VMAQAUS_VX_MF2 |
17440 | 0U, // PseudoTH_VMAQAUS_VX_MF2_MASK |
17441 | 0U, // PseudoTH_VMAQAU_VV_M1 |
17442 | 0U, // PseudoTH_VMAQAU_VV_M1_MASK |
17443 | 0U, // PseudoTH_VMAQAU_VV_M2 |
17444 | 0U, // PseudoTH_VMAQAU_VV_M2_MASK |
17445 | 0U, // PseudoTH_VMAQAU_VV_M4 |
17446 | 0U, // PseudoTH_VMAQAU_VV_M4_MASK |
17447 | 0U, // PseudoTH_VMAQAU_VV_M8 |
17448 | 0U, // PseudoTH_VMAQAU_VV_M8_MASK |
17449 | 0U, // PseudoTH_VMAQAU_VV_MF2 |
17450 | 0U, // PseudoTH_VMAQAU_VV_MF2_MASK |
17451 | 0U, // PseudoTH_VMAQAU_VX_M1 |
17452 | 0U, // PseudoTH_VMAQAU_VX_M1_MASK |
17453 | 0U, // PseudoTH_VMAQAU_VX_M2 |
17454 | 0U, // PseudoTH_VMAQAU_VX_M2_MASK |
17455 | 0U, // PseudoTH_VMAQAU_VX_M4 |
17456 | 0U, // PseudoTH_VMAQAU_VX_M4_MASK |
17457 | 0U, // PseudoTH_VMAQAU_VX_M8 |
17458 | 0U, // PseudoTH_VMAQAU_VX_M8_MASK |
17459 | 0U, // PseudoTH_VMAQAU_VX_MF2 |
17460 | 0U, // PseudoTH_VMAQAU_VX_MF2_MASK |
17461 | 0U, // PseudoTH_VMAQA_VV_M1 |
17462 | 0U, // PseudoTH_VMAQA_VV_M1_MASK |
17463 | 0U, // PseudoTH_VMAQA_VV_M2 |
17464 | 0U, // PseudoTH_VMAQA_VV_M2_MASK |
17465 | 0U, // PseudoTH_VMAQA_VV_M4 |
17466 | 0U, // PseudoTH_VMAQA_VV_M4_MASK |
17467 | 0U, // PseudoTH_VMAQA_VV_M8 |
17468 | 0U, // PseudoTH_VMAQA_VV_M8_MASK |
17469 | 0U, // PseudoTH_VMAQA_VV_MF2 |
17470 | 0U, // PseudoTH_VMAQA_VV_MF2_MASK |
17471 | 0U, // PseudoTH_VMAQA_VX_M1 |
17472 | 0U, // PseudoTH_VMAQA_VX_M1_MASK |
17473 | 0U, // PseudoTH_VMAQA_VX_M2 |
17474 | 0U, // PseudoTH_VMAQA_VX_M2_MASK |
17475 | 0U, // PseudoTH_VMAQA_VX_M4 |
17476 | 0U, // PseudoTH_VMAQA_VX_M4_MASK |
17477 | 0U, // PseudoTH_VMAQA_VX_M8 |
17478 | 0U, // PseudoTH_VMAQA_VX_M8_MASK |
17479 | 0U, // PseudoTH_VMAQA_VX_MF2 |
17480 | 0U, // PseudoTH_VMAQA_VX_MF2_MASK |
17481 | 0U, // PseudoTLSDESCCall |
17482 | 0U, // PseudoVAADDU_VV_M1 |
17483 | 0U, // PseudoVAADDU_VV_M1_MASK |
17484 | 0U, // PseudoVAADDU_VV_M2 |
17485 | 0U, // PseudoVAADDU_VV_M2_MASK |
17486 | 0U, // PseudoVAADDU_VV_M4 |
17487 | 0U, // PseudoVAADDU_VV_M4_MASK |
17488 | 0U, // PseudoVAADDU_VV_M8 |
17489 | 0U, // PseudoVAADDU_VV_M8_MASK |
17490 | 0U, // PseudoVAADDU_VV_MF2 |
17491 | 0U, // PseudoVAADDU_VV_MF2_MASK |
17492 | 0U, // PseudoVAADDU_VV_MF4 |
17493 | 0U, // PseudoVAADDU_VV_MF4_MASK |
17494 | 0U, // PseudoVAADDU_VV_MF8 |
17495 | 0U, // PseudoVAADDU_VV_MF8_MASK |
17496 | 0U, // PseudoVAADDU_VX_M1 |
17497 | 0U, // PseudoVAADDU_VX_M1_MASK |
17498 | 0U, // PseudoVAADDU_VX_M2 |
17499 | 0U, // PseudoVAADDU_VX_M2_MASK |
17500 | 0U, // PseudoVAADDU_VX_M4 |
17501 | 0U, // PseudoVAADDU_VX_M4_MASK |
17502 | 0U, // PseudoVAADDU_VX_M8 |
17503 | 0U, // PseudoVAADDU_VX_M8_MASK |
17504 | 0U, // PseudoVAADDU_VX_MF2 |
17505 | 0U, // PseudoVAADDU_VX_MF2_MASK |
17506 | 0U, // PseudoVAADDU_VX_MF4 |
17507 | 0U, // PseudoVAADDU_VX_MF4_MASK |
17508 | 0U, // PseudoVAADDU_VX_MF8 |
17509 | 0U, // PseudoVAADDU_VX_MF8_MASK |
17510 | 0U, // PseudoVAADD_VV_M1 |
17511 | 0U, // PseudoVAADD_VV_M1_MASK |
17512 | 0U, // PseudoVAADD_VV_M2 |
17513 | 0U, // PseudoVAADD_VV_M2_MASK |
17514 | 0U, // PseudoVAADD_VV_M4 |
17515 | 0U, // PseudoVAADD_VV_M4_MASK |
17516 | 0U, // PseudoVAADD_VV_M8 |
17517 | 0U, // PseudoVAADD_VV_M8_MASK |
17518 | 0U, // PseudoVAADD_VV_MF2 |
17519 | 0U, // PseudoVAADD_VV_MF2_MASK |
17520 | 0U, // PseudoVAADD_VV_MF4 |
17521 | 0U, // PseudoVAADD_VV_MF4_MASK |
17522 | 0U, // PseudoVAADD_VV_MF8 |
17523 | 0U, // PseudoVAADD_VV_MF8_MASK |
17524 | 0U, // PseudoVAADD_VX_M1 |
17525 | 0U, // PseudoVAADD_VX_M1_MASK |
17526 | 0U, // PseudoVAADD_VX_M2 |
17527 | 0U, // PseudoVAADD_VX_M2_MASK |
17528 | 0U, // PseudoVAADD_VX_M4 |
17529 | 0U, // PseudoVAADD_VX_M4_MASK |
17530 | 0U, // PseudoVAADD_VX_M8 |
17531 | 0U, // PseudoVAADD_VX_M8_MASK |
17532 | 0U, // PseudoVAADD_VX_MF2 |
17533 | 0U, // PseudoVAADD_VX_MF2_MASK |
17534 | 0U, // PseudoVAADD_VX_MF4 |
17535 | 0U, // PseudoVAADD_VX_MF4_MASK |
17536 | 0U, // PseudoVAADD_VX_MF8 |
17537 | 0U, // PseudoVAADD_VX_MF8_MASK |
17538 | 0U, // PseudoVADC_VIM_M1 |
17539 | 0U, // PseudoVADC_VIM_M2 |
17540 | 0U, // PseudoVADC_VIM_M4 |
17541 | 0U, // PseudoVADC_VIM_M8 |
17542 | 0U, // PseudoVADC_VIM_MF2 |
17543 | 0U, // PseudoVADC_VIM_MF4 |
17544 | 0U, // PseudoVADC_VIM_MF8 |
17545 | 0U, // PseudoVADC_VVM_M1 |
17546 | 0U, // PseudoVADC_VVM_M2 |
17547 | 0U, // PseudoVADC_VVM_M4 |
17548 | 0U, // PseudoVADC_VVM_M8 |
17549 | 0U, // PseudoVADC_VVM_MF2 |
17550 | 0U, // PseudoVADC_VVM_MF4 |
17551 | 0U, // PseudoVADC_VVM_MF8 |
17552 | 0U, // PseudoVADC_VXM_M1 |
17553 | 0U, // PseudoVADC_VXM_M2 |
17554 | 0U, // PseudoVADC_VXM_M4 |
17555 | 0U, // PseudoVADC_VXM_M8 |
17556 | 0U, // PseudoVADC_VXM_MF2 |
17557 | 0U, // PseudoVADC_VXM_MF4 |
17558 | 0U, // PseudoVADC_VXM_MF8 |
17559 | 0U, // PseudoVADD_VI_M1 |
17560 | 0U, // PseudoVADD_VI_M1_MASK |
17561 | 0U, // PseudoVADD_VI_M2 |
17562 | 0U, // PseudoVADD_VI_M2_MASK |
17563 | 0U, // PseudoVADD_VI_M4 |
17564 | 0U, // PseudoVADD_VI_M4_MASK |
17565 | 0U, // PseudoVADD_VI_M8 |
17566 | 0U, // PseudoVADD_VI_M8_MASK |
17567 | 0U, // PseudoVADD_VI_MF2 |
17568 | 0U, // PseudoVADD_VI_MF2_MASK |
17569 | 0U, // PseudoVADD_VI_MF4 |
17570 | 0U, // PseudoVADD_VI_MF4_MASK |
17571 | 0U, // PseudoVADD_VI_MF8 |
17572 | 0U, // PseudoVADD_VI_MF8_MASK |
17573 | 0U, // PseudoVADD_VV_M1 |
17574 | 0U, // PseudoVADD_VV_M1_MASK |
17575 | 0U, // PseudoVADD_VV_M2 |
17576 | 0U, // PseudoVADD_VV_M2_MASK |
17577 | 0U, // PseudoVADD_VV_M4 |
17578 | 0U, // PseudoVADD_VV_M4_MASK |
17579 | 0U, // PseudoVADD_VV_M8 |
17580 | 0U, // PseudoVADD_VV_M8_MASK |
17581 | 0U, // PseudoVADD_VV_MF2 |
17582 | 0U, // PseudoVADD_VV_MF2_MASK |
17583 | 0U, // PseudoVADD_VV_MF4 |
17584 | 0U, // PseudoVADD_VV_MF4_MASK |
17585 | 0U, // PseudoVADD_VV_MF8 |
17586 | 0U, // PseudoVADD_VV_MF8_MASK |
17587 | 0U, // PseudoVADD_VX_M1 |
17588 | 0U, // PseudoVADD_VX_M1_MASK |
17589 | 0U, // PseudoVADD_VX_M2 |
17590 | 0U, // PseudoVADD_VX_M2_MASK |
17591 | 0U, // PseudoVADD_VX_M4 |
17592 | 0U, // PseudoVADD_VX_M4_MASK |
17593 | 0U, // PseudoVADD_VX_M8 |
17594 | 0U, // PseudoVADD_VX_M8_MASK |
17595 | 0U, // PseudoVADD_VX_MF2 |
17596 | 0U, // PseudoVADD_VX_MF2_MASK |
17597 | 0U, // PseudoVADD_VX_MF4 |
17598 | 0U, // PseudoVADD_VX_MF4_MASK |
17599 | 0U, // PseudoVADD_VX_MF8 |
17600 | 0U, // PseudoVADD_VX_MF8_MASK |
17601 | 0U, // PseudoVAESDF_VS_M1_M1 |
17602 | 0U, // PseudoVAESDF_VS_M1_MF2 |
17603 | 0U, // PseudoVAESDF_VS_M1_MF4 |
17604 | 0U, // PseudoVAESDF_VS_M1_MF8 |
17605 | 0U, // PseudoVAESDF_VS_M2_M1 |
17606 | 0U, // PseudoVAESDF_VS_M2_M2 |
17607 | 0U, // PseudoVAESDF_VS_M2_MF2 |
17608 | 0U, // PseudoVAESDF_VS_M2_MF4 |
17609 | 0U, // PseudoVAESDF_VS_M2_MF8 |
17610 | 0U, // PseudoVAESDF_VS_M4_M1 |
17611 | 0U, // PseudoVAESDF_VS_M4_M2 |
17612 | 0U, // PseudoVAESDF_VS_M4_M4 |
17613 | 0U, // PseudoVAESDF_VS_M4_MF2 |
17614 | 0U, // PseudoVAESDF_VS_M4_MF4 |
17615 | 0U, // PseudoVAESDF_VS_M4_MF8 |
17616 | 0U, // PseudoVAESDF_VS_M8_M1 |
17617 | 0U, // PseudoVAESDF_VS_M8_M2 |
17618 | 0U, // PseudoVAESDF_VS_M8_M4 |
17619 | 0U, // PseudoVAESDF_VS_M8_MF2 |
17620 | 0U, // PseudoVAESDF_VS_M8_MF4 |
17621 | 0U, // PseudoVAESDF_VS_M8_MF8 |
17622 | 0U, // PseudoVAESDF_VS_MF2_MF2 |
17623 | 0U, // PseudoVAESDF_VS_MF2_MF4 |
17624 | 0U, // PseudoVAESDF_VS_MF2_MF8 |
17625 | 0U, // PseudoVAESDF_VV_M1 |
17626 | 0U, // PseudoVAESDF_VV_M2 |
17627 | 0U, // PseudoVAESDF_VV_M4 |
17628 | 0U, // PseudoVAESDF_VV_M8 |
17629 | 0U, // PseudoVAESDF_VV_MF2 |
17630 | 0U, // PseudoVAESDM_VS_M1_M1 |
17631 | 0U, // PseudoVAESDM_VS_M1_MF2 |
17632 | 0U, // PseudoVAESDM_VS_M1_MF4 |
17633 | 0U, // PseudoVAESDM_VS_M1_MF8 |
17634 | 0U, // PseudoVAESDM_VS_M2_M1 |
17635 | 0U, // PseudoVAESDM_VS_M2_M2 |
17636 | 0U, // PseudoVAESDM_VS_M2_MF2 |
17637 | 0U, // PseudoVAESDM_VS_M2_MF4 |
17638 | 0U, // PseudoVAESDM_VS_M2_MF8 |
17639 | 0U, // PseudoVAESDM_VS_M4_M1 |
17640 | 0U, // PseudoVAESDM_VS_M4_M2 |
17641 | 0U, // PseudoVAESDM_VS_M4_M4 |
17642 | 0U, // PseudoVAESDM_VS_M4_MF2 |
17643 | 0U, // PseudoVAESDM_VS_M4_MF4 |
17644 | 0U, // PseudoVAESDM_VS_M4_MF8 |
17645 | 0U, // PseudoVAESDM_VS_M8_M1 |
17646 | 0U, // PseudoVAESDM_VS_M8_M2 |
17647 | 0U, // PseudoVAESDM_VS_M8_M4 |
17648 | 0U, // PseudoVAESDM_VS_M8_MF2 |
17649 | 0U, // PseudoVAESDM_VS_M8_MF4 |
17650 | 0U, // PseudoVAESDM_VS_M8_MF8 |
17651 | 0U, // PseudoVAESDM_VS_MF2_MF2 |
17652 | 0U, // PseudoVAESDM_VS_MF2_MF4 |
17653 | 0U, // PseudoVAESDM_VS_MF2_MF8 |
17654 | 0U, // PseudoVAESDM_VV_M1 |
17655 | 0U, // PseudoVAESDM_VV_M2 |
17656 | 0U, // PseudoVAESDM_VV_M4 |
17657 | 0U, // PseudoVAESDM_VV_M8 |
17658 | 0U, // PseudoVAESDM_VV_MF2 |
17659 | 0U, // PseudoVAESEF_VS_M1_M1 |
17660 | 0U, // PseudoVAESEF_VS_M1_MF2 |
17661 | 0U, // PseudoVAESEF_VS_M1_MF4 |
17662 | 0U, // PseudoVAESEF_VS_M1_MF8 |
17663 | 0U, // PseudoVAESEF_VS_M2_M1 |
17664 | 0U, // PseudoVAESEF_VS_M2_M2 |
17665 | 0U, // PseudoVAESEF_VS_M2_MF2 |
17666 | 0U, // PseudoVAESEF_VS_M2_MF4 |
17667 | 0U, // PseudoVAESEF_VS_M2_MF8 |
17668 | 0U, // PseudoVAESEF_VS_M4_M1 |
17669 | 0U, // PseudoVAESEF_VS_M4_M2 |
17670 | 0U, // PseudoVAESEF_VS_M4_M4 |
17671 | 0U, // PseudoVAESEF_VS_M4_MF2 |
17672 | 0U, // PseudoVAESEF_VS_M4_MF4 |
17673 | 0U, // PseudoVAESEF_VS_M4_MF8 |
17674 | 0U, // PseudoVAESEF_VS_M8_M1 |
17675 | 0U, // PseudoVAESEF_VS_M8_M2 |
17676 | 0U, // PseudoVAESEF_VS_M8_M4 |
17677 | 0U, // PseudoVAESEF_VS_M8_MF2 |
17678 | 0U, // PseudoVAESEF_VS_M8_MF4 |
17679 | 0U, // PseudoVAESEF_VS_M8_MF8 |
17680 | 0U, // PseudoVAESEF_VS_MF2_MF2 |
17681 | 0U, // PseudoVAESEF_VS_MF2_MF4 |
17682 | 0U, // PseudoVAESEF_VS_MF2_MF8 |
17683 | 0U, // PseudoVAESEF_VV_M1 |
17684 | 0U, // PseudoVAESEF_VV_M2 |
17685 | 0U, // PseudoVAESEF_VV_M4 |
17686 | 0U, // PseudoVAESEF_VV_M8 |
17687 | 0U, // PseudoVAESEF_VV_MF2 |
17688 | 0U, // PseudoVAESEM_VS_M1_M1 |
17689 | 0U, // PseudoVAESEM_VS_M1_MF2 |
17690 | 0U, // PseudoVAESEM_VS_M1_MF4 |
17691 | 0U, // PseudoVAESEM_VS_M1_MF8 |
17692 | 0U, // PseudoVAESEM_VS_M2_M1 |
17693 | 0U, // PseudoVAESEM_VS_M2_M2 |
17694 | 0U, // PseudoVAESEM_VS_M2_MF2 |
17695 | 0U, // PseudoVAESEM_VS_M2_MF4 |
17696 | 0U, // PseudoVAESEM_VS_M2_MF8 |
17697 | 0U, // PseudoVAESEM_VS_M4_M1 |
17698 | 0U, // PseudoVAESEM_VS_M4_M2 |
17699 | 0U, // PseudoVAESEM_VS_M4_M4 |
17700 | 0U, // PseudoVAESEM_VS_M4_MF2 |
17701 | 0U, // PseudoVAESEM_VS_M4_MF4 |
17702 | 0U, // PseudoVAESEM_VS_M4_MF8 |
17703 | 0U, // PseudoVAESEM_VS_M8_M1 |
17704 | 0U, // PseudoVAESEM_VS_M8_M2 |
17705 | 0U, // PseudoVAESEM_VS_M8_M4 |
17706 | 0U, // PseudoVAESEM_VS_M8_MF2 |
17707 | 0U, // PseudoVAESEM_VS_M8_MF4 |
17708 | 0U, // PseudoVAESEM_VS_M8_MF8 |
17709 | 0U, // PseudoVAESEM_VS_MF2_MF2 |
17710 | 0U, // PseudoVAESEM_VS_MF2_MF4 |
17711 | 0U, // PseudoVAESEM_VS_MF2_MF8 |
17712 | 0U, // PseudoVAESEM_VV_M1 |
17713 | 0U, // PseudoVAESEM_VV_M2 |
17714 | 0U, // PseudoVAESEM_VV_M4 |
17715 | 0U, // PseudoVAESEM_VV_M8 |
17716 | 0U, // PseudoVAESEM_VV_MF2 |
17717 | 0U, // PseudoVAESKF1_VI_M1 |
17718 | 0U, // PseudoVAESKF1_VI_M2 |
17719 | 0U, // PseudoVAESKF1_VI_M4 |
17720 | 0U, // PseudoVAESKF1_VI_M8 |
17721 | 0U, // PseudoVAESKF1_VI_MF2 |
17722 | 0U, // PseudoVAESKF2_VI_M1 |
17723 | 0U, // PseudoVAESKF2_VI_M2 |
17724 | 0U, // PseudoVAESKF2_VI_M4 |
17725 | 0U, // PseudoVAESKF2_VI_M8 |
17726 | 0U, // PseudoVAESKF2_VI_MF2 |
17727 | 0U, // PseudoVAESZ_VS_M1_M1 |
17728 | 0U, // PseudoVAESZ_VS_M1_MF2 |
17729 | 0U, // PseudoVAESZ_VS_M1_MF4 |
17730 | 0U, // PseudoVAESZ_VS_M1_MF8 |
17731 | 0U, // PseudoVAESZ_VS_M2_M1 |
17732 | 0U, // PseudoVAESZ_VS_M2_M2 |
17733 | 0U, // PseudoVAESZ_VS_M2_MF2 |
17734 | 0U, // PseudoVAESZ_VS_M2_MF4 |
17735 | 0U, // PseudoVAESZ_VS_M2_MF8 |
17736 | 0U, // PseudoVAESZ_VS_M4_M1 |
17737 | 0U, // PseudoVAESZ_VS_M4_M2 |
17738 | 0U, // PseudoVAESZ_VS_M4_M4 |
17739 | 0U, // PseudoVAESZ_VS_M4_MF2 |
17740 | 0U, // PseudoVAESZ_VS_M4_MF4 |
17741 | 0U, // PseudoVAESZ_VS_M4_MF8 |
17742 | 0U, // PseudoVAESZ_VS_M8_M1 |
17743 | 0U, // PseudoVAESZ_VS_M8_M2 |
17744 | 0U, // PseudoVAESZ_VS_M8_M4 |
17745 | 0U, // PseudoVAESZ_VS_M8_MF2 |
17746 | 0U, // PseudoVAESZ_VS_M8_MF4 |
17747 | 0U, // PseudoVAESZ_VS_M8_MF8 |
17748 | 0U, // PseudoVAESZ_VS_MF2_MF2 |
17749 | 0U, // PseudoVAESZ_VS_MF2_MF4 |
17750 | 0U, // PseudoVAESZ_VS_MF2_MF8 |
17751 | 0U, // PseudoVANDN_VV_M1 |
17752 | 0U, // PseudoVANDN_VV_M1_MASK |
17753 | 0U, // PseudoVANDN_VV_M2 |
17754 | 0U, // PseudoVANDN_VV_M2_MASK |
17755 | 0U, // PseudoVANDN_VV_M4 |
17756 | 0U, // PseudoVANDN_VV_M4_MASK |
17757 | 0U, // PseudoVANDN_VV_M8 |
17758 | 0U, // PseudoVANDN_VV_M8_MASK |
17759 | 0U, // PseudoVANDN_VV_MF2 |
17760 | 0U, // PseudoVANDN_VV_MF2_MASK |
17761 | 0U, // PseudoVANDN_VV_MF4 |
17762 | 0U, // PseudoVANDN_VV_MF4_MASK |
17763 | 0U, // PseudoVANDN_VV_MF8 |
17764 | 0U, // PseudoVANDN_VV_MF8_MASK |
17765 | 0U, // PseudoVANDN_VX_M1 |
17766 | 0U, // PseudoVANDN_VX_M1_MASK |
17767 | 0U, // PseudoVANDN_VX_M2 |
17768 | 0U, // PseudoVANDN_VX_M2_MASK |
17769 | 0U, // PseudoVANDN_VX_M4 |
17770 | 0U, // PseudoVANDN_VX_M4_MASK |
17771 | 0U, // PseudoVANDN_VX_M8 |
17772 | 0U, // PseudoVANDN_VX_M8_MASK |
17773 | 0U, // PseudoVANDN_VX_MF2 |
17774 | 0U, // PseudoVANDN_VX_MF2_MASK |
17775 | 0U, // PseudoVANDN_VX_MF4 |
17776 | 0U, // PseudoVANDN_VX_MF4_MASK |
17777 | 0U, // PseudoVANDN_VX_MF8 |
17778 | 0U, // PseudoVANDN_VX_MF8_MASK |
17779 | 0U, // PseudoVAND_VI_M1 |
17780 | 0U, // PseudoVAND_VI_M1_MASK |
17781 | 0U, // PseudoVAND_VI_M2 |
17782 | 0U, // PseudoVAND_VI_M2_MASK |
17783 | 0U, // PseudoVAND_VI_M4 |
17784 | 0U, // PseudoVAND_VI_M4_MASK |
17785 | 0U, // PseudoVAND_VI_M8 |
17786 | 0U, // PseudoVAND_VI_M8_MASK |
17787 | 0U, // PseudoVAND_VI_MF2 |
17788 | 0U, // PseudoVAND_VI_MF2_MASK |
17789 | 0U, // PseudoVAND_VI_MF4 |
17790 | 0U, // PseudoVAND_VI_MF4_MASK |
17791 | 0U, // PseudoVAND_VI_MF8 |
17792 | 0U, // PseudoVAND_VI_MF8_MASK |
17793 | 0U, // PseudoVAND_VV_M1 |
17794 | 0U, // PseudoVAND_VV_M1_MASK |
17795 | 0U, // PseudoVAND_VV_M2 |
17796 | 0U, // PseudoVAND_VV_M2_MASK |
17797 | 0U, // PseudoVAND_VV_M4 |
17798 | 0U, // PseudoVAND_VV_M4_MASK |
17799 | 0U, // PseudoVAND_VV_M8 |
17800 | 0U, // PseudoVAND_VV_M8_MASK |
17801 | 0U, // PseudoVAND_VV_MF2 |
17802 | 0U, // PseudoVAND_VV_MF2_MASK |
17803 | 0U, // PseudoVAND_VV_MF4 |
17804 | 0U, // PseudoVAND_VV_MF4_MASK |
17805 | 0U, // PseudoVAND_VV_MF8 |
17806 | 0U, // PseudoVAND_VV_MF8_MASK |
17807 | 0U, // PseudoVAND_VX_M1 |
17808 | 0U, // PseudoVAND_VX_M1_MASK |
17809 | 0U, // PseudoVAND_VX_M2 |
17810 | 0U, // PseudoVAND_VX_M2_MASK |
17811 | 0U, // PseudoVAND_VX_M4 |
17812 | 0U, // PseudoVAND_VX_M4_MASK |
17813 | 0U, // PseudoVAND_VX_M8 |
17814 | 0U, // PseudoVAND_VX_M8_MASK |
17815 | 0U, // PseudoVAND_VX_MF2 |
17816 | 0U, // PseudoVAND_VX_MF2_MASK |
17817 | 0U, // PseudoVAND_VX_MF4 |
17818 | 0U, // PseudoVAND_VX_MF4_MASK |
17819 | 0U, // PseudoVAND_VX_MF8 |
17820 | 0U, // PseudoVAND_VX_MF8_MASK |
17821 | 0U, // PseudoVASUBU_VV_M1 |
17822 | 0U, // PseudoVASUBU_VV_M1_MASK |
17823 | 0U, // PseudoVASUBU_VV_M2 |
17824 | 0U, // PseudoVASUBU_VV_M2_MASK |
17825 | 0U, // PseudoVASUBU_VV_M4 |
17826 | 0U, // PseudoVASUBU_VV_M4_MASK |
17827 | 0U, // PseudoVASUBU_VV_M8 |
17828 | 0U, // PseudoVASUBU_VV_M8_MASK |
17829 | 0U, // PseudoVASUBU_VV_MF2 |
17830 | 0U, // PseudoVASUBU_VV_MF2_MASK |
17831 | 0U, // PseudoVASUBU_VV_MF4 |
17832 | 0U, // PseudoVASUBU_VV_MF4_MASK |
17833 | 0U, // PseudoVASUBU_VV_MF8 |
17834 | 0U, // PseudoVASUBU_VV_MF8_MASK |
17835 | 0U, // PseudoVASUBU_VX_M1 |
17836 | 0U, // PseudoVASUBU_VX_M1_MASK |
17837 | 0U, // PseudoVASUBU_VX_M2 |
17838 | 0U, // PseudoVASUBU_VX_M2_MASK |
17839 | 0U, // PseudoVASUBU_VX_M4 |
17840 | 0U, // PseudoVASUBU_VX_M4_MASK |
17841 | 0U, // PseudoVASUBU_VX_M8 |
17842 | 0U, // PseudoVASUBU_VX_M8_MASK |
17843 | 0U, // PseudoVASUBU_VX_MF2 |
17844 | 0U, // PseudoVASUBU_VX_MF2_MASK |
17845 | 0U, // PseudoVASUBU_VX_MF4 |
17846 | 0U, // PseudoVASUBU_VX_MF4_MASK |
17847 | 0U, // PseudoVASUBU_VX_MF8 |
17848 | 0U, // PseudoVASUBU_VX_MF8_MASK |
17849 | 0U, // PseudoVASUB_VV_M1 |
17850 | 0U, // PseudoVASUB_VV_M1_MASK |
17851 | 0U, // PseudoVASUB_VV_M2 |
17852 | 0U, // PseudoVASUB_VV_M2_MASK |
17853 | 0U, // PseudoVASUB_VV_M4 |
17854 | 0U, // PseudoVASUB_VV_M4_MASK |
17855 | 0U, // PseudoVASUB_VV_M8 |
17856 | 0U, // PseudoVASUB_VV_M8_MASK |
17857 | 0U, // PseudoVASUB_VV_MF2 |
17858 | 0U, // PseudoVASUB_VV_MF2_MASK |
17859 | 0U, // PseudoVASUB_VV_MF4 |
17860 | 0U, // PseudoVASUB_VV_MF4_MASK |
17861 | 0U, // PseudoVASUB_VV_MF8 |
17862 | 0U, // PseudoVASUB_VV_MF8_MASK |
17863 | 0U, // PseudoVASUB_VX_M1 |
17864 | 0U, // PseudoVASUB_VX_M1_MASK |
17865 | 0U, // PseudoVASUB_VX_M2 |
17866 | 0U, // PseudoVASUB_VX_M2_MASK |
17867 | 0U, // PseudoVASUB_VX_M4 |
17868 | 0U, // PseudoVASUB_VX_M4_MASK |
17869 | 0U, // PseudoVASUB_VX_M8 |
17870 | 0U, // PseudoVASUB_VX_M8_MASK |
17871 | 0U, // PseudoVASUB_VX_MF2 |
17872 | 0U, // PseudoVASUB_VX_MF2_MASK |
17873 | 0U, // PseudoVASUB_VX_MF4 |
17874 | 0U, // PseudoVASUB_VX_MF4_MASK |
17875 | 0U, // PseudoVASUB_VX_MF8 |
17876 | 0U, // PseudoVASUB_VX_MF8_MASK |
17877 | 0U, // PseudoVBREV8_V_M1 |
17878 | 0U, // PseudoVBREV8_V_M1_MASK |
17879 | 0U, // PseudoVBREV8_V_M2 |
17880 | 0U, // PseudoVBREV8_V_M2_MASK |
17881 | 0U, // PseudoVBREV8_V_M4 |
17882 | 0U, // PseudoVBREV8_V_M4_MASK |
17883 | 0U, // PseudoVBREV8_V_M8 |
17884 | 0U, // PseudoVBREV8_V_M8_MASK |
17885 | 0U, // PseudoVBREV8_V_MF2 |
17886 | 0U, // PseudoVBREV8_V_MF2_MASK |
17887 | 0U, // PseudoVBREV8_V_MF4 |
17888 | 0U, // PseudoVBREV8_V_MF4_MASK |
17889 | 0U, // PseudoVBREV8_V_MF8 |
17890 | 0U, // PseudoVBREV8_V_MF8_MASK |
17891 | 0U, // PseudoVBREV_V_M1 |
17892 | 0U, // PseudoVBREV_V_M1_MASK |
17893 | 0U, // PseudoVBREV_V_M2 |
17894 | 0U, // PseudoVBREV_V_M2_MASK |
17895 | 0U, // PseudoVBREV_V_M4 |
17896 | 0U, // PseudoVBREV_V_M4_MASK |
17897 | 0U, // PseudoVBREV_V_M8 |
17898 | 0U, // PseudoVBREV_V_M8_MASK |
17899 | 0U, // PseudoVBREV_V_MF2 |
17900 | 0U, // PseudoVBREV_V_MF2_MASK |
17901 | 0U, // PseudoVBREV_V_MF4 |
17902 | 0U, // PseudoVBREV_V_MF4_MASK |
17903 | 0U, // PseudoVBREV_V_MF8 |
17904 | 0U, // PseudoVBREV_V_MF8_MASK |
17905 | 0U, // PseudoVCLMULH_VV_M1 |
17906 | 0U, // PseudoVCLMULH_VV_M1_MASK |
17907 | 0U, // PseudoVCLMULH_VV_M2 |
17908 | 0U, // PseudoVCLMULH_VV_M2_MASK |
17909 | 0U, // PseudoVCLMULH_VV_M4 |
17910 | 0U, // PseudoVCLMULH_VV_M4_MASK |
17911 | 0U, // PseudoVCLMULH_VV_M8 |
17912 | 0U, // PseudoVCLMULH_VV_M8_MASK |
17913 | 0U, // PseudoVCLMULH_VV_MF2 |
17914 | 0U, // PseudoVCLMULH_VV_MF2_MASK |
17915 | 0U, // PseudoVCLMULH_VV_MF4 |
17916 | 0U, // PseudoVCLMULH_VV_MF4_MASK |
17917 | 0U, // PseudoVCLMULH_VV_MF8 |
17918 | 0U, // PseudoVCLMULH_VV_MF8_MASK |
17919 | 0U, // PseudoVCLMULH_VX_M1 |
17920 | 0U, // PseudoVCLMULH_VX_M1_MASK |
17921 | 0U, // PseudoVCLMULH_VX_M2 |
17922 | 0U, // PseudoVCLMULH_VX_M2_MASK |
17923 | 0U, // PseudoVCLMULH_VX_M4 |
17924 | 0U, // PseudoVCLMULH_VX_M4_MASK |
17925 | 0U, // PseudoVCLMULH_VX_M8 |
17926 | 0U, // PseudoVCLMULH_VX_M8_MASK |
17927 | 0U, // PseudoVCLMULH_VX_MF2 |
17928 | 0U, // PseudoVCLMULH_VX_MF2_MASK |
17929 | 0U, // PseudoVCLMULH_VX_MF4 |
17930 | 0U, // PseudoVCLMULH_VX_MF4_MASK |
17931 | 0U, // PseudoVCLMULH_VX_MF8 |
17932 | 0U, // PseudoVCLMULH_VX_MF8_MASK |
17933 | 0U, // PseudoVCLMUL_VV_M1 |
17934 | 0U, // PseudoVCLMUL_VV_M1_MASK |
17935 | 0U, // PseudoVCLMUL_VV_M2 |
17936 | 0U, // PseudoVCLMUL_VV_M2_MASK |
17937 | 0U, // PseudoVCLMUL_VV_M4 |
17938 | 0U, // PseudoVCLMUL_VV_M4_MASK |
17939 | 0U, // PseudoVCLMUL_VV_M8 |
17940 | 0U, // PseudoVCLMUL_VV_M8_MASK |
17941 | 0U, // PseudoVCLMUL_VV_MF2 |
17942 | 0U, // PseudoVCLMUL_VV_MF2_MASK |
17943 | 0U, // PseudoVCLMUL_VV_MF4 |
17944 | 0U, // PseudoVCLMUL_VV_MF4_MASK |
17945 | 0U, // PseudoVCLMUL_VV_MF8 |
17946 | 0U, // PseudoVCLMUL_VV_MF8_MASK |
17947 | 0U, // PseudoVCLMUL_VX_M1 |
17948 | 0U, // PseudoVCLMUL_VX_M1_MASK |
17949 | 0U, // PseudoVCLMUL_VX_M2 |
17950 | 0U, // PseudoVCLMUL_VX_M2_MASK |
17951 | 0U, // PseudoVCLMUL_VX_M4 |
17952 | 0U, // PseudoVCLMUL_VX_M4_MASK |
17953 | 0U, // PseudoVCLMUL_VX_M8 |
17954 | 0U, // PseudoVCLMUL_VX_M8_MASK |
17955 | 0U, // PseudoVCLMUL_VX_MF2 |
17956 | 0U, // PseudoVCLMUL_VX_MF2_MASK |
17957 | 0U, // PseudoVCLMUL_VX_MF4 |
17958 | 0U, // PseudoVCLMUL_VX_MF4_MASK |
17959 | 0U, // PseudoVCLMUL_VX_MF8 |
17960 | 0U, // PseudoVCLMUL_VX_MF8_MASK |
17961 | 0U, // PseudoVCLZ_V_M1 |
17962 | 0U, // PseudoVCLZ_V_M1_MASK |
17963 | 0U, // PseudoVCLZ_V_M2 |
17964 | 0U, // PseudoVCLZ_V_M2_MASK |
17965 | 0U, // PseudoVCLZ_V_M4 |
17966 | 0U, // PseudoVCLZ_V_M4_MASK |
17967 | 0U, // PseudoVCLZ_V_M8 |
17968 | 0U, // PseudoVCLZ_V_M8_MASK |
17969 | 0U, // PseudoVCLZ_V_MF2 |
17970 | 0U, // PseudoVCLZ_V_MF2_MASK |
17971 | 0U, // PseudoVCLZ_V_MF4 |
17972 | 0U, // PseudoVCLZ_V_MF4_MASK |
17973 | 0U, // PseudoVCLZ_V_MF8 |
17974 | 0U, // PseudoVCLZ_V_MF8_MASK |
17975 | 0U, // PseudoVCOMPRESS_VM_M1_E16 |
17976 | 0U, // PseudoVCOMPRESS_VM_M1_E32 |
17977 | 0U, // PseudoVCOMPRESS_VM_M1_E64 |
17978 | 0U, // PseudoVCOMPRESS_VM_M1_E8 |
17979 | 0U, // PseudoVCOMPRESS_VM_M2_E16 |
17980 | 0U, // PseudoVCOMPRESS_VM_M2_E32 |
17981 | 0U, // PseudoVCOMPRESS_VM_M2_E64 |
17982 | 0U, // PseudoVCOMPRESS_VM_M2_E8 |
17983 | 0U, // PseudoVCOMPRESS_VM_M4_E16 |
17984 | 0U, // PseudoVCOMPRESS_VM_M4_E32 |
17985 | 0U, // PseudoVCOMPRESS_VM_M4_E64 |
17986 | 0U, // PseudoVCOMPRESS_VM_M4_E8 |
17987 | 0U, // PseudoVCOMPRESS_VM_M8_E16 |
17988 | 0U, // PseudoVCOMPRESS_VM_M8_E32 |
17989 | 0U, // PseudoVCOMPRESS_VM_M8_E64 |
17990 | 0U, // PseudoVCOMPRESS_VM_M8_E8 |
17991 | 0U, // PseudoVCOMPRESS_VM_MF2_E16 |
17992 | 0U, // PseudoVCOMPRESS_VM_MF2_E32 |
17993 | 0U, // PseudoVCOMPRESS_VM_MF2_E8 |
17994 | 0U, // PseudoVCOMPRESS_VM_MF4_E16 |
17995 | 0U, // PseudoVCOMPRESS_VM_MF4_E8 |
17996 | 0U, // PseudoVCOMPRESS_VM_MF8_E8 |
17997 | 0U, // PseudoVCPOP_M_B1 |
17998 | 0U, // PseudoVCPOP_M_B16 |
17999 | 0U, // PseudoVCPOP_M_B16_MASK |
18000 | 0U, // PseudoVCPOP_M_B1_MASK |
18001 | 0U, // PseudoVCPOP_M_B2 |
18002 | 0U, // PseudoVCPOP_M_B2_MASK |
18003 | 0U, // PseudoVCPOP_M_B32 |
18004 | 0U, // PseudoVCPOP_M_B32_MASK |
18005 | 0U, // PseudoVCPOP_M_B4 |
18006 | 0U, // PseudoVCPOP_M_B4_MASK |
18007 | 0U, // PseudoVCPOP_M_B64 |
18008 | 0U, // PseudoVCPOP_M_B64_MASK |
18009 | 0U, // PseudoVCPOP_M_B8 |
18010 | 0U, // PseudoVCPOP_M_B8_MASK |
18011 | 0U, // PseudoVCPOP_V_M1 |
18012 | 0U, // PseudoVCPOP_V_M1_MASK |
18013 | 0U, // PseudoVCPOP_V_M2 |
18014 | 0U, // PseudoVCPOP_V_M2_MASK |
18015 | 0U, // PseudoVCPOP_V_M4 |
18016 | 0U, // PseudoVCPOP_V_M4_MASK |
18017 | 0U, // PseudoVCPOP_V_M8 |
18018 | 0U, // PseudoVCPOP_V_M8_MASK |
18019 | 0U, // PseudoVCPOP_V_MF2 |
18020 | 0U, // PseudoVCPOP_V_MF2_MASK |
18021 | 0U, // PseudoVCPOP_V_MF4 |
18022 | 0U, // PseudoVCPOP_V_MF4_MASK |
18023 | 0U, // PseudoVCPOP_V_MF8 |
18024 | 0U, // PseudoVCPOP_V_MF8_MASK |
18025 | 0U, // PseudoVCTZ_V_M1 |
18026 | 0U, // PseudoVCTZ_V_M1_MASK |
18027 | 0U, // PseudoVCTZ_V_M2 |
18028 | 0U, // PseudoVCTZ_V_M2_MASK |
18029 | 0U, // PseudoVCTZ_V_M4 |
18030 | 0U, // PseudoVCTZ_V_M4_MASK |
18031 | 0U, // PseudoVCTZ_V_M8 |
18032 | 0U, // PseudoVCTZ_V_M8_MASK |
18033 | 0U, // PseudoVCTZ_V_MF2 |
18034 | 0U, // PseudoVCTZ_V_MF2_MASK |
18035 | 0U, // PseudoVCTZ_V_MF4 |
18036 | 0U, // PseudoVCTZ_V_MF4_MASK |
18037 | 0U, // PseudoVCTZ_V_MF8 |
18038 | 0U, // PseudoVCTZ_V_MF8_MASK |
18039 | 0U, // PseudoVDIVU_VV_M1_E16 |
18040 | 0U, // PseudoVDIVU_VV_M1_E16_MASK |
18041 | 0U, // PseudoVDIVU_VV_M1_E32 |
18042 | 0U, // PseudoVDIVU_VV_M1_E32_MASK |
18043 | 0U, // PseudoVDIVU_VV_M1_E64 |
18044 | 0U, // PseudoVDIVU_VV_M1_E64_MASK |
18045 | 0U, // PseudoVDIVU_VV_M1_E8 |
18046 | 0U, // PseudoVDIVU_VV_M1_E8_MASK |
18047 | 0U, // PseudoVDIVU_VV_M2_E16 |
18048 | 0U, // PseudoVDIVU_VV_M2_E16_MASK |
18049 | 0U, // PseudoVDIVU_VV_M2_E32 |
18050 | 0U, // PseudoVDIVU_VV_M2_E32_MASK |
18051 | 0U, // PseudoVDIVU_VV_M2_E64 |
18052 | 0U, // PseudoVDIVU_VV_M2_E64_MASK |
18053 | 0U, // PseudoVDIVU_VV_M2_E8 |
18054 | 0U, // PseudoVDIVU_VV_M2_E8_MASK |
18055 | 0U, // PseudoVDIVU_VV_M4_E16 |
18056 | 0U, // PseudoVDIVU_VV_M4_E16_MASK |
18057 | 0U, // PseudoVDIVU_VV_M4_E32 |
18058 | 0U, // PseudoVDIVU_VV_M4_E32_MASK |
18059 | 0U, // PseudoVDIVU_VV_M4_E64 |
18060 | 0U, // PseudoVDIVU_VV_M4_E64_MASK |
18061 | 0U, // PseudoVDIVU_VV_M4_E8 |
18062 | 0U, // PseudoVDIVU_VV_M4_E8_MASK |
18063 | 0U, // PseudoVDIVU_VV_M8_E16 |
18064 | 0U, // PseudoVDIVU_VV_M8_E16_MASK |
18065 | 0U, // PseudoVDIVU_VV_M8_E32 |
18066 | 0U, // PseudoVDIVU_VV_M8_E32_MASK |
18067 | 0U, // PseudoVDIVU_VV_M8_E64 |
18068 | 0U, // PseudoVDIVU_VV_M8_E64_MASK |
18069 | 0U, // PseudoVDIVU_VV_M8_E8 |
18070 | 0U, // PseudoVDIVU_VV_M8_E8_MASK |
18071 | 0U, // PseudoVDIVU_VV_MF2_E16 |
18072 | 0U, // PseudoVDIVU_VV_MF2_E16_MASK |
18073 | 0U, // PseudoVDIVU_VV_MF2_E32 |
18074 | 0U, // PseudoVDIVU_VV_MF2_E32_MASK |
18075 | 0U, // PseudoVDIVU_VV_MF2_E8 |
18076 | 0U, // PseudoVDIVU_VV_MF2_E8_MASK |
18077 | 0U, // PseudoVDIVU_VV_MF4_E16 |
18078 | 0U, // PseudoVDIVU_VV_MF4_E16_MASK |
18079 | 0U, // PseudoVDIVU_VV_MF4_E8 |
18080 | 0U, // PseudoVDIVU_VV_MF4_E8_MASK |
18081 | 0U, // PseudoVDIVU_VV_MF8_E8 |
18082 | 0U, // PseudoVDIVU_VV_MF8_E8_MASK |
18083 | 0U, // PseudoVDIVU_VX_M1_E16 |
18084 | 0U, // PseudoVDIVU_VX_M1_E16_MASK |
18085 | 0U, // PseudoVDIVU_VX_M1_E32 |
18086 | 0U, // PseudoVDIVU_VX_M1_E32_MASK |
18087 | 0U, // PseudoVDIVU_VX_M1_E64 |
18088 | 0U, // PseudoVDIVU_VX_M1_E64_MASK |
18089 | 0U, // PseudoVDIVU_VX_M1_E8 |
18090 | 0U, // PseudoVDIVU_VX_M1_E8_MASK |
18091 | 0U, // PseudoVDIVU_VX_M2_E16 |
18092 | 0U, // PseudoVDIVU_VX_M2_E16_MASK |
18093 | 0U, // PseudoVDIVU_VX_M2_E32 |
18094 | 0U, // PseudoVDIVU_VX_M2_E32_MASK |
18095 | 0U, // PseudoVDIVU_VX_M2_E64 |
18096 | 0U, // PseudoVDIVU_VX_M2_E64_MASK |
18097 | 0U, // PseudoVDIVU_VX_M2_E8 |
18098 | 0U, // PseudoVDIVU_VX_M2_E8_MASK |
18099 | 0U, // PseudoVDIVU_VX_M4_E16 |
18100 | 0U, // PseudoVDIVU_VX_M4_E16_MASK |
18101 | 0U, // PseudoVDIVU_VX_M4_E32 |
18102 | 0U, // PseudoVDIVU_VX_M4_E32_MASK |
18103 | 0U, // PseudoVDIVU_VX_M4_E64 |
18104 | 0U, // PseudoVDIVU_VX_M4_E64_MASK |
18105 | 0U, // PseudoVDIVU_VX_M4_E8 |
18106 | 0U, // PseudoVDIVU_VX_M4_E8_MASK |
18107 | 0U, // PseudoVDIVU_VX_M8_E16 |
18108 | 0U, // PseudoVDIVU_VX_M8_E16_MASK |
18109 | 0U, // PseudoVDIVU_VX_M8_E32 |
18110 | 0U, // PseudoVDIVU_VX_M8_E32_MASK |
18111 | 0U, // PseudoVDIVU_VX_M8_E64 |
18112 | 0U, // PseudoVDIVU_VX_M8_E64_MASK |
18113 | 0U, // PseudoVDIVU_VX_M8_E8 |
18114 | 0U, // PseudoVDIVU_VX_M8_E8_MASK |
18115 | 0U, // PseudoVDIVU_VX_MF2_E16 |
18116 | 0U, // PseudoVDIVU_VX_MF2_E16_MASK |
18117 | 0U, // PseudoVDIVU_VX_MF2_E32 |
18118 | 0U, // PseudoVDIVU_VX_MF2_E32_MASK |
18119 | 0U, // PseudoVDIVU_VX_MF2_E8 |
18120 | 0U, // PseudoVDIVU_VX_MF2_E8_MASK |
18121 | 0U, // PseudoVDIVU_VX_MF4_E16 |
18122 | 0U, // PseudoVDIVU_VX_MF4_E16_MASK |
18123 | 0U, // PseudoVDIVU_VX_MF4_E8 |
18124 | 0U, // PseudoVDIVU_VX_MF4_E8_MASK |
18125 | 0U, // PseudoVDIVU_VX_MF8_E8 |
18126 | 0U, // PseudoVDIVU_VX_MF8_E8_MASK |
18127 | 0U, // PseudoVDIV_VV_M1_E16 |
18128 | 0U, // PseudoVDIV_VV_M1_E16_MASK |
18129 | 0U, // PseudoVDIV_VV_M1_E32 |
18130 | 0U, // PseudoVDIV_VV_M1_E32_MASK |
18131 | 0U, // PseudoVDIV_VV_M1_E64 |
18132 | 0U, // PseudoVDIV_VV_M1_E64_MASK |
18133 | 0U, // PseudoVDIV_VV_M1_E8 |
18134 | 0U, // PseudoVDIV_VV_M1_E8_MASK |
18135 | 0U, // PseudoVDIV_VV_M2_E16 |
18136 | 0U, // PseudoVDIV_VV_M2_E16_MASK |
18137 | 0U, // PseudoVDIV_VV_M2_E32 |
18138 | 0U, // PseudoVDIV_VV_M2_E32_MASK |
18139 | 0U, // PseudoVDIV_VV_M2_E64 |
18140 | 0U, // PseudoVDIV_VV_M2_E64_MASK |
18141 | 0U, // PseudoVDIV_VV_M2_E8 |
18142 | 0U, // PseudoVDIV_VV_M2_E8_MASK |
18143 | 0U, // PseudoVDIV_VV_M4_E16 |
18144 | 0U, // PseudoVDIV_VV_M4_E16_MASK |
18145 | 0U, // PseudoVDIV_VV_M4_E32 |
18146 | 0U, // PseudoVDIV_VV_M4_E32_MASK |
18147 | 0U, // PseudoVDIV_VV_M4_E64 |
18148 | 0U, // PseudoVDIV_VV_M4_E64_MASK |
18149 | 0U, // PseudoVDIV_VV_M4_E8 |
18150 | 0U, // PseudoVDIV_VV_M4_E8_MASK |
18151 | 0U, // PseudoVDIV_VV_M8_E16 |
18152 | 0U, // PseudoVDIV_VV_M8_E16_MASK |
18153 | 0U, // PseudoVDIV_VV_M8_E32 |
18154 | 0U, // PseudoVDIV_VV_M8_E32_MASK |
18155 | 0U, // PseudoVDIV_VV_M8_E64 |
18156 | 0U, // PseudoVDIV_VV_M8_E64_MASK |
18157 | 0U, // PseudoVDIV_VV_M8_E8 |
18158 | 0U, // PseudoVDIV_VV_M8_E8_MASK |
18159 | 0U, // PseudoVDIV_VV_MF2_E16 |
18160 | 0U, // PseudoVDIV_VV_MF2_E16_MASK |
18161 | 0U, // PseudoVDIV_VV_MF2_E32 |
18162 | 0U, // PseudoVDIV_VV_MF2_E32_MASK |
18163 | 0U, // PseudoVDIV_VV_MF2_E8 |
18164 | 0U, // PseudoVDIV_VV_MF2_E8_MASK |
18165 | 0U, // PseudoVDIV_VV_MF4_E16 |
18166 | 0U, // PseudoVDIV_VV_MF4_E16_MASK |
18167 | 0U, // PseudoVDIV_VV_MF4_E8 |
18168 | 0U, // PseudoVDIV_VV_MF4_E8_MASK |
18169 | 0U, // PseudoVDIV_VV_MF8_E8 |
18170 | 0U, // PseudoVDIV_VV_MF8_E8_MASK |
18171 | 0U, // PseudoVDIV_VX_M1_E16 |
18172 | 0U, // PseudoVDIV_VX_M1_E16_MASK |
18173 | 0U, // PseudoVDIV_VX_M1_E32 |
18174 | 0U, // PseudoVDIV_VX_M1_E32_MASK |
18175 | 0U, // PseudoVDIV_VX_M1_E64 |
18176 | 0U, // PseudoVDIV_VX_M1_E64_MASK |
18177 | 0U, // PseudoVDIV_VX_M1_E8 |
18178 | 0U, // PseudoVDIV_VX_M1_E8_MASK |
18179 | 0U, // PseudoVDIV_VX_M2_E16 |
18180 | 0U, // PseudoVDIV_VX_M2_E16_MASK |
18181 | 0U, // PseudoVDIV_VX_M2_E32 |
18182 | 0U, // PseudoVDIV_VX_M2_E32_MASK |
18183 | 0U, // PseudoVDIV_VX_M2_E64 |
18184 | 0U, // PseudoVDIV_VX_M2_E64_MASK |
18185 | 0U, // PseudoVDIV_VX_M2_E8 |
18186 | 0U, // PseudoVDIV_VX_M2_E8_MASK |
18187 | 0U, // PseudoVDIV_VX_M4_E16 |
18188 | 0U, // PseudoVDIV_VX_M4_E16_MASK |
18189 | 0U, // PseudoVDIV_VX_M4_E32 |
18190 | 0U, // PseudoVDIV_VX_M4_E32_MASK |
18191 | 0U, // PseudoVDIV_VX_M4_E64 |
18192 | 0U, // PseudoVDIV_VX_M4_E64_MASK |
18193 | 0U, // PseudoVDIV_VX_M4_E8 |
18194 | 0U, // PseudoVDIV_VX_M4_E8_MASK |
18195 | 0U, // PseudoVDIV_VX_M8_E16 |
18196 | 0U, // PseudoVDIV_VX_M8_E16_MASK |
18197 | 0U, // PseudoVDIV_VX_M8_E32 |
18198 | 0U, // PseudoVDIV_VX_M8_E32_MASK |
18199 | 0U, // PseudoVDIV_VX_M8_E64 |
18200 | 0U, // PseudoVDIV_VX_M8_E64_MASK |
18201 | 0U, // PseudoVDIV_VX_M8_E8 |
18202 | 0U, // PseudoVDIV_VX_M8_E8_MASK |
18203 | 0U, // PseudoVDIV_VX_MF2_E16 |
18204 | 0U, // PseudoVDIV_VX_MF2_E16_MASK |
18205 | 0U, // PseudoVDIV_VX_MF2_E32 |
18206 | 0U, // PseudoVDIV_VX_MF2_E32_MASK |
18207 | 0U, // PseudoVDIV_VX_MF2_E8 |
18208 | 0U, // PseudoVDIV_VX_MF2_E8_MASK |
18209 | 0U, // PseudoVDIV_VX_MF4_E16 |
18210 | 0U, // PseudoVDIV_VX_MF4_E16_MASK |
18211 | 0U, // PseudoVDIV_VX_MF4_E8 |
18212 | 0U, // PseudoVDIV_VX_MF4_E8_MASK |
18213 | 0U, // PseudoVDIV_VX_MF8_E8 |
18214 | 0U, // PseudoVDIV_VX_MF8_E8_MASK |
18215 | 0U, // PseudoVFADD_VFPR16_M1_E16 |
18216 | 0U, // PseudoVFADD_VFPR16_M1_E16_MASK |
18217 | 0U, // PseudoVFADD_VFPR16_M2_E16 |
18218 | 0U, // PseudoVFADD_VFPR16_M2_E16_MASK |
18219 | 0U, // PseudoVFADD_VFPR16_M4_E16 |
18220 | 0U, // PseudoVFADD_VFPR16_M4_E16_MASK |
18221 | 0U, // PseudoVFADD_VFPR16_M8_E16 |
18222 | 0U, // PseudoVFADD_VFPR16_M8_E16_MASK |
18223 | 0U, // PseudoVFADD_VFPR16_MF2_E16 |
18224 | 0U, // PseudoVFADD_VFPR16_MF2_E16_MASK |
18225 | 0U, // PseudoVFADD_VFPR16_MF4_E16 |
18226 | 0U, // PseudoVFADD_VFPR16_MF4_E16_MASK |
18227 | 0U, // PseudoVFADD_VFPR32_M1_E32 |
18228 | 0U, // PseudoVFADD_VFPR32_M1_E32_MASK |
18229 | 0U, // PseudoVFADD_VFPR32_M2_E32 |
18230 | 0U, // PseudoVFADD_VFPR32_M2_E32_MASK |
18231 | 0U, // PseudoVFADD_VFPR32_M4_E32 |
18232 | 0U, // PseudoVFADD_VFPR32_M4_E32_MASK |
18233 | 0U, // PseudoVFADD_VFPR32_M8_E32 |
18234 | 0U, // PseudoVFADD_VFPR32_M8_E32_MASK |
18235 | 0U, // PseudoVFADD_VFPR32_MF2_E32 |
18236 | 0U, // PseudoVFADD_VFPR32_MF2_E32_MASK |
18237 | 0U, // PseudoVFADD_VFPR64_M1_E64 |
18238 | 0U, // PseudoVFADD_VFPR64_M1_E64_MASK |
18239 | 0U, // PseudoVFADD_VFPR64_M2_E64 |
18240 | 0U, // PseudoVFADD_VFPR64_M2_E64_MASK |
18241 | 0U, // PseudoVFADD_VFPR64_M4_E64 |
18242 | 0U, // PseudoVFADD_VFPR64_M4_E64_MASK |
18243 | 0U, // PseudoVFADD_VFPR64_M8_E64 |
18244 | 0U, // PseudoVFADD_VFPR64_M8_E64_MASK |
18245 | 0U, // PseudoVFADD_VV_M1_E16 |
18246 | 0U, // PseudoVFADD_VV_M1_E16_MASK |
18247 | 0U, // PseudoVFADD_VV_M1_E32 |
18248 | 0U, // PseudoVFADD_VV_M1_E32_MASK |
18249 | 0U, // PseudoVFADD_VV_M1_E64 |
18250 | 0U, // PseudoVFADD_VV_M1_E64_MASK |
18251 | 0U, // PseudoVFADD_VV_M2_E16 |
18252 | 0U, // PseudoVFADD_VV_M2_E16_MASK |
18253 | 0U, // PseudoVFADD_VV_M2_E32 |
18254 | 0U, // PseudoVFADD_VV_M2_E32_MASK |
18255 | 0U, // PseudoVFADD_VV_M2_E64 |
18256 | 0U, // PseudoVFADD_VV_M2_E64_MASK |
18257 | 0U, // PseudoVFADD_VV_M4_E16 |
18258 | 0U, // PseudoVFADD_VV_M4_E16_MASK |
18259 | 0U, // PseudoVFADD_VV_M4_E32 |
18260 | 0U, // PseudoVFADD_VV_M4_E32_MASK |
18261 | 0U, // PseudoVFADD_VV_M4_E64 |
18262 | 0U, // PseudoVFADD_VV_M4_E64_MASK |
18263 | 0U, // PseudoVFADD_VV_M8_E16 |
18264 | 0U, // PseudoVFADD_VV_M8_E16_MASK |
18265 | 0U, // PseudoVFADD_VV_M8_E32 |
18266 | 0U, // PseudoVFADD_VV_M8_E32_MASK |
18267 | 0U, // PseudoVFADD_VV_M8_E64 |
18268 | 0U, // PseudoVFADD_VV_M8_E64_MASK |
18269 | 0U, // PseudoVFADD_VV_MF2_E16 |
18270 | 0U, // PseudoVFADD_VV_MF2_E16_MASK |
18271 | 0U, // PseudoVFADD_VV_MF2_E32 |
18272 | 0U, // PseudoVFADD_VV_MF2_E32_MASK |
18273 | 0U, // PseudoVFADD_VV_MF4_E16 |
18274 | 0U, // PseudoVFADD_VV_MF4_E16_MASK |
18275 | 0U, // PseudoVFCLASS_V_M1 |
18276 | 0U, // PseudoVFCLASS_V_M1_MASK |
18277 | 0U, // PseudoVFCLASS_V_M2 |
18278 | 0U, // PseudoVFCLASS_V_M2_MASK |
18279 | 0U, // PseudoVFCLASS_V_M4 |
18280 | 0U, // PseudoVFCLASS_V_M4_MASK |
18281 | 0U, // PseudoVFCLASS_V_M8 |
18282 | 0U, // PseudoVFCLASS_V_M8_MASK |
18283 | 0U, // PseudoVFCLASS_V_MF2 |
18284 | 0U, // PseudoVFCLASS_V_MF2_MASK |
18285 | 0U, // PseudoVFCLASS_V_MF4 |
18286 | 0U, // PseudoVFCLASS_V_MF4_MASK |
18287 | 0U, // PseudoVFCVT_F_XU_V_M1_E16 |
18288 | 0U, // PseudoVFCVT_F_XU_V_M1_E16_MASK |
18289 | 0U, // PseudoVFCVT_F_XU_V_M1_E32 |
18290 | 0U, // PseudoVFCVT_F_XU_V_M1_E32_MASK |
18291 | 0U, // PseudoVFCVT_F_XU_V_M1_E64 |
18292 | 0U, // PseudoVFCVT_F_XU_V_M1_E64_MASK |
18293 | 0U, // PseudoVFCVT_F_XU_V_M2_E16 |
18294 | 0U, // PseudoVFCVT_F_XU_V_M2_E16_MASK |
18295 | 0U, // PseudoVFCVT_F_XU_V_M2_E32 |
18296 | 0U, // PseudoVFCVT_F_XU_V_M2_E32_MASK |
18297 | 0U, // PseudoVFCVT_F_XU_V_M2_E64 |
18298 | 0U, // PseudoVFCVT_F_XU_V_M2_E64_MASK |
18299 | 0U, // PseudoVFCVT_F_XU_V_M4_E16 |
18300 | 0U, // PseudoVFCVT_F_XU_V_M4_E16_MASK |
18301 | 0U, // PseudoVFCVT_F_XU_V_M4_E32 |
18302 | 0U, // PseudoVFCVT_F_XU_V_M4_E32_MASK |
18303 | 0U, // PseudoVFCVT_F_XU_V_M4_E64 |
18304 | 0U, // PseudoVFCVT_F_XU_V_M4_E64_MASK |
18305 | 0U, // PseudoVFCVT_F_XU_V_M8_E16 |
18306 | 0U, // PseudoVFCVT_F_XU_V_M8_E16_MASK |
18307 | 0U, // PseudoVFCVT_F_XU_V_M8_E32 |
18308 | 0U, // PseudoVFCVT_F_XU_V_M8_E32_MASK |
18309 | 0U, // PseudoVFCVT_F_XU_V_M8_E64 |
18310 | 0U, // PseudoVFCVT_F_XU_V_M8_E64_MASK |
18311 | 0U, // PseudoVFCVT_F_XU_V_MF2_E16 |
18312 | 0U, // PseudoVFCVT_F_XU_V_MF2_E16_MASK |
18313 | 0U, // PseudoVFCVT_F_XU_V_MF2_E32 |
18314 | 0U, // PseudoVFCVT_F_XU_V_MF2_E32_MASK |
18315 | 0U, // PseudoVFCVT_F_XU_V_MF4_E16 |
18316 | 0U, // PseudoVFCVT_F_XU_V_MF4_E16_MASK |
18317 | 0U, // PseudoVFCVT_F_X_V_M1_E16 |
18318 | 0U, // PseudoVFCVT_F_X_V_M1_E16_MASK |
18319 | 0U, // PseudoVFCVT_F_X_V_M1_E32 |
18320 | 0U, // PseudoVFCVT_F_X_V_M1_E32_MASK |
18321 | 0U, // PseudoVFCVT_F_X_V_M1_E64 |
18322 | 0U, // PseudoVFCVT_F_X_V_M1_E64_MASK |
18323 | 0U, // PseudoVFCVT_F_X_V_M2_E16 |
18324 | 0U, // PseudoVFCVT_F_X_V_M2_E16_MASK |
18325 | 0U, // PseudoVFCVT_F_X_V_M2_E32 |
18326 | 0U, // PseudoVFCVT_F_X_V_M2_E32_MASK |
18327 | 0U, // PseudoVFCVT_F_X_V_M2_E64 |
18328 | 0U, // PseudoVFCVT_F_X_V_M2_E64_MASK |
18329 | 0U, // PseudoVFCVT_F_X_V_M4_E16 |
18330 | 0U, // PseudoVFCVT_F_X_V_M4_E16_MASK |
18331 | 0U, // PseudoVFCVT_F_X_V_M4_E32 |
18332 | 0U, // PseudoVFCVT_F_X_V_M4_E32_MASK |
18333 | 0U, // PseudoVFCVT_F_X_V_M4_E64 |
18334 | 0U, // PseudoVFCVT_F_X_V_M4_E64_MASK |
18335 | 0U, // PseudoVFCVT_F_X_V_M8_E16 |
18336 | 0U, // PseudoVFCVT_F_X_V_M8_E16_MASK |
18337 | 0U, // PseudoVFCVT_F_X_V_M8_E32 |
18338 | 0U, // PseudoVFCVT_F_X_V_M8_E32_MASK |
18339 | 0U, // PseudoVFCVT_F_X_V_M8_E64 |
18340 | 0U, // PseudoVFCVT_F_X_V_M8_E64_MASK |
18341 | 0U, // PseudoVFCVT_F_X_V_MF2_E16 |
18342 | 0U, // PseudoVFCVT_F_X_V_MF2_E16_MASK |
18343 | 0U, // PseudoVFCVT_F_X_V_MF2_E32 |
18344 | 0U, // PseudoVFCVT_F_X_V_MF2_E32_MASK |
18345 | 0U, // PseudoVFCVT_F_X_V_MF4_E16 |
18346 | 0U, // PseudoVFCVT_F_X_V_MF4_E16_MASK |
18347 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M1 |
18348 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M1_MASK |
18349 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M2 |
18350 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M2_MASK |
18351 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M4 |
18352 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M4_MASK |
18353 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M8 |
18354 | 0U, // PseudoVFCVT_RTZ_XU_F_V_M8_MASK |
18355 | 0U, // PseudoVFCVT_RTZ_XU_F_V_MF2 |
18356 | 0U, // PseudoVFCVT_RTZ_XU_F_V_MF2_MASK |
18357 | 0U, // PseudoVFCVT_RTZ_XU_F_V_MF4 |
18358 | 0U, // PseudoVFCVT_RTZ_XU_F_V_MF4_MASK |
18359 | 0U, // PseudoVFCVT_RTZ_X_F_V_M1 |
18360 | 0U, // PseudoVFCVT_RTZ_X_F_V_M1_MASK |
18361 | 0U, // PseudoVFCVT_RTZ_X_F_V_M2 |
18362 | 0U, // PseudoVFCVT_RTZ_X_F_V_M2_MASK |
18363 | 0U, // PseudoVFCVT_RTZ_X_F_V_M4 |
18364 | 0U, // PseudoVFCVT_RTZ_X_F_V_M4_MASK |
18365 | 0U, // PseudoVFCVT_RTZ_X_F_V_M8 |
18366 | 0U, // PseudoVFCVT_RTZ_X_F_V_M8_MASK |
18367 | 0U, // PseudoVFCVT_RTZ_X_F_V_MF2 |
18368 | 0U, // PseudoVFCVT_RTZ_X_F_V_MF2_MASK |
18369 | 0U, // PseudoVFCVT_RTZ_X_F_V_MF4 |
18370 | 0U, // PseudoVFCVT_RTZ_X_F_V_MF4_MASK |
18371 | 0U, // PseudoVFCVT_XU_F_V_M1 |
18372 | 0U, // PseudoVFCVT_XU_F_V_M1_MASK |
18373 | 0U, // PseudoVFCVT_XU_F_V_M2 |
18374 | 0U, // PseudoVFCVT_XU_F_V_M2_MASK |
18375 | 0U, // PseudoVFCVT_XU_F_V_M4 |
18376 | 0U, // PseudoVFCVT_XU_F_V_M4_MASK |
18377 | 0U, // PseudoVFCVT_XU_F_V_M8 |
18378 | 0U, // PseudoVFCVT_XU_F_V_M8_MASK |
18379 | 0U, // PseudoVFCVT_XU_F_V_MF2 |
18380 | 0U, // PseudoVFCVT_XU_F_V_MF2_MASK |
18381 | 0U, // PseudoVFCVT_XU_F_V_MF4 |
18382 | 0U, // PseudoVFCVT_XU_F_V_MF4_MASK |
18383 | 0U, // PseudoVFCVT_X_F_V_M1 |
18384 | 0U, // PseudoVFCVT_X_F_V_M1_MASK |
18385 | 0U, // PseudoVFCVT_X_F_V_M2 |
18386 | 0U, // PseudoVFCVT_X_F_V_M2_MASK |
18387 | 0U, // PseudoVFCVT_X_F_V_M4 |
18388 | 0U, // PseudoVFCVT_X_F_V_M4_MASK |
18389 | 0U, // PseudoVFCVT_X_F_V_M8 |
18390 | 0U, // PseudoVFCVT_X_F_V_M8_MASK |
18391 | 0U, // PseudoVFCVT_X_F_V_MF2 |
18392 | 0U, // PseudoVFCVT_X_F_V_MF2_MASK |
18393 | 0U, // PseudoVFCVT_X_F_V_MF4 |
18394 | 0U, // PseudoVFCVT_X_F_V_MF4_MASK |
18395 | 0U, // PseudoVFDIV_VFPR16_M1_E16 |
18396 | 0U, // PseudoVFDIV_VFPR16_M1_E16_MASK |
18397 | 0U, // PseudoVFDIV_VFPR16_M2_E16 |
18398 | 0U, // PseudoVFDIV_VFPR16_M2_E16_MASK |
18399 | 0U, // PseudoVFDIV_VFPR16_M4_E16 |
18400 | 0U, // PseudoVFDIV_VFPR16_M4_E16_MASK |
18401 | 0U, // PseudoVFDIV_VFPR16_M8_E16 |
18402 | 0U, // PseudoVFDIV_VFPR16_M8_E16_MASK |
18403 | 0U, // PseudoVFDIV_VFPR16_MF2_E16 |
18404 | 0U, // PseudoVFDIV_VFPR16_MF2_E16_MASK |
18405 | 0U, // PseudoVFDIV_VFPR16_MF4_E16 |
18406 | 0U, // PseudoVFDIV_VFPR16_MF4_E16_MASK |
18407 | 0U, // PseudoVFDIV_VFPR32_M1_E32 |
18408 | 0U, // PseudoVFDIV_VFPR32_M1_E32_MASK |
18409 | 0U, // PseudoVFDIV_VFPR32_M2_E32 |
18410 | 0U, // PseudoVFDIV_VFPR32_M2_E32_MASK |
18411 | 0U, // PseudoVFDIV_VFPR32_M4_E32 |
18412 | 0U, // PseudoVFDIV_VFPR32_M4_E32_MASK |
18413 | 0U, // PseudoVFDIV_VFPR32_M8_E32 |
18414 | 0U, // PseudoVFDIV_VFPR32_M8_E32_MASK |
18415 | 0U, // PseudoVFDIV_VFPR32_MF2_E32 |
18416 | 0U, // PseudoVFDIV_VFPR32_MF2_E32_MASK |
18417 | 0U, // PseudoVFDIV_VFPR64_M1_E64 |
18418 | 0U, // PseudoVFDIV_VFPR64_M1_E64_MASK |
18419 | 0U, // PseudoVFDIV_VFPR64_M2_E64 |
18420 | 0U, // PseudoVFDIV_VFPR64_M2_E64_MASK |
18421 | 0U, // PseudoVFDIV_VFPR64_M4_E64 |
18422 | 0U, // PseudoVFDIV_VFPR64_M4_E64_MASK |
18423 | 0U, // PseudoVFDIV_VFPR64_M8_E64 |
18424 | 0U, // PseudoVFDIV_VFPR64_M8_E64_MASK |
18425 | 0U, // PseudoVFDIV_VV_M1_E16 |
18426 | 0U, // PseudoVFDIV_VV_M1_E16_MASK |
18427 | 0U, // PseudoVFDIV_VV_M1_E32 |
18428 | 0U, // PseudoVFDIV_VV_M1_E32_MASK |
18429 | 0U, // PseudoVFDIV_VV_M1_E64 |
18430 | 0U, // PseudoVFDIV_VV_M1_E64_MASK |
18431 | 0U, // PseudoVFDIV_VV_M2_E16 |
18432 | 0U, // PseudoVFDIV_VV_M2_E16_MASK |
18433 | 0U, // PseudoVFDIV_VV_M2_E32 |
18434 | 0U, // PseudoVFDIV_VV_M2_E32_MASK |
18435 | 0U, // PseudoVFDIV_VV_M2_E64 |
18436 | 0U, // PseudoVFDIV_VV_M2_E64_MASK |
18437 | 0U, // PseudoVFDIV_VV_M4_E16 |
18438 | 0U, // PseudoVFDIV_VV_M4_E16_MASK |
18439 | 0U, // PseudoVFDIV_VV_M4_E32 |
18440 | 0U, // PseudoVFDIV_VV_M4_E32_MASK |
18441 | 0U, // PseudoVFDIV_VV_M4_E64 |
18442 | 0U, // PseudoVFDIV_VV_M4_E64_MASK |
18443 | 0U, // PseudoVFDIV_VV_M8_E16 |
18444 | 0U, // PseudoVFDIV_VV_M8_E16_MASK |
18445 | 0U, // PseudoVFDIV_VV_M8_E32 |
18446 | 0U, // PseudoVFDIV_VV_M8_E32_MASK |
18447 | 0U, // PseudoVFDIV_VV_M8_E64 |
18448 | 0U, // PseudoVFDIV_VV_M8_E64_MASK |
18449 | 0U, // PseudoVFDIV_VV_MF2_E16 |
18450 | 0U, // PseudoVFDIV_VV_MF2_E16_MASK |
18451 | 0U, // PseudoVFDIV_VV_MF2_E32 |
18452 | 0U, // PseudoVFDIV_VV_MF2_E32_MASK |
18453 | 0U, // PseudoVFDIV_VV_MF4_E16 |
18454 | 0U, // PseudoVFDIV_VV_MF4_E16_MASK |
18455 | 0U, // PseudoVFIRST_M_B1 |
18456 | 0U, // PseudoVFIRST_M_B16 |
18457 | 0U, // PseudoVFIRST_M_B16_MASK |
18458 | 0U, // PseudoVFIRST_M_B1_MASK |
18459 | 0U, // PseudoVFIRST_M_B2 |
18460 | 0U, // PseudoVFIRST_M_B2_MASK |
18461 | 0U, // PseudoVFIRST_M_B32 |
18462 | 0U, // PseudoVFIRST_M_B32_MASK |
18463 | 0U, // PseudoVFIRST_M_B4 |
18464 | 0U, // PseudoVFIRST_M_B4_MASK |
18465 | 0U, // PseudoVFIRST_M_B64 |
18466 | 0U, // PseudoVFIRST_M_B64_MASK |
18467 | 0U, // PseudoVFIRST_M_B8 |
18468 | 0U, // PseudoVFIRST_M_B8_MASK |
18469 | 0U, // PseudoVFMACC_VFPR16_M1_E16 |
18470 | 0U, // PseudoVFMACC_VFPR16_M1_E16_MASK |
18471 | 0U, // PseudoVFMACC_VFPR16_M2_E16 |
18472 | 0U, // PseudoVFMACC_VFPR16_M2_E16_MASK |
18473 | 0U, // PseudoVFMACC_VFPR16_M4_E16 |
18474 | 0U, // PseudoVFMACC_VFPR16_M4_E16_MASK |
18475 | 0U, // PseudoVFMACC_VFPR16_M8_E16 |
18476 | 0U, // PseudoVFMACC_VFPR16_M8_E16_MASK |
18477 | 0U, // PseudoVFMACC_VFPR16_MF2_E16 |
18478 | 0U, // PseudoVFMACC_VFPR16_MF2_E16_MASK |
18479 | 0U, // PseudoVFMACC_VFPR16_MF4_E16 |
18480 | 0U, // PseudoVFMACC_VFPR16_MF4_E16_MASK |
18481 | 0U, // PseudoVFMACC_VFPR32_M1_E32 |
18482 | 0U, // PseudoVFMACC_VFPR32_M1_E32_MASK |
18483 | 0U, // PseudoVFMACC_VFPR32_M2_E32 |
18484 | 0U, // PseudoVFMACC_VFPR32_M2_E32_MASK |
18485 | 0U, // PseudoVFMACC_VFPR32_M4_E32 |
18486 | 0U, // PseudoVFMACC_VFPR32_M4_E32_MASK |
18487 | 0U, // PseudoVFMACC_VFPR32_M8_E32 |
18488 | 0U, // PseudoVFMACC_VFPR32_M8_E32_MASK |
18489 | 0U, // PseudoVFMACC_VFPR32_MF2_E32 |
18490 | 0U, // PseudoVFMACC_VFPR32_MF2_E32_MASK |
18491 | 0U, // PseudoVFMACC_VFPR64_M1_E64 |
18492 | 0U, // PseudoVFMACC_VFPR64_M1_E64_MASK |
18493 | 0U, // PseudoVFMACC_VFPR64_M2_E64 |
18494 | 0U, // PseudoVFMACC_VFPR64_M2_E64_MASK |
18495 | 0U, // PseudoVFMACC_VFPR64_M4_E64 |
18496 | 0U, // PseudoVFMACC_VFPR64_M4_E64_MASK |
18497 | 0U, // PseudoVFMACC_VFPR64_M8_E64 |
18498 | 0U, // PseudoVFMACC_VFPR64_M8_E64_MASK |
18499 | 0U, // PseudoVFMACC_VV_M1_E16 |
18500 | 0U, // PseudoVFMACC_VV_M1_E16_MASK |
18501 | 0U, // PseudoVFMACC_VV_M1_E32 |
18502 | 0U, // PseudoVFMACC_VV_M1_E32_MASK |
18503 | 0U, // PseudoVFMACC_VV_M1_E64 |
18504 | 0U, // PseudoVFMACC_VV_M1_E64_MASK |
18505 | 0U, // PseudoVFMACC_VV_M2_E16 |
18506 | 0U, // PseudoVFMACC_VV_M2_E16_MASK |
18507 | 0U, // PseudoVFMACC_VV_M2_E32 |
18508 | 0U, // PseudoVFMACC_VV_M2_E32_MASK |
18509 | 0U, // PseudoVFMACC_VV_M2_E64 |
18510 | 0U, // PseudoVFMACC_VV_M2_E64_MASK |
18511 | 0U, // PseudoVFMACC_VV_M4_E16 |
18512 | 0U, // PseudoVFMACC_VV_M4_E16_MASK |
18513 | 0U, // PseudoVFMACC_VV_M4_E32 |
18514 | 0U, // PseudoVFMACC_VV_M4_E32_MASK |
18515 | 0U, // PseudoVFMACC_VV_M4_E64 |
18516 | 0U, // PseudoVFMACC_VV_M4_E64_MASK |
18517 | 0U, // PseudoVFMACC_VV_M8_E16 |
18518 | 0U, // PseudoVFMACC_VV_M8_E16_MASK |
18519 | 0U, // PseudoVFMACC_VV_M8_E32 |
18520 | 0U, // PseudoVFMACC_VV_M8_E32_MASK |
18521 | 0U, // PseudoVFMACC_VV_M8_E64 |
18522 | 0U, // PseudoVFMACC_VV_M8_E64_MASK |
18523 | 0U, // PseudoVFMACC_VV_MF2_E16 |
18524 | 0U, // PseudoVFMACC_VV_MF2_E16_MASK |
18525 | 0U, // PseudoVFMACC_VV_MF2_E32 |
18526 | 0U, // PseudoVFMACC_VV_MF2_E32_MASK |
18527 | 0U, // PseudoVFMACC_VV_MF4_E16 |
18528 | 0U, // PseudoVFMACC_VV_MF4_E16_MASK |
18529 | 0U, // PseudoVFMADD_VFPR16_M1_E16 |
18530 | 0U, // PseudoVFMADD_VFPR16_M1_E16_MASK |
18531 | 0U, // PseudoVFMADD_VFPR16_M2_E16 |
18532 | 0U, // PseudoVFMADD_VFPR16_M2_E16_MASK |
18533 | 0U, // PseudoVFMADD_VFPR16_M4_E16 |
18534 | 0U, // PseudoVFMADD_VFPR16_M4_E16_MASK |
18535 | 0U, // PseudoVFMADD_VFPR16_M8_E16 |
18536 | 0U, // PseudoVFMADD_VFPR16_M8_E16_MASK |
18537 | 0U, // PseudoVFMADD_VFPR16_MF2_E16 |
18538 | 0U, // PseudoVFMADD_VFPR16_MF2_E16_MASK |
18539 | 0U, // PseudoVFMADD_VFPR16_MF4_E16 |
18540 | 0U, // PseudoVFMADD_VFPR16_MF4_E16_MASK |
18541 | 0U, // PseudoVFMADD_VFPR32_M1_E32 |
18542 | 0U, // PseudoVFMADD_VFPR32_M1_E32_MASK |
18543 | 0U, // PseudoVFMADD_VFPR32_M2_E32 |
18544 | 0U, // PseudoVFMADD_VFPR32_M2_E32_MASK |
18545 | 0U, // PseudoVFMADD_VFPR32_M4_E32 |
18546 | 0U, // PseudoVFMADD_VFPR32_M4_E32_MASK |
18547 | 0U, // PseudoVFMADD_VFPR32_M8_E32 |
18548 | 0U, // PseudoVFMADD_VFPR32_M8_E32_MASK |
18549 | 0U, // PseudoVFMADD_VFPR32_MF2_E32 |
18550 | 0U, // PseudoVFMADD_VFPR32_MF2_E32_MASK |
18551 | 0U, // PseudoVFMADD_VFPR64_M1_E64 |
18552 | 0U, // PseudoVFMADD_VFPR64_M1_E64_MASK |
18553 | 0U, // PseudoVFMADD_VFPR64_M2_E64 |
18554 | 0U, // PseudoVFMADD_VFPR64_M2_E64_MASK |
18555 | 0U, // PseudoVFMADD_VFPR64_M4_E64 |
18556 | 0U, // PseudoVFMADD_VFPR64_M4_E64_MASK |
18557 | 0U, // PseudoVFMADD_VFPR64_M8_E64 |
18558 | 0U, // PseudoVFMADD_VFPR64_M8_E64_MASK |
18559 | 0U, // PseudoVFMADD_VV_M1_E16 |
18560 | 0U, // PseudoVFMADD_VV_M1_E16_MASK |
18561 | 0U, // PseudoVFMADD_VV_M1_E32 |
18562 | 0U, // PseudoVFMADD_VV_M1_E32_MASK |
18563 | 0U, // PseudoVFMADD_VV_M1_E64 |
18564 | 0U, // PseudoVFMADD_VV_M1_E64_MASK |
18565 | 0U, // PseudoVFMADD_VV_M2_E16 |
18566 | 0U, // PseudoVFMADD_VV_M2_E16_MASK |
18567 | 0U, // PseudoVFMADD_VV_M2_E32 |
18568 | 0U, // PseudoVFMADD_VV_M2_E32_MASK |
18569 | 0U, // PseudoVFMADD_VV_M2_E64 |
18570 | 0U, // PseudoVFMADD_VV_M2_E64_MASK |
18571 | 0U, // PseudoVFMADD_VV_M4_E16 |
18572 | 0U, // PseudoVFMADD_VV_M4_E16_MASK |
18573 | 0U, // PseudoVFMADD_VV_M4_E32 |
18574 | 0U, // PseudoVFMADD_VV_M4_E32_MASK |
18575 | 0U, // PseudoVFMADD_VV_M4_E64 |
18576 | 0U, // PseudoVFMADD_VV_M4_E64_MASK |
18577 | 0U, // PseudoVFMADD_VV_M8_E16 |
18578 | 0U, // PseudoVFMADD_VV_M8_E16_MASK |
18579 | 0U, // PseudoVFMADD_VV_M8_E32 |
18580 | 0U, // PseudoVFMADD_VV_M8_E32_MASK |
18581 | 0U, // PseudoVFMADD_VV_M8_E64 |
18582 | 0U, // PseudoVFMADD_VV_M8_E64_MASK |
18583 | 0U, // PseudoVFMADD_VV_MF2_E16 |
18584 | 0U, // PseudoVFMADD_VV_MF2_E16_MASK |
18585 | 0U, // PseudoVFMADD_VV_MF2_E32 |
18586 | 0U, // PseudoVFMADD_VV_MF2_E32_MASK |
18587 | 0U, // PseudoVFMADD_VV_MF4_E16 |
18588 | 0U, // PseudoVFMADD_VV_MF4_E16_MASK |
18589 | 0U, // PseudoVFMAX_VFPR16_M1_E16 |
18590 | 0U, // PseudoVFMAX_VFPR16_M1_E16_MASK |
18591 | 0U, // PseudoVFMAX_VFPR16_M2_E16 |
18592 | 0U, // PseudoVFMAX_VFPR16_M2_E16_MASK |
18593 | 0U, // PseudoVFMAX_VFPR16_M4_E16 |
18594 | 0U, // PseudoVFMAX_VFPR16_M4_E16_MASK |
18595 | 0U, // PseudoVFMAX_VFPR16_M8_E16 |
18596 | 0U, // PseudoVFMAX_VFPR16_M8_E16_MASK |
18597 | 0U, // PseudoVFMAX_VFPR16_MF2_E16 |
18598 | 0U, // PseudoVFMAX_VFPR16_MF2_E16_MASK |
18599 | 0U, // PseudoVFMAX_VFPR16_MF4_E16 |
18600 | 0U, // PseudoVFMAX_VFPR16_MF4_E16_MASK |
18601 | 0U, // PseudoVFMAX_VFPR32_M1_E32 |
18602 | 0U, // PseudoVFMAX_VFPR32_M1_E32_MASK |
18603 | 0U, // PseudoVFMAX_VFPR32_M2_E32 |
18604 | 0U, // PseudoVFMAX_VFPR32_M2_E32_MASK |
18605 | 0U, // PseudoVFMAX_VFPR32_M4_E32 |
18606 | 0U, // PseudoVFMAX_VFPR32_M4_E32_MASK |
18607 | 0U, // PseudoVFMAX_VFPR32_M8_E32 |
18608 | 0U, // PseudoVFMAX_VFPR32_M8_E32_MASK |
18609 | 0U, // PseudoVFMAX_VFPR32_MF2_E32 |
18610 | 0U, // PseudoVFMAX_VFPR32_MF2_E32_MASK |
18611 | 0U, // PseudoVFMAX_VFPR64_M1_E64 |
18612 | 0U, // PseudoVFMAX_VFPR64_M1_E64_MASK |
18613 | 0U, // PseudoVFMAX_VFPR64_M2_E64 |
18614 | 0U, // PseudoVFMAX_VFPR64_M2_E64_MASK |
18615 | 0U, // PseudoVFMAX_VFPR64_M4_E64 |
18616 | 0U, // PseudoVFMAX_VFPR64_M4_E64_MASK |
18617 | 0U, // PseudoVFMAX_VFPR64_M8_E64 |
18618 | 0U, // PseudoVFMAX_VFPR64_M8_E64_MASK |
18619 | 0U, // PseudoVFMAX_VV_M1_E16 |
18620 | 0U, // PseudoVFMAX_VV_M1_E16_MASK |
18621 | 0U, // PseudoVFMAX_VV_M1_E32 |
18622 | 0U, // PseudoVFMAX_VV_M1_E32_MASK |
18623 | 0U, // PseudoVFMAX_VV_M1_E64 |
18624 | 0U, // PseudoVFMAX_VV_M1_E64_MASK |
18625 | 0U, // PseudoVFMAX_VV_M2_E16 |
18626 | 0U, // PseudoVFMAX_VV_M2_E16_MASK |
18627 | 0U, // PseudoVFMAX_VV_M2_E32 |
18628 | 0U, // PseudoVFMAX_VV_M2_E32_MASK |
18629 | 0U, // PseudoVFMAX_VV_M2_E64 |
18630 | 0U, // PseudoVFMAX_VV_M2_E64_MASK |
18631 | 0U, // PseudoVFMAX_VV_M4_E16 |
18632 | 0U, // PseudoVFMAX_VV_M4_E16_MASK |
18633 | 0U, // PseudoVFMAX_VV_M4_E32 |
18634 | 0U, // PseudoVFMAX_VV_M4_E32_MASK |
18635 | 0U, // PseudoVFMAX_VV_M4_E64 |
18636 | 0U, // PseudoVFMAX_VV_M4_E64_MASK |
18637 | 0U, // PseudoVFMAX_VV_M8_E16 |
18638 | 0U, // PseudoVFMAX_VV_M8_E16_MASK |
18639 | 0U, // PseudoVFMAX_VV_M8_E32 |
18640 | 0U, // PseudoVFMAX_VV_M8_E32_MASK |
18641 | 0U, // PseudoVFMAX_VV_M8_E64 |
18642 | 0U, // PseudoVFMAX_VV_M8_E64_MASK |
18643 | 0U, // PseudoVFMAX_VV_MF2_E16 |
18644 | 0U, // PseudoVFMAX_VV_MF2_E16_MASK |
18645 | 0U, // PseudoVFMAX_VV_MF2_E32 |
18646 | 0U, // PseudoVFMAX_VV_MF2_E32_MASK |
18647 | 0U, // PseudoVFMAX_VV_MF4_E16 |
18648 | 0U, // PseudoVFMAX_VV_MF4_E16_MASK |
18649 | 0U, // PseudoVFMERGE_VFPR16M_M1 |
18650 | 0U, // PseudoVFMERGE_VFPR16M_M2 |
18651 | 0U, // PseudoVFMERGE_VFPR16M_M4 |
18652 | 0U, // PseudoVFMERGE_VFPR16M_M8 |
18653 | 0U, // PseudoVFMERGE_VFPR16M_MF2 |
18654 | 0U, // PseudoVFMERGE_VFPR16M_MF4 |
18655 | 0U, // PseudoVFMERGE_VFPR32M_M1 |
18656 | 0U, // PseudoVFMERGE_VFPR32M_M2 |
18657 | 0U, // PseudoVFMERGE_VFPR32M_M4 |
18658 | 0U, // PseudoVFMERGE_VFPR32M_M8 |
18659 | 0U, // PseudoVFMERGE_VFPR32M_MF2 |
18660 | 0U, // PseudoVFMERGE_VFPR64M_M1 |
18661 | 0U, // PseudoVFMERGE_VFPR64M_M2 |
18662 | 0U, // PseudoVFMERGE_VFPR64M_M4 |
18663 | 0U, // PseudoVFMERGE_VFPR64M_M8 |
18664 | 0U, // PseudoVFMIN_VFPR16_M1_E16 |
18665 | 0U, // PseudoVFMIN_VFPR16_M1_E16_MASK |
18666 | 0U, // PseudoVFMIN_VFPR16_M2_E16 |
18667 | 0U, // PseudoVFMIN_VFPR16_M2_E16_MASK |
18668 | 0U, // PseudoVFMIN_VFPR16_M4_E16 |
18669 | 0U, // PseudoVFMIN_VFPR16_M4_E16_MASK |
18670 | 0U, // PseudoVFMIN_VFPR16_M8_E16 |
18671 | 0U, // PseudoVFMIN_VFPR16_M8_E16_MASK |
18672 | 0U, // PseudoVFMIN_VFPR16_MF2_E16 |
18673 | 0U, // PseudoVFMIN_VFPR16_MF2_E16_MASK |
18674 | 0U, // PseudoVFMIN_VFPR16_MF4_E16 |
18675 | 0U, // PseudoVFMIN_VFPR16_MF4_E16_MASK |
18676 | 0U, // PseudoVFMIN_VFPR32_M1_E32 |
18677 | 0U, // PseudoVFMIN_VFPR32_M1_E32_MASK |
18678 | 0U, // PseudoVFMIN_VFPR32_M2_E32 |
18679 | 0U, // PseudoVFMIN_VFPR32_M2_E32_MASK |
18680 | 0U, // PseudoVFMIN_VFPR32_M4_E32 |
18681 | 0U, // PseudoVFMIN_VFPR32_M4_E32_MASK |
18682 | 0U, // PseudoVFMIN_VFPR32_M8_E32 |
18683 | 0U, // PseudoVFMIN_VFPR32_M8_E32_MASK |
18684 | 0U, // PseudoVFMIN_VFPR32_MF2_E32 |
18685 | 0U, // PseudoVFMIN_VFPR32_MF2_E32_MASK |
18686 | 0U, // PseudoVFMIN_VFPR64_M1_E64 |
18687 | 0U, // PseudoVFMIN_VFPR64_M1_E64_MASK |
18688 | 0U, // PseudoVFMIN_VFPR64_M2_E64 |
18689 | 0U, // PseudoVFMIN_VFPR64_M2_E64_MASK |
18690 | 0U, // PseudoVFMIN_VFPR64_M4_E64 |
18691 | 0U, // PseudoVFMIN_VFPR64_M4_E64_MASK |
18692 | 0U, // PseudoVFMIN_VFPR64_M8_E64 |
18693 | 0U, // PseudoVFMIN_VFPR64_M8_E64_MASK |
18694 | 0U, // PseudoVFMIN_VV_M1_E16 |
18695 | 0U, // PseudoVFMIN_VV_M1_E16_MASK |
18696 | 0U, // PseudoVFMIN_VV_M1_E32 |
18697 | 0U, // PseudoVFMIN_VV_M1_E32_MASK |
18698 | 0U, // PseudoVFMIN_VV_M1_E64 |
18699 | 0U, // PseudoVFMIN_VV_M1_E64_MASK |
18700 | 0U, // PseudoVFMIN_VV_M2_E16 |
18701 | 0U, // PseudoVFMIN_VV_M2_E16_MASK |
18702 | 0U, // PseudoVFMIN_VV_M2_E32 |
18703 | 0U, // PseudoVFMIN_VV_M2_E32_MASK |
18704 | 0U, // PseudoVFMIN_VV_M2_E64 |
18705 | 0U, // PseudoVFMIN_VV_M2_E64_MASK |
18706 | 0U, // PseudoVFMIN_VV_M4_E16 |
18707 | 0U, // PseudoVFMIN_VV_M4_E16_MASK |
18708 | 0U, // PseudoVFMIN_VV_M4_E32 |
18709 | 0U, // PseudoVFMIN_VV_M4_E32_MASK |
18710 | 0U, // PseudoVFMIN_VV_M4_E64 |
18711 | 0U, // PseudoVFMIN_VV_M4_E64_MASK |
18712 | 0U, // PseudoVFMIN_VV_M8_E16 |
18713 | 0U, // PseudoVFMIN_VV_M8_E16_MASK |
18714 | 0U, // PseudoVFMIN_VV_M8_E32 |
18715 | 0U, // PseudoVFMIN_VV_M8_E32_MASK |
18716 | 0U, // PseudoVFMIN_VV_M8_E64 |
18717 | 0U, // PseudoVFMIN_VV_M8_E64_MASK |
18718 | 0U, // PseudoVFMIN_VV_MF2_E16 |
18719 | 0U, // PseudoVFMIN_VV_MF2_E16_MASK |
18720 | 0U, // PseudoVFMIN_VV_MF2_E32 |
18721 | 0U, // PseudoVFMIN_VV_MF2_E32_MASK |
18722 | 0U, // PseudoVFMIN_VV_MF4_E16 |
18723 | 0U, // PseudoVFMIN_VV_MF4_E16_MASK |
18724 | 0U, // PseudoVFMSAC_VFPR16_M1_E16 |
18725 | 0U, // PseudoVFMSAC_VFPR16_M1_E16_MASK |
18726 | 0U, // PseudoVFMSAC_VFPR16_M2_E16 |
18727 | 0U, // PseudoVFMSAC_VFPR16_M2_E16_MASK |
18728 | 0U, // PseudoVFMSAC_VFPR16_M4_E16 |
18729 | 0U, // PseudoVFMSAC_VFPR16_M4_E16_MASK |
18730 | 0U, // PseudoVFMSAC_VFPR16_M8_E16 |
18731 | 0U, // PseudoVFMSAC_VFPR16_M8_E16_MASK |
18732 | 0U, // PseudoVFMSAC_VFPR16_MF2_E16 |
18733 | 0U, // PseudoVFMSAC_VFPR16_MF2_E16_MASK |
18734 | 0U, // PseudoVFMSAC_VFPR16_MF4_E16 |
18735 | 0U, // PseudoVFMSAC_VFPR16_MF4_E16_MASK |
18736 | 0U, // PseudoVFMSAC_VFPR32_M1_E32 |
18737 | 0U, // PseudoVFMSAC_VFPR32_M1_E32_MASK |
18738 | 0U, // PseudoVFMSAC_VFPR32_M2_E32 |
18739 | 0U, // PseudoVFMSAC_VFPR32_M2_E32_MASK |
18740 | 0U, // PseudoVFMSAC_VFPR32_M4_E32 |
18741 | 0U, // PseudoVFMSAC_VFPR32_M4_E32_MASK |
18742 | 0U, // PseudoVFMSAC_VFPR32_M8_E32 |
18743 | 0U, // PseudoVFMSAC_VFPR32_M8_E32_MASK |
18744 | 0U, // PseudoVFMSAC_VFPR32_MF2_E32 |
18745 | 0U, // PseudoVFMSAC_VFPR32_MF2_E32_MASK |
18746 | 0U, // PseudoVFMSAC_VFPR64_M1_E64 |
18747 | 0U, // PseudoVFMSAC_VFPR64_M1_E64_MASK |
18748 | 0U, // PseudoVFMSAC_VFPR64_M2_E64 |
18749 | 0U, // PseudoVFMSAC_VFPR64_M2_E64_MASK |
18750 | 0U, // PseudoVFMSAC_VFPR64_M4_E64 |
18751 | 0U, // PseudoVFMSAC_VFPR64_M4_E64_MASK |
18752 | 0U, // PseudoVFMSAC_VFPR64_M8_E64 |
18753 | 0U, // PseudoVFMSAC_VFPR64_M8_E64_MASK |
18754 | 0U, // PseudoVFMSAC_VV_M1_E16 |
18755 | 0U, // PseudoVFMSAC_VV_M1_E16_MASK |
18756 | 0U, // PseudoVFMSAC_VV_M1_E32 |
18757 | 0U, // PseudoVFMSAC_VV_M1_E32_MASK |
18758 | 0U, // PseudoVFMSAC_VV_M1_E64 |
18759 | 0U, // PseudoVFMSAC_VV_M1_E64_MASK |
18760 | 0U, // PseudoVFMSAC_VV_M2_E16 |
18761 | 0U, // PseudoVFMSAC_VV_M2_E16_MASK |
18762 | 0U, // PseudoVFMSAC_VV_M2_E32 |
18763 | 0U, // PseudoVFMSAC_VV_M2_E32_MASK |
18764 | 0U, // PseudoVFMSAC_VV_M2_E64 |
18765 | 0U, // PseudoVFMSAC_VV_M2_E64_MASK |
18766 | 0U, // PseudoVFMSAC_VV_M4_E16 |
18767 | 0U, // PseudoVFMSAC_VV_M4_E16_MASK |
18768 | 0U, // PseudoVFMSAC_VV_M4_E32 |
18769 | 0U, // PseudoVFMSAC_VV_M4_E32_MASK |
18770 | 0U, // PseudoVFMSAC_VV_M4_E64 |
18771 | 0U, // PseudoVFMSAC_VV_M4_E64_MASK |
18772 | 0U, // PseudoVFMSAC_VV_M8_E16 |
18773 | 0U, // PseudoVFMSAC_VV_M8_E16_MASK |
18774 | 0U, // PseudoVFMSAC_VV_M8_E32 |
18775 | 0U, // PseudoVFMSAC_VV_M8_E32_MASK |
18776 | 0U, // PseudoVFMSAC_VV_M8_E64 |
18777 | 0U, // PseudoVFMSAC_VV_M8_E64_MASK |
18778 | 0U, // PseudoVFMSAC_VV_MF2_E16 |
18779 | 0U, // PseudoVFMSAC_VV_MF2_E16_MASK |
18780 | 0U, // PseudoVFMSAC_VV_MF2_E32 |
18781 | 0U, // PseudoVFMSAC_VV_MF2_E32_MASK |
18782 | 0U, // PseudoVFMSAC_VV_MF4_E16 |
18783 | 0U, // PseudoVFMSAC_VV_MF4_E16_MASK |
18784 | 0U, // PseudoVFMSUB_VFPR16_M1_E16 |
18785 | 0U, // PseudoVFMSUB_VFPR16_M1_E16_MASK |
18786 | 0U, // PseudoVFMSUB_VFPR16_M2_E16 |
18787 | 0U, // PseudoVFMSUB_VFPR16_M2_E16_MASK |
18788 | 0U, // PseudoVFMSUB_VFPR16_M4_E16 |
18789 | 0U, // PseudoVFMSUB_VFPR16_M4_E16_MASK |
18790 | 0U, // PseudoVFMSUB_VFPR16_M8_E16 |
18791 | 0U, // PseudoVFMSUB_VFPR16_M8_E16_MASK |
18792 | 0U, // PseudoVFMSUB_VFPR16_MF2_E16 |
18793 | 0U, // PseudoVFMSUB_VFPR16_MF2_E16_MASK |
18794 | 0U, // PseudoVFMSUB_VFPR16_MF4_E16 |
18795 | 0U, // PseudoVFMSUB_VFPR16_MF4_E16_MASK |
18796 | 0U, // PseudoVFMSUB_VFPR32_M1_E32 |
18797 | 0U, // PseudoVFMSUB_VFPR32_M1_E32_MASK |
18798 | 0U, // PseudoVFMSUB_VFPR32_M2_E32 |
18799 | 0U, // PseudoVFMSUB_VFPR32_M2_E32_MASK |
18800 | 0U, // PseudoVFMSUB_VFPR32_M4_E32 |
18801 | 0U, // PseudoVFMSUB_VFPR32_M4_E32_MASK |
18802 | 0U, // PseudoVFMSUB_VFPR32_M8_E32 |
18803 | 0U, // PseudoVFMSUB_VFPR32_M8_E32_MASK |
18804 | 0U, // PseudoVFMSUB_VFPR32_MF2_E32 |
18805 | 0U, // PseudoVFMSUB_VFPR32_MF2_E32_MASK |
18806 | 0U, // PseudoVFMSUB_VFPR64_M1_E64 |
18807 | 0U, // PseudoVFMSUB_VFPR64_M1_E64_MASK |
18808 | 0U, // PseudoVFMSUB_VFPR64_M2_E64 |
18809 | 0U, // PseudoVFMSUB_VFPR64_M2_E64_MASK |
18810 | 0U, // PseudoVFMSUB_VFPR64_M4_E64 |
18811 | 0U, // PseudoVFMSUB_VFPR64_M4_E64_MASK |
18812 | 0U, // PseudoVFMSUB_VFPR64_M8_E64 |
18813 | 0U, // PseudoVFMSUB_VFPR64_M8_E64_MASK |
18814 | 0U, // PseudoVFMSUB_VV_M1_E16 |
18815 | 0U, // PseudoVFMSUB_VV_M1_E16_MASK |
18816 | 0U, // PseudoVFMSUB_VV_M1_E32 |
18817 | 0U, // PseudoVFMSUB_VV_M1_E32_MASK |
18818 | 0U, // PseudoVFMSUB_VV_M1_E64 |
18819 | 0U, // PseudoVFMSUB_VV_M1_E64_MASK |
18820 | 0U, // PseudoVFMSUB_VV_M2_E16 |
18821 | 0U, // PseudoVFMSUB_VV_M2_E16_MASK |
18822 | 0U, // PseudoVFMSUB_VV_M2_E32 |
18823 | 0U, // PseudoVFMSUB_VV_M2_E32_MASK |
18824 | 0U, // PseudoVFMSUB_VV_M2_E64 |
18825 | 0U, // PseudoVFMSUB_VV_M2_E64_MASK |
18826 | 0U, // PseudoVFMSUB_VV_M4_E16 |
18827 | 0U, // PseudoVFMSUB_VV_M4_E16_MASK |
18828 | 0U, // PseudoVFMSUB_VV_M4_E32 |
18829 | 0U, // PseudoVFMSUB_VV_M4_E32_MASK |
18830 | 0U, // PseudoVFMSUB_VV_M4_E64 |
18831 | 0U, // PseudoVFMSUB_VV_M4_E64_MASK |
18832 | 0U, // PseudoVFMSUB_VV_M8_E16 |
18833 | 0U, // PseudoVFMSUB_VV_M8_E16_MASK |
18834 | 0U, // PseudoVFMSUB_VV_M8_E32 |
18835 | 0U, // PseudoVFMSUB_VV_M8_E32_MASK |
18836 | 0U, // PseudoVFMSUB_VV_M8_E64 |
18837 | 0U, // PseudoVFMSUB_VV_M8_E64_MASK |
18838 | 0U, // PseudoVFMSUB_VV_MF2_E16 |
18839 | 0U, // PseudoVFMSUB_VV_MF2_E16_MASK |
18840 | 0U, // PseudoVFMSUB_VV_MF2_E32 |
18841 | 0U, // PseudoVFMSUB_VV_MF2_E32_MASK |
18842 | 0U, // PseudoVFMSUB_VV_MF4_E16 |
18843 | 0U, // PseudoVFMSUB_VV_MF4_E16_MASK |
18844 | 0U, // PseudoVFMUL_VFPR16_M1_E16 |
18845 | 0U, // PseudoVFMUL_VFPR16_M1_E16_MASK |
18846 | 0U, // PseudoVFMUL_VFPR16_M2_E16 |
18847 | 0U, // PseudoVFMUL_VFPR16_M2_E16_MASK |
18848 | 0U, // PseudoVFMUL_VFPR16_M4_E16 |
18849 | 0U, // PseudoVFMUL_VFPR16_M4_E16_MASK |
18850 | 0U, // PseudoVFMUL_VFPR16_M8_E16 |
18851 | 0U, // PseudoVFMUL_VFPR16_M8_E16_MASK |
18852 | 0U, // PseudoVFMUL_VFPR16_MF2_E16 |
18853 | 0U, // PseudoVFMUL_VFPR16_MF2_E16_MASK |
18854 | 0U, // PseudoVFMUL_VFPR16_MF4_E16 |
18855 | 0U, // PseudoVFMUL_VFPR16_MF4_E16_MASK |
18856 | 0U, // PseudoVFMUL_VFPR32_M1_E32 |
18857 | 0U, // PseudoVFMUL_VFPR32_M1_E32_MASK |
18858 | 0U, // PseudoVFMUL_VFPR32_M2_E32 |
18859 | 0U, // PseudoVFMUL_VFPR32_M2_E32_MASK |
18860 | 0U, // PseudoVFMUL_VFPR32_M4_E32 |
18861 | 0U, // PseudoVFMUL_VFPR32_M4_E32_MASK |
18862 | 0U, // PseudoVFMUL_VFPR32_M8_E32 |
18863 | 0U, // PseudoVFMUL_VFPR32_M8_E32_MASK |
18864 | 0U, // PseudoVFMUL_VFPR32_MF2_E32 |
18865 | 0U, // PseudoVFMUL_VFPR32_MF2_E32_MASK |
18866 | 0U, // PseudoVFMUL_VFPR64_M1_E64 |
18867 | 0U, // PseudoVFMUL_VFPR64_M1_E64_MASK |
18868 | 0U, // PseudoVFMUL_VFPR64_M2_E64 |
18869 | 0U, // PseudoVFMUL_VFPR64_M2_E64_MASK |
18870 | 0U, // PseudoVFMUL_VFPR64_M4_E64 |
18871 | 0U, // PseudoVFMUL_VFPR64_M4_E64_MASK |
18872 | 0U, // PseudoVFMUL_VFPR64_M8_E64 |
18873 | 0U, // PseudoVFMUL_VFPR64_M8_E64_MASK |
18874 | 0U, // PseudoVFMUL_VV_M1_E16 |
18875 | 0U, // PseudoVFMUL_VV_M1_E16_MASK |
18876 | 0U, // PseudoVFMUL_VV_M1_E32 |
18877 | 0U, // PseudoVFMUL_VV_M1_E32_MASK |
18878 | 0U, // PseudoVFMUL_VV_M1_E64 |
18879 | 0U, // PseudoVFMUL_VV_M1_E64_MASK |
18880 | 0U, // PseudoVFMUL_VV_M2_E16 |
18881 | 0U, // PseudoVFMUL_VV_M2_E16_MASK |
18882 | 0U, // PseudoVFMUL_VV_M2_E32 |
18883 | 0U, // PseudoVFMUL_VV_M2_E32_MASK |
18884 | 0U, // PseudoVFMUL_VV_M2_E64 |
18885 | 0U, // PseudoVFMUL_VV_M2_E64_MASK |
18886 | 0U, // PseudoVFMUL_VV_M4_E16 |
18887 | 0U, // PseudoVFMUL_VV_M4_E16_MASK |
18888 | 0U, // PseudoVFMUL_VV_M4_E32 |
18889 | 0U, // PseudoVFMUL_VV_M4_E32_MASK |
18890 | 0U, // PseudoVFMUL_VV_M4_E64 |
18891 | 0U, // PseudoVFMUL_VV_M4_E64_MASK |
18892 | 0U, // PseudoVFMUL_VV_M8_E16 |
18893 | 0U, // PseudoVFMUL_VV_M8_E16_MASK |
18894 | 0U, // PseudoVFMUL_VV_M8_E32 |
18895 | 0U, // PseudoVFMUL_VV_M8_E32_MASK |
18896 | 0U, // PseudoVFMUL_VV_M8_E64 |
18897 | 0U, // PseudoVFMUL_VV_M8_E64_MASK |
18898 | 0U, // PseudoVFMUL_VV_MF2_E16 |
18899 | 0U, // PseudoVFMUL_VV_MF2_E16_MASK |
18900 | 0U, // PseudoVFMUL_VV_MF2_E32 |
18901 | 0U, // PseudoVFMUL_VV_MF2_E32_MASK |
18902 | 0U, // PseudoVFMUL_VV_MF4_E16 |
18903 | 0U, // PseudoVFMUL_VV_MF4_E16_MASK |
18904 | 0U, // PseudoVFMV_FPR16_S |
18905 | 0U, // PseudoVFMV_FPR32_S |
18906 | 0U, // PseudoVFMV_FPR64_S |
18907 | 0U, // PseudoVFMV_S_FPR16 |
18908 | 0U, // PseudoVFMV_S_FPR32 |
18909 | 0U, // PseudoVFMV_S_FPR64 |
18910 | 0U, // PseudoVFMV_V_FPR16_M1 |
18911 | 0U, // PseudoVFMV_V_FPR16_M2 |
18912 | 0U, // PseudoVFMV_V_FPR16_M4 |
18913 | 0U, // PseudoVFMV_V_FPR16_M8 |
18914 | 0U, // PseudoVFMV_V_FPR16_MF2 |
18915 | 0U, // PseudoVFMV_V_FPR16_MF4 |
18916 | 0U, // PseudoVFMV_V_FPR32_M1 |
18917 | 0U, // PseudoVFMV_V_FPR32_M2 |
18918 | 0U, // PseudoVFMV_V_FPR32_M4 |
18919 | 0U, // PseudoVFMV_V_FPR32_M8 |
18920 | 0U, // PseudoVFMV_V_FPR32_MF2 |
18921 | 0U, // PseudoVFMV_V_FPR64_M1 |
18922 | 0U, // PseudoVFMV_V_FPR64_M2 |
18923 | 0U, // PseudoVFMV_V_FPR64_M4 |
18924 | 0U, // PseudoVFMV_V_FPR64_M8 |
18925 | 0U, // PseudoVFNCVTBF16_F_F_W_M1_E16 |
18926 | 0U, // PseudoVFNCVTBF16_F_F_W_M1_E16_MASK |
18927 | 0U, // PseudoVFNCVTBF16_F_F_W_M1_E32 |
18928 | 0U, // PseudoVFNCVTBF16_F_F_W_M1_E32_MASK |
18929 | 0U, // PseudoVFNCVTBF16_F_F_W_M2_E16 |
18930 | 0U, // PseudoVFNCVTBF16_F_F_W_M2_E16_MASK |
18931 | 0U, // PseudoVFNCVTBF16_F_F_W_M2_E32 |
18932 | 0U, // PseudoVFNCVTBF16_F_F_W_M2_E32_MASK |
18933 | 0U, // PseudoVFNCVTBF16_F_F_W_M4_E16 |
18934 | 0U, // PseudoVFNCVTBF16_F_F_W_M4_E16_MASK |
18935 | 0U, // PseudoVFNCVTBF16_F_F_W_M4_E32 |
18936 | 0U, // PseudoVFNCVTBF16_F_F_W_M4_E32_MASK |
18937 | 0U, // PseudoVFNCVTBF16_F_F_W_MF2_E16 |
18938 | 0U, // PseudoVFNCVTBF16_F_F_W_MF2_E16_MASK |
18939 | 0U, // PseudoVFNCVTBF16_F_F_W_MF2_E32 |
18940 | 0U, // PseudoVFNCVTBF16_F_F_W_MF2_E32_MASK |
18941 | 0U, // PseudoVFNCVTBF16_F_F_W_MF4_E16 |
18942 | 0U, // PseudoVFNCVTBF16_F_F_W_MF4_E16_MASK |
18943 | 0U, // PseudoVFNCVT_F_F_W_M1_E16 |
18944 | 0U, // PseudoVFNCVT_F_F_W_M1_E16_MASK |
18945 | 0U, // PseudoVFNCVT_F_F_W_M1_E32 |
18946 | 0U, // PseudoVFNCVT_F_F_W_M1_E32_MASK |
18947 | 0U, // PseudoVFNCVT_F_F_W_M2_E16 |
18948 | 0U, // PseudoVFNCVT_F_F_W_M2_E16_MASK |
18949 | 0U, // PseudoVFNCVT_F_F_W_M2_E32 |
18950 | 0U, // PseudoVFNCVT_F_F_W_M2_E32_MASK |
18951 | 0U, // PseudoVFNCVT_F_F_W_M4_E16 |
18952 | 0U, // PseudoVFNCVT_F_F_W_M4_E16_MASK |
18953 | 0U, // PseudoVFNCVT_F_F_W_M4_E32 |
18954 | 0U, // PseudoVFNCVT_F_F_W_M4_E32_MASK |
18955 | 0U, // PseudoVFNCVT_F_F_W_MF2_E16 |
18956 | 0U, // PseudoVFNCVT_F_F_W_MF2_E16_MASK |
18957 | 0U, // PseudoVFNCVT_F_F_W_MF2_E32 |
18958 | 0U, // PseudoVFNCVT_F_F_W_MF2_E32_MASK |
18959 | 0U, // PseudoVFNCVT_F_F_W_MF4_E16 |
18960 | 0U, // PseudoVFNCVT_F_F_W_MF4_E16_MASK |
18961 | 0U, // PseudoVFNCVT_F_XU_W_M1_E16 |
18962 | 0U, // PseudoVFNCVT_F_XU_W_M1_E16_MASK |
18963 | 0U, // PseudoVFNCVT_F_XU_W_M1_E32 |
18964 | 0U, // PseudoVFNCVT_F_XU_W_M1_E32_MASK |
18965 | 0U, // PseudoVFNCVT_F_XU_W_M2_E16 |
18966 | 0U, // PseudoVFNCVT_F_XU_W_M2_E16_MASK |
18967 | 0U, // PseudoVFNCVT_F_XU_W_M2_E32 |
18968 | 0U, // PseudoVFNCVT_F_XU_W_M2_E32_MASK |
18969 | 0U, // PseudoVFNCVT_F_XU_W_M4_E16 |
18970 | 0U, // PseudoVFNCVT_F_XU_W_M4_E16_MASK |
18971 | 0U, // PseudoVFNCVT_F_XU_W_M4_E32 |
18972 | 0U, // PseudoVFNCVT_F_XU_W_M4_E32_MASK |
18973 | 0U, // PseudoVFNCVT_F_XU_W_MF2_E16 |
18974 | 0U, // PseudoVFNCVT_F_XU_W_MF2_E16_MASK |
18975 | 0U, // PseudoVFNCVT_F_XU_W_MF2_E32 |
18976 | 0U, // PseudoVFNCVT_F_XU_W_MF2_E32_MASK |
18977 | 0U, // PseudoVFNCVT_F_XU_W_MF4_E16 |
18978 | 0U, // PseudoVFNCVT_F_XU_W_MF4_E16_MASK |
18979 | 0U, // PseudoVFNCVT_F_X_W_M1_E16 |
18980 | 0U, // PseudoVFNCVT_F_X_W_M1_E16_MASK |
18981 | 0U, // PseudoVFNCVT_F_X_W_M1_E32 |
18982 | 0U, // PseudoVFNCVT_F_X_W_M1_E32_MASK |
18983 | 0U, // PseudoVFNCVT_F_X_W_M2_E16 |
18984 | 0U, // PseudoVFNCVT_F_X_W_M2_E16_MASK |
18985 | 0U, // PseudoVFNCVT_F_X_W_M2_E32 |
18986 | 0U, // PseudoVFNCVT_F_X_W_M2_E32_MASK |
18987 | 0U, // PseudoVFNCVT_F_X_W_M4_E16 |
18988 | 0U, // PseudoVFNCVT_F_X_W_M4_E16_MASK |
18989 | 0U, // PseudoVFNCVT_F_X_W_M4_E32 |
18990 | 0U, // PseudoVFNCVT_F_X_W_M4_E32_MASK |
18991 | 0U, // PseudoVFNCVT_F_X_W_MF2_E16 |
18992 | 0U, // PseudoVFNCVT_F_X_W_MF2_E16_MASK |
18993 | 0U, // PseudoVFNCVT_F_X_W_MF2_E32 |
18994 | 0U, // PseudoVFNCVT_F_X_W_MF2_E32_MASK |
18995 | 0U, // PseudoVFNCVT_F_X_W_MF4_E16 |
18996 | 0U, // PseudoVFNCVT_F_X_W_MF4_E16_MASK |
18997 | 0U, // PseudoVFNCVT_ROD_F_F_W_M1_E16 |
18998 | 0U, // PseudoVFNCVT_ROD_F_F_W_M1_E16_MASK |
18999 | 0U, // PseudoVFNCVT_ROD_F_F_W_M1_E32 |
19000 | 0U, // PseudoVFNCVT_ROD_F_F_W_M1_E32_MASK |
19001 | 0U, // PseudoVFNCVT_ROD_F_F_W_M2_E16 |
19002 | 0U, // PseudoVFNCVT_ROD_F_F_W_M2_E16_MASK |
19003 | 0U, // PseudoVFNCVT_ROD_F_F_W_M2_E32 |
19004 | 0U, // PseudoVFNCVT_ROD_F_F_W_M2_E32_MASK |
19005 | 0U, // PseudoVFNCVT_ROD_F_F_W_M4_E16 |
19006 | 0U, // PseudoVFNCVT_ROD_F_F_W_M4_E16_MASK |
19007 | 0U, // PseudoVFNCVT_ROD_F_F_W_M4_E32 |
19008 | 0U, // PseudoVFNCVT_ROD_F_F_W_M4_E32_MASK |
19009 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF2_E16 |
19010 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF2_E16_MASK |
19011 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF2_E32 |
19012 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF2_E32_MASK |
19013 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF4_E16 |
19014 | 0U, // PseudoVFNCVT_ROD_F_F_W_MF4_E16_MASK |
19015 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M1 |
19016 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M1_MASK |
19017 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M2 |
19018 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M2_MASK |
19019 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M4 |
19020 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_M4_MASK |
19021 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF2 |
19022 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF2_MASK |
19023 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF4 |
19024 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF4_MASK |
19025 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF8 |
19026 | 0U, // PseudoVFNCVT_RTZ_XU_F_W_MF8_MASK |
19027 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M1 |
19028 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M1_MASK |
19029 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M2 |
19030 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M2_MASK |
19031 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M4 |
19032 | 0U, // PseudoVFNCVT_RTZ_X_F_W_M4_MASK |
19033 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF2 |
19034 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF2_MASK |
19035 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF4 |
19036 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF4_MASK |
19037 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF8 |
19038 | 0U, // PseudoVFNCVT_RTZ_X_F_W_MF8_MASK |
19039 | 0U, // PseudoVFNCVT_XU_F_W_M1 |
19040 | 0U, // PseudoVFNCVT_XU_F_W_M1_MASK |
19041 | 0U, // PseudoVFNCVT_XU_F_W_M2 |
19042 | 0U, // PseudoVFNCVT_XU_F_W_M2_MASK |
19043 | 0U, // PseudoVFNCVT_XU_F_W_M4 |
19044 | 0U, // PseudoVFNCVT_XU_F_W_M4_MASK |
19045 | 0U, // PseudoVFNCVT_XU_F_W_MF2 |
19046 | 0U, // PseudoVFNCVT_XU_F_W_MF2_MASK |
19047 | 0U, // PseudoVFNCVT_XU_F_W_MF4 |
19048 | 0U, // PseudoVFNCVT_XU_F_W_MF4_MASK |
19049 | 0U, // PseudoVFNCVT_XU_F_W_MF8 |
19050 | 0U, // PseudoVFNCVT_XU_F_W_MF8_MASK |
19051 | 0U, // PseudoVFNCVT_X_F_W_M1 |
19052 | 0U, // PseudoVFNCVT_X_F_W_M1_MASK |
19053 | 0U, // PseudoVFNCVT_X_F_W_M2 |
19054 | 0U, // PseudoVFNCVT_X_F_W_M2_MASK |
19055 | 0U, // PseudoVFNCVT_X_F_W_M4 |
19056 | 0U, // PseudoVFNCVT_X_F_W_M4_MASK |
19057 | 0U, // PseudoVFNCVT_X_F_W_MF2 |
19058 | 0U, // PseudoVFNCVT_X_F_W_MF2_MASK |
19059 | 0U, // PseudoVFNCVT_X_F_W_MF4 |
19060 | 0U, // PseudoVFNCVT_X_F_W_MF4_MASK |
19061 | 0U, // PseudoVFNCVT_X_F_W_MF8 |
19062 | 0U, // PseudoVFNCVT_X_F_W_MF8_MASK |
19063 | 0U, // PseudoVFNMACC_VFPR16_M1_E16 |
19064 | 0U, // PseudoVFNMACC_VFPR16_M1_E16_MASK |
19065 | 0U, // PseudoVFNMACC_VFPR16_M2_E16 |
19066 | 0U, // PseudoVFNMACC_VFPR16_M2_E16_MASK |
19067 | 0U, // PseudoVFNMACC_VFPR16_M4_E16 |
19068 | 0U, // PseudoVFNMACC_VFPR16_M4_E16_MASK |
19069 | 0U, // PseudoVFNMACC_VFPR16_M8_E16 |
19070 | 0U, // PseudoVFNMACC_VFPR16_M8_E16_MASK |
19071 | 0U, // PseudoVFNMACC_VFPR16_MF2_E16 |
19072 | 0U, // PseudoVFNMACC_VFPR16_MF2_E16_MASK |
19073 | 0U, // PseudoVFNMACC_VFPR16_MF4_E16 |
19074 | 0U, // PseudoVFNMACC_VFPR16_MF4_E16_MASK |
19075 | 0U, // PseudoVFNMACC_VFPR32_M1_E32 |
19076 | 0U, // PseudoVFNMACC_VFPR32_M1_E32_MASK |
19077 | 0U, // PseudoVFNMACC_VFPR32_M2_E32 |
19078 | 0U, // PseudoVFNMACC_VFPR32_M2_E32_MASK |
19079 | 0U, // PseudoVFNMACC_VFPR32_M4_E32 |
19080 | 0U, // PseudoVFNMACC_VFPR32_M4_E32_MASK |
19081 | 0U, // PseudoVFNMACC_VFPR32_M8_E32 |
19082 | 0U, // PseudoVFNMACC_VFPR32_M8_E32_MASK |
19083 | 0U, // PseudoVFNMACC_VFPR32_MF2_E32 |
19084 | 0U, // PseudoVFNMACC_VFPR32_MF2_E32_MASK |
19085 | 0U, // PseudoVFNMACC_VFPR64_M1_E64 |
19086 | 0U, // PseudoVFNMACC_VFPR64_M1_E64_MASK |
19087 | 0U, // PseudoVFNMACC_VFPR64_M2_E64 |
19088 | 0U, // PseudoVFNMACC_VFPR64_M2_E64_MASK |
19089 | 0U, // PseudoVFNMACC_VFPR64_M4_E64 |
19090 | 0U, // PseudoVFNMACC_VFPR64_M4_E64_MASK |
19091 | 0U, // PseudoVFNMACC_VFPR64_M8_E64 |
19092 | 0U, // PseudoVFNMACC_VFPR64_M8_E64_MASK |
19093 | 0U, // PseudoVFNMACC_VV_M1_E16 |
19094 | 0U, // PseudoVFNMACC_VV_M1_E16_MASK |
19095 | 0U, // PseudoVFNMACC_VV_M1_E32 |
19096 | 0U, // PseudoVFNMACC_VV_M1_E32_MASK |
19097 | 0U, // PseudoVFNMACC_VV_M1_E64 |
19098 | 0U, // PseudoVFNMACC_VV_M1_E64_MASK |
19099 | 0U, // PseudoVFNMACC_VV_M2_E16 |
19100 | 0U, // PseudoVFNMACC_VV_M2_E16_MASK |
19101 | 0U, // PseudoVFNMACC_VV_M2_E32 |
19102 | 0U, // PseudoVFNMACC_VV_M2_E32_MASK |
19103 | 0U, // PseudoVFNMACC_VV_M2_E64 |
19104 | 0U, // PseudoVFNMACC_VV_M2_E64_MASK |
19105 | 0U, // PseudoVFNMACC_VV_M4_E16 |
19106 | 0U, // PseudoVFNMACC_VV_M4_E16_MASK |
19107 | 0U, // PseudoVFNMACC_VV_M4_E32 |
19108 | 0U, // PseudoVFNMACC_VV_M4_E32_MASK |
19109 | 0U, // PseudoVFNMACC_VV_M4_E64 |
19110 | 0U, // PseudoVFNMACC_VV_M4_E64_MASK |
19111 | 0U, // PseudoVFNMACC_VV_M8_E16 |
19112 | 0U, // PseudoVFNMACC_VV_M8_E16_MASK |
19113 | 0U, // PseudoVFNMACC_VV_M8_E32 |
19114 | 0U, // PseudoVFNMACC_VV_M8_E32_MASK |
19115 | 0U, // PseudoVFNMACC_VV_M8_E64 |
19116 | 0U, // PseudoVFNMACC_VV_M8_E64_MASK |
19117 | 0U, // PseudoVFNMACC_VV_MF2_E16 |
19118 | 0U, // PseudoVFNMACC_VV_MF2_E16_MASK |
19119 | 0U, // PseudoVFNMACC_VV_MF2_E32 |
19120 | 0U, // PseudoVFNMACC_VV_MF2_E32_MASK |
19121 | 0U, // PseudoVFNMACC_VV_MF4_E16 |
19122 | 0U, // PseudoVFNMACC_VV_MF4_E16_MASK |
19123 | 0U, // PseudoVFNMADD_VFPR16_M1_E16 |
19124 | 0U, // PseudoVFNMADD_VFPR16_M1_E16_MASK |
19125 | 0U, // PseudoVFNMADD_VFPR16_M2_E16 |
19126 | 0U, // PseudoVFNMADD_VFPR16_M2_E16_MASK |
19127 | 0U, // PseudoVFNMADD_VFPR16_M4_E16 |
19128 | 0U, // PseudoVFNMADD_VFPR16_M4_E16_MASK |
19129 | 0U, // PseudoVFNMADD_VFPR16_M8_E16 |
19130 | 0U, // PseudoVFNMADD_VFPR16_M8_E16_MASK |
19131 | 0U, // PseudoVFNMADD_VFPR16_MF2_E16 |
19132 | 0U, // PseudoVFNMADD_VFPR16_MF2_E16_MASK |
19133 | 0U, // PseudoVFNMADD_VFPR16_MF4_E16 |
19134 | 0U, // PseudoVFNMADD_VFPR16_MF4_E16_MASK |
19135 | 0U, // PseudoVFNMADD_VFPR32_M1_E32 |
19136 | 0U, // PseudoVFNMADD_VFPR32_M1_E32_MASK |
19137 | 0U, // PseudoVFNMADD_VFPR32_M2_E32 |
19138 | 0U, // PseudoVFNMADD_VFPR32_M2_E32_MASK |
19139 | 0U, // PseudoVFNMADD_VFPR32_M4_E32 |
19140 | 0U, // PseudoVFNMADD_VFPR32_M4_E32_MASK |
19141 | 0U, // PseudoVFNMADD_VFPR32_M8_E32 |
19142 | 0U, // PseudoVFNMADD_VFPR32_M8_E32_MASK |
19143 | 0U, // PseudoVFNMADD_VFPR32_MF2_E32 |
19144 | 0U, // PseudoVFNMADD_VFPR32_MF2_E32_MASK |
19145 | 0U, // PseudoVFNMADD_VFPR64_M1_E64 |
19146 | 0U, // PseudoVFNMADD_VFPR64_M1_E64_MASK |
19147 | 0U, // PseudoVFNMADD_VFPR64_M2_E64 |
19148 | 0U, // PseudoVFNMADD_VFPR64_M2_E64_MASK |
19149 | 0U, // PseudoVFNMADD_VFPR64_M4_E64 |
19150 | 0U, // PseudoVFNMADD_VFPR64_M4_E64_MASK |
19151 | 0U, // PseudoVFNMADD_VFPR64_M8_E64 |
19152 | 0U, // PseudoVFNMADD_VFPR64_M8_E64_MASK |
19153 | 0U, // PseudoVFNMADD_VV_M1_E16 |
19154 | 0U, // PseudoVFNMADD_VV_M1_E16_MASK |
19155 | 0U, // PseudoVFNMADD_VV_M1_E32 |
19156 | 0U, // PseudoVFNMADD_VV_M1_E32_MASK |
19157 | 0U, // PseudoVFNMADD_VV_M1_E64 |
19158 | 0U, // PseudoVFNMADD_VV_M1_E64_MASK |
19159 | 0U, // PseudoVFNMADD_VV_M2_E16 |
19160 | 0U, // PseudoVFNMADD_VV_M2_E16_MASK |
19161 | 0U, // PseudoVFNMADD_VV_M2_E32 |
19162 | 0U, // PseudoVFNMADD_VV_M2_E32_MASK |
19163 | 0U, // PseudoVFNMADD_VV_M2_E64 |
19164 | 0U, // PseudoVFNMADD_VV_M2_E64_MASK |
19165 | 0U, // PseudoVFNMADD_VV_M4_E16 |
19166 | 0U, // PseudoVFNMADD_VV_M4_E16_MASK |
19167 | 0U, // PseudoVFNMADD_VV_M4_E32 |
19168 | 0U, // PseudoVFNMADD_VV_M4_E32_MASK |
19169 | 0U, // PseudoVFNMADD_VV_M4_E64 |
19170 | 0U, // PseudoVFNMADD_VV_M4_E64_MASK |
19171 | 0U, // PseudoVFNMADD_VV_M8_E16 |
19172 | 0U, // PseudoVFNMADD_VV_M8_E16_MASK |
19173 | 0U, // PseudoVFNMADD_VV_M8_E32 |
19174 | 0U, // PseudoVFNMADD_VV_M8_E32_MASK |
19175 | 0U, // PseudoVFNMADD_VV_M8_E64 |
19176 | 0U, // PseudoVFNMADD_VV_M8_E64_MASK |
19177 | 0U, // PseudoVFNMADD_VV_MF2_E16 |
19178 | 0U, // PseudoVFNMADD_VV_MF2_E16_MASK |
19179 | 0U, // PseudoVFNMADD_VV_MF2_E32 |
19180 | 0U, // PseudoVFNMADD_VV_MF2_E32_MASK |
19181 | 0U, // PseudoVFNMADD_VV_MF4_E16 |
19182 | 0U, // PseudoVFNMADD_VV_MF4_E16_MASK |
19183 | 0U, // PseudoVFNMSAC_VFPR16_M1_E16 |
19184 | 0U, // PseudoVFNMSAC_VFPR16_M1_E16_MASK |
19185 | 0U, // PseudoVFNMSAC_VFPR16_M2_E16 |
19186 | 0U, // PseudoVFNMSAC_VFPR16_M2_E16_MASK |
19187 | 0U, // PseudoVFNMSAC_VFPR16_M4_E16 |
19188 | 0U, // PseudoVFNMSAC_VFPR16_M4_E16_MASK |
19189 | 0U, // PseudoVFNMSAC_VFPR16_M8_E16 |
19190 | 0U, // PseudoVFNMSAC_VFPR16_M8_E16_MASK |
19191 | 0U, // PseudoVFNMSAC_VFPR16_MF2_E16 |
19192 | 0U, // PseudoVFNMSAC_VFPR16_MF2_E16_MASK |
19193 | 0U, // PseudoVFNMSAC_VFPR16_MF4_E16 |
19194 | 0U, // PseudoVFNMSAC_VFPR16_MF4_E16_MASK |
19195 | 0U, // PseudoVFNMSAC_VFPR32_M1_E32 |
19196 | 0U, // PseudoVFNMSAC_VFPR32_M1_E32_MASK |
19197 | 0U, // PseudoVFNMSAC_VFPR32_M2_E32 |
19198 | 0U, // PseudoVFNMSAC_VFPR32_M2_E32_MASK |
19199 | 0U, // PseudoVFNMSAC_VFPR32_M4_E32 |
19200 | 0U, // PseudoVFNMSAC_VFPR32_M4_E32_MASK |
19201 | 0U, // PseudoVFNMSAC_VFPR32_M8_E32 |
19202 | 0U, // PseudoVFNMSAC_VFPR32_M8_E32_MASK |
19203 | 0U, // PseudoVFNMSAC_VFPR32_MF2_E32 |
19204 | 0U, // PseudoVFNMSAC_VFPR32_MF2_E32_MASK |
19205 | 0U, // PseudoVFNMSAC_VFPR64_M1_E64 |
19206 | 0U, // PseudoVFNMSAC_VFPR64_M1_E64_MASK |
19207 | 0U, // PseudoVFNMSAC_VFPR64_M2_E64 |
19208 | 0U, // PseudoVFNMSAC_VFPR64_M2_E64_MASK |
19209 | 0U, // PseudoVFNMSAC_VFPR64_M4_E64 |
19210 | 0U, // PseudoVFNMSAC_VFPR64_M4_E64_MASK |
19211 | 0U, // PseudoVFNMSAC_VFPR64_M8_E64 |
19212 | 0U, // PseudoVFNMSAC_VFPR64_M8_E64_MASK |
19213 | 0U, // PseudoVFNMSAC_VV_M1_E16 |
19214 | 0U, // PseudoVFNMSAC_VV_M1_E16_MASK |
19215 | 0U, // PseudoVFNMSAC_VV_M1_E32 |
19216 | 0U, // PseudoVFNMSAC_VV_M1_E32_MASK |
19217 | 0U, // PseudoVFNMSAC_VV_M1_E64 |
19218 | 0U, // PseudoVFNMSAC_VV_M1_E64_MASK |
19219 | 0U, // PseudoVFNMSAC_VV_M2_E16 |
19220 | 0U, // PseudoVFNMSAC_VV_M2_E16_MASK |
19221 | 0U, // PseudoVFNMSAC_VV_M2_E32 |
19222 | 0U, // PseudoVFNMSAC_VV_M2_E32_MASK |
19223 | 0U, // PseudoVFNMSAC_VV_M2_E64 |
19224 | 0U, // PseudoVFNMSAC_VV_M2_E64_MASK |
19225 | 0U, // PseudoVFNMSAC_VV_M4_E16 |
19226 | 0U, // PseudoVFNMSAC_VV_M4_E16_MASK |
19227 | 0U, // PseudoVFNMSAC_VV_M4_E32 |
19228 | 0U, // PseudoVFNMSAC_VV_M4_E32_MASK |
19229 | 0U, // PseudoVFNMSAC_VV_M4_E64 |
19230 | 0U, // PseudoVFNMSAC_VV_M4_E64_MASK |
19231 | 0U, // PseudoVFNMSAC_VV_M8_E16 |
19232 | 0U, // PseudoVFNMSAC_VV_M8_E16_MASK |
19233 | 0U, // PseudoVFNMSAC_VV_M8_E32 |
19234 | 0U, // PseudoVFNMSAC_VV_M8_E32_MASK |
19235 | 0U, // PseudoVFNMSAC_VV_M8_E64 |
19236 | 0U, // PseudoVFNMSAC_VV_M8_E64_MASK |
19237 | 0U, // PseudoVFNMSAC_VV_MF2_E16 |
19238 | 0U, // PseudoVFNMSAC_VV_MF2_E16_MASK |
19239 | 0U, // PseudoVFNMSAC_VV_MF2_E32 |
19240 | 0U, // PseudoVFNMSAC_VV_MF2_E32_MASK |
19241 | 0U, // PseudoVFNMSAC_VV_MF4_E16 |
19242 | 0U, // PseudoVFNMSAC_VV_MF4_E16_MASK |
19243 | 0U, // PseudoVFNMSUB_VFPR16_M1_E16 |
19244 | 0U, // PseudoVFNMSUB_VFPR16_M1_E16_MASK |
19245 | 0U, // PseudoVFNMSUB_VFPR16_M2_E16 |
19246 | 0U, // PseudoVFNMSUB_VFPR16_M2_E16_MASK |
19247 | 0U, // PseudoVFNMSUB_VFPR16_M4_E16 |
19248 | 0U, // PseudoVFNMSUB_VFPR16_M4_E16_MASK |
19249 | 0U, // PseudoVFNMSUB_VFPR16_M8_E16 |
19250 | 0U, // PseudoVFNMSUB_VFPR16_M8_E16_MASK |
19251 | 0U, // PseudoVFNMSUB_VFPR16_MF2_E16 |
19252 | 0U, // PseudoVFNMSUB_VFPR16_MF2_E16_MASK |
19253 | 0U, // PseudoVFNMSUB_VFPR16_MF4_E16 |
19254 | 0U, // PseudoVFNMSUB_VFPR16_MF4_E16_MASK |
19255 | 0U, // PseudoVFNMSUB_VFPR32_M1_E32 |
19256 | 0U, // PseudoVFNMSUB_VFPR32_M1_E32_MASK |
19257 | 0U, // PseudoVFNMSUB_VFPR32_M2_E32 |
19258 | 0U, // PseudoVFNMSUB_VFPR32_M2_E32_MASK |
19259 | 0U, // PseudoVFNMSUB_VFPR32_M4_E32 |
19260 | 0U, // PseudoVFNMSUB_VFPR32_M4_E32_MASK |
19261 | 0U, // PseudoVFNMSUB_VFPR32_M8_E32 |
19262 | 0U, // PseudoVFNMSUB_VFPR32_M8_E32_MASK |
19263 | 0U, // PseudoVFNMSUB_VFPR32_MF2_E32 |
19264 | 0U, // PseudoVFNMSUB_VFPR32_MF2_E32_MASK |
19265 | 0U, // PseudoVFNMSUB_VFPR64_M1_E64 |
19266 | 0U, // PseudoVFNMSUB_VFPR64_M1_E64_MASK |
19267 | 0U, // PseudoVFNMSUB_VFPR64_M2_E64 |
19268 | 0U, // PseudoVFNMSUB_VFPR64_M2_E64_MASK |
19269 | 0U, // PseudoVFNMSUB_VFPR64_M4_E64 |
19270 | 0U, // PseudoVFNMSUB_VFPR64_M4_E64_MASK |
19271 | 0U, // PseudoVFNMSUB_VFPR64_M8_E64 |
19272 | 0U, // PseudoVFNMSUB_VFPR64_M8_E64_MASK |
19273 | 0U, // PseudoVFNMSUB_VV_M1_E16 |
19274 | 0U, // PseudoVFNMSUB_VV_M1_E16_MASK |
19275 | 0U, // PseudoVFNMSUB_VV_M1_E32 |
19276 | 0U, // PseudoVFNMSUB_VV_M1_E32_MASK |
19277 | 0U, // PseudoVFNMSUB_VV_M1_E64 |
19278 | 0U, // PseudoVFNMSUB_VV_M1_E64_MASK |
19279 | 0U, // PseudoVFNMSUB_VV_M2_E16 |
19280 | 0U, // PseudoVFNMSUB_VV_M2_E16_MASK |
19281 | 0U, // PseudoVFNMSUB_VV_M2_E32 |
19282 | 0U, // PseudoVFNMSUB_VV_M2_E32_MASK |
19283 | 0U, // PseudoVFNMSUB_VV_M2_E64 |
19284 | 0U, // PseudoVFNMSUB_VV_M2_E64_MASK |
19285 | 0U, // PseudoVFNMSUB_VV_M4_E16 |
19286 | 0U, // PseudoVFNMSUB_VV_M4_E16_MASK |
19287 | 0U, // PseudoVFNMSUB_VV_M4_E32 |
19288 | 0U, // PseudoVFNMSUB_VV_M4_E32_MASK |
19289 | 0U, // PseudoVFNMSUB_VV_M4_E64 |
19290 | 0U, // PseudoVFNMSUB_VV_M4_E64_MASK |
19291 | 0U, // PseudoVFNMSUB_VV_M8_E16 |
19292 | 0U, // PseudoVFNMSUB_VV_M8_E16_MASK |
19293 | 0U, // PseudoVFNMSUB_VV_M8_E32 |
19294 | 0U, // PseudoVFNMSUB_VV_M8_E32_MASK |
19295 | 0U, // PseudoVFNMSUB_VV_M8_E64 |
19296 | 0U, // PseudoVFNMSUB_VV_M8_E64_MASK |
19297 | 0U, // PseudoVFNMSUB_VV_MF2_E16 |
19298 | 0U, // PseudoVFNMSUB_VV_MF2_E16_MASK |
19299 | 0U, // PseudoVFNMSUB_VV_MF2_E32 |
19300 | 0U, // PseudoVFNMSUB_VV_MF2_E32_MASK |
19301 | 0U, // PseudoVFNMSUB_VV_MF4_E16 |
19302 | 0U, // PseudoVFNMSUB_VV_MF4_E16_MASK |
19303 | 0U, // PseudoVFRDIV_VFPR16_M1_E16 |
19304 | 0U, // PseudoVFRDIV_VFPR16_M1_E16_MASK |
19305 | 0U, // PseudoVFRDIV_VFPR16_M2_E16 |
19306 | 0U, // PseudoVFRDIV_VFPR16_M2_E16_MASK |
19307 | 0U, // PseudoVFRDIV_VFPR16_M4_E16 |
19308 | 0U, // PseudoVFRDIV_VFPR16_M4_E16_MASK |
19309 | 0U, // PseudoVFRDIV_VFPR16_M8_E16 |
19310 | 0U, // PseudoVFRDIV_VFPR16_M8_E16_MASK |
19311 | 0U, // PseudoVFRDIV_VFPR16_MF2_E16 |
19312 | 0U, // PseudoVFRDIV_VFPR16_MF2_E16_MASK |
19313 | 0U, // PseudoVFRDIV_VFPR16_MF4_E16 |
19314 | 0U, // PseudoVFRDIV_VFPR16_MF4_E16_MASK |
19315 | 0U, // PseudoVFRDIV_VFPR32_M1_E32 |
19316 | 0U, // PseudoVFRDIV_VFPR32_M1_E32_MASK |
19317 | 0U, // PseudoVFRDIV_VFPR32_M2_E32 |
19318 | 0U, // PseudoVFRDIV_VFPR32_M2_E32_MASK |
19319 | 0U, // PseudoVFRDIV_VFPR32_M4_E32 |
19320 | 0U, // PseudoVFRDIV_VFPR32_M4_E32_MASK |
19321 | 0U, // PseudoVFRDIV_VFPR32_M8_E32 |
19322 | 0U, // PseudoVFRDIV_VFPR32_M8_E32_MASK |
19323 | 0U, // PseudoVFRDIV_VFPR32_MF2_E32 |
19324 | 0U, // PseudoVFRDIV_VFPR32_MF2_E32_MASK |
19325 | 0U, // PseudoVFRDIV_VFPR64_M1_E64 |
19326 | 0U, // PseudoVFRDIV_VFPR64_M1_E64_MASK |
19327 | 0U, // PseudoVFRDIV_VFPR64_M2_E64 |
19328 | 0U, // PseudoVFRDIV_VFPR64_M2_E64_MASK |
19329 | 0U, // PseudoVFRDIV_VFPR64_M4_E64 |
19330 | 0U, // PseudoVFRDIV_VFPR64_M4_E64_MASK |
19331 | 0U, // PseudoVFRDIV_VFPR64_M8_E64 |
19332 | 0U, // PseudoVFRDIV_VFPR64_M8_E64_MASK |
19333 | 0U, // PseudoVFREC7_V_M1_E16 |
19334 | 0U, // PseudoVFREC7_V_M1_E16_MASK |
19335 | 0U, // PseudoVFREC7_V_M1_E32 |
19336 | 0U, // PseudoVFREC7_V_M1_E32_MASK |
19337 | 0U, // PseudoVFREC7_V_M1_E64 |
19338 | 0U, // PseudoVFREC7_V_M1_E64_MASK |
19339 | 0U, // PseudoVFREC7_V_M2_E16 |
19340 | 0U, // PseudoVFREC7_V_M2_E16_MASK |
19341 | 0U, // PseudoVFREC7_V_M2_E32 |
19342 | 0U, // PseudoVFREC7_V_M2_E32_MASK |
19343 | 0U, // PseudoVFREC7_V_M2_E64 |
19344 | 0U, // PseudoVFREC7_V_M2_E64_MASK |
19345 | 0U, // PseudoVFREC7_V_M4_E16 |
19346 | 0U, // PseudoVFREC7_V_M4_E16_MASK |
19347 | 0U, // PseudoVFREC7_V_M4_E32 |
19348 | 0U, // PseudoVFREC7_V_M4_E32_MASK |
19349 | 0U, // PseudoVFREC7_V_M4_E64 |
19350 | 0U, // PseudoVFREC7_V_M4_E64_MASK |
19351 | 0U, // PseudoVFREC7_V_M8_E16 |
19352 | 0U, // PseudoVFREC7_V_M8_E16_MASK |
19353 | 0U, // PseudoVFREC7_V_M8_E32 |
19354 | 0U, // PseudoVFREC7_V_M8_E32_MASK |
19355 | 0U, // PseudoVFREC7_V_M8_E64 |
19356 | 0U, // PseudoVFREC7_V_M8_E64_MASK |
19357 | 0U, // PseudoVFREC7_V_MF2_E16 |
19358 | 0U, // PseudoVFREC7_V_MF2_E16_MASK |
19359 | 0U, // PseudoVFREC7_V_MF2_E32 |
19360 | 0U, // PseudoVFREC7_V_MF2_E32_MASK |
19361 | 0U, // PseudoVFREC7_V_MF4_E16 |
19362 | 0U, // PseudoVFREC7_V_MF4_E16_MASK |
19363 | 0U, // PseudoVFREDMAX_VS_M1_E16 |
19364 | 0U, // PseudoVFREDMAX_VS_M1_E16_MASK |
19365 | 0U, // PseudoVFREDMAX_VS_M1_E32 |
19366 | 0U, // PseudoVFREDMAX_VS_M1_E32_MASK |
19367 | 0U, // PseudoVFREDMAX_VS_M1_E64 |
19368 | 0U, // PseudoVFREDMAX_VS_M1_E64_MASK |
19369 | 0U, // PseudoVFREDMAX_VS_M2_E16 |
19370 | 0U, // PseudoVFREDMAX_VS_M2_E16_MASK |
19371 | 0U, // PseudoVFREDMAX_VS_M2_E32 |
19372 | 0U, // PseudoVFREDMAX_VS_M2_E32_MASK |
19373 | 0U, // PseudoVFREDMAX_VS_M2_E64 |
19374 | 0U, // PseudoVFREDMAX_VS_M2_E64_MASK |
19375 | 0U, // PseudoVFREDMAX_VS_M4_E16 |
19376 | 0U, // PseudoVFREDMAX_VS_M4_E16_MASK |
19377 | 0U, // PseudoVFREDMAX_VS_M4_E32 |
19378 | 0U, // PseudoVFREDMAX_VS_M4_E32_MASK |
19379 | 0U, // PseudoVFREDMAX_VS_M4_E64 |
19380 | 0U, // PseudoVFREDMAX_VS_M4_E64_MASK |
19381 | 0U, // PseudoVFREDMAX_VS_M8_E16 |
19382 | 0U, // PseudoVFREDMAX_VS_M8_E16_MASK |
19383 | 0U, // PseudoVFREDMAX_VS_M8_E32 |
19384 | 0U, // PseudoVFREDMAX_VS_M8_E32_MASK |
19385 | 0U, // PseudoVFREDMAX_VS_M8_E64 |
19386 | 0U, // PseudoVFREDMAX_VS_M8_E64_MASK |
19387 | 0U, // PseudoVFREDMAX_VS_MF2_E16 |
19388 | 0U, // PseudoVFREDMAX_VS_MF2_E16_MASK |
19389 | 0U, // PseudoVFREDMAX_VS_MF2_E32 |
19390 | 0U, // PseudoVFREDMAX_VS_MF2_E32_MASK |
19391 | 0U, // PseudoVFREDMAX_VS_MF4_E16 |
19392 | 0U, // PseudoVFREDMAX_VS_MF4_E16_MASK |
19393 | 0U, // PseudoVFREDMIN_VS_M1_E16 |
19394 | 0U, // PseudoVFREDMIN_VS_M1_E16_MASK |
19395 | 0U, // PseudoVFREDMIN_VS_M1_E32 |
19396 | 0U, // PseudoVFREDMIN_VS_M1_E32_MASK |
19397 | 0U, // PseudoVFREDMIN_VS_M1_E64 |
19398 | 0U, // PseudoVFREDMIN_VS_M1_E64_MASK |
19399 | 0U, // PseudoVFREDMIN_VS_M2_E16 |
19400 | 0U, // PseudoVFREDMIN_VS_M2_E16_MASK |
19401 | 0U, // PseudoVFREDMIN_VS_M2_E32 |
19402 | 0U, // PseudoVFREDMIN_VS_M2_E32_MASK |
19403 | 0U, // PseudoVFREDMIN_VS_M2_E64 |
19404 | 0U, // PseudoVFREDMIN_VS_M2_E64_MASK |
19405 | 0U, // PseudoVFREDMIN_VS_M4_E16 |
19406 | 0U, // PseudoVFREDMIN_VS_M4_E16_MASK |
19407 | 0U, // PseudoVFREDMIN_VS_M4_E32 |
19408 | 0U, // PseudoVFREDMIN_VS_M4_E32_MASK |
19409 | 0U, // PseudoVFREDMIN_VS_M4_E64 |
19410 | 0U, // PseudoVFREDMIN_VS_M4_E64_MASK |
19411 | 0U, // PseudoVFREDMIN_VS_M8_E16 |
19412 | 0U, // PseudoVFREDMIN_VS_M8_E16_MASK |
19413 | 0U, // PseudoVFREDMIN_VS_M8_E32 |
19414 | 0U, // PseudoVFREDMIN_VS_M8_E32_MASK |
19415 | 0U, // PseudoVFREDMIN_VS_M8_E64 |
19416 | 0U, // PseudoVFREDMIN_VS_M8_E64_MASK |
19417 | 0U, // PseudoVFREDMIN_VS_MF2_E16 |
19418 | 0U, // PseudoVFREDMIN_VS_MF2_E16_MASK |
19419 | 0U, // PseudoVFREDMIN_VS_MF2_E32 |
19420 | 0U, // PseudoVFREDMIN_VS_MF2_E32_MASK |
19421 | 0U, // PseudoVFREDMIN_VS_MF4_E16 |
19422 | 0U, // PseudoVFREDMIN_VS_MF4_E16_MASK |
19423 | 0U, // PseudoVFREDOSUM_VS_M1_E16 |
19424 | 0U, // PseudoVFREDOSUM_VS_M1_E16_MASK |
19425 | 0U, // PseudoVFREDOSUM_VS_M1_E32 |
19426 | 0U, // PseudoVFREDOSUM_VS_M1_E32_MASK |
19427 | 0U, // PseudoVFREDOSUM_VS_M1_E64 |
19428 | 0U, // PseudoVFREDOSUM_VS_M1_E64_MASK |
19429 | 0U, // PseudoVFREDOSUM_VS_M2_E16 |
19430 | 0U, // PseudoVFREDOSUM_VS_M2_E16_MASK |
19431 | 0U, // PseudoVFREDOSUM_VS_M2_E32 |
19432 | 0U, // PseudoVFREDOSUM_VS_M2_E32_MASK |
19433 | 0U, // PseudoVFREDOSUM_VS_M2_E64 |
19434 | 0U, // PseudoVFREDOSUM_VS_M2_E64_MASK |
19435 | 0U, // PseudoVFREDOSUM_VS_M4_E16 |
19436 | 0U, // PseudoVFREDOSUM_VS_M4_E16_MASK |
19437 | 0U, // PseudoVFREDOSUM_VS_M4_E32 |
19438 | 0U, // PseudoVFREDOSUM_VS_M4_E32_MASK |
19439 | 0U, // PseudoVFREDOSUM_VS_M4_E64 |
19440 | 0U, // PseudoVFREDOSUM_VS_M4_E64_MASK |
19441 | 0U, // PseudoVFREDOSUM_VS_M8_E16 |
19442 | 0U, // PseudoVFREDOSUM_VS_M8_E16_MASK |
19443 | 0U, // PseudoVFREDOSUM_VS_M8_E32 |
19444 | 0U, // PseudoVFREDOSUM_VS_M8_E32_MASK |
19445 | 0U, // PseudoVFREDOSUM_VS_M8_E64 |
19446 | 0U, // PseudoVFREDOSUM_VS_M8_E64_MASK |
19447 | 0U, // PseudoVFREDOSUM_VS_MF2_E16 |
19448 | 0U, // PseudoVFREDOSUM_VS_MF2_E16_MASK |
19449 | 0U, // PseudoVFREDOSUM_VS_MF2_E32 |
19450 | 0U, // PseudoVFREDOSUM_VS_MF2_E32_MASK |
19451 | 0U, // PseudoVFREDOSUM_VS_MF4_E16 |
19452 | 0U, // PseudoVFREDOSUM_VS_MF4_E16_MASK |
19453 | 0U, // PseudoVFREDUSUM_VS_M1_E16 |
19454 | 0U, // PseudoVFREDUSUM_VS_M1_E16_MASK |
19455 | 0U, // PseudoVFREDUSUM_VS_M1_E32 |
19456 | 0U, // PseudoVFREDUSUM_VS_M1_E32_MASK |
19457 | 0U, // PseudoVFREDUSUM_VS_M1_E64 |
19458 | 0U, // PseudoVFREDUSUM_VS_M1_E64_MASK |
19459 | 0U, // PseudoVFREDUSUM_VS_M2_E16 |
19460 | 0U, // PseudoVFREDUSUM_VS_M2_E16_MASK |
19461 | 0U, // PseudoVFREDUSUM_VS_M2_E32 |
19462 | 0U, // PseudoVFREDUSUM_VS_M2_E32_MASK |
19463 | 0U, // PseudoVFREDUSUM_VS_M2_E64 |
19464 | 0U, // PseudoVFREDUSUM_VS_M2_E64_MASK |
19465 | 0U, // PseudoVFREDUSUM_VS_M4_E16 |
19466 | 0U, // PseudoVFREDUSUM_VS_M4_E16_MASK |
19467 | 0U, // PseudoVFREDUSUM_VS_M4_E32 |
19468 | 0U, // PseudoVFREDUSUM_VS_M4_E32_MASK |
19469 | 0U, // PseudoVFREDUSUM_VS_M4_E64 |
19470 | 0U, // PseudoVFREDUSUM_VS_M4_E64_MASK |
19471 | 0U, // PseudoVFREDUSUM_VS_M8_E16 |
19472 | 0U, // PseudoVFREDUSUM_VS_M8_E16_MASK |
19473 | 0U, // PseudoVFREDUSUM_VS_M8_E32 |
19474 | 0U, // PseudoVFREDUSUM_VS_M8_E32_MASK |
19475 | 0U, // PseudoVFREDUSUM_VS_M8_E64 |
19476 | 0U, // PseudoVFREDUSUM_VS_M8_E64_MASK |
19477 | 0U, // PseudoVFREDUSUM_VS_MF2_E16 |
19478 | 0U, // PseudoVFREDUSUM_VS_MF2_E16_MASK |
19479 | 0U, // PseudoVFREDUSUM_VS_MF2_E32 |
19480 | 0U, // PseudoVFREDUSUM_VS_MF2_E32_MASK |
19481 | 0U, // PseudoVFREDUSUM_VS_MF4_E16 |
19482 | 0U, // PseudoVFREDUSUM_VS_MF4_E16_MASK |
19483 | 0U, // PseudoVFROUND_NOEXCEPT_V_M1_MASK |
19484 | 0U, // PseudoVFROUND_NOEXCEPT_V_M2_MASK |
19485 | 0U, // PseudoVFROUND_NOEXCEPT_V_M4_MASK |
19486 | 0U, // PseudoVFROUND_NOEXCEPT_V_M8_MASK |
19487 | 0U, // PseudoVFROUND_NOEXCEPT_V_MF2_MASK |
19488 | 0U, // PseudoVFROUND_NOEXCEPT_V_MF4_MASK |
19489 | 0U, // PseudoVFRSQRT7_V_M1_E16 |
19490 | 0U, // PseudoVFRSQRT7_V_M1_E16_MASK |
19491 | 0U, // PseudoVFRSQRT7_V_M1_E32 |
19492 | 0U, // PseudoVFRSQRT7_V_M1_E32_MASK |
19493 | 0U, // PseudoVFRSQRT7_V_M1_E64 |
19494 | 0U, // PseudoVFRSQRT7_V_M1_E64_MASK |
19495 | 0U, // PseudoVFRSQRT7_V_M2_E16 |
19496 | 0U, // PseudoVFRSQRT7_V_M2_E16_MASK |
19497 | 0U, // PseudoVFRSQRT7_V_M2_E32 |
19498 | 0U, // PseudoVFRSQRT7_V_M2_E32_MASK |
19499 | 0U, // PseudoVFRSQRT7_V_M2_E64 |
19500 | 0U, // PseudoVFRSQRT7_V_M2_E64_MASK |
19501 | 0U, // PseudoVFRSQRT7_V_M4_E16 |
19502 | 0U, // PseudoVFRSQRT7_V_M4_E16_MASK |
19503 | 0U, // PseudoVFRSQRT7_V_M4_E32 |
19504 | 0U, // PseudoVFRSQRT7_V_M4_E32_MASK |
19505 | 0U, // PseudoVFRSQRT7_V_M4_E64 |
19506 | 0U, // PseudoVFRSQRT7_V_M4_E64_MASK |
19507 | 0U, // PseudoVFRSQRT7_V_M8_E16 |
19508 | 0U, // PseudoVFRSQRT7_V_M8_E16_MASK |
19509 | 0U, // PseudoVFRSQRT7_V_M8_E32 |
19510 | 0U, // PseudoVFRSQRT7_V_M8_E32_MASK |
19511 | 0U, // PseudoVFRSQRT7_V_M8_E64 |
19512 | 0U, // PseudoVFRSQRT7_V_M8_E64_MASK |
19513 | 0U, // PseudoVFRSQRT7_V_MF2_E16 |
19514 | 0U, // PseudoVFRSQRT7_V_MF2_E16_MASK |
19515 | 0U, // PseudoVFRSQRT7_V_MF2_E32 |
19516 | 0U, // PseudoVFRSQRT7_V_MF2_E32_MASK |
19517 | 0U, // PseudoVFRSQRT7_V_MF4_E16 |
19518 | 0U, // PseudoVFRSQRT7_V_MF4_E16_MASK |
19519 | 0U, // PseudoVFRSUB_VFPR16_M1_E16 |
19520 | 0U, // PseudoVFRSUB_VFPR16_M1_E16_MASK |
19521 | 0U, // PseudoVFRSUB_VFPR16_M2_E16 |
19522 | 0U, // PseudoVFRSUB_VFPR16_M2_E16_MASK |
19523 | 0U, // PseudoVFRSUB_VFPR16_M4_E16 |
19524 | 0U, // PseudoVFRSUB_VFPR16_M4_E16_MASK |
19525 | 0U, // PseudoVFRSUB_VFPR16_M8_E16 |
19526 | 0U, // PseudoVFRSUB_VFPR16_M8_E16_MASK |
19527 | 0U, // PseudoVFRSUB_VFPR16_MF2_E16 |
19528 | 0U, // PseudoVFRSUB_VFPR16_MF2_E16_MASK |
19529 | 0U, // PseudoVFRSUB_VFPR16_MF4_E16 |
19530 | 0U, // PseudoVFRSUB_VFPR16_MF4_E16_MASK |
19531 | 0U, // PseudoVFRSUB_VFPR32_M1_E32 |
19532 | 0U, // PseudoVFRSUB_VFPR32_M1_E32_MASK |
19533 | 0U, // PseudoVFRSUB_VFPR32_M2_E32 |
19534 | 0U, // PseudoVFRSUB_VFPR32_M2_E32_MASK |
19535 | 0U, // PseudoVFRSUB_VFPR32_M4_E32 |
19536 | 0U, // PseudoVFRSUB_VFPR32_M4_E32_MASK |
19537 | 0U, // PseudoVFRSUB_VFPR32_M8_E32 |
19538 | 0U, // PseudoVFRSUB_VFPR32_M8_E32_MASK |
19539 | 0U, // PseudoVFRSUB_VFPR32_MF2_E32 |
19540 | 0U, // PseudoVFRSUB_VFPR32_MF2_E32_MASK |
19541 | 0U, // PseudoVFRSUB_VFPR64_M1_E64 |
19542 | 0U, // PseudoVFRSUB_VFPR64_M1_E64_MASK |
19543 | 0U, // PseudoVFRSUB_VFPR64_M2_E64 |
19544 | 0U, // PseudoVFRSUB_VFPR64_M2_E64_MASK |
19545 | 0U, // PseudoVFRSUB_VFPR64_M4_E64 |
19546 | 0U, // PseudoVFRSUB_VFPR64_M4_E64_MASK |
19547 | 0U, // PseudoVFRSUB_VFPR64_M8_E64 |
19548 | 0U, // PseudoVFRSUB_VFPR64_M8_E64_MASK |
19549 | 0U, // PseudoVFSGNJN_VFPR16_M1_E16 |
19550 | 0U, // PseudoVFSGNJN_VFPR16_M1_E16_MASK |
19551 | 0U, // PseudoVFSGNJN_VFPR16_M2_E16 |
19552 | 0U, // PseudoVFSGNJN_VFPR16_M2_E16_MASK |
19553 | 0U, // PseudoVFSGNJN_VFPR16_M4_E16 |
19554 | 0U, // PseudoVFSGNJN_VFPR16_M4_E16_MASK |
19555 | 0U, // PseudoVFSGNJN_VFPR16_M8_E16 |
19556 | 0U, // PseudoVFSGNJN_VFPR16_M8_E16_MASK |
19557 | 0U, // PseudoVFSGNJN_VFPR16_MF2_E16 |
19558 | 0U, // PseudoVFSGNJN_VFPR16_MF2_E16_MASK |
19559 | 0U, // PseudoVFSGNJN_VFPR16_MF4_E16 |
19560 | 0U, // PseudoVFSGNJN_VFPR16_MF4_E16_MASK |
19561 | 0U, // PseudoVFSGNJN_VFPR32_M1_E32 |
19562 | 0U, // PseudoVFSGNJN_VFPR32_M1_E32_MASK |
19563 | 0U, // PseudoVFSGNJN_VFPR32_M2_E32 |
19564 | 0U, // PseudoVFSGNJN_VFPR32_M2_E32_MASK |
19565 | 0U, // PseudoVFSGNJN_VFPR32_M4_E32 |
19566 | 0U, // PseudoVFSGNJN_VFPR32_M4_E32_MASK |
19567 | 0U, // PseudoVFSGNJN_VFPR32_M8_E32 |
19568 | 0U, // PseudoVFSGNJN_VFPR32_M8_E32_MASK |
19569 | 0U, // PseudoVFSGNJN_VFPR32_MF2_E32 |
19570 | 0U, // PseudoVFSGNJN_VFPR32_MF2_E32_MASK |
19571 | 0U, // PseudoVFSGNJN_VFPR64_M1_E64 |
19572 | 0U, // PseudoVFSGNJN_VFPR64_M1_E64_MASK |
19573 | 0U, // PseudoVFSGNJN_VFPR64_M2_E64 |
19574 | 0U, // PseudoVFSGNJN_VFPR64_M2_E64_MASK |
19575 | 0U, // PseudoVFSGNJN_VFPR64_M4_E64 |
19576 | 0U, // PseudoVFSGNJN_VFPR64_M4_E64_MASK |
19577 | 0U, // PseudoVFSGNJN_VFPR64_M8_E64 |
19578 | 0U, // PseudoVFSGNJN_VFPR64_M8_E64_MASK |
19579 | 0U, // PseudoVFSGNJN_VV_M1_E16 |
19580 | 0U, // PseudoVFSGNJN_VV_M1_E16_MASK |
19581 | 0U, // PseudoVFSGNJN_VV_M1_E32 |
19582 | 0U, // PseudoVFSGNJN_VV_M1_E32_MASK |
19583 | 0U, // PseudoVFSGNJN_VV_M1_E64 |
19584 | 0U, // PseudoVFSGNJN_VV_M1_E64_MASK |
19585 | 0U, // PseudoVFSGNJN_VV_M2_E16 |
19586 | 0U, // PseudoVFSGNJN_VV_M2_E16_MASK |
19587 | 0U, // PseudoVFSGNJN_VV_M2_E32 |
19588 | 0U, // PseudoVFSGNJN_VV_M2_E32_MASK |
19589 | 0U, // PseudoVFSGNJN_VV_M2_E64 |
19590 | 0U, // PseudoVFSGNJN_VV_M2_E64_MASK |
19591 | 0U, // PseudoVFSGNJN_VV_M4_E16 |
19592 | 0U, // PseudoVFSGNJN_VV_M4_E16_MASK |
19593 | 0U, // PseudoVFSGNJN_VV_M4_E32 |
19594 | 0U, // PseudoVFSGNJN_VV_M4_E32_MASK |
19595 | 0U, // PseudoVFSGNJN_VV_M4_E64 |
19596 | 0U, // PseudoVFSGNJN_VV_M4_E64_MASK |
19597 | 0U, // PseudoVFSGNJN_VV_M8_E16 |
19598 | 0U, // PseudoVFSGNJN_VV_M8_E16_MASK |
19599 | 0U, // PseudoVFSGNJN_VV_M8_E32 |
19600 | 0U, // PseudoVFSGNJN_VV_M8_E32_MASK |
19601 | 0U, // PseudoVFSGNJN_VV_M8_E64 |
19602 | 0U, // PseudoVFSGNJN_VV_M8_E64_MASK |
19603 | 0U, // PseudoVFSGNJN_VV_MF2_E16 |
19604 | 0U, // PseudoVFSGNJN_VV_MF2_E16_MASK |
19605 | 0U, // PseudoVFSGNJN_VV_MF2_E32 |
19606 | 0U, // PseudoVFSGNJN_VV_MF2_E32_MASK |
19607 | 0U, // PseudoVFSGNJN_VV_MF4_E16 |
19608 | 0U, // PseudoVFSGNJN_VV_MF4_E16_MASK |
19609 | 0U, // PseudoVFSGNJX_VFPR16_M1_E16 |
19610 | 0U, // PseudoVFSGNJX_VFPR16_M1_E16_MASK |
19611 | 0U, // PseudoVFSGNJX_VFPR16_M2_E16 |
19612 | 0U, // PseudoVFSGNJX_VFPR16_M2_E16_MASK |
19613 | 0U, // PseudoVFSGNJX_VFPR16_M4_E16 |
19614 | 0U, // PseudoVFSGNJX_VFPR16_M4_E16_MASK |
19615 | 0U, // PseudoVFSGNJX_VFPR16_M8_E16 |
19616 | 0U, // PseudoVFSGNJX_VFPR16_M8_E16_MASK |
19617 | 0U, // PseudoVFSGNJX_VFPR16_MF2_E16 |
19618 | 0U, // PseudoVFSGNJX_VFPR16_MF2_E16_MASK |
19619 | 0U, // PseudoVFSGNJX_VFPR16_MF4_E16 |
19620 | 0U, // PseudoVFSGNJX_VFPR16_MF4_E16_MASK |
19621 | 0U, // PseudoVFSGNJX_VFPR32_M1_E32 |
19622 | 0U, // PseudoVFSGNJX_VFPR32_M1_E32_MASK |
19623 | 0U, // PseudoVFSGNJX_VFPR32_M2_E32 |
19624 | 0U, // PseudoVFSGNJX_VFPR32_M2_E32_MASK |
19625 | 0U, // PseudoVFSGNJX_VFPR32_M4_E32 |
19626 | 0U, // PseudoVFSGNJX_VFPR32_M4_E32_MASK |
19627 | 0U, // PseudoVFSGNJX_VFPR32_M8_E32 |
19628 | 0U, // PseudoVFSGNJX_VFPR32_M8_E32_MASK |
19629 | 0U, // PseudoVFSGNJX_VFPR32_MF2_E32 |
19630 | 0U, // PseudoVFSGNJX_VFPR32_MF2_E32_MASK |
19631 | 0U, // PseudoVFSGNJX_VFPR64_M1_E64 |
19632 | 0U, // PseudoVFSGNJX_VFPR64_M1_E64_MASK |
19633 | 0U, // PseudoVFSGNJX_VFPR64_M2_E64 |
19634 | 0U, // PseudoVFSGNJX_VFPR64_M2_E64_MASK |
19635 | 0U, // PseudoVFSGNJX_VFPR64_M4_E64 |
19636 | 0U, // PseudoVFSGNJX_VFPR64_M4_E64_MASK |
19637 | 0U, // PseudoVFSGNJX_VFPR64_M8_E64 |
19638 | 0U, // PseudoVFSGNJX_VFPR64_M8_E64_MASK |
19639 | 0U, // PseudoVFSGNJX_VV_M1_E16 |
19640 | 0U, // PseudoVFSGNJX_VV_M1_E16_MASK |
19641 | 0U, // PseudoVFSGNJX_VV_M1_E32 |
19642 | 0U, // PseudoVFSGNJX_VV_M1_E32_MASK |
19643 | 0U, // PseudoVFSGNJX_VV_M1_E64 |
19644 | 0U, // PseudoVFSGNJX_VV_M1_E64_MASK |
19645 | 0U, // PseudoVFSGNJX_VV_M2_E16 |
19646 | 0U, // PseudoVFSGNJX_VV_M2_E16_MASK |
19647 | 0U, // PseudoVFSGNJX_VV_M2_E32 |
19648 | 0U, // PseudoVFSGNJX_VV_M2_E32_MASK |
19649 | 0U, // PseudoVFSGNJX_VV_M2_E64 |
19650 | 0U, // PseudoVFSGNJX_VV_M2_E64_MASK |
19651 | 0U, // PseudoVFSGNJX_VV_M4_E16 |
19652 | 0U, // PseudoVFSGNJX_VV_M4_E16_MASK |
19653 | 0U, // PseudoVFSGNJX_VV_M4_E32 |
19654 | 0U, // PseudoVFSGNJX_VV_M4_E32_MASK |
19655 | 0U, // PseudoVFSGNJX_VV_M4_E64 |
19656 | 0U, // PseudoVFSGNJX_VV_M4_E64_MASK |
19657 | 0U, // PseudoVFSGNJX_VV_M8_E16 |
19658 | 0U, // PseudoVFSGNJX_VV_M8_E16_MASK |
19659 | 0U, // PseudoVFSGNJX_VV_M8_E32 |
19660 | 0U, // PseudoVFSGNJX_VV_M8_E32_MASK |
19661 | 0U, // PseudoVFSGNJX_VV_M8_E64 |
19662 | 0U, // PseudoVFSGNJX_VV_M8_E64_MASK |
19663 | 0U, // PseudoVFSGNJX_VV_MF2_E16 |
19664 | 0U, // PseudoVFSGNJX_VV_MF2_E16_MASK |
19665 | 0U, // PseudoVFSGNJX_VV_MF2_E32 |
19666 | 0U, // PseudoVFSGNJX_VV_MF2_E32_MASK |
19667 | 0U, // PseudoVFSGNJX_VV_MF4_E16 |
19668 | 0U, // PseudoVFSGNJX_VV_MF4_E16_MASK |
19669 | 0U, // PseudoVFSGNJ_VFPR16_M1_E16 |
19670 | 0U, // PseudoVFSGNJ_VFPR16_M1_E16_MASK |
19671 | 0U, // PseudoVFSGNJ_VFPR16_M2_E16 |
19672 | 0U, // PseudoVFSGNJ_VFPR16_M2_E16_MASK |
19673 | 0U, // PseudoVFSGNJ_VFPR16_M4_E16 |
19674 | 0U, // PseudoVFSGNJ_VFPR16_M4_E16_MASK |
19675 | 0U, // PseudoVFSGNJ_VFPR16_M8_E16 |
19676 | 0U, // PseudoVFSGNJ_VFPR16_M8_E16_MASK |
19677 | 0U, // PseudoVFSGNJ_VFPR16_MF2_E16 |
19678 | 0U, // PseudoVFSGNJ_VFPR16_MF2_E16_MASK |
19679 | 0U, // PseudoVFSGNJ_VFPR16_MF4_E16 |
19680 | 0U, // PseudoVFSGNJ_VFPR16_MF4_E16_MASK |
19681 | 0U, // PseudoVFSGNJ_VFPR32_M1_E32 |
19682 | 0U, // PseudoVFSGNJ_VFPR32_M1_E32_MASK |
19683 | 0U, // PseudoVFSGNJ_VFPR32_M2_E32 |
19684 | 0U, // PseudoVFSGNJ_VFPR32_M2_E32_MASK |
19685 | 0U, // PseudoVFSGNJ_VFPR32_M4_E32 |
19686 | 0U, // PseudoVFSGNJ_VFPR32_M4_E32_MASK |
19687 | 0U, // PseudoVFSGNJ_VFPR32_M8_E32 |
19688 | 0U, // PseudoVFSGNJ_VFPR32_M8_E32_MASK |
19689 | 0U, // PseudoVFSGNJ_VFPR32_MF2_E32 |
19690 | 0U, // PseudoVFSGNJ_VFPR32_MF2_E32_MASK |
19691 | 0U, // PseudoVFSGNJ_VFPR64_M1_E64 |
19692 | 0U, // PseudoVFSGNJ_VFPR64_M1_E64_MASK |
19693 | 0U, // PseudoVFSGNJ_VFPR64_M2_E64 |
19694 | 0U, // PseudoVFSGNJ_VFPR64_M2_E64_MASK |
19695 | 0U, // PseudoVFSGNJ_VFPR64_M4_E64 |
19696 | 0U, // PseudoVFSGNJ_VFPR64_M4_E64_MASK |
19697 | 0U, // PseudoVFSGNJ_VFPR64_M8_E64 |
19698 | 0U, // PseudoVFSGNJ_VFPR64_M8_E64_MASK |
19699 | 0U, // PseudoVFSGNJ_VV_M1_E16 |
19700 | 0U, // PseudoVFSGNJ_VV_M1_E16_MASK |
19701 | 0U, // PseudoVFSGNJ_VV_M1_E32 |
19702 | 0U, // PseudoVFSGNJ_VV_M1_E32_MASK |
19703 | 0U, // PseudoVFSGNJ_VV_M1_E64 |
19704 | 0U, // PseudoVFSGNJ_VV_M1_E64_MASK |
19705 | 0U, // PseudoVFSGNJ_VV_M2_E16 |
19706 | 0U, // PseudoVFSGNJ_VV_M2_E16_MASK |
19707 | 0U, // PseudoVFSGNJ_VV_M2_E32 |
19708 | 0U, // PseudoVFSGNJ_VV_M2_E32_MASK |
19709 | 0U, // PseudoVFSGNJ_VV_M2_E64 |
19710 | 0U, // PseudoVFSGNJ_VV_M2_E64_MASK |
19711 | 0U, // PseudoVFSGNJ_VV_M4_E16 |
19712 | 0U, // PseudoVFSGNJ_VV_M4_E16_MASK |
19713 | 0U, // PseudoVFSGNJ_VV_M4_E32 |
19714 | 0U, // PseudoVFSGNJ_VV_M4_E32_MASK |
19715 | 0U, // PseudoVFSGNJ_VV_M4_E64 |
19716 | 0U, // PseudoVFSGNJ_VV_M4_E64_MASK |
19717 | 0U, // PseudoVFSGNJ_VV_M8_E16 |
19718 | 0U, // PseudoVFSGNJ_VV_M8_E16_MASK |
19719 | 0U, // PseudoVFSGNJ_VV_M8_E32 |
19720 | 0U, // PseudoVFSGNJ_VV_M8_E32_MASK |
19721 | 0U, // PseudoVFSGNJ_VV_M8_E64 |
19722 | 0U, // PseudoVFSGNJ_VV_M8_E64_MASK |
19723 | 0U, // PseudoVFSGNJ_VV_MF2_E16 |
19724 | 0U, // PseudoVFSGNJ_VV_MF2_E16_MASK |
19725 | 0U, // PseudoVFSGNJ_VV_MF2_E32 |
19726 | 0U, // PseudoVFSGNJ_VV_MF2_E32_MASK |
19727 | 0U, // PseudoVFSGNJ_VV_MF4_E16 |
19728 | 0U, // PseudoVFSGNJ_VV_MF4_E16_MASK |
19729 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M1 |
19730 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M1_MASK |
19731 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M2 |
19732 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M2_MASK |
19733 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M4 |
19734 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M4_MASK |
19735 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M8 |
19736 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_M8_MASK |
19737 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_MF2 |
19738 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_MF2_MASK |
19739 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_MF4 |
19740 | 0U, // PseudoVFSLIDE1DOWN_VFPR16_MF4_MASK |
19741 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M1 |
19742 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M1_MASK |
19743 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M2 |
19744 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M2_MASK |
19745 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M4 |
19746 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M4_MASK |
19747 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M8 |
19748 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_M8_MASK |
19749 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_MF2 |
19750 | 0U, // PseudoVFSLIDE1DOWN_VFPR32_MF2_MASK |
19751 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M1 |
19752 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M1_MASK |
19753 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M2 |
19754 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M2_MASK |
19755 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M4 |
19756 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M4_MASK |
19757 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M8 |
19758 | 0U, // PseudoVFSLIDE1DOWN_VFPR64_M8_MASK |
19759 | 0U, // PseudoVFSLIDE1UP_VFPR16_M1 |
19760 | 0U, // PseudoVFSLIDE1UP_VFPR16_M1_MASK |
19761 | 0U, // PseudoVFSLIDE1UP_VFPR16_M2 |
19762 | 0U, // PseudoVFSLIDE1UP_VFPR16_M2_MASK |
19763 | 0U, // PseudoVFSLIDE1UP_VFPR16_M4 |
19764 | 0U, // PseudoVFSLIDE1UP_VFPR16_M4_MASK |
19765 | 0U, // PseudoVFSLIDE1UP_VFPR16_M8 |
19766 | 0U, // PseudoVFSLIDE1UP_VFPR16_M8_MASK |
19767 | 0U, // PseudoVFSLIDE1UP_VFPR16_MF2 |
19768 | 0U, // PseudoVFSLIDE1UP_VFPR16_MF2_MASK |
19769 | 0U, // PseudoVFSLIDE1UP_VFPR16_MF4 |
19770 | 0U, // PseudoVFSLIDE1UP_VFPR16_MF4_MASK |
19771 | 0U, // PseudoVFSLIDE1UP_VFPR32_M1 |
19772 | 0U, // PseudoVFSLIDE1UP_VFPR32_M1_MASK |
19773 | 0U, // PseudoVFSLIDE1UP_VFPR32_M2 |
19774 | 0U, // PseudoVFSLIDE1UP_VFPR32_M2_MASK |
19775 | 0U, // PseudoVFSLIDE1UP_VFPR32_M4 |
19776 | 0U, // PseudoVFSLIDE1UP_VFPR32_M4_MASK |
19777 | 0U, // PseudoVFSLIDE1UP_VFPR32_M8 |
19778 | 0U, // PseudoVFSLIDE1UP_VFPR32_M8_MASK |
19779 | 0U, // PseudoVFSLIDE1UP_VFPR32_MF2 |
19780 | 0U, // PseudoVFSLIDE1UP_VFPR32_MF2_MASK |
19781 | 0U, // PseudoVFSLIDE1UP_VFPR64_M1 |
19782 | 0U, // PseudoVFSLIDE1UP_VFPR64_M1_MASK |
19783 | 0U, // PseudoVFSLIDE1UP_VFPR64_M2 |
19784 | 0U, // PseudoVFSLIDE1UP_VFPR64_M2_MASK |
19785 | 0U, // PseudoVFSLIDE1UP_VFPR64_M4 |
19786 | 0U, // PseudoVFSLIDE1UP_VFPR64_M4_MASK |
19787 | 0U, // PseudoVFSLIDE1UP_VFPR64_M8 |
19788 | 0U, // PseudoVFSLIDE1UP_VFPR64_M8_MASK |
19789 | 0U, // PseudoVFSQRT_V_M1_E16 |
19790 | 0U, // PseudoVFSQRT_V_M1_E16_MASK |
19791 | 0U, // PseudoVFSQRT_V_M1_E32 |
19792 | 0U, // PseudoVFSQRT_V_M1_E32_MASK |
19793 | 0U, // PseudoVFSQRT_V_M1_E64 |
19794 | 0U, // PseudoVFSQRT_V_M1_E64_MASK |
19795 | 0U, // PseudoVFSQRT_V_M2_E16 |
19796 | 0U, // PseudoVFSQRT_V_M2_E16_MASK |
19797 | 0U, // PseudoVFSQRT_V_M2_E32 |
19798 | 0U, // PseudoVFSQRT_V_M2_E32_MASK |
19799 | 0U, // PseudoVFSQRT_V_M2_E64 |
19800 | 0U, // PseudoVFSQRT_V_M2_E64_MASK |
19801 | 0U, // PseudoVFSQRT_V_M4_E16 |
19802 | 0U, // PseudoVFSQRT_V_M4_E16_MASK |
19803 | 0U, // PseudoVFSQRT_V_M4_E32 |
19804 | 0U, // PseudoVFSQRT_V_M4_E32_MASK |
19805 | 0U, // PseudoVFSQRT_V_M4_E64 |
19806 | 0U, // PseudoVFSQRT_V_M4_E64_MASK |
19807 | 0U, // PseudoVFSQRT_V_M8_E16 |
19808 | 0U, // PseudoVFSQRT_V_M8_E16_MASK |
19809 | 0U, // PseudoVFSQRT_V_M8_E32 |
19810 | 0U, // PseudoVFSQRT_V_M8_E32_MASK |
19811 | 0U, // PseudoVFSQRT_V_M8_E64 |
19812 | 0U, // PseudoVFSQRT_V_M8_E64_MASK |
19813 | 0U, // PseudoVFSQRT_V_MF2_E16 |
19814 | 0U, // PseudoVFSQRT_V_MF2_E16_MASK |
19815 | 0U, // PseudoVFSQRT_V_MF2_E32 |
19816 | 0U, // PseudoVFSQRT_V_MF2_E32_MASK |
19817 | 0U, // PseudoVFSQRT_V_MF4_E16 |
19818 | 0U, // PseudoVFSQRT_V_MF4_E16_MASK |
19819 | 0U, // PseudoVFSUB_VFPR16_M1_E16 |
19820 | 0U, // PseudoVFSUB_VFPR16_M1_E16_MASK |
19821 | 0U, // PseudoVFSUB_VFPR16_M2_E16 |
19822 | 0U, // PseudoVFSUB_VFPR16_M2_E16_MASK |
19823 | 0U, // PseudoVFSUB_VFPR16_M4_E16 |
19824 | 0U, // PseudoVFSUB_VFPR16_M4_E16_MASK |
19825 | 0U, // PseudoVFSUB_VFPR16_M8_E16 |
19826 | 0U, // PseudoVFSUB_VFPR16_M8_E16_MASK |
19827 | 0U, // PseudoVFSUB_VFPR16_MF2_E16 |
19828 | 0U, // PseudoVFSUB_VFPR16_MF2_E16_MASK |
19829 | 0U, // PseudoVFSUB_VFPR16_MF4_E16 |
19830 | 0U, // PseudoVFSUB_VFPR16_MF4_E16_MASK |
19831 | 0U, // PseudoVFSUB_VFPR32_M1_E32 |
19832 | 0U, // PseudoVFSUB_VFPR32_M1_E32_MASK |
19833 | 0U, // PseudoVFSUB_VFPR32_M2_E32 |
19834 | 0U, // PseudoVFSUB_VFPR32_M2_E32_MASK |
19835 | 0U, // PseudoVFSUB_VFPR32_M4_E32 |
19836 | 0U, // PseudoVFSUB_VFPR32_M4_E32_MASK |
19837 | 0U, // PseudoVFSUB_VFPR32_M8_E32 |
19838 | 0U, // PseudoVFSUB_VFPR32_M8_E32_MASK |
19839 | 0U, // PseudoVFSUB_VFPR32_MF2_E32 |
19840 | 0U, // PseudoVFSUB_VFPR32_MF2_E32_MASK |
19841 | 0U, // PseudoVFSUB_VFPR64_M1_E64 |
19842 | 0U, // PseudoVFSUB_VFPR64_M1_E64_MASK |
19843 | 0U, // PseudoVFSUB_VFPR64_M2_E64 |
19844 | 0U, // PseudoVFSUB_VFPR64_M2_E64_MASK |
19845 | 0U, // PseudoVFSUB_VFPR64_M4_E64 |
19846 | 0U, // PseudoVFSUB_VFPR64_M4_E64_MASK |
19847 | 0U, // PseudoVFSUB_VFPR64_M8_E64 |
19848 | 0U, // PseudoVFSUB_VFPR64_M8_E64_MASK |
19849 | 0U, // PseudoVFSUB_VV_M1_E16 |
19850 | 0U, // PseudoVFSUB_VV_M1_E16_MASK |
19851 | 0U, // PseudoVFSUB_VV_M1_E32 |
19852 | 0U, // PseudoVFSUB_VV_M1_E32_MASK |
19853 | 0U, // PseudoVFSUB_VV_M1_E64 |
19854 | 0U, // PseudoVFSUB_VV_M1_E64_MASK |
19855 | 0U, // PseudoVFSUB_VV_M2_E16 |
19856 | 0U, // PseudoVFSUB_VV_M2_E16_MASK |
19857 | 0U, // PseudoVFSUB_VV_M2_E32 |
19858 | 0U, // PseudoVFSUB_VV_M2_E32_MASK |
19859 | 0U, // PseudoVFSUB_VV_M2_E64 |
19860 | 0U, // PseudoVFSUB_VV_M2_E64_MASK |
19861 | 0U, // PseudoVFSUB_VV_M4_E16 |
19862 | 0U, // PseudoVFSUB_VV_M4_E16_MASK |
19863 | 0U, // PseudoVFSUB_VV_M4_E32 |
19864 | 0U, // PseudoVFSUB_VV_M4_E32_MASK |
19865 | 0U, // PseudoVFSUB_VV_M4_E64 |
19866 | 0U, // PseudoVFSUB_VV_M4_E64_MASK |
19867 | 0U, // PseudoVFSUB_VV_M8_E16 |
19868 | 0U, // PseudoVFSUB_VV_M8_E16_MASK |
19869 | 0U, // PseudoVFSUB_VV_M8_E32 |
19870 | 0U, // PseudoVFSUB_VV_M8_E32_MASK |
19871 | 0U, // PseudoVFSUB_VV_M8_E64 |
19872 | 0U, // PseudoVFSUB_VV_M8_E64_MASK |
19873 | 0U, // PseudoVFSUB_VV_MF2_E16 |
19874 | 0U, // PseudoVFSUB_VV_MF2_E16_MASK |
19875 | 0U, // PseudoVFSUB_VV_MF2_E32 |
19876 | 0U, // PseudoVFSUB_VV_MF2_E32_MASK |
19877 | 0U, // PseudoVFSUB_VV_MF4_E16 |
19878 | 0U, // PseudoVFSUB_VV_MF4_E16_MASK |
19879 | 0U, // PseudoVFWADD_VFPR16_M1_E16 |
19880 | 0U, // PseudoVFWADD_VFPR16_M1_E16_MASK |
19881 | 0U, // PseudoVFWADD_VFPR16_M2_E16 |
19882 | 0U, // PseudoVFWADD_VFPR16_M2_E16_MASK |
19883 | 0U, // PseudoVFWADD_VFPR16_M4_E16 |
19884 | 0U, // PseudoVFWADD_VFPR16_M4_E16_MASK |
19885 | 0U, // PseudoVFWADD_VFPR16_MF2_E16 |
19886 | 0U, // PseudoVFWADD_VFPR16_MF2_E16_MASK |
19887 | 0U, // PseudoVFWADD_VFPR16_MF4_E16 |
19888 | 0U, // PseudoVFWADD_VFPR16_MF4_E16_MASK |
19889 | 0U, // PseudoVFWADD_VFPR32_M1_E32 |
19890 | 0U, // PseudoVFWADD_VFPR32_M1_E32_MASK |
19891 | 0U, // PseudoVFWADD_VFPR32_M2_E32 |
19892 | 0U, // PseudoVFWADD_VFPR32_M2_E32_MASK |
19893 | 0U, // PseudoVFWADD_VFPR32_M4_E32 |
19894 | 0U, // PseudoVFWADD_VFPR32_M4_E32_MASK |
19895 | 0U, // PseudoVFWADD_VFPR32_MF2_E32 |
19896 | 0U, // PseudoVFWADD_VFPR32_MF2_E32_MASK |
19897 | 0U, // PseudoVFWADD_VV_M1_E16 |
19898 | 0U, // PseudoVFWADD_VV_M1_E16_MASK |
19899 | 0U, // PseudoVFWADD_VV_M1_E32 |
19900 | 0U, // PseudoVFWADD_VV_M1_E32_MASK |
19901 | 0U, // PseudoVFWADD_VV_M2_E16 |
19902 | 0U, // PseudoVFWADD_VV_M2_E16_MASK |
19903 | 0U, // PseudoVFWADD_VV_M2_E32 |
19904 | 0U, // PseudoVFWADD_VV_M2_E32_MASK |
19905 | 0U, // PseudoVFWADD_VV_M4_E16 |
19906 | 0U, // PseudoVFWADD_VV_M4_E16_MASK |
19907 | 0U, // PseudoVFWADD_VV_M4_E32 |
19908 | 0U, // PseudoVFWADD_VV_M4_E32_MASK |
19909 | 0U, // PseudoVFWADD_VV_MF2_E16 |
19910 | 0U, // PseudoVFWADD_VV_MF2_E16_MASK |
19911 | 0U, // PseudoVFWADD_VV_MF2_E32 |
19912 | 0U, // PseudoVFWADD_VV_MF2_E32_MASK |
19913 | 0U, // PseudoVFWADD_VV_MF4_E16 |
19914 | 0U, // PseudoVFWADD_VV_MF4_E16_MASK |
19915 | 0U, // PseudoVFWADD_WFPR16_M1_E16 |
19916 | 0U, // PseudoVFWADD_WFPR16_M1_E16_MASK |
19917 | 0U, // PseudoVFWADD_WFPR16_M2_E16 |
19918 | 0U, // PseudoVFWADD_WFPR16_M2_E16_MASK |
19919 | 0U, // PseudoVFWADD_WFPR16_M4_E16 |
19920 | 0U, // PseudoVFWADD_WFPR16_M4_E16_MASK |
19921 | 0U, // PseudoVFWADD_WFPR16_MF2_E16 |
19922 | 0U, // PseudoVFWADD_WFPR16_MF2_E16_MASK |
19923 | 0U, // PseudoVFWADD_WFPR16_MF4_E16 |
19924 | 0U, // PseudoVFWADD_WFPR16_MF4_E16_MASK |
19925 | 0U, // PseudoVFWADD_WFPR32_M1_E32 |
19926 | 0U, // PseudoVFWADD_WFPR32_M1_E32_MASK |
19927 | 0U, // PseudoVFWADD_WFPR32_M2_E32 |
19928 | 0U, // PseudoVFWADD_WFPR32_M2_E32_MASK |
19929 | 0U, // PseudoVFWADD_WFPR32_M4_E32 |
19930 | 0U, // PseudoVFWADD_WFPR32_M4_E32_MASK |
19931 | 0U, // PseudoVFWADD_WFPR32_MF2_E32 |
19932 | 0U, // PseudoVFWADD_WFPR32_MF2_E32_MASK |
19933 | 0U, // PseudoVFWADD_WV_M1_E16 |
19934 | 0U, // PseudoVFWADD_WV_M1_E16_MASK |
19935 | 0U, // PseudoVFWADD_WV_M1_E16_MASK_TIED |
19936 | 0U, // PseudoVFWADD_WV_M1_E16_TIED |
19937 | 0U, // PseudoVFWADD_WV_M1_E32 |
19938 | 0U, // PseudoVFWADD_WV_M1_E32_MASK |
19939 | 0U, // PseudoVFWADD_WV_M1_E32_MASK_TIED |
19940 | 0U, // PseudoVFWADD_WV_M1_E32_TIED |
19941 | 0U, // PseudoVFWADD_WV_M2_E16 |
19942 | 0U, // PseudoVFWADD_WV_M2_E16_MASK |
19943 | 0U, // PseudoVFWADD_WV_M2_E16_MASK_TIED |
19944 | 0U, // PseudoVFWADD_WV_M2_E16_TIED |
19945 | 0U, // PseudoVFWADD_WV_M2_E32 |
19946 | 0U, // PseudoVFWADD_WV_M2_E32_MASK |
19947 | 0U, // PseudoVFWADD_WV_M2_E32_MASK_TIED |
19948 | 0U, // PseudoVFWADD_WV_M2_E32_TIED |
19949 | 0U, // PseudoVFWADD_WV_M4_E16 |
19950 | 0U, // PseudoVFWADD_WV_M4_E16_MASK |
19951 | 0U, // PseudoVFWADD_WV_M4_E16_MASK_TIED |
19952 | 0U, // PseudoVFWADD_WV_M4_E16_TIED |
19953 | 0U, // PseudoVFWADD_WV_M4_E32 |
19954 | 0U, // PseudoVFWADD_WV_M4_E32_MASK |
19955 | 0U, // PseudoVFWADD_WV_M4_E32_MASK_TIED |
19956 | 0U, // PseudoVFWADD_WV_M4_E32_TIED |
19957 | 0U, // PseudoVFWADD_WV_MF2_E16 |
19958 | 0U, // PseudoVFWADD_WV_MF2_E16_MASK |
19959 | 0U, // PseudoVFWADD_WV_MF2_E16_MASK_TIED |
19960 | 0U, // PseudoVFWADD_WV_MF2_E16_TIED |
19961 | 0U, // PseudoVFWADD_WV_MF2_E32 |
19962 | 0U, // PseudoVFWADD_WV_MF2_E32_MASK |
19963 | 0U, // PseudoVFWADD_WV_MF2_E32_MASK_TIED |
19964 | 0U, // PseudoVFWADD_WV_MF2_E32_TIED |
19965 | 0U, // PseudoVFWADD_WV_MF4_E16 |
19966 | 0U, // PseudoVFWADD_WV_MF4_E16_MASK |
19967 | 0U, // PseudoVFWADD_WV_MF4_E16_MASK_TIED |
19968 | 0U, // PseudoVFWADD_WV_MF4_E16_TIED |
19969 | 0U, // PseudoVFWCVTBF16_F_F_V_M1_E16 |
19970 | 0U, // PseudoVFWCVTBF16_F_F_V_M1_E16_MASK |
19971 | 0U, // PseudoVFWCVTBF16_F_F_V_M1_E32 |
19972 | 0U, // PseudoVFWCVTBF16_F_F_V_M1_E32_MASK |
19973 | 0U, // PseudoVFWCVTBF16_F_F_V_M2_E16 |
19974 | 0U, // PseudoVFWCVTBF16_F_F_V_M2_E16_MASK |
19975 | 0U, // PseudoVFWCVTBF16_F_F_V_M2_E32 |
19976 | 0U, // PseudoVFWCVTBF16_F_F_V_M2_E32_MASK |
19977 | 0U, // PseudoVFWCVTBF16_F_F_V_M4_E16 |
19978 | 0U, // PseudoVFWCVTBF16_F_F_V_M4_E16_MASK |
19979 | 0U, // PseudoVFWCVTBF16_F_F_V_M4_E32 |
19980 | 0U, // PseudoVFWCVTBF16_F_F_V_M4_E32_MASK |
19981 | 0U, // PseudoVFWCVTBF16_F_F_V_MF2_E16 |
19982 | 0U, // PseudoVFWCVTBF16_F_F_V_MF2_E16_MASK |
19983 | 0U, // PseudoVFWCVTBF16_F_F_V_MF2_E32 |
19984 | 0U, // PseudoVFWCVTBF16_F_F_V_MF2_E32_MASK |
19985 | 0U, // PseudoVFWCVTBF16_F_F_V_MF4_E16 |
19986 | 0U, // PseudoVFWCVTBF16_F_F_V_MF4_E16_MASK |
19987 | 0U, // PseudoVFWCVT_F_F_V_M1_E16 |
19988 | 0U, // PseudoVFWCVT_F_F_V_M1_E16_MASK |
19989 | 0U, // PseudoVFWCVT_F_F_V_M1_E32 |
19990 | 0U, // PseudoVFWCVT_F_F_V_M1_E32_MASK |
19991 | 0U, // PseudoVFWCVT_F_F_V_M2_E16 |
19992 | 0U, // PseudoVFWCVT_F_F_V_M2_E16_MASK |
19993 | 0U, // PseudoVFWCVT_F_F_V_M2_E32 |
19994 | 0U, // PseudoVFWCVT_F_F_V_M2_E32_MASK |
19995 | 0U, // PseudoVFWCVT_F_F_V_M4_E16 |
19996 | 0U, // PseudoVFWCVT_F_F_V_M4_E16_MASK |
19997 | 0U, // PseudoVFWCVT_F_F_V_M4_E32 |
19998 | 0U, // PseudoVFWCVT_F_F_V_M4_E32_MASK |
19999 | 0U, // PseudoVFWCVT_F_F_V_MF2_E16 |
20000 | 0U, // PseudoVFWCVT_F_F_V_MF2_E16_MASK |
20001 | 0U, // PseudoVFWCVT_F_F_V_MF2_E32 |
20002 | 0U, // PseudoVFWCVT_F_F_V_MF2_E32_MASK |
20003 | 0U, // PseudoVFWCVT_F_F_V_MF4_E16 |
20004 | 0U, // PseudoVFWCVT_F_F_V_MF4_E16_MASK |
20005 | 0U, // PseudoVFWCVT_F_XU_V_M1_E16 |
20006 | 0U, // PseudoVFWCVT_F_XU_V_M1_E16_MASK |
20007 | 0U, // PseudoVFWCVT_F_XU_V_M1_E32 |
20008 | 0U, // PseudoVFWCVT_F_XU_V_M1_E32_MASK |
20009 | 0U, // PseudoVFWCVT_F_XU_V_M1_E8 |
20010 | 0U, // PseudoVFWCVT_F_XU_V_M1_E8_MASK |
20011 | 0U, // PseudoVFWCVT_F_XU_V_M2_E16 |
20012 | 0U, // PseudoVFWCVT_F_XU_V_M2_E16_MASK |
20013 | 0U, // PseudoVFWCVT_F_XU_V_M2_E32 |
20014 | 0U, // PseudoVFWCVT_F_XU_V_M2_E32_MASK |
20015 | 0U, // PseudoVFWCVT_F_XU_V_M2_E8 |
20016 | 0U, // PseudoVFWCVT_F_XU_V_M2_E8_MASK |
20017 | 0U, // PseudoVFWCVT_F_XU_V_M4_E16 |
20018 | 0U, // PseudoVFWCVT_F_XU_V_M4_E16_MASK |
20019 | 0U, // PseudoVFWCVT_F_XU_V_M4_E32 |
20020 | 0U, // PseudoVFWCVT_F_XU_V_M4_E32_MASK |
20021 | 0U, // PseudoVFWCVT_F_XU_V_M4_E8 |
20022 | 0U, // PseudoVFWCVT_F_XU_V_M4_E8_MASK |
20023 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E16 |
20024 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E16_MASK |
20025 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E32 |
20026 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E32_MASK |
20027 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E8 |
20028 | 0U, // PseudoVFWCVT_F_XU_V_MF2_E8_MASK |
20029 | 0U, // PseudoVFWCVT_F_XU_V_MF4_E16 |
20030 | 0U, // PseudoVFWCVT_F_XU_V_MF4_E16_MASK |
20031 | 0U, // PseudoVFWCVT_F_XU_V_MF4_E8 |
20032 | 0U, // PseudoVFWCVT_F_XU_V_MF4_E8_MASK |
20033 | 0U, // PseudoVFWCVT_F_XU_V_MF8_E8 |
20034 | 0U, // PseudoVFWCVT_F_XU_V_MF8_E8_MASK |
20035 | 0U, // PseudoVFWCVT_F_X_V_M1_E16 |
20036 | 0U, // PseudoVFWCVT_F_X_V_M1_E16_MASK |
20037 | 0U, // PseudoVFWCVT_F_X_V_M1_E32 |
20038 | 0U, // PseudoVFWCVT_F_X_V_M1_E32_MASK |
20039 | 0U, // PseudoVFWCVT_F_X_V_M1_E8 |
20040 | 0U, // PseudoVFWCVT_F_X_V_M1_E8_MASK |
20041 | 0U, // PseudoVFWCVT_F_X_V_M2_E16 |
20042 | 0U, // PseudoVFWCVT_F_X_V_M2_E16_MASK |
20043 | 0U, // PseudoVFWCVT_F_X_V_M2_E32 |
20044 | 0U, // PseudoVFWCVT_F_X_V_M2_E32_MASK |
20045 | 0U, // PseudoVFWCVT_F_X_V_M2_E8 |
20046 | 0U, // PseudoVFWCVT_F_X_V_M2_E8_MASK |
20047 | 0U, // PseudoVFWCVT_F_X_V_M4_E16 |
20048 | 0U, // PseudoVFWCVT_F_X_V_M4_E16_MASK |
20049 | 0U, // PseudoVFWCVT_F_X_V_M4_E32 |
20050 | 0U, // PseudoVFWCVT_F_X_V_M4_E32_MASK |
20051 | 0U, // PseudoVFWCVT_F_X_V_M4_E8 |
20052 | 0U, // PseudoVFWCVT_F_X_V_M4_E8_MASK |
20053 | 0U, // PseudoVFWCVT_F_X_V_MF2_E16 |
20054 | 0U, // PseudoVFWCVT_F_X_V_MF2_E16_MASK |
20055 | 0U, // PseudoVFWCVT_F_X_V_MF2_E32 |
20056 | 0U, // PseudoVFWCVT_F_X_V_MF2_E32_MASK |
20057 | 0U, // PseudoVFWCVT_F_X_V_MF2_E8 |
20058 | 0U, // PseudoVFWCVT_F_X_V_MF2_E8_MASK |
20059 | 0U, // PseudoVFWCVT_F_X_V_MF4_E16 |
20060 | 0U, // PseudoVFWCVT_F_X_V_MF4_E16_MASK |
20061 | 0U, // PseudoVFWCVT_F_X_V_MF4_E8 |
20062 | 0U, // PseudoVFWCVT_F_X_V_MF4_E8_MASK |
20063 | 0U, // PseudoVFWCVT_F_X_V_MF8_E8 |
20064 | 0U, // PseudoVFWCVT_F_X_V_MF8_E8_MASK |
20065 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M1 |
20066 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M1_MASK |
20067 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M2 |
20068 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M2_MASK |
20069 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M4 |
20070 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_M4_MASK |
20071 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_MF2 |
20072 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_MF2_MASK |
20073 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_MF4 |
20074 | 0U, // PseudoVFWCVT_RTZ_XU_F_V_MF4_MASK |
20075 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M1 |
20076 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M1_MASK |
20077 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M2 |
20078 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M2_MASK |
20079 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M4 |
20080 | 0U, // PseudoVFWCVT_RTZ_X_F_V_M4_MASK |
20081 | 0U, // PseudoVFWCVT_RTZ_X_F_V_MF2 |
20082 | 0U, // PseudoVFWCVT_RTZ_X_F_V_MF2_MASK |
20083 | 0U, // PseudoVFWCVT_RTZ_X_F_V_MF4 |
20084 | 0U, // PseudoVFWCVT_RTZ_X_F_V_MF4_MASK |
20085 | 0U, // PseudoVFWCVT_XU_F_V_M1 |
20086 | 0U, // PseudoVFWCVT_XU_F_V_M1_MASK |
20087 | 0U, // PseudoVFWCVT_XU_F_V_M2 |
20088 | 0U, // PseudoVFWCVT_XU_F_V_M2_MASK |
20089 | 0U, // PseudoVFWCVT_XU_F_V_M4 |
20090 | 0U, // PseudoVFWCVT_XU_F_V_M4_MASK |
20091 | 0U, // PseudoVFWCVT_XU_F_V_MF2 |
20092 | 0U, // PseudoVFWCVT_XU_F_V_MF2_MASK |
20093 | 0U, // PseudoVFWCVT_XU_F_V_MF4 |
20094 | 0U, // PseudoVFWCVT_XU_F_V_MF4_MASK |
20095 | 0U, // PseudoVFWCVT_X_F_V_M1 |
20096 | 0U, // PseudoVFWCVT_X_F_V_M1_MASK |
20097 | 0U, // PseudoVFWCVT_X_F_V_M2 |
20098 | 0U, // PseudoVFWCVT_X_F_V_M2_MASK |
20099 | 0U, // PseudoVFWCVT_X_F_V_M4 |
20100 | 0U, // PseudoVFWCVT_X_F_V_M4_MASK |
20101 | 0U, // PseudoVFWCVT_X_F_V_MF2 |
20102 | 0U, // PseudoVFWCVT_X_F_V_MF2_MASK |
20103 | 0U, // PseudoVFWCVT_X_F_V_MF4 |
20104 | 0U, // PseudoVFWCVT_X_F_V_MF4_MASK |
20105 | 0U, // PseudoVFWMACCBF16_VFPR16_M1_E16 |
20106 | 0U, // PseudoVFWMACCBF16_VFPR16_M1_E16_MASK |
20107 | 0U, // PseudoVFWMACCBF16_VFPR16_M2_E16 |
20108 | 0U, // PseudoVFWMACCBF16_VFPR16_M2_E16_MASK |
20109 | 0U, // PseudoVFWMACCBF16_VFPR16_M4_E16 |
20110 | 0U, // PseudoVFWMACCBF16_VFPR16_M4_E16_MASK |
20111 | 0U, // PseudoVFWMACCBF16_VFPR16_MF2_E16 |
20112 | 0U, // PseudoVFWMACCBF16_VFPR16_MF2_E16_MASK |
20113 | 0U, // PseudoVFWMACCBF16_VFPR16_MF4_E16 |
20114 | 0U, // PseudoVFWMACCBF16_VFPR16_MF4_E16_MASK |
20115 | 0U, // PseudoVFWMACCBF16_VV_M1_E16 |
20116 | 0U, // PseudoVFWMACCBF16_VV_M1_E16_MASK |
20117 | 0U, // PseudoVFWMACCBF16_VV_M1_E32 |
20118 | 0U, // PseudoVFWMACCBF16_VV_M1_E32_MASK |
20119 | 0U, // PseudoVFWMACCBF16_VV_M2_E16 |
20120 | 0U, // PseudoVFWMACCBF16_VV_M2_E16_MASK |
20121 | 0U, // PseudoVFWMACCBF16_VV_M2_E32 |
20122 | 0U, // PseudoVFWMACCBF16_VV_M2_E32_MASK |
20123 | 0U, // PseudoVFWMACCBF16_VV_M4_E16 |
20124 | 0U, // PseudoVFWMACCBF16_VV_M4_E16_MASK |
20125 | 0U, // PseudoVFWMACCBF16_VV_M4_E32 |
20126 | 0U, // PseudoVFWMACCBF16_VV_M4_E32_MASK |
20127 | 0U, // PseudoVFWMACCBF16_VV_MF2_E16 |
20128 | 0U, // PseudoVFWMACCBF16_VV_MF2_E16_MASK |
20129 | 0U, // PseudoVFWMACCBF16_VV_MF2_E32 |
20130 | 0U, // PseudoVFWMACCBF16_VV_MF2_E32_MASK |
20131 | 0U, // PseudoVFWMACCBF16_VV_MF4_E16 |
20132 | 0U, // PseudoVFWMACCBF16_VV_MF4_E16_MASK |
20133 | 0U, // PseudoVFWMACC_VFPR16_M1_E16 |
20134 | 0U, // PseudoVFWMACC_VFPR16_M1_E16_MASK |
20135 | 0U, // PseudoVFWMACC_VFPR16_M2_E16 |
20136 | 0U, // PseudoVFWMACC_VFPR16_M2_E16_MASK |
20137 | 0U, // PseudoVFWMACC_VFPR16_M4_E16 |
20138 | 0U, // PseudoVFWMACC_VFPR16_M4_E16_MASK |
20139 | 0U, // PseudoVFWMACC_VFPR16_MF2_E16 |
20140 | 0U, // PseudoVFWMACC_VFPR16_MF2_E16_MASK |
20141 | 0U, // PseudoVFWMACC_VFPR16_MF4_E16 |
20142 | 0U, // PseudoVFWMACC_VFPR16_MF4_E16_MASK |
20143 | 0U, // PseudoVFWMACC_VFPR32_M1_E32 |
20144 | 0U, // PseudoVFWMACC_VFPR32_M1_E32_MASK |
20145 | 0U, // PseudoVFWMACC_VFPR32_M2_E32 |
20146 | 0U, // PseudoVFWMACC_VFPR32_M2_E32_MASK |
20147 | 0U, // PseudoVFWMACC_VFPR32_M4_E32 |
20148 | 0U, // PseudoVFWMACC_VFPR32_M4_E32_MASK |
20149 | 0U, // PseudoVFWMACC_VFPR32_MF2_E32 |
20150 | 0U, // PseudoVFWMACC_VFPR32_MF2_E32_MASK |
20151 | 0U, // PseudoVFWMACC_VV_M1_E16 |
20152 | 0U, // PseudoVFWMACC_VV_M1_E16_MASK |
20153 | 0U, // PseudoVFWMACC_VV_M1_E32 |
20154 | 0U, // PseudoVFWMACC_VV_M1_E32_MASK |
20155 | 0U, // PseudoVFWMACC_VV_M2_E16 |
20156 | 0U, // PseudoVFWMACC_VV_M2_E16_MASK |
20157 | 0U, // PseudoVFWMACC_VV_M2_E32 |
20158 | 0U, // PseudoVFWMACC_VV_M2_E32_MASK |
20159 | 0U, // PseudoVFWMACC_VV_M4_E16 |
20160 | 0U, // PseudoVFWMACC_VV_M4_E16_MASK |
20161 | 0U, // PseudoVFWMACC_VV_M4_E32 |
20162 | 0U, // PseudoVFWMACC_VV_M4_E32_MASK |
20163 | 0U, // PseudoVFWMACC_VV_MF2_E16 |
20164 | 0U, // PseudoVFWMACC_VV_MF2_E16_MASK |
20165 | 0U, // PseudoVFWMACC_VV_MF2_E32 |
20166 | 0U, // PseudoVFWMACC_VV_MF2_E32_MASK |
20167 | 0U, // PseudoVFWMACC_VV_MF4_E16 |
20168 | 0U, // PseudoVFWMACC_VV_MF4_E16_MASK |
20169 | 0U, // PseudoVFWMSAC_VFPR16_M1_E16 |
20170 | 0U, // PseudoVFWMSAC_VFPR16_M1_E16_MASK |
20171 | 0U, // PseudoVFWMSAC_VFPR16_M2_E16 |
20172 | 0U, // PseudoVFWMSAC_VFPR16_M2_E16_MASK |
20173 | 0U, // PseudoVFWMSAC_VFPR16_M4_E16 |
20174 | 0U, // PseudoVFWMSAC_VFPR16_M4_E16_MASK |
20175 | 0U, // PseudoVFWMSAC_VFPR16_MF2_E16 |
20176 | 0U, // PseudoVFWMSAC_VFPR16_MF2_E16_MASK |
20177 | 0U, // PseudoVFWMSAC_VFPR16_MF4_E16 |
20178 | 0U, // PseudoVFWMSAC_VFPR16_MF4_E16_MASK |
20179 | 0U, // PseudoVFWMSAC_VFPR32_M1_E32 |
20180 | 0U, // PseudoVFWMSAC_VFPR32_M1_E32_MASK |
20181 | 0U, // PseudoVFWMSAC_VFPR32_M2_E32 |
20182 | 0U, // PseudoVFWMSAC_VFPR32_M2_E32_MASK |
20183 | 0U, // PseudoVFWMSAC_VFPR32_M4_E32 |
20184 | 0U, // PseudoVFWMSAC_VFPR32_M4_E32_MASK |
20185 | 0U, // PseudoVFWMSAC_VFPR32_MF2_E32 |
20186 | 0U, // PseudoVFWMSAC_VFPR32_MF2_E32_MASK |
20187 | 0U, // PseudoVFWMSAC_VV_M1_E16 |
20188 | 0U, // PseudoVFWMSAC_VV_M1_E16_MASK |
20189 | 0U, // PseudoVFWMSAC_VV_M1_E32 |
20190 | 0U, // PseudoVFWMSAC_VV_M1_E32_MASK |
20191 | 0U, // PseudoVFWMSAC_VV_M2_E16 |
20192 | 0U, // PseudoVFWMSAC_VV_M2_E16_MASK |
20193 | 0U, // PseudoVFWMSAC_VV_M2_E32 |
20194 | 0U, // PseudoVFWMSAC_VV_M2_E32_MASK |
20195 | 0U, // PseudoVFWMSAC_VV_M4_E16 |
20196 | 0U, // PseudoVFWMSAC_VV_M4_E16_MASK |
20197 | 0U, // PseudoVFWMSAC_VV_M4_E32 |
20198 | 0U, // PseudoVFWMSAC_VV_M4_E32_MASK |
20199 | 0U, // PseudoVFWMSAC_VV_MF2_E16 |
20200 | 0U, // PseudoVFWMSAC_VV_MF2_E16_MASK |
20201 | 0U, // PseudoVFWMSAC_VV_MF2_E32 |
20202 | 0U, // PseudoVFWMSAC_VV_MF2_E32_MASK |
20203 | 0U, // PseudoVFWMSAC_VV_MF4_E16 |
20204 | 0U, // PseudoVFWMSAC_VV_MF4_E16_MASK |
20205 | 0U, // PseudoVFWMUL_VFPR16_M1_E16 |
20206 | 0U, // PseudoVFWMUL_VFPR16_M1_E16_MASK |
20207 | 0U, // PseudoVFWMUL_VFPR16_M2_E16 |
20208 | 0U, // PseudoVFWMUL_VFPR16_M2_E16_MASK |
20209 | 0U, // PseudoVFWMUL_VFPR16_M4_E16 |
20210 | 0U, // PseudoVFWMUL_VFPR16_M4_E16_MASK |
20211 | 0U, // PseudoVFWMUL_VFPR16_MF2_E16 |
20212 | 0U, // PseudoVFWMUL_VFPR16_MF2_E16_MASK |
20213 | 0U, // PseudoVFWMUL_VFPR16_MF4_E16 |
20214 | 0U, // PseudoVFWMUL_VFPR16_MF4_E16_MASK |
20215 | 0U, // PseudoVFWMUL_VFPR32_M1_E32 |
20216 | 0U, // PseudoVFWMUL_VFPR32_M1_E32_MASK |
20217 | 0U, // PseudoVFWMUL_VFPR32_M2_E32 |
20218 | 0U, // PseudoVFWMUL_VFPR32_M2_E32_MASK |
20219 | 0U, // PseudoVFWMUL_VFPR32_M4_E32 |
20220 | 0U, // PseudoVFWMUL_VFPR32_M4_E32_MASK |
20221 | 0U, // PseudoVFWMUL_VFPR32_MF2_E32 |
20222 | 0U, // PseudoVFWMUL_VFPR32_MF2_E32_MASK |
20223 | 0U, // PseudoVFWMUL_VV_M1_E16 |
20224 | 0U, // PseudoVFWMUL_VV_M1_E16_MASK |
20225 | 0U, // PseudoVFWMUL_VV_M1_E32 |
20226 | 0U, // PseudoVFWMUL_VV_M1_E32_MASK |
20227 | 0U, // PseudoVFWMUL_VV_M2_E16 |
20228 | 0U, // PseudoVFWMUL_VV_M2_E16_MASK |
20229 | 0U, // PseudoVFWMUL_VV_M2_E32 |
20230 | 0U, // PseudoVFWMUL_VV_M2_E32_MASK |
20231 | 0U, // PseudoVFWMUL_VV_M4_E16 |
20232 | 0U, // PseudoVFWMUL_VV_M4_E16_MASK |
20233 | 0U, // PseudoVFWMUL_VV_M4_E32 |
20234 | 0U, // PseudoVFWMUL_VV_M4_E32_MASK |
20235 | 0U, // PseudoVFWMUL_VV_MF2_E16 |
20236 | 0U, // PseudoVFWMUL_VV_MF2_E16_MASK |
20237 | 0U, // PseudoVFWMUL_VV_MF2_E32 |
20238 | 0U, // PseudoVFWMUL_VV_MF2_E32_MASK |
20239 | 0U, // PseudoVFWMUL_VV_MF4_E16 |
20240 | 0U, // PseudoVFWMUL_VV_MF4_E16_MASK |
20241 | 0U, // PseudoVFWNMACC_VFPR16_M1_E16 |
20242 | 0U, // PseudoVFWNMACC_VFPR16_M1_E16_MASK |
20243 | 0U, // PseudoVFWNMACC_VFPR16_M2_E16 |
20244 | 0U, // PseudoVFWNMACC_VFPR16_M2_E16_MASK |
20245 | 0U, // PseudoVFWNMACC_VFPR16_M4_E16 |
20246 | 0U, // PseudoVFWNMACC_VFPR16_M4_E16_MASK |
20247 | 0U, // PseudoVFWNMACC_VFPR16_MF2_E16 |
20248 | 0U, // PseudoVFWNMACC_VFPR16_MF2_E16_MASK |
20249 | 0U, // PseudoVFWNMACC_VFPR16_MF4_E16 |
20250 | 0U, // PseudoVFWNMACC_VFPR16_MF4_E16_MASK |
20251 | 0U, // PseudoVFWNMACC_VFPR32_M1_E32 |
20252 | 0U, // PseudoVFWNMACC_VFPR32_M1_E32_MASK |
20253 | 0U, // PseudoVFWNMACC_VFPR32_M2_E32 |
20254 | 0U, // PseudoVFWNMACC_VFPR32_M2_E32_MASK |
20255 | 0U, // PseudoVFWNMACC_VFPR32_M4_E32 |
20256 | 0U, // PseudoVFWNMACC_VFPR32_M4_E32_MASK |
20257 | 0U, // PseudoVFWNMACC_VFPR32_MF2_E32 |
20258 | 0U, // PseudoVFWNMACC_VFPR32_MF2_E32_MASK |
20259 | 0U, // PseudoVFWNMACC_VV_M1_E16 |
20260 | 0U, // PseudoVFWNMACC_VV_M1_E16_MASK |
20261 | 0U, // PseudoVFWNMACC_VV_M1_E32 |
20262 | 0U, // PseudoVFWNMACC_VV_M1_E32_MASK |
20263 | 0U, // PseudoVFWNMACC_VV_M2_E16 |
20264 | 0U, // PseudoVFWNMACC_VV_M2_E16_MASK |
20265 | 0U, // PseudoVFWNMACC_VV_M2_E32 |
20266 | 0U, // PseudoVFWNMACC_VV_M2_E32_MASK |
20267 | 0U, // PseudoVFWNMACC_VV_M4_E16 |
20268 | 0U, // PseudoVFWNMACC_VV_M4_E16_MASK |
20269 | 0U, // PseudoVFWNMACC_VV_M4_E32 |
20270 | 0U, // PseudoVFWNMACC_VV_M4_E32_MASK |
20271 | 0U, // PseudoVFWNMACC_VV_MF2_E16 |
20272 | 0U, // PseudoVFWNMACC_VV_MF2_E16_MASK |
20273 | 0U, // PseudoVFWNMACC_VV_MF2_E32 |
20274 | 0U, // PseudoVFWNMACC_VV_MF2_E32_MASK |
20275 | 0U, // PseudoVFWNMACC_VV_MF4_E16 |
20276 | 0U, // PseudoVFWNMACC_VV_MF4_E16_MASK |
20277 | 0U, // PseudoVFWNMSAC_VFPR16_M1_E16 |
20278 | 0U, // PseudoVFWNMSAC_VFPR16_M1_E16_MASK |
20279 | 0U, // PseudoVFWNMSAC_VFPR16_M2_E16 |
20280 | 0U, // PseudoVFWNMSAC_VFPR16_M2_E16_MASK |
20281 | 0U, // PseudoVFWNMSAC_VFPR16_M4_E16 |
20282 | 0U, // PseudoVFWNMSAC_VFPR16_M4_E16_MASK |
20283 | 0U, // PseudoVFWNMSAC_VFPR16_MF2_E16 |
20284 | 0U, // PseudoVFWNMSAC_VFPR16_MF2_E16_MASK |
20285 | 0U, // PseudoVFWNMSAC_VFPR16_MF4_E16 |
20286 | 0U, // PseudoVFWNMSAC_VFPR16_MF4_E16_MASK |
20287 | 0U, // PseudoVFWNMSAC_VFPR32_M1_E32 |
20288 | 0U, // PseudoVFWNMSAC_VFPR32_M1_E32_MASK |
20289 | 0U, // PseudoVFWNMSAC_VFPR32_M2_E32 |
20290 | 0U, // PseudoVFWNMSAC_VFPR32_M2_E32_MASK |
20291 | 0U, // PseudoVFWNMSAC_VFPR32_M4_E32 |
20292 | 0U, // PseudoVFWNMSAC_VFPR32_M4_E32_MASK |
20293 | 0U, // PseudoVFWNMSAC_VFPR32_MF2_E32 |
20294 | 0U, // PseudoVFWNMSAC_VFPR32_MF2_E32_MASK |
20295 | 0U, // PseudoVFWNMSAC_VV_M1_E16 |
20296 | 0U, // PseudoVFWNMSAC_VV_M1_E16_MASK |
20297 | 0U, // PseudoVFWNMSAC_VV_M1_E32 |
20298 | 0U, // PseudoVFWNMSAC_VV_M1_E32_MASK |
20299 | 0U, // PseudoVFWNMSAC_VV_M2_E16 |
20300 | 0U, // PseudoVFWNMSAC_VV_M2_E16_MASK |
20301 | 0U, // PseudoVFWNMSAC_VV_M2_E32 |
20302 | 0U, // PseudoVFWNMSAC_VV_M2_E32_MASK |
20303 | 0U, // PseudoVFWNMSAC_VV_M4_E16 |
20304 | 0U, // PseudoVFWNMSAC_VV_M4_E16_MASK |
20305 | 0U, // PseudoVFWNMSAC_VV_M4_E32 |
20306 | 0U, // PseudoVFWNMSAC_VV_M4_E32_MASK |
20307 | 0U, // PseudoVFWNMSAC_VV_MF2_E16 |
20308 | 0U, // PseudoVFWNMSAC_VV_MF2_E16_MASK |
20309 | 0U, // PseudoVFWNMSAC_VV_MF2_E32 |
20310 | 0U, // PseudoVFWNMSAC_VV_MF2_E32_MASK |
20311 | 0U, // PseudoVFWNMSAC_VV_MF4_E16 |
20312 | 0U, // PseudoVFWNMSAC_VV_MF4_E16_MASK |
20313 | 0U, // PseudoVFWREDOSUM_VS_M1_E16 |
20314 | 0U, // PseudoVFWREDOSUM_VS_M1_E16_MASK |
20315 | 0U, // PseudoVFWREDOSUM_VS_M1_E32 |
20316 | 0U, // PseudoVFWREDOSUM_VS_M1_E32_MASK |
20317 | 0U, // PseudoVFWREDOSUM_VS_M2_E16 |
20318 | 0U, // PseudoVFWREDOSUM_VS_M2_E16_MASK |
20319 | 0U, // PseudoVFWREDOSUM_VS_M2_E32 |
20320 | 0U, // PseudoVFWREDOSUM_VS_M2_E32_MASK |
20321 | 0U, // PseudoVFWREDOSUM_VS_M4_E16 |
20322 | 0U, // PseudoVFWREDOSUM_VS_M4_E16_MASK |
20323 | 0U, // PseudoVFWREDOSUM_VS_M4_E32 |
20324 | 0U, // PseudoVFWREDOSUM_VS_M4_E32_MASK |
20325 | 0U, // PseudoVFWREDOSUM_VS_M8_E16 |
20326 | 0U, // PseudoVFWREDOSUM_VS_M8_E16_MASK |
20327 | 0U, // PseudoVFWREDOSUM_VS_M8_E32 |
20328 | 0U, // PseudoVFWREDOSUM_VS_M8_E32_MASK |
20329 | 0U, // PseudoVFWREDOSUM_VS_MF2_E16 |
20330 | 0U, // PseudoVFWREDOSUM_VS_MF2_E16_MASK |
20331 | 0U, // PseudoVFWREDOSUM_VS_MF2_E32 |
20332 | 0U, // PseudoVFWREDOSUM_VS_MF2_E32_MASK |
20333 | 0U, // PseudoVFWREDOSUM_VS_MF4_E16 |
20334 | 0U, // PseudoVFWREDOSUM_VS_MF4_E16_MASK |
20335 | 0U, // PseudoVFWREDUSUM_VS_M1_E16 |
20336 | 0U, // PseudoVFWREDUSUM_VS_M1_E16_MASK |
20337 | 0U, // PseudoVFWREDUSUM_VS_M1_E32 |
20338 | 0U, // PseudoVFWREDUSUM_VS_M1_E32_MASK |
20339 | 0U, // PseudoVFWREDUSUM_VS_M2_E16 |
20340 | 0U, // PseudoVFWREDUSUM_VS_M2_E16_MASK |
20341 | 0U, // PseudoVFWREDUSUM_VS_M2_E32 |
20342 | 0U, // PseudoVFWREDUSUM_VS_M2_E32_MASK |
20343 | 0U, // PseudoVFWREDUSUM_VS_M4_E16 |
20344 | 0U, // PseudoVFWREDUSUM_VS_M4_E16_MASK |
20345 | 0U, // PseudoVFWREDUSUM_VS_M4_E32 |
20346 | 0U, // PseudoVFWREDUSUM_VS_M4_E32_MASK |
20347 | 0U, // PseudoVFWREDUSUM_VS_M8_E16 |
20348 | 0U, // PseudoVFWREDUSUM_VS_M8_E16_MASK |
20349 | 0U, // PseudoVFWREDUSUM_VS_M8_E32 |
20350 | 0U, // PseudoVFWREDUSUM_VS_M8_E32_MASK |
20351 | 0U, // PseudoVFWREDUSUM_VS_MF2_E16 |
20352 | 0U, // PseudoVFWREDUSUM_VS_MF2_E16_MASK |
20353 | 0U, // PseudoVFWREDUSUM_VS_MF2_E32 |
20354 | 0U, // PseudoVFWREDUSUM_VS_MF2_E32_MASK |
20355 | 0U, // PseudoVFWREDUSUM_VS_MF4_E16 |
20356 | 0U, // PseudoVFWREDUSUM_VS_MF4_E16_MASK |
20357 | 0U, // PseudoVFWSUB_VFPR16_M1_E16 |
20358 | 0U, // PseudoVFWSUB_VFPR16_M1_E16_MASK |
20359 | 0U, // PseudoVFWSUB_VFPR16_M2_E16 |
20360 | 0U, // PseudoVFWSUB_VFPR16_M2_E16_MASK |
20361 | 0U, // PseudoVFWSUB_VFPR16_M4_E16 |
20362 | 0U, // PseudoVFWSUB_VFPR16_M4_E16_MASK |
20363 | 0U, // PseudoVFWSUB_VFPR16_MF2_E16 |
20364 | 0U, // PseudoVFWSUB_VFPR16_MF2_E16_MASK |
20365 | 0U, // PseudoVFWSUB_VFPR16_MF4_E16 |
20366 | 0U, // PseudoVFWSUB_VFPR16_MF4_E16_MASK |
20367 | 0U, // PseudoVFWSUB_VFPR32_M1_E32 |
20368 | 0U, // PseudoVFWSUB_VFPR32_M1_E32_MASK |
20369 | 0U, // PseudoVFWSUB_VFPR32_M2_E32 |
20370 | 0U, // PseudoVFWSUB_VFPR32_M2_E32_MASK |
20371 | 0U, // PseudoVFWSUB_VFPR32_M4_E32 |
20372 | 0U, // PseudoVFWSUB_VFPR32_M4_E32_MASK |
20373 | 0U, // PseudoVFWSUB_VFPR32_MF2_E32 |
20374 | 0U, // PseudoVFWSUB_VFPR32_MF2_E32_MASK |
20375 | 0U, // PseudoVFWSUB_VV_M1_E16 |
20376 | 0U, // PseudoVFWSUB_VV_M1_E16_MASK |
20377 | 0U, // PseudoVFWSUB_VV_M1_E32 |
20378 | 0U, // PseudoVFWSUB_VV_M1_E32_MASK |
20379 | 0U, // PseudoVFWSUB_VV_M2_E16 |
20380 | 0U, // PseudoVFWSUB_VV_M2_E16_MASK |
20381 | 0U, // PseudoVFWSUB_VV_M2_E32 |
20382 | 0U, // PseudoVFWSUB_VV_M2_E32_MASK |
20383 | 0U, // PseudoVFWSUB_VV_M4_E16 |
20384 | 0U, // PseudoVFWSUB_VV_M4_E16_MASK |
20385 | 0U, // PseudoVFWSUB_VV_M4_E32 |
20386 | 0U, // PseudoVFWSUB_VV_M4_E32_MASK |
20387 | 0U, // PseudoVFWSUB_VV_MF2_E16 |
20388 | 0U, // PseudoVFWSUB_VV_MF2_E16_MASK |
20389 | 0U, // PseudoVFWSUB_VV_MF2_E32 |
20390 | 0U, // PseudoVFWSUB_VV_MF2_E32_MASK |
20391 | 0U, // PseudoVFWSUB_VV_MF4_E16 |
20392 | 0U, // PseudoVFWSUB_VV_MF4_E16_MASK |
20393 | 0U, // PseudoVFWSUB_WFPR16_M1_E16 |
20394 | 0U, // PseudoVFWSUB_WFPR16_M1_E16_MASK |
20395 | 0U, // PseudoVFWSUB_WFPR16_M2_E16 |
20396 | 0U, // PseudoVFWSUB_WFPR16_M2_E16_MASK |
20397 | 0U, // PseudoVFWSUB_WFPR16_M4_E16 |
20398 | 0U, // PseudoVFWSUB_WFPR16_M4_E16_MASK |
20399 | 0U, // PseudoVFWSUB_WFPR16_MF2_E16 |
20400 | 0U, // PseudoVFWSUB_WFPR16_MF2_E16_MASK |
20401 | 0U, // PseudoVFWSUB_WFPR16_MF4_E16 |
20402 | 0U, // PseudoVFWSUB_WFPR16_MF4_E16_MASK |
20403 | 0U, // PseudoVFWSUB_WFPR32_M1_E32 |
20404 | 0U, // PseudoVFWSUB_WFPR32_M1_E32_MASK |
20405 | 0U, // PseudoVFWSUB_WFPR32_M2_E32 |
20406 | 0U, // PseudoVFWSUB_WFPR32_M2_E32_MASK |
20407 | 0U, // PseudoVFWSUB_WFPR32_M4_E32 |
20408 | 0U, // PseudoVFWSUB_WFPR32_M4_E32_MASK |
20409 | 0U, // PseudoVFWSUB_WFPR32_MF2_E32 |
20410 | 0U, // PseudoVFWSUB_WFPR32_MF2_E32_MASK |
20411 | 0U, // PseudoVFWSUB_WV_M1_E16 |
20412 | 0U, // PseudoVFWSUB_WV_M1_E16_MASK |
20413 | 0U, // PseudoVFWSUB_WV_M1_E16_MASK_TIED |
20414 | 0U, // PseudoVFWSUB_WV_M1_E16_TIED |
20415 | 0U, // PseudoVFWSUB_WV_M1_E32 |
20416 | 0U, // PseudoVFWSUB_WV_M1_E32_MASK |
20417 | 0U, // PseudoVFWSUB_WV_M1_E32_MASK_TIED |
20418 | 0U, // PseudoVFWSUB_WV_M1_E32_TIED |
20419 | 0U, // PseudoVFWSUB_WV_M2_E16 |
20420 | 0U, // PseudoVFWSUB_WV_M2_E16_MASK |
20421 | 0U, // PseudoVFWSUB_WV_M2_E16_MASK_TIED |
20422 | 0U, // PseudoVFWSUB_WV_M2_E16_TIED |
20423 | 0U, // PseudoVFWSUB_WV_M2_E32 |
20424 | 0U, // PseudoVFWSUB_WV_M2_E32_MASK |
20425 | 0U, // PseudoVFWSUB_WV_M2_E32_MASK_TIED |
20426 | 0U, // PseudoVFWSUB_WV_M2_E32_TIED |
20427 | 0U, // PseudoVFWSUB_WV_M4_E16 |
20428 | 0U, // PseudoVFWSUB_WV_M4_E16_MASK |
20429 | 0U, // PseudoVFWSUB_WV_M4_E16_MASK_TIED |
20430 | 0U, // PseudoVFWSUB_WV_M4_E16_TIED |
20431 | 0U, // PseudoVFWSUB_WV_M4_E32 |
20432 | 0U, // PseudoVFWSUB_WV_M4_E32_MASK |
20433 | 0U, // PseudoVFWSUB_WV_M4_E32_MASK_TIED |
20434 | 0U, // PseudoVFWSUB_WV_M4_E32_TIED |
20435 | 0U, // PseudoVFWSUB_WV_MF2_E16 |
20436 | 0U, // PseudoVFWSUB_WV_MF2_E16_MASK |
20437 | 0U, // PseudoVFWSUB_WV_MF2_E16_MASK_TIED |
20438 | 0U, // PseudoVFWSUB_WV_MF2_E16_TIED |
20439 | 0U, // PseudoVFWSUB_WV_MF2_E32 |
20440 | 0U, // PseudoVFWSUB_WV_MF2_E32_MASK |
20441 | 0U, // PseudoVFWSUB_WV_MF2_E32_MASK_TIED |
20442 | 0U, // PseudoVFWSUB_WV_MF2_E32_TIED |
20443 | 0U, // PseudoVFWSUB_WV_MF4_E16 |
20444 | 0U, // PseudoVFWSUB_WV_MF4_E16_MASK |
20445 | 0U, // PseudoVFWSUB_WV_MF4_E16_MASK_TIED |
20446 | 0U, // PseudoVFWSUB_WV_MF4_E16_TIED |
20447 | 0U, // PseudoVGHSH_VV_M1 |
20448 | 0U, // PseudoVGHSH_VV_M2 |
20449 | 0U, // PseudoVGHSH_VV_M4 |
20450 | 0U, // PseudoVGHSH_VV_M8 |
20451 | 0U, // PseudoVGHSH_VV_MF2 |
20452 | 0U, // PseudoVGMUL_VV_M1 |
20453 | 0U, // PseudoVGMUL_VV_M2 |
20454 | 0U, // PseudoVGMUL_VV_M4 |
20455 | 0U, // PseudoVGMUL_VV_M8 |
20456 | 0U, // PseudoVGMUL_VV_MF2 |
20457 | 0U, // PseudoVID_V_M1 |
20458 | 0U, // PseudoVID_V_M1_MASK |
20459 | 0U, // PseudoVID_V_M2 |
20460 | 0U, // PseudoVID_V_M2_MASK |
20461 | 0U, // PseudoVID_V_M4 |
20462 | 0U, // PseudoVID_V_M4_MASK |
20463 | 0U, // PseudoVID_V_M8 |
20464 | 0U, // PseudoVID_V_M8_MASK |
20465 | 0U, // PseudoVID_V_MF2 |
20466 | 0U, // PseudoVID_V_MF2_MASK |
20467 | 0U, // PseudoVID_V_MF4 |
20468 | 0U, // PseudoVID_V_MF4_MASK |
20469 | 0U, // PseudoVID_V_MF8 |
20470 | 0U, // PseudoVID_V_MF8_MASK |
20471 | 0U, // PseudoVIOTA_M_M1 |
20472 | 0U, // PseudoVIOTA_M_M1_MASK |
20473 | 0U, // PseudoVIOTA_M_M2 |
20474 | 0U, // PseudoVIOTA_M_M2_MASK |
20475 | 0U, // PseudoVIOTA_M_M4 |
20476 | 0U, // PseudoVIOTA_M_M4_MASK |
20477 | 0U, // PseudoVIOTA_M_M8 |
20478 | 0U, // PseudoVIOTA_M_M8_MASK |
20479 | 0U, // PseudoVIOTA_M_MF2 |
20480 | 0U, // PseudoVIOTA_M_MF2_MASK |
20481 | 0U, // PseudoVIOTA_M_MF4 |
20482 | 0U, // PseudoVIOTA_M_MF4_MASK |
20483 | 0U, // PseudoVIOTA_M_MF8 |
20484 | 0U, // PseudoVIOTA_M_MF8_MASK |
20485 | 0U, // PseudoVLE16FF_V_M1 |
20486 | 0U, // PseudoVLE16FF_V_M1_MASK |
20487 | 0U, // PseudoVLE16FF_V_M2 |
20488 | 0U, // PseudoVLE16FF_V_M2_MASK |
20489 | 0U, // PseudoVLE16FF_V_M4 |
20490 | 0U, // PseudoVLE16FF_V_M4_MASK |
20491 | 0U, // PseudoVLE16FF_V_M8 |
20492 | 0U, // PseudoVLE16FF_V_M8_MASK |
20493 | 0U, // PseudoVLE16FF_V_MF2 |
20494 | 0U, // PseudoVLE16FF_V_MF2_MASK |
20495 | 0U, // PseudoVLE16FF_V_MF4 |
20496 | 0U, // PseudoVLE16FF_V_MF4_MASK |
20497 | 0U, // PseudoVLE16_V_M1 |
20498 | 0U, // PseudoVLE16_V_M1_MASK |
20499 | 0U, // PseudoVLE16_V_M2 |
20500 | 0U, // PseudoVLE16_V_M2_MASK |
20501 | 0U, // PseudoVLE16_V_M4 |
20502 | 0U, // PseudoVLE16_V_M4_MASK |
20503 | 0U, // PseudoVLE16_V_M8 |
20504 | 0U, // PseudoVLE16_V_M8_MASK |
20505 | 0U, // PseudoVLE16_V_MF2 |
20506 | 0U, // PseudoVLE16_V_MF2_MASK |
20507 | 0U, // PseudoVLE16_V_MF4 |
20508 | 0U, // PseudoVLE16_V_MF4_MASK |
20509 | 0U, // PseudoVLE32FF_V_M1 |
20510 | 0U, // PseudoVLE32FF_V_M1_MASK |
20511 | 0U, // PseudoVLE32FF_V_M2 |
20512 | 0U, // PseudoVLE32FF_V_M2_MASK |
20513 | 0U, // PseudoVLE32FF_V_M4 |
20514 | 0U, // PseudoVLE32FF_V_M4_MASK |
20515 | 0U, // PseudoVLE32FF_V_M8 |
20516 | 0U, // PseudoVLE32FF_V_M8_MASK |
20517 | 0U, // PseudoVLE32FF_V_MF2 |
20518 | 0U, // PseudoVLE32FF_V_MF2_MASK |
20519 | 0U, // PseudoVLE32_V_M1 |
20520 | 0U, // PseudoVLE32_V_M1_MASK |
20521 | 0U, // PseudoVLE32_V_M2 |
20522 | 0U, // PseudoVLE32_V_M2_MASK |
20523 | 0U, // PseudoVLE32_V_M4 |
20524 | 0U, // PseudoVLE32_V_M4_MASK |
20525 | 0U, // PseudoVLE32_V_M8 |
20526 | 0U, // PseudoVLE32_V_M8_MASK |
20527 | 0U, // PseudoVLE32_V_MF2 |
20528 | 0U, // PseudoVLE32_V_MF2_MASK |
20529 | 0U, // PseudoVLE64FF_V_M1 |
20530 | 0U, // PseudoVLE64FF_V_M1_MASK |
20531 | 0U, // PseudoVLE64FF_V_M2 |
20532 | 0U, // PseudoVLE64FF_V_M2_MASK |
20533 | 0U, // PseudoVLE64FF_V_M4 |
20534 | 0U, // PseudoVLE64FF_V_M4_MASK |
20535 | 0U, // PseudoVLE64FF_V_M8 |
20536 | 0U, // PseudoVLE64FF_V_M8_MASK |
20537 | 0U, // PseudoVLE64_V_M1 |
20538 | 0U, // PseudoVLE64_V_M1_MASK |
20539 | 0U, // PseudoVLE64_V_M2 |
20540 | 0U, // PseudoVLE64_V_M2_MASK |
20541 | 0U, // PseudoVLE64_V_M4 |
20542 | 0U, // PseudoVLE64_V_M4_MASK |
20543 | 0U, // PseudoVLE64_V_M8 |
20544 | 0U, // PseudoVLE64_V_M8_MASK |
20545 | 0U, // PseudoVLE8FF_V_M1 |
20546 | 0U, // PseudoVLE8FF_V_M1_MASK |
20547 | 0U, // PseudoVLE8FF_V_M2 |
20548 | 0U, // PseudoVLE8FF_V_M2_MASK |
20549 | 0U, // PseudoVLE8FF_V_M4 |
20550 | 0U, // PseudoVLE8FF_V_M4_MASK |
20551 | 0U, // PseudoVLE8FF_V_M8 |
20552 | 0U, // PseudoVLE8FF_V_M8_MASK |
20553 | 0U, // PseudoVLE8FF_V_MF2 |
20554 | 0U, // PseudoVLE8FF_V_MF2_MASK |
20555 | 0U, // PseudoVLE8FF_V_MF4 |
20556 | 0U, // PseudoVLE8FF_V_MF4_MASK |
20557 | 0U, // PseudoVLE8FF_V_MF8 |
20558 | 0U, // PseudoVLE8FF_V_MF8_MASK |
20559 | 0U, // PseudoVLE8_V_M1 |
20560 | 0U, // PseudoVLE8_V_M1_MASK |
20561 | 0U, // PseudoVLE8_V_M2 |
20562 | 0U, // PseudoVLE8_V_M2_MASK |
20563 | 0U, // PseudoVLE8_V_M4 |
20564 | 0U, // PseudoVLE8_V_M4_MASK |
20565 | 0U, // PseudoVLE8_V_M8 |
20566 | 0U, // PseudoVLE8_V_M8_MASK |
20567 | 0U, // PseudoVLE8_V_MF2 |
20568 | 0U, // PseudoVLE8_V_MF2_MASK |
20569 | 0U, // PseudoVLE8_V_MF4 |
20570 | 0U, // PseudoVLE8_V_MF4_MASK |
20571 | 0U, // PseudoVLE8_V_MF8 |
20572 | 0U, // PseudoVLE8_V_MF8_MASK |
20573 | 0U, // PseudoVLM_V_B1 |
20574 | 0U, // PseudoVLM_V_B16 |
20575 | 0U, // PseudoVLM_V_B2 |
20576 | 0U, // PseudoVLM_V_B32 |
20577 | 0U, // PseudoVLM_V_B4 |
20578 | 0U, // PseudoVLM_V_B64 |
20579 | 0U, // PseudoVLM_V_B8 |
20580 | 0U, // PseudoVLOXEI16_V_M1_M1 |
20581 | 0U, // PseudoVLOXEI16_V_M1_M1_MASK |
20582 | 0U, // PseudoVLOXEI16_V_M1_M2 |
20583 | 0U, // PseudoVLOXEI16_V_M1_M2_MASK |
20584 | 0U, // PseudoVLOXEI16_V_M1_M4 |
20585 | 0U, // PseudoVLOXEI16_V_M1_M4_MASK |
20586 | 0U, // PseudoVLOXEI16_V_M1_MF2 |
20587 | 0U, // PseudoVLOXEI16_V_M1_MF2_MASK |
20588 | 0U, // PseudoVLOXEI16_V_M2_M1 |
20589 | 0U, // PseudoVLOXEI16_V_M2_M1_MASK |
20590 | 0U, // PseudoVLOXEI16_V_M2_M2 |
20591 | 0U, // PseudoVLOXEI16_V_M2_M2_MASK |
20592 | 0U, // PseudoVLOXEI16_V_M2_M4 |
20593 | 0U, // PseudoVLOXEI16_V_M2_M4_MASK |
20594 | 0U, // PseudoVLOXEI16_V_M2_M8 |
20595 | 0U, // PseudoVLOXEI16_V_M2_M8_MASK |
20596 | 0U, // PseudoVLOXEI16_V_M4_M2 |
20597 | 0U, // PseudoVLOXEI16_V_M4_M2_MASK |
20598 | 0U, // PseudoVLOXEI16_V_M4_M4 |
20599 | 0U, // PseudoVLOXEI16_V_M4_M4_MASK |
20600 | 0U, // PseudoVLOXEI16_V_M4_M8 |
20601 | 0U, // PseudoVLOXEI16_V_M4_M8_MASK |
20602 | 0U, // PseudoVLOXEI16_V_M8_M4 |
20603 | 0U, // PseudoVLOXEI16_V_M8_M4_MASK |
20604 | 0U, // PseudoVLOXEI16_V_M8_M8 |
20605 | 0U, // PseudoVLOXEI16_V_M8_M8_MASK |
20606 | 0U, // PseudoVLOXEI16_V_MF2_M1 |
20607 | 0U, // PseudoVLOXEI16_V_MF2_M1_MASK |
20608 | 0U, // PseudoVLOXEI16_V_MF2_M2 |
20609 | 0U, // PseudoVLOXEI16_V_MF2_M2_MASK |
20610 | 0U, // PseudoVLOXEI16_V_MF2_MF2 |
20611 | 0U, // PseudoVLOXEI16_V_MF2_MF2_MASK |
20612 | 0U, // PseudoVLOXEI16_V_MF2_MF4 |
20613 | 0U, // PseudoVLOXEI16_V_MF2_MF4_MASK |
20614 | 0U, // PseudoVLOXEI16_V_MF4_M1 |
20615 | 0U, // PseudoVLOXEI16_V_MF4_M1_MASK |
20616 | 0U, // PseudoVLOXEI16_V_MF4_MF2 |
20617 | 0U, // PseudoVLOXEI16_V_MF4_MF2_MASK |
20618 | 0U, // PseudoVLOXEI16_V_MF4_MF4 |
20619 | 0U, // PseudoVLOXEI16_V_MF4_MF4_MASK |
20620 | 0U, // PseudoVLOXEI16_V_MF4_MF8 |
20621 | 0U, // PseudoVLOXEI16_V_MF4_MF8_MASK |
20622 | 0U, // PseudoVLOXEI32_V_M1_M1 |
20623 | 0U, // PseudoVLOXEI32_V_M1_M1_MASK |
20624 | 0U, // PseudoVLOXEI32_V_M1_M2 |
20625 | 0U, // PseudoVLOXEI32_V_M1_M2_MASK |
20626 | 0U, // PseudoVLOXEI32_V_M1_MF2 |
20627 | 0U, // PseudoVLOXEI32_V_M1_MF2_MASK |
20628 | 0U, // PseudoVLOXEI32_V_M1_MF4 |
20629 | 0U, // PseudoVLOXEI32_V_M1_MF4_MASK |
20630 | 0U, // PseudoVLOXEI32_V_M2_M1 |
20631 | 0U, // PseudoVLOXEI32_V_M2_M1_MASK |
20632 | 0U, // PseudoVLOXEI32_V_M2_M2 |
20633 | 0U, // PseudoVLOXEI32_V_M2_M2_MASK |
20634 | 0U, // PseudoVLOXEI32_V_M2_M4 |
20635 | 0U, // PseudoVLOXEI32_V_M2_M4_MASK |
20636 | 0U, // PseudoVLOXEI32_V_M2_MF2 |
20637 | 0U, // PseudoVLOXEI32_V_M2_MF2_MASK |
20638 | 0U, // PseudoVLOXEI32_V_M4_M1 |
20639 | 0U, // PseudoVLOXEI32_V_M4_M1_MASK |
20640 | 0U, // PseudoVLOXEI32_V_M4_M2 |
20641 | 0U, // PseudoVLOXEI32_V_M4_M2_MASK |
20642 | 0U, // PseudoVLOXEI32_V_M4_M4 |
20643 | 0U, // PseudoVLOXEI32_V_M4_M4_MASK |
20644 | 0U, // PseudoVLOXEI32_V_M4_M8 |
20645 | 0U, // PseudoVLOXEI32_V_M4_M8_MASK |
20646 | 0U, // PseudoVLOXEI32_V_M8_M2 |
20647 | 0U, // PseudoVLOXEI32_V_M8_M2_MASK |
20648 | 0U, // PseudoVLOXEI32_V_M8_M4 |
20649 | 0U, // PseudoVLOXEI32_V_M8_M4_MASK |
20650 | 0U, // PseudoVLOXEI32_V_M8_M8 |
20651 | 0U, // PseudoVLOXEI32_V_M8_M8_MASK |
20652 | 0U, // PseudoVLOXEI32_V_MF2_M1 |
20653 | 0U, // PseudoVLOXEI32_V_MF2_M1_MASK |
20654 | 0U, // PseudoVLOXEI32_V_MF2_MF2 |
20655 | 0U, // PseudoVLOXEI32_V_MF2_MF2_MASK |
20656 | 0U, // PseudoVLOXEI32_V_MF2_MF4 |
20657 | 0U, // PseudoVLOXEI32_V_MF2_MF4_MASK |
20658 | 0U, // PseudoVLOXEI32_V_MF2_MF8 |
20659 | 0U, // PseudoVLOXEI32_V_MF2_MF8_MASK |
20660 | 0U, // PseudoVLOXEI64_V_M1_M1 |
20661 | 0U, // PseudoVLOXEI64_V_M1_M1_MASK |
20662 | 0U, // PseudoVLOXEI64_V_M1_MF2 |
20663 | 0U, // PseudoVLOXEI64_V_M1_MF2_MASK |
20664 | 0U, // PseudoVLOXEI64_V_M1_MF4 |
20665 | 0U, // PseudoVLOXEI64_V_M1_MF4_MASK |
20666 | 0U, // PseudoVLOXEI64_V_M1_MF8 |
20667 | 0U, // PseudoVLOXEI64_V_M1_MF8_MASK |
20668 | 0U, // PseudoVLOXEI64_V_M2_M1 |
20669 | 0U, // PseudoVLOXEI64_V_M2_M1_MASK |
20670 | 0U, // PseudoVLOXEI64_V_M2_M2 |
20671 | 0U, // PseudoVLOXEI64_V_M2_M2_MASK |
20672 | 0U, // PseudoVLOXEI64_V_M2_MF2 |
20673 | 0U, // PseudoVLOXEI64_V_M2_MF2_MASK |
20674 | 0U, // PseudoVLOXEI64_V_M2_MF4 |
20675 | 0U, // PseudoVLOXEI64_V_M2_MF4_MASK |
20676 | 0U, // PseudoVLOXEI64_V_M4_M1 |
20677 | 0U, // PseudoVLOXEI64_V_M4_M1_MASK |
20678 | 0U, // PseudoVLOXEI64_V_M4_M2 |
20679 | 0U, // PseudoVLOXEI64_V_M4_M2_MASK |
20680 | 0U, // PseudoVLOXEI64_V_M4_M4 |
20681 | 0U, // PseudoVLOXEI64_V_M4_M4_MASK |
20682 | 0U, // PseudoVLOXEI64_V_M4_MF2 |
20683 | 0U, // PseudoVLOXEI64_V_M4_MF2_MASK |
20684 | 0U, // PseudoVLOXEI64_V_M8_M1 |
20685 | 0U, // PseudoVLOXEI64_V_M8_M1_MASK |
20686 | 0U, // PseudoVLOXEI64_V_M8_M2 |
20687 | 0U, // PseudoVLOXEI64_V_M8_M2_MASK |
20688 | 0U, // PseudoVLOXEI64_V_M8_M4 |
20689 | 0U, // PseudoVLOXEI64_V_M8_M4_MASK |
20690 | 0U, // PseudoVLOXEI64_V_M8_M8 |
20691 | 0U, // PseudoVLOXEI64_V_M8_M8_MASK |
20692 | 0U, // PseudoVLOXEI8_V_M1_M1 |
20693 | 0U, // PseudoVLOXEI8_V_M1_M1_MASK |
20694 | 0U, // PseudoVLOXEI8_V_M1_M2 |
20695 | 0U, // PseudoVLOXEI8_V_M1_M2_MASK |
20696 | 0U, // PseudoVLOXEI8_V_M1_M4 |
20697 | 0U, // PseudoVLOXEI8_V_M1_M4_MASK |
20698 | 0U, // PseudoVLOXEI8_V_M1_M8 |
20699 | 0U, // PseudoVLOXEI8_V_M1_M8_MASK |
20700 | 0U, // PseudoVLOXEI8_V_M2_M2 |
20701 | 0U, // PseudoVLOXEI8_V_M2_M2_MASK |
20702 | 0U, // PseudoVLOXEI8_V_M2_M4 |
20703 | 0U, // PseudoVLOXEI8_V_M2_M4_MASK |
20704 | 0U, // PseudoVLOXEI8_V_M2_M8 |
20705 | 0U, // PseudoVLOXEI8_V_M2_M8_MASK |
20706 | 0U, // PseudoVLOXEI8_V_M4_M4 |
20707 | 0U, // PseudoVLOXEI8_V_M4_M4_MASK |
20708 | 0U, // PseudoVLOXEI8_V_M4_M8 |
20709 | 0U, // PseudoVLOXEI8_V_M4_M8_MASK |
20710 | 0U, // PseudoVLOXEI8_V_M8_M8 |
20711 | 0U, // PseudoVLOXEI8_V_M8_M8_MASK |
20712 | 0U, // PseudoVLOXEI8_V_MF2_M1 |
20713 | 0U, // PseudoVLOXEI8_V_MF2_M1_MASK |
20714 | 0U, // PseudoVLOXEI8_V_MF2_M2 |
20715 | 0U, // PseudoVLOXEI8_V_MF2_M2_MASK |
20716 | 0U, // PseudoVLOXEI8_V_MF2_M4 |
20717 | 0U, // PseudoVLOXEI8_V_MF2_M4_MASK |
20718 | 0U, // PseudoVLOXEI8_V_MF2_MF2 |
20719 | 0U, // PseudoVLOXEI8_V_MF2_MF2_MASK |
20720 | 0U, // PseudoVLOXEI8_V_MF4_M1 |
20721 | 0U, // PseudoVLOXEI8_V_MF4_M1_MASK |
20722 | 0U, // PseudoVLOXEI8_V_MF4_M2 |
20723 | 0U, // PseudoVLOXEI8_V_MF4_M2_MASK |
20724 | 0U, // PseudoVLOXEI8_V_MF4_MF2 |
20725 | 0U, // PseudoVLOXEI8_V_MF4_MF2_MASK |
20726 | 0U, // PseudoVLOXEI8_V_MF4_MF4 |
20727 | 0U, // PseudoVLOXEI8_V_MF4_MF4_MASK |
20728 | 0U, // PseudoVLOXEI8_V_MF8_M1 |
20729 | 0U, // PseudoVLOXEI8_V_MF8_M1_MASK |
20730 | 0U, // PseudoVLOXEI8_V_MF8_MF2 |
20731 | 0U, // PseudoVLOXEI8_V_MF8_MF2_MASK |
20732 | 0U, // PseudoVLOXEI8_V_MF8_MF4 |
20733 | 0U, // PseudoVLOXEI8_V_MF8_MF4_MASK |
20734 | 0U, // PseudoVLOXEI8_V_MF8_MF8 |
20735 | 0U, // PseudoVLOXEI8_V_MF8_MF8_MASK |
20736 | 0U, // PseudoVLOXSEG2EI16_V_M1_M1 |
20737 | 0U, // PseudoVLOXSEG2EI16_V_M1_M1_MASK |
20738 | 0U, // PseudoVLOXSEG2EI16_V_M1_M2 |
20739 | 0U, // PseudoVLOXSEG2EI16_V_M1_M2_MASK |
20740 | 0U, // PseudoVLOXSEG2EI16_V_M1_M4 |
20741 | 0U, // PseudoVLOXSEG2EI16_V_M1_M4_MASK |
20742 | 0U, // PseudoVLOXSEG2EI16_V_M1_MF2 |
20743 | 0U, // PseudoVLOXSEG2EI16_V_M1_MF2_MASK |
20744 | 0U, // PseudoVLOXSEG2EI16_V_M2_M1 |
20745 | 0U, // PseudoVLOXSEG2EI16_V_M2_M1_MASK |
20746 | 0U, // PseudoVLOXSEG2EI16_V_M2_M2 |
20747 | 0U, // PseudoVLOXSEG2EI16_V_M2_M2_MASK |
20748 | 0U, // PseudoVLOXSEG2EI16_V_M2_M4 |
20749 | 0U, // PseudoVLOXSEG2EI16_V_M2_M4_MASK |
20750 | 0U, // PseudoVLOXSEG2EI16_V_M4_M2 |
20751 | 0U, // PseudoVLOXSEG2EI16_V_M4_M2_MASK |
20752 | 0U, // PseudoVLOXSEG2EI16_V_M4_M4 |
20753 | 0U, // PseudoVLOXSEG2EI16_V_M4_M4_MASK |
20754 | 0U, // PseudoVLOXSEG2EI16_V_M8_M4 |
20755 | 0U, // PseudoVLOXSEG2EI16_V_M8_M4_MASK |
20756 | 0U, // PseudoVLOXSEG2EI16_V_MF2_M1 |
20757 | 0U, // PseudoVLOXSEG2EI16_V_MF2_M1_MASK |
20758 | 0U, // PseudoVLOXSEG2EI16_V_MF2_M2 |
20759 | 0U, // PseudoVLOXSEG2EI16_V_MF2_M2_MASK |
20760 | 0U, // PseudoVLOXSEG2EI16_V_MF2_MF2 |
20761 | 0U, // PseudoVLOXSEG2EI16_V_MF2_MF2_MASK |
20762 | 0U, // PseudoVLOXSEG2EI16_V_MF2_MF4 |
20763 | 0U, // PseudoVLOXSEG2EI16_V_MF2_MF4_MASK |
20764 | 0U, // PseudoVLOXSEG2EI16_V_MF4_M1 |
20765 | 0U, // PseudoVLOXSEG2EI16_V_MF4_M1_MASK |
20766 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF2 |
20767 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF2_MASK |
20768 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF4 |
20769 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF4_MASK |
20770 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF8 |
20771 | 0U, // PseudoVLOXSEG2EI16_V_MF4_MF8_MASK |
20772 | 0U, // PseudoVLOXSEG2EI32_V_M1_M1 |
20773 | 0U, // PseudoVLOXSEG2EI32_V_M1_M1_MASK |
20774 | 0U, // PseudoVLOXSEG2EI32_V_M1_M2 |
20775 | 0U, // PseudoVLOXSEG2EI32_V_M1_M2_MASK |
20776 | 0U, // PseudoVLOXSEG2EI32_V_M1_MF2 |
20777 | 0U, // PseudoVLOXSEG2EI32_V_M1_MF2_MASK |
20778 | 0U, // PseudoVLOXSEG2EI32_V_M1_MF4 |
20779 | 0U, // PseudoVLOXSEG2EI32_V_M1_MF4_MASK |
20780 | 0U, // PseudoVLOXSEG2EI32_V_M2_M1 |
20781 | 0U, // PseudoVLOXSEG2EI32_V_M2_M1_MASK |
20782 | 0U, // PseudoVLOXSEG2EI32_V_M2_M2 |
20783 | 0U, // PseudoVLOXSEG2EI32_V_M2_M2_MASK |
20784 | 0U, // PseudoVLOXSEG2EI32_V_M2_M4 |
20785 | 0U, // PseudoVLOXSEG2EI32_V_M2_M4_MASK |
20786 | 0U, // PseudoVLOXSEG2EI32_V_M2_MF2 |
20787 | 0U, // PseudoVLOXSEG2EI32_V_M2_MF2_MASK |
20788 | 0U, // PseudoVLOXSEG2EI32_V_M4_M1 |
20789 | 0U, // PseudoVLOXSEG2EI32_V_M4_M1_MASK |
20790 | 0U, // PseudoVLOXSEG2EI32_V_M4_M2 |
20791 | 0U, // PseudoVLOXSEG2EI32_V_M4_M2_MASK |
20792 | 0U, // PseudoVLOXSEG2EI32_V_M4_M4 |
20793 | 0U, // PseudoVLOXSEG2EI32_V_M4_M4_MASK |
20794 | 0U, // PseudoVLOXSEG2EI32_V_M8_M2 |
20795 | 0U, // PseudoVLOXSEG2EI32_V_M8_M2_MASK |
20796 | 0U, // PseudoVLOXSEG2EI32_V_M8_M4 |
20797 | 0U, // PseudoVLOXSEG2EI32_V_M8_M4_MASK |
20798 | 0U, // PseudoVLOXSEG2EI32_V_MF2_M1 |
20799 | 0U, // PseudoVLOXSEG2EI32_V_MF2_M1_MASK |
20800 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF2 |
20801 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF2_MASK |
20802 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF4 |
20803 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF4_MASK |
20804 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF8 |
20805 | 0U, // PseudoVLOXSEG2EI32_V_MF2_MF8_MASK |
20806 | 0U, // PseudoVLOXSEG2EI64_V_M1_M1 |
20807 | 0U, // PseudoVLOXSEG2EI64_V_M1_M1_MASK |
20808 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF2 |
20809 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF2_MASK |
20810 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF4 |
20811 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF4_MASK |
20812 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF8 |
20813 | 0U, // PseudoVLOXSEG2EI64_V_M1_MF8_MASK |
20814 | 0U, // PseudoVLOXSEG2EI64_V_M2_M1 |
20815 | 0U, // PseudoVLOXSEG2EI64_V_M2_M1_MASK |
20816 | 0U, // PseudoVLOXSEG2EI64_V_M2_M2 |
20817 | 0U, // PseudoVLOXSEG2EI64_V_M2_M2_MASK |
20818 | 0U, // PseudoVLOXSEG2EI64_V_M2_MF2 |
20819 | 0U, // PseudoVLOXSEG2EI64_V_M2_MF2_MASK |
20820 | 0U, // PseudoVLOXSEG2EI64_V_M2_MF4 |
20821 | 0U, // PseudoVLOXSEG2EI64_V_M2_MF4_MASK |
20822 | 0U, // PseudoVLOXSEG2EI64_V_M4_M1 |
20823 | 0U, // PseudoVLOXSEG2EI64_V_M4_M1_MASK |
20824 | 0U, // PseudoVLOXSEG2EI64_V_M4_M2 |
20825 | 0U, // PseudoVLOXSEG2EI64_V_M4_M2_MASK |
20826 | 0U, // PseudoVLOXSEG2EI64_V_M4_M4 |
20827 | 0U, // PseudoVLOXSEG2EI64_V_M4_M4_MASK |
20828 | 0U, // PseudoVLOXSEG2EI64_V_M4_MF2 |
20829 | 0U, // PseudoVLOXSEG2EI64_V_M4_MF2_MASK |
20830 | 0U, // PseudoVLOXSEG2EI64_V_M8_M1 |
20831 | 0U, // PseudoVLOXSEG2EI64_V_M8_M1_MASK |
20832 | 0U, // PseudoVLOXSEG2EI64_V_M8_M2 |
20833 | 0U, // PseudoVLOXSEG2EI64_V_M8_M2_MASK |
20834 | 0U, // PseudoVLOXSEG2EI64_V_M8_M4 |
20835 | 0U, // PseudoVLOXSEG2EI64_V_M8_M4_MASK |
20836 | 0U, // PseudoVLOXSEG2EI8_V_M1_M1 |
20837 | 0U, // PseudoVLOXSEG2EI8_V_M1_M1_MASK |
20838 | 0U, // PseudoVLOXSEG2EI8_V_M1_M2 |
20839 | 0U, // PseudoVLOXSEG2EI8_V_M1_M2_MASK |
20840 | 0U, // PseudoVLOXSEG2EI8_V_M1_M4 |
20841 | 0U, // PseudoVLOXSEG2EI8_V_M1_M4_MASK |
20842 | 0U, // PseudoVLOXSEG2EI8_V_M2_M2 |
20843 | 0U, // PseudoVLOXSEG2EI8_V_M2_M2_MASK |
20844 | 0U, // PseudoVLOXSEG2EI8_V_M2_M4 |
20845 | 0U, // PseudoVLOXSEG2EI8_V_M2_M4_MASK |
20846 | 0U, // PseudoVLOXSEG2EI8_V_M4_M4 |
20847 | 0U, // PseudoVLOXSEG2EI8_V_M4_M4_MASK |
20848 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M1 |
20849 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M1_MASK |
20850 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M2 |
20851 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M2_MASK |
20852 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M4 |
20853 | 0U, // PseudoVLOXSEG2EI8_V_MF2_M4_MASK |
20854 | 0U, // PseudoVLOXSEG2EI8_V_MF2_MF2 |
20855 | 0U, // PseudoVLOXSEG2EI8_V_MF2_MF2_MASK |
20856 | 0U, // PseudoVLOXSEG2EI8_V_MF4_M1 |
20857 | 0U, // PseudoVLOXSEG2EI8_V_MF4_M1_MASK |
20858 | 0U, // PseudoVLOXSEG2EI8_V_MF4_M2 |
20859 | 0U, // PseudoVLOXSEG2EI8_V_MF4_M2_MASK |
20860 | 0U, // PseudoVLOXSEG2EI8_V_MF4_MF2 |
20861 | 0U, // PseudoVLOXSEG2EI8_V_MF4_MF2_MASK |
20862 | 0U, // PseudoVLOXSEG2EI8_V_MF4_MF4 |
20863 | 0U, // PseudoVLOXSEG2EI8_V_MF4_MF4_MASK |
20864 | 0U, // PseudoVLOXSEG2EI8_V_MF8_M1 |
20865 | 0U, // PseudoVLOXSEG2EI8_V_MF8_M1_MASK |
20866 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF2 |
20867 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF2_MASK |
20868 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF4 |
20869 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF4_MASK |
20870 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF8 |
20871 | 0U, // PseudoVLOXSEG2EI8_V_MF8_MF8_MASK |
20872 | 0U, // PseudoVLOXSEG3EI16_V_M1_M1 |
20873 | 0U, // PseudoVLOXSEG3EI16_V_M1_M1_MASK |
20874 | 0U, // PseudoVLOXSEG3EI16_V_M1_M2 |
20875 | 0U, // PseudoVLOXSEG3EI16_V_M1_M2_MASK |
20876 | 0U, // PseudoVLOXSEG3EI16_V_M1_MF2 |
20877 | 0U, // PseudoVLOXSEG3EI16_V_M1_MF2_MASK |
20878 | 0U, // PseudoVLOXSEG3EI16_V_M2_M1 |
20879 | 0U, // PseudoVLOXSEG3EI16_V_M2_M1_MASK |
20880 | 0U, // PseudoVLOXSEG3EI16_V_M2_M2 |
20881 | 0U, // PseudoVLOXSEG3EI16_V_M2_M2_MASK |
20882 | 0U, // PseudoVLOXSEG3EI16_V_M4_M2 |
20883 | 0U, // PseudoVLOXSEG3EI16_V_M4_M2_MASK |
20884 | 0U, // PseudoVLOXSEG3EI16_V_MF2_M1 |
20885 | 0U, // PseudoVLOXSEG3EI16_V_MF2_M1_MASK |
20886 | 0U, // PseudoVLOXSEG3EI16_V_MF2_M2 |
20887 | 0U, // PseudoVLOXSEG3EI16_V_MF2_M2_MASK |
20888 | 0U, // PseudoVLOXSEG3EI16_V_MF2_MF2 |
20889 | 0U, // PseudoVLOXSEG3EI16_V_MF2_MF2_MASK |
20890 | 0U, // PseudoVLOXSEG3EI16_V_MF2_MF4 |
20891 | 0U, // PseudoVLOXSEG3EI16_V_MF2_MF4_MASK |
20892 | 0U, // PseudoVLOXSEG3EI16_V_MF4_M1 |
20893 | 0U, // PseudoVLOXSEG3EI16_V_MF4_M1_MASK |
20894 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF2 |
20895 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF2_MASK |
20896 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF4 |
20897 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF4_MASK |
20898 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF8 |
20899 | 0U, // PseudoVLOXSEG3EI16_V_MF4_MF8_MASK |
20900 | 0U, // PseudoVLOXSEG3EI32_V_M1_M1 |
20901 | 0U, // PseudoVLOXSEG3EI32_V_M1_M1_MASK |
20902 | 0U, // PseudoVLOXSEG3EI32_V_M1_M2 |
20903 | 0U, // PseudoVLOXSEG3EI32_V_M1_M2_MASK |
20904 | 0U, // PseudoVLOXSEG3EI32_V_M1_MF2 |
20905 | 0U, // PseudoVLOXSEG3EI32_V_M1_MF2_MASK |
20906 | 0U, // PseudoVLOXSEG3EI32_V_M1_MF4 |
20907 | 0U, // PseudoVLOXSEG3EI32_V_M1_MF4_MASK |
20908 | 0U, // PseudoVLOXSEG3EI32_V_M2_M1 |
20909 | 0U, // PseudoVLOXSEG3EI32_V_M2_M1_MASK |
20910 | 0U, // PseudoVLOXSEG3EI32_V_M2_M2 |
20911 | 0U, // PseudoVLOXSEG3EI32_V_M2_M2_MASK |
20912 | 0U, // PseudoVLOXSEG3EI32_V_M2_MF2 |
20913 | 0U, // PseudoVLOXSEG3EI32_V_M2_MF2_MASK |
20914 | 0U, // PseudoVLOXSEG3EI32_V_M4_M1 |
20915 | 0U, // PseudoVLOXSEG3EI32_V_M4_M1_MASK |
20916 | 0U, // PseudoVLOXSEG3EI32_V_M4_M2 |
20917 | 0U, // PseudoVLOXSEG3EI32_V_M4_M2_MASK |
20918 | 0U, // PseudoVLOXSEG3EI32_V_M8_M2 |
20919 | 0U, // PseudoVLOXSEG3EI32_V_M8_M2_MASK |
20920 | 0U, // PseudoVLOXSEG3EI32_V_MF2_M1 |
20921 | 0U, // PseudoVLOXSEG3EI32_V_MF2_M1_MASK |
20922 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF2 |
20923 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF2_MASK |
20924 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF4 |
20925 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF4_MASK |
20926 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF8 |
20927 | 0U, // PseudoVLOXSEG3EI32_V_MF2_MF8_MASK |
20928 | 0U, // PseudoVLOXSEG3EI64_V_M1_M1 |
20929 | 0U, // PseudoVLOXSEG3EI64_V_M1_M1_MASK |
20930 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF2 |
20931 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF2_MASK |
20932 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF4 |
20933 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF4_MASK |
20934 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF8 |
20935 | 0U, // PseudoVLOXSEG3EI64_V_M1_MF8_MASK |
20936 | 0U, // PseudoVLOXSEG3EI64_V_M2_M1 |
20937 | 0U, // PseudoVLOXSEG3EI64_V_M2_M1_MASK |
20938 | 0U, // PseudoVLOXSEG3EI64_V_M2_M2 |
20939 | 0U, // PseudoVLOXSEG3EI64_V_M2_M2_MASK |
20940 | 0U, // PseudoVLOXSEG3EI64_V_M2_MF2 |
20941 | 0U, // PseudoVLOXSEG3EI64_V_M2_MF2_MASK |
20942 | 0U, // PseudoVLOXSEG3EI64_V_M2_MF4 |
20943 | 0U, // PseudoVLOXSEG3EI64_V_M2_MF4_MASK |
20944 | 0U, // PseudoVLOXSEG3EI64_V_M4_M1 |
20945 | 0U, // PseudoVLOXSEG3EI64_V_M4_M1_MASK |
20946 | 0U, // PseudoVLOXSEG3EI64_V_M4_M2 |
20947 | 0U, // PseudoVLOXSEG3EI64_V_M4_M2_MASK |
20948 | 0U, // PseudoVLOXSEG3EI64_V_M4_MF2 |
20949 | 0U, // PseudoVLOXSEG3EI64_V_M4_MF2_MASK |
20950 | 0U, // PseudoVLOXSEG3EI64_V_M8_M1 |
20951 | 0U, // PseudoVLOXSEG3EI64_V_M8_M1_MASK |
20952 | 0U, // PseudoVLOXSEG3EI64_V_M8_M2 |
20953 | 0U, // PseudoVLOXSEG3EI64_V_M8_M2_MASK |
20954 | 0U, // PseudoVLOXSEG3EI8_V_M1_M1 |
20955 | 0U, // PseudoVLOXSEG3EI8_V_M1_M1_MASK |
20956 | 0U, // PseudoVLOXSEG3EI8_V_M1_M2 |
20957 | 0U, // PseudoVLOXSEG3EI8_V_M1_M2_MASK |
20958 | 0U, // PseudoVLOXSEG3EI8_V_M2_M2 |
20959 | 0U, // PseudoVLOXSEG3EI8_V_M2_M2_MASK |
20960 | 0U, // PseudoVLOXSEG3EI8_V_MF2_M1 |
20961 | 0U, // PseudoVLOXSEG3EI8_V_MF2_M1_MASK |
20962 | 0U, // PseudoVLOXSEG3EI8_V_MF2_M2 |
20963 | 0U, // PseudoVLOXSEG3EI8_V_MF2_M2_MASK |
20964 | 0U, // PseudoVLOXSEG3EI8_V_MF2_MF2 |
20965 | 0U, // PseudoVLOXSEG3EI8_V_MF2_MF2_MASK |
20966 | 0U, // PseudoVLOXSEG3EI8_V_MF4_M1 |
20967 | 0U, // PseudoVLOXSEG3EI8_V_MF4_M1_MASK |
20968 | 0U, // PseudoVLOXSEG3EI8_V_MF4_M2 |
20969 | 0U, // PseudoVLOXSEG3EI8_V_MF4_M2_MASK |
20970 | 0U, // PseudoVLOXSEG3EI8_V_MF4_MF2 |
20971 | 0U, // PseudoVLOXSEG3EI8_V_MF4_MF2_MASK |
20972 | 0U, // PseudoVLOXSEG3EI8_V_MF4_MF4 |
20973 | 0U, // PseudoVLOXSEG3EI8_V_MF4_MF4_MASK |
20974 | 0U, // PseudoVLOXSEG3EI8_V_MF8_M1 |
20975 | 0U, // PseudoVLOXSEG3EI8_V_MF8_M1_MASK |
20976 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF2 |
20977 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF2_MASK |
20978 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF4 |
20979 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF4_MASK |
20980 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF8 |
20981 | 0U, // PseudoVLOXSEG3EI8_V_MF8_MF8_MASK |
20982 | 0U, // PseudoVLOXSEG4EI16_V_M1_M1 |
20983 | 0U, // PseudoVLOXSEG4EI16_V_M1_M1_MASK |
20984 | 0U, // PseudoVLOXSEG4EI16_V_M1_M2 |
20985 | 0U, // PseudoVLOXSEG4EI16_V_M1_M2_MASK |
20986 | 0U, // PseudoVLOXSEG4EI16_V_M1_MF2 |
20987 | 0U, // PseudoVLOXSEG4EI16_V_M1_MF2_MASK |
20988 | 0U, // PseudoVLOXSEG4EI16_V_M2_M1 |
20989 | 0U, // PseudoVLOXSEG4EI16_V_M2_M1_MASK |
20990 | 0U, // PseudoVLOXSEG4EI16_V_M2_M2 |
20991 | 0U, // PseudoVLOXSEG4EI16_V_M2_M2_MASK |
20992 | 0U, // PseudoVLOXSEG4EI16_V_M4_M2 |
20993 | 0U, // PseudoVLOXSEG4EI16_V_M4_M2_MASK |
20994 | 0U, // PseudoVLOXSEG4EI16_V_MF2_M1 |
20995 | 0U, // PseudoVLOXSEG4EI16_V_MF2_M1_MASK |
20996 | 0U, // PseudoVLOXSEG4EI16_V_MF2_M2 |
20997 | 0U, // PseudoVLOXSEG4EI16_V_MF2_M2_MASK |
20998 | 0U, // PseudoVLOXSEG4EI16_V_MF2_MF2 |
20999 | 0U, // PseudoVLOXSEG4EI16_V_MF2_MF2_MASK |
21000 | 0U, // PseudoVLOXSEG4EI16_V_MF2_MF4 |
21001 | 0U, // PseudoVLOXSEG4EI16_V_MF2_MF4_MASK |
21002 | 0U, // PseudoVLOXSEG4EI16_V_MF4_M1 |
21003 | 0U, // PseudoVLOXSEG4EI16_V_MF4_M1_MASK |
21004 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF2 |
21005 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF2_MASK |
21006 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF4 |
21007 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF4_MASK |
21008 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF8 |
21009 | 0U, // PseudoVLOXSEG4EI16_V_MF4_MF8_MASK |
21010 | 0U, // PseudoVLOXSEG4EI32_V_M1_M1 |
21011 | 0U, // PseudoVLOXSEG4EI32_V_M1_M1_MASK |
21012 | 0U, // PseudoVLOXSEG4EI32_V_M1_M2 |
21013 | 0U, // PseudoVLOXSEG4EI32_V_M1_M2_MASK |
21014 | 0U, // PseudoVLOXSEG4EI32_V_M1_MF2 |
21015 | 0U, // PseudoVLOXSEG4EI32_V_M1_MF2_MASK |
21016 | 0U, // PseudoVLOXSEG4EI32_V_M1_MF4 |
21017 | 0U, // PseudoVLOXSEG4EI32_V_M1_MF4_MASK |
21018 | 0U, // PseudoVLOXSEG4EI32_V_M2_M1 |
21019 | 0U, // PseudoVLOXSEG4EI32_V_M2_M1_MASK |
21020 | 0U, // PseudoVLOXSEG4EI32_V_M2_M2 |
21021 | 0U, // PseudoVLOXSEG4EI32_V_M2_M2_MASK |
21022 | 0U, // PseudoVLOXSEG4EI32_V_M2_MF2 |
21023 | 0U, // PseudoVLOXSEG4EI32_V_M2_MF2_MASK |
21024 | 0U, // PseudoVLOXSEG4EI32_V_M4_M1 |
21025 | 0U, // PseudoVLOXSEG4EI32_V_M4_M1_MASK |
21026 | 0U, // PseudoVLOXSEG4EI32_V_M4_M2 |
21027 | 0U, // PseudoVLOXSEG4EI32_V_M4_M2_MASK |
21028 | 0U, // PseudoVLOXSEG4EI32_V_M8_M2 |
21029 | 0U, // PseudoVLOXSEG4EI32_V_M8_M2_MASK |
21030 | 0U, // PseudoVLOXSEG4EI32_V_MF2_M1 |
21031 | 0U, // PseudoVLOXSEG4EI32_V_MF2_M1_MASK |
21032 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF2 |
21033 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF2_MASK |
21034 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF4 |
21035 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF4_MASK |
21036 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF8 |
21037 | 0U, // PseudoVLOXSEG4EI32_V_MF2_MF8_MASK |
21038 | 0U, // PseudoVLOXSEG4EI64_V_M1_M1 |
21039 | 0U, // PseudoVLOXSEG4EI64_V_M1_M1_MASK |
21040 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF2 |
21041 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF2_MASK |
21042 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF4 |
21043 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF4_MASK |
21044 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF8 |
21045 | 0U, // PseudoVLOXSEG4EI64_V_M1_MF8_MASK |
21046 | 0U, // PseudoVLOXSEG4EI64_V_M2_M1 |
21047 | 0U, // PseudoVLOXSEG4EI64_V_M2_M1_MASK |
21048 | 0U, // PseudoVLOXSEG4EI64_V_M2_M2 |
21049 | 0U, // PseudoVLOXSEG4EI64_V_M2_M2_MASK |
21050 | 0U, // PseudoVLOXSEG4EI64_V_M2_MF2 |
21051 | 0U, // PseudoVLOXSEG4EI64_V_M2_MF2_MASK |
21052 | 0U, // PseudoVLOXSEG4EI64_V_M2_MF4 |
21053 | 0U, // PseudoVLOXSEG4EI64_V_M2_MF4_MASK |
21054 | 0U, // PseudoVLOXSEG4EI64_V_M4_M1 |
21055 | 0U, // PseudoVLOXSEG4EI64_V_M4_M1_MASK |
21056 | 0U, // PseudoVLOXSEG4EI64_V_M4_M2 |
21057 | 0U, // PseudoVLOXSEG4EI64_V_M4_M2_MASK |
21058 | 0U, // PseudoVLOXSEG4EI64_V_M4_MF2 |
21059 | 0U, // PseudoVLOXSEG4EI64_V_M4_MF2_MASK |
21060 | 0U, // PseudoVLOXSEG4EI64_V_M8_M1 |
21061 | 0U, // PseudoVLOXSEG4EI64_V_M8_M1_MASK |
21062 | 0U, // PseudoVLOXSEG4EI64_V_M8_M2 |
21063 | 0U, // PseudoVLOXSEG4EI64_V_M8_M2_MASK |
21064 | 0U, // PseudoVLOXSEG4EI8_V_M1_M1 |
21065 | 0U, // PseudoVLOXSEG4EI8_V_M1_M1_MASK |
21066 | 0U, // PseudoVLOXSEG4EI8_V_M1_M2 |
21067 | 0U, // PseudoVLOXSEG4EI8_V_M1_M2_MASK |
21068 | 0U, // PseudoVLOXSEG4EI8_V_M2_M2 |
21069 | 0U, // PseudoVLOXSEG4EI8_V_M2_M2_MASK |
21070 | 0U, // PseudoVLOXSEG4EI8_V_MF2_M1 |
21071 | 0U, // PseudoVLOXSEG4EI8_V_MF2_M1_MASK |
21072 | 0U, // PseudoVLOXSEG4EI8_V_MF2_M2 |
21073 | 0U, // PseudoVLOXSEG4EI8_V_MF2_M2_MASK |
21074 | 0U, // PseudoVLOXSEG4EI8_V_MF2_MF2 |
21075 | 0U, // PseudoVLOXSEG4EI8_V_MF2_MF2_MASK |
21076 | 0U, // PseudoVLOXSEG4EI8_V_MF4_M1 |
21077 | 0U, // PseudoVLOXSEG4EI8_V_MF4_M1_MASK |
21078 | 0U, // PseudoVLOXSEG4EI8_V_MF4_M2 |
21079 | 0U, // PseudoVLOXSEG4EI8_V_MF4_M2_MASK |
21080 | 0U, // PseudoVLOXSEG4EI8_V_MF4_MF2 |
21081 | 0U, // PseudoVLOXSEG4EI8_V_MF4_MF2_MASK |
21082 | 0U, // PseudoVLOXSEG4EI8_V_MF4_MF4 |
21083 | 0U, // PseudoVLOXSEG4EI8_V_MF4_MF4_MASK |
21084 | 0U, // PseudoVLOXSEG4EI8_V_MF8_M1 |
21085 | 0U, // PseudoVLOXSEG4EI8_V_MF8_M1_MASK |
21086 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF2 |
21087 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF2_MASK |
21088 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF4 |
21089 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF4_MASK |
21090 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF8 |
21091 | 0U, // PseudoVLOXSEG4EI8_V_MF8_MF8_MASK |
21092 | 0U, // PseudoVLOXSEG5EI16_V_M1_M1 |
21093 | 0U, // PseudoVLOXSEG5EI16_V_M1_M1_MASK |
21094 | 0U, // PseudoVLOXSEG5EI16_V_M1_MF2 |
21095 | 0U, // PseudoVLOXSEG5EI16_V_M1_MF2_MASK |
21096 | 0U, // PseudoVLOXSEG5EI16_V_M2_M1 |
21097 | 0U, // PseudoVLOXSEG5EI16_V_M2_M1_MASK |
21098 | 0U, // PseudoVLOXSEG5EI16_V_MF2_M1 |
21099 | 0U, // PseudoVLOXSEG5EI16_V_MF2_M1_MASK |
21100 | 0U, // PseudoVLOXSEG5EI16_V_MF2_MF2 |
21101 | 0U, // PseudoVLOXSEG5EI16_V_MF2_MF2_MASK |
21102 | 0U, // PseudoVLOXSEG5EI16_V_MF2_MF4 |
21103 | 0U, // PseudoVLOXSEG5EI16_V_MF2_MF4_MASK |
21104 | 0U, // PseudoVLOXSEG5EI16_V_MF4_M1 |
21105 | 0U, // PseudoVLOXSEG5EI16_V_MF4_M1_MASK |
21106 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF2 |
21107 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF2_MASK |
21108 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF4 |
21109 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF4_MASK |
21110 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF8 |
21111 | 0U, // PseudoVLOXSEG5EI16_V_MF4_MF8_MASK |
21112 | 0U, // PseudoVLOXSEG5EI32_V_M1_M1 |
21113 | 0U, // PseudoVLOXSEG5EI32_V_M1_M1_MASK |
21114 | 0U, // PseudoVLOXSEG5EI32_V_M1_MF2 |
21115 | 0U, // PseudoVLOXSEG5EI32_V_M1_MF2_MASK |
21116 | 0U, // PseudoVLOXSEG5EI32_V_M1_MF4 |
21117 | 0U, // PseudoVLOXSEG5EI32_V_M1_MF4_MASK |
21118 | 0U, // PseudoVLOXSEG5EI32_V_M2_M1 |
21119 | 0U, // PseudoVLOXSEG5EI32_V_M2_M1_MASK |
21120 | 0U, // PseudoVLOXSEG5EI32_V_M2_MF2 |
21121 | 0U, // PseudoVLOXSEG5EI32_V_M2_MF2_MASK |
21122 | 0U, // PseudoVLOXSEG5EI32_V_M4_M1 |
21123 | 0U, // PseudoVLOXSEG5EI32_V_M4_M1_MASK |
21124 | 0U, // PseudoVLOXSEG5EI32_V_MF2_M1 |
21125 | 0U, // PseudoVLOXSEG5EI32_V_MF2_M1_MASK |
21126 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF2 |
21127 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF2_MASK |
21128 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF4 |
21129 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF4_MASK |
21130 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF8 |
21131 | 0U, // PseudoVLOXSEG5EI32_V_MF2_MF8_MASK |
21132 | 0U, // PseudoVLOXSEG5EI64_V_M1_M1 |
21133 | 0U, // PseudoVLOXSEG5EI64_V_M1_M1_MASK |
21134 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF2 |
21135 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF2_MASK |
21136 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF4 |
21137 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF4_MASK |
21138 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF8 |
21139 | 0U, // PseudoVLOXSEG5EI64_V_M1_MF8_MASK |
21140 | 0U, // PseudoVLOXSEG5EI64_V_M2_M1 |
21141 | 0U, // PseudoVLOXSEG5EI64_V_M2_M1_MASK |
21142 | 0U, // PseudoVLOXSEG5EI64_V_M2_MF2 |
21143 | 0U, // PseudoVLOXSEG5EI64_V_M2_MF2_MASK |
21144 | 0U, // PseudoVLOXSEG5EI64_V_M2_MF4 |
21145 | 0U, // PseudoVLOXSEG5EI64_V_M2_MF4_MASK |
21146 | 0U, // PseudoVLOXSEG5EI64_V_M4_M1 |
21147 | 0U, // PseudoVLOXSEG5EI64_V_M4_M1_MASK |
21148 | 0U, // PseudoVLOXSEG5EI64_V_M4_MF2 |
21149 | 0U, // PseudoVLOXSEG5EI64_V_M4_MF2_MASK |
21150 | 0U, // PseudoVLOXSEG5EI64_V_M8_M1 |
21151 | 0U, // PseudoVLOXSEG5EI64_V_M8_M1_MASK |
21152 | 0U, // PseudoVLOXSEG5EI8_V_M1_M1 |
21153 | 0U, // PseudoVLOXSEG5EI8_V_M1_M1_MASK |
21154 | 0U, // PseudoVLOXSEG5EI8_V_MF2_M1 |
21155 | 0U, // PseudoVLOXSEG5EI8_V_MF2_M1_MASK |
21156 | 0U, // PseudoVLOXSEG5EI8_V_MF2_MF2 |
21157 | 0U, // PseudoVLOXSEG5EI8_V_MF2_MF2_MASK |
21158 | 0U, // PseudoVLOXSEG5EI8_V_MF4_M1 |
21159 | 0U, // PseudoVLOXSEG5EI8_V_MF4_M1_MASK |
21160 | 0U, // PseudoVLOXSEG5EI8_V_MF4_MF2 |
21161 | 0U, // PseudoVLOXSEG5EI8_V_MF4_MF2_MASK |
21162 | 0U, // PseudoVLOXSEG5EI8_V_MF4_MF4 |
21163 | 0U, // PseudoVLOXSEG5EI8_V_MF4_MF4_MASK |
21164 | 0U, // PseudoVLOXSEG5EI8_V_MF8_M1 |
21165 | 0U, // PseudoVLOXSEG5EI8_V_MF8_M1_MASK |
21166 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF2 |
21167 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF2_MASK |
21168 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF4 |
21169 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF4_MASK |
21170 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF8 |
21171 | 0U, // PseudoVLOXSEG5EI8_V_MF8_MF8_MASK |
21172 | 0U, // PseudoVLOXSEG6EI16_V_M1_M1 |
21173 | 0U, // PseudoVLOXSEG6EI16_V_M1_M1_MASK |
21174 | 0U, // PseudoVLOXSEG6EI16_V_M1_MF2 |
21175 | 0U, // PseudoVLOXSEG6EI16_V_M1_MF2_MASK |
21176 | 0U, // PseudoVLOXSEG6EI16_V_M2_M1 |
21177 | 0U, // PseudoVLOXSEG6EI16_V_M2_M1_MASK |
21178 | 0U, // PseudoVLOXSEG6EI16_V_MF2_M1 |
21179 | 0U, // PseudoVLOXSEG6EI16_V_MF2_M1_MASK |
21180 | 0U, // PseudoVLOXSEG6EI16_V_MF2_MF2 |
21181 | 0U, // PseudoVLOXSEG6EI16_V_MF2_MF2_MASK |
21182 | 0U, // PseudoVLOXSEG6EI16_V_MF2_MF4 |
21183 | 0U, // PseudoVLOXSEG6EI16_V_MF2_MF4_MASK |
21184 | 0U, // PseudoVLOXSEG6EI16_V_MF4_M1 |
21185 | 0U, // PseudoVLOXSEG6EI16_V_MF4_M1_MASK |
21186 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF2 |
21187 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF2_MASK |
21188 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF4 |
21189 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF4_MASK |
21190 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF8 |
21191 | 0U, // PseudoVLOXSEG6EI16_V_MF4_MF8_MASK |
21192 | 0U, // PseudoVLOXSEG6EI32_V_M1_M1 |
21193 | 0U, // PseudoVLOXSEG6EI32_V_M1_M1_MASK |
21194 | 0U, // PseudoVLOXSEG6EI32_V_M1_MF2 |
21195 | 0U, // PseudoVLOXSEG6EI32_V_M1_MF2_MASK |
21196 | 0U, // PseudoVLOXSEG6EI32_V_M1_MF4 |
21197 | 0U, // PseudoVLOXSEG6EI32_V_M1_MF4_MASK |
21198 | 0U, // PseudoVLOXSEG6EI32_V_M2_M1 |
21199 | 0U, // PseudoVLOXSEG6EI32_V_M2_M1_MASK |
21200 | 0U, // PseudoVLOXSEG6EI32_V_M2_MF2 |
21201 | 0U, // PseudoVLOXSEG6EI32_V_M2_MF2_MASK |
21202 | 0U, // PseudoVLOXSEG6EI32_V_M4_M1 |
21203 | 0U, // PseudoVLOXSEG6EI32_V_M4_M1_MASK |
21204 | 0U, // PseudoVLOXSEG6EI32_V_MF2_M1 |
21205 | 0U, // PseudoVLOXSEG6EI32_V_MF2_M1_MASK |
21206 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF2 |
21207 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF2_MASK |
21208 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF4 |
21209 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF4_MASK |
21210 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF8 |
21211 | 0U, // PseudoVLOXSEG6EI32_V_MF2_MF8_MASK |
21212 | 0U, // PseudoVLOXSEG6EI64_V_M1_M1 |
21213 | 0U, // PseudoVLOXSEG6EI64_V_M1_M1_MASK |
21214 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF2 |
21215 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF2_MASK |
21216 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF4 |
21217 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF4_MASK |
21218 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF8 |
21219 | 0U, // PseudoVLOXSEG6EI64_V_M1_MF8_MASK |
21220 | 0U, // PseudoVLOXSEG6EI64_V_M2_M1 |
21221 | 0U, // PseudoVLOXSEG6EI64_V_M2_M1_MASK |
21222 | 0U, // PseudoVLOXSEG6EI64_V_M2_MF2 |
21223 | 0U, // PseudoVLOXSEG6EI64_V_M2_MF2_MASK |
21224 | 0U, // PseudoVLOXSEG6EI64_V_M2_MF4 |
21225 | 0U, // PseudoVLOXSEG6EI64_V_M2_MF4_MASK |
21226 | 0U, // PseudoVLOXSEG6EI64_V_M4_M1 |
21227 | 0U, // PseudoVLOXSEG6EI64_V_M4_M1_MASK |
21228 | 0U, // PseudoVLOXSEG6EI64_V_M4_MF2 |
21229 | 0U, // PseudoVLOXSEG6EI64_V_M4_MF2_MASK |
21230 | 0U, // PseudoVLOXSEG6EI64_V_M8_M1 |
21231 | 0U, // PseudoVLOXSEG6EI64_V_M8_M1_MASK |
21232 | 0U, // PseudoVLOXSEG6EI8_V_M1_M1 |
21233 | 0U, // PseudoVLOXSEG6EI8_V_M1_M1_MASK |
21234 | 0U, // PseudoVLOXSEG6EI8_V_MF2_M1 |
21235 | 0U, // PseudoVLOXSEG6EI8_V_MF2_M1_MASK |
21236 | 0U, // PseudoVLOXSEG6EI8_V_MF2_MF2 |
21237 | 0U, // PseudoVLOXSEG6EI8_V_MF2_MF2_MASK |
21238 | 0U, // PseudoVLOXSEG6EI8_V_MF4_M1 |
21239 | 0U, // PseudoVLOXSEG6EI8_V_MF4_M1_MASK |
21240 | 0U, // PseudoVLOXSEG6EI8_V_MF4_MF2 |
21241 | 0U, // PseudoVLOXSEG6EI8_V_MF4_MF2_MASK |
21242 | 0U, // PseudoVLOXSEG6EI8_V_MF4_MF4 |
21243 | 0U, // PseudoVLOXSEG6EI8_V_MF4_MF4_MASK |
21244 | 0U, // PseudoVLOXSEG6EI8_V_MF8_M1 |
21245 | 0U, // PseudoVLOXSEG6EI8_V_MF8_M1_MASK |
21246 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF2 |
21247 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF2_MASK |
21248 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF4 |
21249 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF4_MASK |
21250 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF8 |
21251 | 0U, // PseudoVLOXSEG6EI8_V_MF8_MF8_MASK |
21252 | 0U, // PseudoVLOXSEG7EI16_V_M1_M1 |
21253 | 0U, // PseudoVLOXSEG7EI16_V_M1_M1_MASK |
21254 | 0U, // PseudoVLOXSEG7EI16_V_M1_MF2 |
21255 | 0U, // PseudoVLOXSEG7EI16_V_M1_MF2_MASK |
21256 | 0U, // PseudoVLOXSEG7EI16_V_M2_M1 |
21257 | 0U, // PseudoVLOXSEG7EI16_V_M2_M1_MASK |
21258 | 0U, // PseudoVLOXSEG7EI16_V_MF2_M1 |
21259 | 0U, // PseudoVLOXSEG7EI16_V_MF2_M1_MASK |
21260 | 0U, // PseudoVLOXSEG7EI16_V_MF2_MF2 |
21261 | 0U, // PseudoVLOXSEG7EI16_V_MF2_MF2_MASK |
21262 | 0U, // PseudoVLOXSEG7EI16_V_MF2_MF4 |
21263 | 0U, // PseudoVLOXSEG7EI16_V_MF2_MF4_MASK |
21264 | 0U, // PseudoVLOXSEG7EI16_V_MF4_M1 |
21265 | 0U, // PseudoVLOXSEG7EI16_V_MF4_M1_MASK |
21266 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF2 |
21267 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF2_MASK |
21268 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF4 |
21269 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF4_MASK |
21270 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF8 |
21271 | 0U, // PseudoVLOXSEG7EI16_V_MF4_MF8_MASK |
21272 | 0U, // PseudoVLOXSEG7EI32_V_M1_M1 |
21273 | 0U, // PseudoVLOXSEG7EI32_V_M1_M1_MASK |
21274 | 0U, // PseudoVLOXSEG7EI32_V_M1_MF2 |
21275 | 0U, // PseudoVLOXSEG7EI32_V_M1_MF2_MASK |
21276 | 0U, // PseudoVLOXSEG7EI32_V_M1_MF4 |
21277 | 0U, // PseudoVLOXSEG7EI32_V_M1_MF4_MASK |
21278 | 0U, // PseudoVLOXSEG7EI32_V_M2_M1 |
21279 | 0U, // PseudoVLOXSEG7EI32_V_M2_M1_MASK |
21280 | 0U, // PseudoVLOXSEG7EI32_V_M2_MF2 |
21281 | 0U, // PseudoVLOXSEG7EI32_V_M2_MF2_MASK |
21282 | 0U, // PseudoVLOXSEG7EI32_V_M4_M1 |
21283 | 0U, // PseudoVLOXSEG7EI32_V_M4_M1_MASK |
21284 | 0U, // PseudoVLOXSEG7EI32_V_MF2_M1 |
21285 | 0U, // PseudoVLOXSEG7EI32_V_MF2_M1_MASK |
21286 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF2 |
21287 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF2_MASK |
21288 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF4 |
21289 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF4_MASK |
21290 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF8 |
21291 | 0U, // PseudoVLOXSEG7EI32_V_MF2_MF8_MASK |
21292 | 0U, // PseudoVLOXSEG7EI64_V_M1_M1 |
21293 | 0U, // PseudoVLOXSEG7EI64_V_M1_M1_MASK |
21294 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF2 |
21295 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF2_MASK |
21296 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF4 |
21297 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF4_MASK |
21298 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF8 |
21299 | 0U, // PseudoVLOXSEG7EI64_V_M1_MF8_MASK |
21300 | 0U, // PseudoVLOXSEG7EI64_V_M2_M1 |
21301 | 0U, // PseudoVLOXSEG7EI64_V_M2_M1_MASK |
21302 | 0U, // PseudoVLOXSEG7EI64_V_M2_MF2 |
21303 | 0U, // PseudoVLOXSEG7EI64_V_M2_MF2_MASK |
21304 | 0U, // PseudoVLOXSEG7EI64_V_M2_MF4 |
21305 | 0U, // PseudoVLOXSEG7EI64_V_M2_MF4_MASK |
21306 | 0U, // PseudoVLOXSEG7EI64_V_M4_M1 |
21307 | 0U, // PseudoVLOXSEG7EI64_V_M4_M1_MASK |
21308 | 0U, // PseudoVLOXSEG7EI64_V_M4_MF2 |
21309 | 0U, // PseudoVLOXSEG7EI64_V_M4_MF2_MASK |
21310 | 0U, // PseudoVLOXSEG7EI64_V_M8_M1 |
21311 | 0U, // PseudoVLOXSEG7EI64_V_M8_M1_MASK |
21312 | 0U, // PseudoVLOXSEG7EI8_V_M1_M1 |
21313 | 0U, // PseudoVLOXSEG7EI8_V_M1_M1_MASK |
21314 | 0U, // PseudoVLOXSEG7EI8_V_MF2_M1 |
21315 | 0U, // PseudoVLOXSEG7EI8_V_MF2_M1_MASK |
21316 | 0U, // PseudoVLOXSEG7EI8_V_MF2_MF2 |
21317 | 0U, // PseudoVLOXSEG7EI8_V_MF2_MF2_MASK |
21318 | 0U, // PseudoVLOXSEG7EI8_V_MF4_M1 |
21319 | 0U, // PseudoVLOXSEG7EI8_V_MF4_M1_MASK |
21320 | 0U, // PseudoVLOXSEG7EI8_V_MF4_MF2 |
21321 | 0U, // PseudoVLOXSEG7EI8_V_MF4_MF2_MASK |
21322 | 0U, // PseudoVLOXSEG7EI8_V_MF4_MF4 |
21323 | 0U, // PseudoVLOXSEG7EI8_V_MF4_MF4_MASK |
21324 | 0U, // PseudoVLOXSEG7EI8_V_MF8_M1 |
21325 | 0U, // PseudoVLOXSEG7EI8_V_MF8_M1_MASK |
21326 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF2 |
21327 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF2_MASK |
21328 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF4 |
21329 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF4_MASK |
21330 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF8 |
21331 | 0U, // PseudoVLOXSEG7EI8_V_MF8_MF8_MASK |
21332 | 0U, // PseudoVLOXSEG8EI16_V_M1_M1 |
21333 | 0U, // PseudoVLOXSEG8EI16_V_M1_M1_MASK |
21334 | 0U, // PseudoVLOXSEG8EI16_V_M1_MF2 |
21335 | 0U, // PseudoVLOXSEG8EI16_V_M1_MF2_MASK |
21336 | 0U, // PseudoVLOXSEG8EI16_V_M2_M1 |
21337 | 0U, // PseudoVLOXSEG8EI16_V_M2_M1_MASK |
21338 | 0U, // PseudoVLOXSEG8EI16_V_MF2_M1 |
21339 | 0U, // PseudoVLOXSEG8EI16_V_MF2_M1_MASK |
21340 | 0U, // PseudoVLOXSEG8EI16_V_MF2_MF2 |
21341 | 0U, // PseudoVLOXSEG8EI16_V_MF2_MF2_MASK |
21342 | 0U, // PseudoVLOXSEG8EI16_V_MF2_MF4 |
21343 | 0U, // PseudoVLOXSEG8EI16_V_MF2_MF4_MASK |
21344 | 0U, // PseudoVLOXSEG8EI16_V_MF4_M1 |
21345 | 0U, // PseudoVLOXSEG8EI16_V_MF4_M1_MASK |
21346 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF2 |
21347 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF2_MASK |
21348 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF4 |
21349 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF4_MASK |
21350 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF8 |
21351 | 0U, // PseudoVLOXSEG8EI16_V_MF4_MF8_MASK |
21352 | 0U, // PseudoVLOXSEG8EI32_V_M1_M1 |
21353 | 0U, // PseudoVLOXSEG8EI32_V_M1_M1_MASK |
21354 | 0U, // PseudoVLOXSEG8EI32_V_M1_MF2 |
21355 | 0U, // PseudoVLOXSEG8EI32_V_M1_MF2_MASK |
21356 | 0U, // PseudoVLOXSEG8EI32_V_M1_MF4 |
21357 | 0U, // PseudoVLOXSEG8EI32_V_M1_MF4_MASK |
21358 | 0U, // PseudoVLOXSEG8EI32_V_M2_M1 |
21359 | 0U, // PseudoVLOXSEG8EI32_V_M2_M1_MASK |
21360 | 0U, // PseudoVLOXSEG8EI32_V_M2_MF2 |
21361 | 0U, // PseudoVLOXSEG8EI32_V_M2_MF2_MASK |
21362 | 0U, // PseudoVLOXSEG8EI32_V_M4_M1 |
21363 | 0U, // PseudoVLOXSEG8EI32_V_M4_M1_MASK |
21364 | 0U, // PseudoVLOXSEG8EI32_V_MF2_M1 |
21365 | 0U, // PseudoVLOXSEG8EI32_V_MF2_M1_MASK |
21366 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF2 |
21367 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF2_MASK |
21368 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF4 |
21369 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF4_MASK |
21370 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF8 |
21371 | 0U, // PseudoVLOXSEG8EI32_V_MF2_MF8_MASK |
21372 | 0U, // PseudoVLOXSEG8EI64_V_M1_M1 |
21373 | 0U, // PseudoVLOXSEG8EI64_V_M1_M1_MASK |
21374 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF2 |
21375 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF2_MASK |
21376 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF4 |
21377 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF4_MASK |
21378 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF8 |
21379 | 0U, // PseudoVLOXSEG8EI64_V_M1_MF8_MASK |
21380 | 0U, // PseudoVLOXSEG8EI64_V_M2_M1 |
21381 | 0U, // PseudoVLOXSEG8EI64_V_M2_M1_MASK |
21382 | 0U, // PseudoVLOXSEG8EI64_V_M2_MF2 |
21383 | 0U, // PseudoVLOXSEG8EI64_V_M2_MF2_MASK |
21384 | 0U, // PseudoVLOXSEG8EI64_V_M2_MF4 |
21385 | 0U, // PseudoVLOXSEG8EI64_V_M2_MF4_MASK |
21386 | 0U, // PseudoVLOXSEG8EI64_V_M4_M1 |
21387 | 0U, // PseudoVLOXSEG8EI64_V_M4_M1_MASK |
21388 | 0U, // PseudoVLOXSEG8EI64_V_M4_MF2 |
21389 | 0U, // PseudoVLOXSEG8EI64_V_M4_MF2_MASK |
21390 | 0U, // PseudoVLOXSEG8EI64_V_M8_M1 |
21391 | 0U, // PseudoVLOXSEG8EI64_V_M8_M1_MASK |
21392 | 0U, // PseudoVLOXSEG8EI8_V_M1_M1 |
21393 | 0U, // PseudoVLOXSEG8EI8_V_M1_M1_MASK |
21394 | 0U, // PseudoVLOXSEG8EI8_V_MF2_M1 |
21395 | 0U, // PseudoVLOXSEG8EI8_V_MF2_M1_MASK |
21396 | 0U, // PseudoVLOXSEG8EI8_V_MF2_MF2 |
21397 | 0U, // PseudoVLOXSEG8EI8_V_MF2_MF2_MASK |
21398 | 0U, // PseudoVLOXSEG8EI8_V_MF4_M1 |
21399 | 0U, // PseudoVLOXSEG8EI8_V_MF4_M1_MASK |
21400 | 0U, // PseudoVLOXSEG8EI8_V_MF4_MF2 |
21401 | 0U, // PseudoVLOXSEG8EI8_V_MF4_MF2_MASK |
21402 | 0U, // PseudoVLOXSEG8EI8_V_MF4_MF4 |
21403 | 0U, // PseudoVLOXSEG8EI8_V_MF4_MF4_MASK |
21404 | 0U, // PseudoVLOXSEG8EI8_V_MF8_M1 |
21405 | 0U, // PseudoVLOXSEG8EI8_V_MF8_M1_MASK |
21406 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF2 |
21407 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF2_MASK |
21408 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF4 |
21409 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF4_MASK |
21410 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF8 |
21411 | 0U, // PseudoVLOXSEG8EI8_V_MF8_MF8_MASK |
21412 | 0U, // PseudoVLSE16_V_M1 |
21413 | 0U, // PseudoVLSE16_V_M1_MASK |
21414 | 0U, // PseudoVLSE16_V_M2 |
21415 | 0U, // PseudoVLSE16_V_M2_MASK |
21416 | 0U, // PseudoVLSE16_V_M4 |
21417 | 0U, // PseudoVLSE16_V_M4_MASK |
21418 | 0U, // PseudoVLSE16_V_M8 |
21419 | 0U, // PseudoVLSE16_V_M8_MASK |
21420 | 0U, // PseudoVLSE16_V_MF2 |
21421 | 0U, // PseudoVLSE16_V_MF2_MASK |
21422 | 0U, // PseudoVLSE16_V_MF4 |
21423 | 0U, // PseudoVLSE16_V_MF4_MASK |
21424 | 0U, // PseudoVLSE32_V_M1 |
21425 | 0U, // PseudoVLSE32_V_M1_MASK |
21426 | 0U, // PseudoVLSE32_V_M2 |
21427 | 0U, // PseudoVLSE32_V_M2_MASK |
21428 | 0U, // PseudoVLSE32_V_M4 |
21429 | 0U, // PseudoVLSE32_V_M4_MASK |
21430 | 0U, // PseudoVLSE32_V_M8 |
21431 | 0U, // PseudoVLSE32_V_M8_MASK |
21432 | 0U, // PseudoVLSE32_V_MF2 |
21433 | 0U, // PseudoVLSE32_V_MF2_MASK |
21434 | 0U, // PseudoVLSE64_V_M1 |
21435 | 0U, // PseudoVLSE64_V_M1_MASK |
21436 | 0U, // PseudoVLSE64_V_M2 |
21437 | 0U, // PseudoVLSE64_V_M2_MASK |
21438 | 0U, // PseudoVLSE64_V_M4 |
21439 | 0U, // PseudoVLSE64_V_M4_MASK |
21440 | 0U, // PseudoVLSE64_V_M8 |
21441 | 0U, // PseudoVLSE64_V_M8_MASK |
21442 | 0U, // PseudoVLSE8_V_M1 |
21443 | 0U, // PseudoVLSE8_V_M1_MASK |
21444 | 0U, // PseudoVLSE8_V_M2 |
21445 | 0U, // PseudoVLSE8_V_M2_MASK |
21446 | 0U, // PseudoVLSE8_V_M4 |
21447 | 0U, // PseudoVLSE8_V_M4_MASK |
21448 | 0U, // PseudoVLSE8_V_M8 |
21449 | 0U, // PseudoVLSE8_V_M8_MASK |
21450 | 0U, // PseudoVLSE8_V_MF2 |
21451 | 0U, // PseudoVLSE8_V_MF2_MASK |
21452 | 0U, // PseudoVLSE8_V_MF4 |
21453 | 0U, // PseudoVLSE8_V_MF4_MASK |
21454 | 0U, // PseudoVLSE8_V_MF8 |
21455 | 0U, // PseudoVLSE8_V_MF8_MASK |
21456 | 0U, // PseudoVLSEG2E16FF_V_M1 |
21457 | 0U, // PseudoVLSEG2E16FF_V_M1_MASK |
21458 | 0U, // PseudoVLSEG2E16FF_V_M2 |
21459 | 0U, // PseudoVLSEG2E16FF_V_M2_MASK |
21460 | 0U, // PseudoVLSEG2E16FF_V_M4 |
21461 | 0U, // PseudoVLSEG2E16FF_V_M4_MASK |
21462 | 0U, // PseudoVLSEG2E16FF_V_MF2 |
21463 | 0U, // PseudoVLSEG2E16FF_V_MF2_MASK |
21464 | 0U, // PseudoVLSEG2E16FF_V_MF4 |
21465 | 0U, // PseudoVLSEG2E16FF_V_MF4_MASK |
21466 | 0U, // PseudoVLSEG2E16_V_M1 |
21467 | 0U, // PseudoVLSEG2E16_V_M1_MASK |
21468 | 0U, // PseudoVLSEG2E16_V_M2 |
21469 | 0U, // PseudoVLSEG2E16_V_M2_MASK |
21470 | 0U, // PseudoVLSEG2E16_V_M4 |
21471 | 0U, // PseudoVLSEG2E16_V_M4_MASK |
21472 | 0U, // PseudoVLSEG2E16_V_MF2 |
21473 | 0U, // PseudoVLSEG2E16_V_MF2_MASK |
21474 | 0U, // PseudoVLSEG2E16_V_MF4 |
21475 | 0U, // PseudoVLSEG2E16_V_MF4_MASK |
21476 | 0U, // PseudoVLSEG2E32FF_V_M1 |
21477 | 0U, // PseudoVLSEG2E32FF_V_M1_MASK |
21478 | 0U, // PseudoVLSEG2E32FF_V_M2 |
21479 | 0U, // PseudoVLSEG2E32FF_V_M2_MASK |
21480 | 0U, // PseudoVLSEG2E32FF_V_M4 |
21481 | 0U, // PseudoVLSEG2E32FF_V_M4_MASK |
21482 | 0U, // PseudoVLSEG2E32FF_V_MF2 |
21483 | 0U, // PseudoVLSEG2E32FF_V_MF2_MASK |
21484 | 0U, // PseudoVLSEG2E32_V_M1 |
21485 | 0U, // PseudoVLSEG2E32_V_M1_MASK |
21486 | 0U, // PseudoVLSEG2E32_V_M2 |
21487 | 0U, // PseudoVLSEG2E32_V_M2_MASK |
21488 | 0U, // PseudoVLSEG2E32_V_M4 |
21489 | 0U, // PseudoVLSEG2E32_V_M4_MASK |
21490 | 0U, // PseudoVLSEG2E32_V_MF2 |
21491 | 0U, // PseudoVLSEG2E32_V_MF2_MASK |
21492 | 0U, // PseudoVLSEG2E64FF_V_M1 |
21493 | 0U, // PseudoVLSEG2E64FF_V_M1_MASK |
21494 | 0U, // PseudoVLSEG2E64FF_V_M2 |
21495 | 0U, // PseudoVLSEG2E64FF_V_M2_MASK |
21496 | 0U, // PseudoVLSEG2E64FF_V_M4 |
21497 | 0U, // PseudoVLSEG2E64FF_V_M4_MASK |
21498 | 0U, // PseudoVLSEG2E64_V_M1 |
21499 | 0U, // PseudoVLSEG2E64_V_M1_MASK |
21500 | 0U, // PseudoVLSEG2E64_V_M2 |
21501 | 0U, // PseudoVLSEG2E64_V_M2_MASK |
21502 | 0U, // PseudoVLSEG2E64_V_M4 |
21503 | 0U, // PseudoVLSEG2E64_V_M4_MASK |
21504 | 0U, // PseudoVLSEG2E8FF_V_M1 |
21505 | 0U, // PseudoVLSEG2E8FF_V_M1_MASK |
21506 | 0U, // PseudoVLSEG2E8FF_V_M2 |
21507 | 0U, // PseudoVLSEG2E8FF_V_M2_MASK |
21508 | 0U, // PseudoVLSEG2E8FF_V_M4 |
21509 | 0U, // PseudoVLSEG2E8FF_V_M4_MASK |
21510 | 0U, // PseudoVLSEG2E8FF_V_MF2 |
21511 | 0U, // PseudoVLSEG2E8FF_V_MF2_MASK |
21512 | 0U, // PseudoVLSEG2E8FF_V_MF4 |
21513 | 0U, // PseudoVLSEG2E8FF_V_MF4_MASK |
21514 | 0U, // PseudoVLSEG2E8FF_V_MF8 |
21515 | 0U, // PseudoVLSEG2E8FF_V_MF8_MASK |
21516 | 0U, // PseudoVLSEG2E8_V_M1 |
21517 | 0U, // PseudoVLSEG2E8_V_M1_MASK |
21518 | 0U, // PseudoVLSEG2E8_V_M2 |
21519 | 0U, // PseudoVLSEG2E8_V_M2_MASK |
21520 | 0U, // PseudoVLSEG2E8_V_M4 |
21521 | 0U, // PseudoVLSEG2E8_V_M4_MASK |
21522 | 0U, // PseudoVLSEG2E8_V_MF2 |
21523 | 0U, // PseudoVLSEG2E8_V_MF2_MASK |
21524 | 0U, // PseudoVLSEG2E8_V_MF4 |
21525 | 0U, // PseudoVLSEG2E8_V_MF4_MASK |
21526 | 0U, // PseudoVLSEG2E8_V_MF8 |
21527 | 0U, // PseudoVLSEG2E8_V_MF8_MASK |
21528 | 0U, // PseudoVLSEG3E16FF_V_M1 |
21529 | 0U, // PseudoVLSEG3E16FF_V_M1_MASK |
21530 | 0U, // PseudoVLSEG3E16FF_V_M2 |
21531 | 0U, // PseudoVLSEG3E16FF_V_M2_MASK |
21532 | 0U, // PseudoVLSEG3E16FF_V_MF2 |
21533 | 0U, // PseudoVLSEG3E16FF_V_MF2_MASK |
21534 | 0U, // PseudoVLSEG3E16FF_V_MF4 |
21535 | 0U, // PseudoVLSEG3E16FF_V_MF4_MASK |
21536 | 0U, // PseudoVLSEG3E16_V_M1 |
21537 | 0U, // PseudoVLSEG3E16_V_M1_MASK |
21538 | 0U, // PseudoVLSEG3E16_V_M2 |
21539 | 0U, // PseudoVLSEG3E16_V_M2_MASK |
21540 | 0U, // PseudoVLSEG3E16_V_MF2 |
21541 | 0U, // PseudoVLSEG3E16_V_MF2_MASK |
21542 | 0U, // PseudoVLSEG3E16_V_MF4 |
21543 | 0U, // PseudoVLSEG3E16_V_MF4_MASK |
21544 | 0U, // PseudoVLSEG3E32FF_V_M1 |
21545 | 0U, // PseudoVLSEG3E32FF_V_M1_MASK |
21546 | 0U, // PseudoVLSEG3E32FF_V_M2 |
21547 | 0U, // PseudoVLSEG3E32FF_V_M2_MASK |
21548 | 0U, // PseudoVLSEG3E32FF_V_MF2 |
21549 | 0U, // PseudoVLSEG3E32FF_V_MF2_MASK |
21550 | 0U, // PseudoVLSEG3E32_V_M1 |
21551 | 0U, // PseudoVLSEG3E32_V_M1_MASK |
21552 | 0U, // PseudoVLSEG3E32_V_M2 |
21553 | 0U, // PseudoVLSEG3E32_V_M2_MASK |
21554 | 0U, // PseudoVLSEG3E32_V_MF2 |
21555 | 0U, // PseudoVLSEG3E32_V_MF2_MASK |
21556 | 0U, // PseudoVLSEG3E64FF_V_M1 |
21557 | 0U, // PseudoVLSEG3E64FF_V_M1_MASK |
21558 | 0U, // PseudoVLSEG3E64FF_V_M2 |
21559 | 0U, // PseudoVLSEG3E64FF_V_M2_MASK |
21560 | 0U, // PseudoVLSEG3E64_V_M1 |
21561 | 0U, // PseudoVLSEG3E64_V_M1_MASK |
21562 | 0U, // PseudoVLSEG3E64_V_M2 |
21563 | 0U, // PseudoVLSEG3E64_V_M2_MASK |
21564 | 0U, // PseudoVLSEG3E8FF_V_M1 |
21565 | 0U, // PseudoVLSEG3E8FF_V_M1_MASK |
21566 | 0U, // PseudoVLSEG3E8FF_V_M2 |
21567 | 0U, // PseudoVLSEG3E8FF_V_M2_MASK |
21568 | 0U, // PseudoVLSEG3E8FF_V_MF2 |
21569 | 0U, // PseudoVLSEG3E8FF_V_MF2_MASK |
21570 | 0U, // PseudoVLSEG3E8FF_V_MF4 |
21571 | 0U, // PseudoVLSEG3E8FF_V_MF4_MASK |
21572 | 0U, // PseudoVLSEG3E8FF_V_MF8 |
21573 | 0U, // PseudoVLSEG3E8FF_V_MF8_MASK |
21574 | 0U, // PseudoVLSEG3E8_V_M1 |
21575 | 0U, // PseudoVLSEG3E8_V_M1_MASK |
21576 | 0U, // PseudoVLSEG3E8_V_M2 |
21577 | 0U, // PseudoVLSEG3E8_V_M2_MASK |
21578 | 0U, // PseudoVLSEG3E8_V_MF2 |
21579 | 0U, // PseudoVLSEG3E8_V_MF2_MASK |
21580 | 0U, // PseudoVLSEG3E8_V_MF4 |
21581 | 0U, // PseudoVLSEG3E8_V_MF4_MASK |
21582 | 0U, // PseudoVLSEG3E8_V_MF8 |
21583 | 0U, // PseudoVLSEG3E8_V_MF8_MASK |
21584 | 0U, // PseudoVLSEG4E16FF_V_M1 |
21585 | 0U, // PseudoVLSEG4E16FF_V_M1_MASK |
21586 | 0U, // PseudoVLSEG4E16FF_V_M2 |
21587 | 0U, // PseudoVLSEG4E16FF_V_M2_MASK |
21588 | 0U, // PseudoVLSEG4E16FF_V_MF2 |
21589 | 0U, // PseudoVLSEG4E16FF_V_MF2_MASK |
21590 | 0U, // PseudoVLSEG4E16FF_V_MF4 |
21591 | 0U, // PseudoVLSEG4E16FF_V_MF4_MASK |
21592 | 0U, // PseudoVLSEG4E16_V_M1 |
21593 | 0U, // PseudoVLSEG4E16_V_M1_MASK |
21594 | 0U, // PseudoVLSEG4E16_V_M2 |
21595 | 0U, // PseudoVLSEG4E16_V_M2_MASK |
21596 | 0U, // PseudoVLSEG4E16_V_MF2 |
21597 | 0U, // PseudoVLSEG4E16_V_MF2_MASK |
21598 | 0U, // PseudoVLSEG4E16_V_MF4 |
21599 | 0U, // PseudoVLSEG4E16_V_MF4_MASK |
21600 | 0U, // PseudoVLSEG4E32FF_V_M1 |
21601 | 0U, // PseudoVLSEG4E32FF_V_M1_MASK |
21602 | 0U, // PseudoVLSEG4E32FF_V_M2 |
21603 | 0U, // PseudoVLSEG4E32FF_V_M2_MASK |
21604 | 0U, // PseudoVLSEG4E32FF_V_MF2 |
21605 | 0U, // PseudoVLSEG4E32FF_V_MF2_MASK |
21606 | 0U, // PseudoVLSEG4E32_V_M1 |
21607 | 0U, // PseudoVLSEG4E32_V_M1_MASK |
21608 | 0U, // PseudoVLSEG4E32_V_M2 |
21609 | 0U, // PseudoVLSEG4E32_V_M2_MASK |
21610 | 0U, // PseudoVLSEG4E32_V_MF2 |
21611 | 0U, // PseudoVLSEG4E32_V_MF2_MASK |
21612 | 0U, // PseudoVLSEG4E64FF_V_M1 |
21613 | 0U, // PseudoVLSEG4E64FF_V_M1_MASK |
21614 | 0U, // PseudoVLSEG4E64FF_V_M2 |
21615 | 0U, // PseudoVLSEG4E64FF_V_M2_MASK |
21616 | 0U, // PseudoVLSEG4E64_V_M1 |
21617 | 0U, // PseudoVLSEG4E64_V_M1_MASK |
21618 | 0U, // PseudoVLSEG4E64_V_M2 |
21619 | 0U, // PseudoVLSEG4E64_V_M2_MASK |
21620 | 0U, // PseudoVLSEG4E8FF_V_M1 |
21621 | 0U, // PseudoVLSEG4E8FF_V_M1_MASK |
21622 | 0U, // PseudoVLSEG4E8FF_V_M2 |
21623 | 0U, // PseudoVLSEG4E8FF_V_M2_MASK |
21624 | 0U, // PseudoVLSEG4E8FF_V_MF2 |
21625 | 0U, // PseudoVLSEG4E8FF_V_MF2_MASK |
21626 | 0U, // PseudoVLSEG4E8FF_V_MF4 |
21627 | 0U, // PseudoVLSEG4E8FF_V_MF4_MASK |
21628 | 0U, // PseudoVLSEG4E8FF_V_MF8 |
21629 | 0U, // PseudoVLSEG4E8FF_V_MF8_MASK |
21630 | 0U, // PseudoVLSEG4E8_V_M1 |
21631 | 0U, // PseudoVLSEG4E8_V_M1_MASK |
21632 | 0U, // PseudoVLSEG4E8_V_M2 |
21633 | 0U, // PseudoVLSEG4E8_V_M2_MASK |
21634 | 0U, // PseudoVLSEG4E8_V_MF2 |
21635 | 0U, // PseudoVLSEG4E8_V_MF2_MASK |
21636 | 0U, // PseudoVLSEG4E8_V_MF4 |
21637 | 0U, // PseudoVLSEG4E8_V_MF4_MASK |
21638 | 0U, // PseudoVLSEG4E8_V_MF8 |
21639 | 0U, // PseudoVLSEG4E8_V_MF8_MASK |
21640 | 0U, // PseudoVLSEG5E16FF_V_M1 |
21641 | 0U, // PseudoVLSEG5E16FF_V_M1_MASK |
21642 | 0U, // PseudoVLSEG5E16FF_V_MF2 |
21643 | 0U, // PseudoVLSEG5E16FF_V_MF2_MASK |
21644 | 0U, // PseudoVLSEG5E16FF_V_MF4 |
21645 | 0U, // PseudoVLSEG5E16FF_V_MF4_MASK |
21646 | 0U, // PseudoVLSEG5E16_V_M1 |
21647 | 0U, // PseudoVLSEG5E16_V_M1_MASK |
21648 | 0U, // PseudoVLSEG5E16_V_MF2 |
21649 | 0U, // PseudoVLSEG5E16_V_MF2_MASK |
21650 | 0U, // PseudoVLSEG5E16_V_MF4 |
21651 | 0U, // PseudoVLSEG5E16_V_MF4_MASK |
21652 | 0U, // PseudoVLSEG5E32FF_V_M1 |
21653 | 0U, // PseudoVLSEG5E32FF_V_M1_MASK |
21654 | 0U, // PseudoVLSEG5E32FF_V_MF2 |
21655 | 0U, // PseudoVLSEG5E32FF_V_MF2_MASK |
21656 | 0U, // PseudoVLSEG5E32_V_M1 |
21657 | 0U, // PseudoVLSEG5E32_V_M1_MASK |
21658 | 0U, // PseudoVLSEG5E32_V_MF2 |
21659 | 0U, // PseudoVLSEG5E32_V_MF2_MASK |
21660 | 0U, // PseudoVLSEG5E64FF_V_M1 |
21661 | 0U, // PseudoVLSEG5E64FF_V_M1_MASK |
21662 | 0U, // PseudoVLSEG5E64_V_M1 |
21663 | 0U, // PseudoVLSEG5E64_V_M1_MASK |
21664 | 0U, // PseudoVLSEG5E8FF_V_M1 |
21665 | 0U, // PseudoVLSEG5E8FF_V_M1_MASK |
21666 | 0U, // PseudoVLSEG5E8FF_V_MF2 |
21667 | 0U, // PseudoVLSEG5E8FF_V_MF2_MASK |
21668 | 0U, // PseudoVLSEG5E8FF_V_MF4 |
21669 | 0U, // PseudoVLSEG5E8FF_V_MF4_MASK |
21670 | 0U, // PseudoVLSEG5E8FF_V_MF8 |
21671 | 0U, // PseudoVLSEG5E8FF_V_MF8_MASK |
21672 | 0U, // PseudoVLSEG5E8_V_M1 |
21673 | 0U, // PseudoVLSEG5E8_V_M1_MASK |
21674 | 0U, // PseudoVLSEG5E8_V_MF2 |
21675 | 0U, // PseudoVLSEG5E8_V_MF2_MASK |
21676 | 0U, // PseudoVLSEG5E8_V_MF4 |
21677 | 0U, // PseudoVLSEG5E8_V_MF4_MASK |
21678 | 0U, // PseudoVLSEG5E8_V_MF8 |
21679 | 0U, // PseudoVLSEG5E8_V_MF8_MASK |
21680 | 0U, // PseudoVLSEG6E16FF_V_M1 |
21681 | 0U, // PseudoVLSEG6E16FF_V_M1_MASK |
21682 | 0U, // PseudoVLSEG6E16FF_V_MF2 |
21683 | 0U, // PseudoVLSEG6E16FF_V_MF2_MASK |
21684 | 0U, // PseudoVLSEG6E16FF_V_MF4 |
21685 | 0U, // PseudoVLSEG6E16FF_V_MF4_MASK |
21686 | 0U, // PseudoVLSEG6E16_V_M1 |
21687 | 0U, // PseudoVLSEG6E16_V_M1_MASK |
21688 | 0U, // PseudoVLSEG6E16_V_MF2 |
21689 | 0U, // PseudoVLSEG6E16_V_MF2_MASK |
21690 | 0U, // PseudoVLSEG6E16_V_MF4 |
21691 | 0U, // PseudoVLSEG6E16_V_MF4_MASK |
21692 | 0U, // PseudoVLSEG6E32FF_V_M1 |
21693 | 0U, // PseudoVLSEG6E32FF_V_M1_MASK |
21694 | 0U, // PseudoVLSEG6E32FF_V_MF2 |
21695 | 0U, // PseudoVLSEG6E32FF_V_MF2_MASK |
21696 | 0U, // PseudoVLSEG6E32_V_M1 |
21697 | 0U, // PseudoVLSEG6E32_V_M1_MASK |
21698 | 0U, // PseudoVLSEG6E32_V_MF2 |
21699 | 0U, // PseudoVLSEG6E32_V_MF2_MASK |
21700 | 0U, // PseudoVLSEG6E64FF_V_M1 |
21701 | 0U, // PseudoVLSEG6E64FF_V_M1_MASK |
21702 | 0U, // PseudoVLSEG6E64_V_M1 |
21703 | 0U, // PseudoVLSEG6E64_V_M1_MASK |
21704 | 0U, // PseudoVLSEG6E8FF_V_M1 |
21705 | 0U, // PseudoVLSEG6E8FF_V_M1_MASK |
21706 | 0U, // PseudoVLSEG6E8FF_V_MF2 |
21707 | 0U, // PseudoVLSEG6E8FF_V_MF2_MASK |
21708 | 0U, // PseudoVLSEG6E8FF_V_MF4 |
21709 | 0U, // PseudoVLSEG6E8FF_V_MF4_MASK |
21710 | 0U, // PseudoVLSEG6E8FF_V_MF8 |
21711 | 0U, // PseudoVLSEG6E8FF_V_MF8_MASK |
21712 | 0U, // PseudoVLSEG6E8_V_M1 |
21713 | 0U, // PseudoVLSEG6E8_V_M1_MASK |
21714 | 0U, // PseudoVLSEG6E8_V_MF2 |
21715 | 0U, // PseudoVLSEG6E8_V_MF2_MASK |
21716 | 0U, // PseudoVLSEG6E8_V_MF4 |
21717 | 0U, // PseudoVLSEG6E8_V_MF4_MASK |
21718 | 0U, // PseudoVLSEG6E8_V_MF8 |
21719 | 0U, // PseudoVLSEG6E8_V_MF8_MASK |
21720 | 0U, // PseudoVLSEG7E16FF_V_M1 |
21721 | 0U, // PseudoVLSEG7E16FF_V_M1_MASK |
21722 | 0U, // PseudoVLSEG7E16FF_V_MF2 |
21723 | 0U, // PseudoVLSEG7E16FF_V_MF2_MASK |
21724 | 0U, // PseudoVLSEG7E16FF_V_MF4 |
21725 | 0U, // PseudoVLSEG7E16FF_V_MF4_MASK |
21726 | 0U, // PseudoVLSEG7E16_V_M1 |
21727 | 0U, // PseudoVLSEG7E16_V_M1_MASK |
21728 | 0U, // PseudoVLSEG7E16_V_MF2 |
21729 | 0U, // PseudoVLSEG7E16_V_MF2_MASK |
21730 | 0U, // PseudoVLSEG7E16_V_MF4 |
21731 | 0U, // PseudoVLSEG7E16_V_MF4_MASK |
21732 | 0U, // PseudoVLSEG7E32FF_V_M1 |
21733 | 0U, // PseudoVLSEG7E32FF_V_M1_MASK |
21734 | 0U, // PseudoVLSEG7E32FF_V_MF2 |
21735 | 0U, // PseudoVLSEG7E32FF_V_MF2_MASK |
21736 | 0U, // PseudoVLSEG7E32_V_M1 |
21737 | 0U, // PseudoVLSEG7E32_V_M1_MASK |
21738 | 0U, // PseudoVLSEG7E32_V_MF2 |
21739 | 0U, // PseudoVLSEG7E32_V_MF2_MASK |
21740 | 0U, // PseudoVLSEG7E64FF_V_M1 |
21741 | 0U, // PseudoVLSEG7E64FF_V_M1_MASK |
21742 | 0U, // PseudoVLSEG7E64_V_M1 |
21743 | 0U, // PseudoVLSEG7E64_V_M1_MASK |
21744 | 0U, // PseudoVLSEG7E8FF_V_M1 |
21745 | 0U, // PseudoVLSEG7E8FF_V_M1_MASK |
21746 | 0U, // PseudoVLSEG7E8FF_V_MF2 |
21747 | 0U, // PseudoVLSEG7E8FF_V_MF2_MASK |
21748 | 0U, // PseudoVLSEG7E8FF_V_MF4 |
21749 | 0U, // PseudoVLSEG7E8FF_V_MF4_MASK |
21750 | 0U, // PseudoVLSEG7E8FF_V_MF8 |
21751 | 0U, // PseudoVLSEG7E8FF_V_MF8_MASK |
21752 | 0U, // PseudoVLSEG7E8_V_M1 |
21753 | 0U, // PseudoVLSEG7E8_V_M1_MASK |
21754 | 0U, // PseudoVLSEG7E8_V_MF2 |
21755 | 0U, // PseudoVLSEG7E8_V_MF2_MASK |
21756 | 0U, // PseudoVLSEG7E8_V_MF4 |
21757 | 0U, // PseudoVLSEG7E8_V_MF4_MASK |
21758 | 0U, // PseudoVLSEG7E8_V_MF8 |
21759 | 0U, // PseudoVLSEG7E8_V_MF8_MASK |
21760 | 0U, // PseudoVLSEG8E16FF_V_M1 |
21761 | 0U, // PseudoVLSEG8E16FF_V_M1_MASK |
21762 | 0U, // PseudoVLSEG8E16FF_V_MF2 |
21763 | 0U, // PseudoVLSEG8E16FF_V_MF2_MASK |
21764 | 0U, // PseudoVLSEG8E16FF_V_MF4 |
21765 | 0U, // PseudoVLSEG8E16FF_V_MF4_MASK |
21766 | 0U, // PseudoVLSEG8E16_V_M1 |
21767 | 0U, // PseudoVLSEG8E16_V_M1_MASK |
21768 | 0U, // PseudoVLSEG8E16_V_MF2 |
21769 | 0U, // PseudoVLSEG8E16_V_MF2_MASK |
21770 | 0U, // PseudoVLSEG8E16_V_MF4 |
21771 | 0U, // PseudoVLSEG8E16_V_MF4_MASK |
21772 | 0U, // PseudoVLSEG8E32FF_V_M1 |
21773 | 0U, // PseudoVLSEG8E32FF_V_M1_MASK |
21774 | 0U, // PseudoVLSEG8E32FF_V_MF2 |
21775 | 0U, // PseudoVLSEG8E32FF_V_MF2_MASK |
21776 | 0U, // PseudoVLSEG8E32_V_M1 |
21777 | 0U, // PseudoVLSEG8E32_V_M1_MASK |
21778 | 0U, // PseudoVLSEG8E32_V_MF2 |
21779 | 0U, // PseudoVLSEG8E32_V_MF2_MASK |
21780 | 0U, // PseudoVLSEG8E64FF_V_M1 |
21781 | 0U, // PseudoVLSEG8E64FF_V_M1_MASK |
21782 | 0U, // PseudoVLSEG8E64_V_M1 |
21783 | 0U, // PseudoVLSEG8E64_V_M1_MASK |
21784 | 0U, // PseudoVLSEG8E8FF_V_M1 |
21785 | 0U, // PseudoVLSEG8E8FF_V_M1_MASK |
21786 | 0U, // PseudoVLSEG8E8FF_V_MF2 |
21787 | 0U, // PseudoVLSEG8E8FF_V_MF2_MASK |
21788 | 0U, // PseudoVLSEG8E8FF_V_MF4 |
21789 | 0U, // PseudoVLSEG8E8FF_V_MF4_MASK |
21790 | 0U, // PseudoVLSEG8E8FF_V_MF8 |
21791 | 0U, // PseudoVLSEG8E8FF_V_MF8_MASK |
21792 | 0U, // PseudoVLSEG8E8_V_M1 |
21793 | 0U, // PseudoVLSEG8E8_V_M1_MASK |
21794 | 0U, // PseudoVLSEG8E8_V_MF2 |
21795 | 0U, // PseudoVLSEG8E8_V_MF2_MASK |
21796 | 0U, // PseudoVLSEG8E8_V_MF4 |
21797 | 0U, // PseudoVLSEG8E8_V_MF4_MASK |
21798 | 0U, // PseudoVLSEG8E8_V_MF8 |
21799 | 0U, // PseudoVLSEG8E8_V_MF8_MASK |
21800 | 0U, // PseudoVLSSEG2E16_V_M1 |
21801 | 0U, // PseudoVLSSEG2E16_V_M1_MASK |
21802 | 0U, // PseudoVLSSEG2E16_V_M2 |
21803 | 0U, // PseudoVLSSEG2E16_V_M2_MASK |
21804 | 0U, // PseudoVLSSEG2E16_V_M4 |
21805 | 0U, // PseudoVLSSEG2E16_V_M4_MASK |
21806 | 0U, // PseudoVLSSEG2E16_V_MF2 |
21807 | 0U, // PseudoVLSSEG2E16_V_MF2_MASK |
21808 | 0U, // PseudoVLSSEG2E16_V_MF4 |
21809 | 0U, // PseudoVLSSEG2E16_V_MF4_MASK |
21810 | 0U, // PseudoVLSSEG2E32_V_M1 |
21811 | 0U, // PseudoVLSSEG2E32_V_M1_MASK |
21812 | 0U, // PseudoVLSSEG2E32_V_M2 |
21813 | 0U, // PseudoVLSSEG2E32_V_M2_MASK |
21814 | 0U, // PseudoVLSSEG2E32_V_M4 |
21815 | 0U, // PseudoVLSSEG2E32_V_M4_MASK |
21816 | 0U, // PseudoVLSSEG2E32_V_MF2 |
21817 | 0U, // PseudoVLSSEG2E32_V_MF2_MASK |
21818 | 0U, // PseudoVLSSEG2E64_V_M1 |
21819 | 0U, // PseudoVLSSEG2E64_V_M1_MASK |
21820 | 0U, // PseudoVLSSEG2E64_V_M2 |
21821 | 0U, // PseudoVLSSEG2E64_V_M2_MASK |
21822 | 0U, // PseudoVLSSEG2E64_V_M4 |
21823 | 0U, // PseudoVLSSEG2E64_V_M4_MASK |
21824 | 0U, // PseudoVLSSEG2E8_V_M1 |
21825 | 0U, // PseudoVLSSEG2E8_V_M1_MASK |
21826 | 0U, // PseudoVLSSEG2E8_V_M2 |
21827 | 0U, // PseudoVLSSEG2E8_V_M2_MASK |
21828 | 0U, // PseudoVLSSEG2E8_V_M4 |
21829 | 0U, // PseudoVLSSEG2E8_V_M4_MASK |
21830 | 0U, // PseudoVLSSEG2E8_V_MF2 |
21831 | 0U, // PseudoVLSSEG2E8_V_MF2_MASK |
21832 | 0U, // PseudoVLSSEG2E8_V_MF4 |
21833 | 0U, // PseudoVLSSEG2E8_V_MF4_MASK |
21834 | 0U, // PseudoVLSSEG2E8_V_MF8 |
21835 | 0U, // PseudoVLSSEG2E8_V_MF8_MASK |
21836 | 0U, // PseudoVLSSEG3E16_V_M1 |
21837 | 0U, // PseudoVLSSEG3E16_V_M1_MASK |
21838 | 0U, // PseudoVLSSEG3E16_V_M2 |
21839 | 0U, // PseudoVLSSEG3E16_V_M2_MASK |
21840 | 0U, // PseudoVLSSEG3E16_V_MF2 |
21841 | 0U, // PseudoVLSSEG3E16_V_MF2_MASK |
21842 | 0U, // PseudoVLSSEG3E16_V_MF4 |
21843 | 0U, // PseudoVLSSEG3E16_V_MF4_MASK |
21844 | 0U, // PseudoVLSSEG3E32_V_M1 |
21845 | 0U, // PseudoVLSSEG3E32_V_M1_MASK |
21846 | 0U, // PseudoVLSSEG3E32_V_M2 |
21847 | 0U, // PseudoVLSSEG3E32_V_M2_MASK |
21848 | 0U, // PseudoVLSSEG3E32_V_MF2 |
21849 | 0U, // PseudoVLSSEG3E32_V_MF2_MASK |
21850 | 0U, // PseudoVLSSEG3E64_V_M1 |
21851 | 0U, // PseudoVLSSEG3E64_V_M1_MASK |
21852 | 0U, // PseudoVLSSEG3E64_V_M2 |
21853 | 0U, // PseudoVLSSEG3E64_V_M2_MASK |
21854 | 0U, // PseudoVLSSEG3E8_V_M1 |
21855 | 0U, // PseudoVLSSEG3E8_V_M1_MASK |
21856 | 0U, // PseudoVLSSEG3E8_V_M2 |
21857 | 0U, // PseudoVLSSEG3E8_V_M2_MASK |
21858 | 0U, // PseudoVLSSEG3E8_V_MF2 |
21859 | 0U, // PseudoVLSSEG3E8_V_MF2_MASK |
21860 | 0U, // PseudoVLSSEG3E8_V_MF4 |
21861 | 0U, // PseudoVLSSEG3E8_V_MF4_MASK |
21862 | 0U, // PseudoVLSSEG3E8_V_MF8 |
21863 | 0U, // PseudoVLSSEG3E8_V_MF8_MASK |
21864 | 0U, // PseudoVLSSEG4E16_V_M1 |
21865 | 0U, // PseudoVLSSEG4E16_V_M1_MASK |
21866 | 0U, // PseudoVLSSEG4E16_V_M2 |
21867 | 0U, // PseudoVLSSEG4E16_V_M2_MASK |
21868 | 0U, // PseudoVLSSEG4E16_V_MF2 |
21869 | 0U, // PseudoVLSSEG4E16_V_MF2_MASK |
21870 | 0U, // PseudoVLSSEG4E16_V_MF4 |
21871 | 0U, // PseudoVLSSEG4E16_V_MF4_MASK |
21872 | 0U, // PseudoVLSSEG4E32_V_M1 |
21873 | 0U, // PseudoVLSSEG4E32_V_M1_MASK |
21874 | 0U, // PseudoVLSSEG4E32_V_M2 |
21875 | 0U, // PseudoVLSSEG4E32_V_M2_MASK |
21876 | 0U, // PseudoVLSSEG4E32_V_MF2 |
21877 | 0U, // PseudoVLSSEG4E32_V_MF2_MASK |
21878 | 0U, // PseudoVLSSEG4E64_V_M1 |
21879 | 0U, // PseudoVLSSEG4E64_V_M1_MASK |
21880 | 0U, // PseudoVLSSEG4E64_V_M2 |
21881 | 0U, // PseudoVLSSEG4E64_V_M2_MASK |
21882 | 0U, // PseudoVLSSEG4E8_V_M1 |
21883 | 0U, // PseudoVLSSEG4E8_V_M1_MASK |
21884 | 0U, // PseudoVLSSEG4E8_V_M2 |
21885 | 0U, // PseudoVLSSEG4E8_V_M2_MASK |
21886 | 0U, // PseudoVLSSEG4E8_V_MF2 |
21887 | 0U, // PseudoVLSSEG4E8_V_MF2_MASK |
21888 | 0U, // PseudoVLSSEG4E8_V_MF4 |
21889 | 0U, // PseudoVLSSEG4E8_V_MF4_MASK |
21890 | 0U, // PseudoVLSSEG4E8_V_MF8 |
21891 | 0U, // PseudoVLSSEG4E8_V_MF8_MASK |
21892 | 0U, // PseudoVLSSEG5E16_V_M1 |
21893 | 0U, // PseudoVLSSEG5E16_V_M1_MASK |
21894 | 0U, // PseudoVLSSEG5E16_V_MF2 |
21895 | 0U, // PseudoVLSSEG5E16_V_MF2_MASK |
21896 | 0U, // PseudoVLSSEG5E16_V_MF4 |
21897 | 0U, // PseudoVLSSEG5E16_V_MF4_MASK |
21898 | 0U, // PseudoVLSSEG5E32_V_M1 |
21899 | 0U, // PseudoVLSSEG5E32_V_M1_MASK |
21900 | 0U, // PseudoVLSSEG5E32_V_MF2 |
21901 | 0U, // PseudoVLSSEG5E32_V_MF2_MASK |
21902 | 0U, // PseudoVLSSEG5E64_V_M1 |
21903 | 0U, // PseudoVLSSEG5E64_V_M1_MASK |
21904 | 0U, // PseudoVLSSEG5E8_V_M1 |
21905 | 0U, // PseudoVLSSEG5E8_V_M1_MASK |
21906 | 0U, // PseudoVLSSEG5E8_V_MF2 |
21907 | 0U, // PseudoVLSSEG5E8_V_MF2_MASK |
21908 | 0U, // PseudoVLSSEG5E8_V_MF4 |
21909 | 0U, // PseudoVLSSEG5E8_V_MF4_MASK |
21910 | 0U, // PseudoVLSSEG5E8_V_MF8 |
21911 | 0U, // PseudoVLSSEG5E8_V_MF8_MASK |
21912 | 0U, // PseudoVLSSEG6E16_V_M1 |
21913 | 0U, // PseudoVLSSEG6E16_V_M1_MASK |
21914 | 0U, // PseudoVLSSEG6E16_V_MF2 |
21915 | 0U, // PseudoVLSSEG6E16_V_MF2_MASK |
21916 | 0U, // PseudoVLSSEG6E16_V_MF4 |
21917 | 0U, // PseudoVLSSEG6E16_V_MF4_MASK |
21918 | 0U, // PseudoVLSSEG6E32_V_M1 |
21919 | 0U, // PseudoVLSSEG6E32_V_M1_MASK |
21920 | 0U, // PseudoVLSSEG6E32_V_MF2 |
21921 | 0U, // PseudoVLSSEG6E32_V_MF2_MASK |
21922 | 0U, // PseudoVLSSEG6E64_V_M1 |
21923 | 0U, // PseudoVLSSEG6E64_V_M1_MASK |
21924 | 0U, // PseudoVLSSEG6E8_V_M1 |
21925 | 0U, // PseudoVLSSEG6E8_V_M1_MASK |
21926 | 0U, // PseudoVLSSEG6E8_V_MF2 |
21927 | 0U, // PseudoVLSSEG6E8_V_MF2_MASK |
21928 | 0U, // PseudoVLSSEG6E8_V_MF4 |
21929 | 0U, // PseudoVLSSEG6E8_V_MF4_MASK |
21930 | 0U, // PseudoVLSSEG6E8_V_MF8 |
21931 | 0U, // PseudoVLSSEG6E8_V_MF8_MASK |
21932 | 0U, // PseudoVLSSEG7E16_V_M1 |
21933 | 0U, // PseudoVLSSEG7E16_V_M1_MASK |
21934 | 0U, // PseudoVLSSEG7E16_V_MF2 |
21935 | 0U, // PseudoVLSSEG7E16_V_MF2_MASK |
21936 | 0U, // PseudoVLSSEG7E16_V_MF4 |
21937 | 0U, // PseudoVLSSEG7E16_V_MF4_MASK |
21938 | 0U, // PseudoVLSSEG7E32_V_M1 |
21939 | 0U, // PseudoVLSSEG7E32_V_M1_MASK |
21940 | 0U, // PseudoVLSSEG7E32_V_MF2 |
21941 | 0U, // PseudoVLSSEG7E32_V_MF2_MASK |
21942 | 0U, // PseudoVLSSEG7E64_V_M1 |
21943 | 0U, // PseudoVLSSEG7E64_V_M1_MASK |
21944 | 0U, // PseudoVLSSEG7E8_V_M1 |
21945 | 0U, // PseudoVLSSEG7E8_V_M1_MASK |
21946 | 0U, // PseudoVLSSEG7E8_V_MF2 |
21947 | 0U, // PseudoVLSSEG7E8_V_MF2_MASK |
21948 | 0U, // PseudoVLSSEG7E8_V_MF4 |
21949 | 0U, // PseudoVLSSEG7E8_V_MF4_MASK |
21950 | 0U, // PseudoVLSSEG7E8_V_MF8 |
21951 | 0U, // PseudoVLSSEG7E8_V_MF8_MASK |
21952 | 0U, // PseudoVLSSEG8E16_V_M1 |
21953 | 0U, // PseudoVLSSEG8E16_V_M1_MASK |
21954 | 0U, // PseudoVLSSEG8E16_V_MF2 |
21955 | 0U, // PseudoVLSSEG8E16_V_MF2_MASK |
21956 | 0U, // PseudoVLSSEG8E16_V_MF4 |
21957 | 0U, // PseudoVLSSEG8E16_V_MF4_MASK |
21958 | 0U, // PseudoVLSSEG8E32_V_M1 |
21959 | 0U, // PseudoVLSSEG8E32_V_M1_MASK |
21960 | 0U, // PseudoVLSSEG8E32_V_MF2 |
21961 | 0U, // PseudoVLSSEG8E32_V_MF2_MASK |
21962 | 0U, // PseudoVLSSEG8E64_V_M1 |
21963 | 0U, // PseudoVLSSEG8E64_V_M1_MASK |
21964 | 0U, // PseudoVLSSEG8E8_V_M1 |
21965 | 0U, // PseudoVLSSEG8E8_V_M1_MASK |
21966 | 0U, // PseudoVLSSEG8E8_V_MF2 |
21967 | 0U, // PseudoVLSSEG8E8_V_MF2_MASK |
21968 | 0U, // PseudoVLSSEG8E8_V_MF4 |
21969 | 0U, // PseudoVLSSEG8E8_V_MF4_MASK |
21970 | 0U, // PseudoVLSSEG8E8_V_MF8 |
21971 | 0U, // PseudoVLSSEG8E8_V_MF8_MASK |
21972 | 0U, // PseudoVLUXEI16_V_M1_M1 |
21973 | 0U, // PseudoVLUXEI16_V_M1_M1_MASK |
21974 | 0U, // PseudoVLUXEI16_V_M1_M2 |
21975 | 0U, // PseudoVLUXEI16_V_M1_M2_MASK |
21976 | 0U, // PseudoVLUXEI16_V_M1_M4 |
21977 | 0U, // PseudoVLUXEI16_V_M1_M4_MASK |
21978 | 0U, // PseudoVLUXEI16_V_M1_MF2 |
21979 | 0U, // PseudoVLUXEI16_V_M1_MF2_MASK |
21980 | 0U, // PseudoVLUXEI16_V_M2_M1 |
21981 | 0U, // PseudoVLUXEI16_V_M2_M1_MASK |
21982 | 0U, // PseudoVLUXEI16_V_M2_M2 |
21983 | 0U, // PseudoVLUXEI16_V_M2_M2_MASK |
21984 | 0U, // PseudoVLUXEI16_V_M2_M4 |
21985 | 0U, // PseudoVLUXEI16_V_M2_M4_MASK |
21986 | 0U, // PseudoVLUXEI16_V_M2_M8 |
21987 | 0U, // PseudoVLUXEI16_V_M2_M8_MASK |
21988 | 0U, // PseudoVLUXEI16_V_M4_M2 |
21989 | 0U, // PseudoVLUXEI16_V_M4_M2_MASK |
21990 | 0U, // PseudoVLUXEI16_V_M4_M4 |
21991 | 0U, // PseudoVLUXEI16_V_M4_M4_MASK |
21992 | 0U, // PseudoVLUXEI16_V_M4_M8 |
21993 | 0U, // PseudoVLUXEI16_V_M4_M8_MASK |
21994 | 0U, // PseudoVLUXEI16_V_M8_M4 |
21995 | 0U, // PseudoVLUXEI16_V_M8_M4_MASK |
21996 | 0U, // PseudoVLUXEI16_V_M8_M8 |
21997 | 0U, // PseudoVLUXEI16_V_M8_M8_MASK |
21998 | 0U, // PseudoVLUXEI16_V_MF2_M1 |
21999 | 0U, // PseudoVLUXEI16_V_MF2_M1_MASK |
22000 | 0U, // PseudoVLUXEI16_V_MF2_M2 |
22001 | 0U, // PseudoVLUXEI16_V_MF2_M2_MASK |
22002 | 0U, // PseudoVLUXEI16_V_MF2_MF2 |
22003 | 0U, // PseudoVLUXEI16_V_MF2_MF2_MASK |
22004 | 0U, // PseudoVLUXEI16_V_MF2_MF4 |
22005 | 0U, // PseudoVLUXEI16_V_MF2_MF4_MASK |
22006 | 0U, // PseudoVLUXEI16_V_MF4_M1 |
22007 | 0U, // PseudoVLUXEI16_V_MF4_M1_MASK |
22008 | 0U, // PseudoVLUXEI16_V_MF4_MF2 |
22009 | 0U, // PseudoVLUXEI16_V_MF4_MF2_MASK |
22010 | 0U, // PseudoVLUXEI16_V_MF4_MF4 |
22011 | 0U, // PseudoVLUXEI16_V_MF4_MF4_MASK |
22012 | 0U, // PseudoVLUXEI16_V_MF4_MF8 |
22013 | 0U, // PseudoVLUXEI16_V_MF4_MF8_MASK |
22014 | 0U, // PseudoVLUXEI32_V_M1_M1 |
22015 | 0U, // PseudoVLUXEI32_V_M1_M1_MASK |
22016 | 0U, // PseudoVLUXEI32_V_M1_M2 |
22017 | 0U, // PseudoVLUXEI32_V_M1_M2_MASK |
22018 | 0U, // PseudoVLUXEI32_V_M1_MF2 |
22019 | 0U, // PseudoVLUXEI32_V_M1_MF2_MASK |
22020 | 0U, // PseudoVLUXEI32_V_M1_MF4 |
22021 | 0U, // PseudoVLUXEI32_V_M1_MF4_MASK |
22022 | 0U, // PseudoVLUXEI32_V_M2_M1 |
22023 | 0U, // PseudoVLUXEI32_V_M2_M1_MASK |
22024 | 0U, // PseudoVLUXEI32_V_M2_M2 |
22025 | 0U, // PseudoVLUXEI32_V_M2_M2_MASK |
22026 | 0U, // PseudoVLUXEI32_V_M2_M4 |
22027 | 0U, // PseudoVLUXEI32_V_M2_M4_MASK |
22028 | 0U, // PseudoVLUXEI32_V_M2_MF2 |
22029 | 0U, // PseudoVLUXEI32_V_M2_MF2_MASK |
22030 | 0U, // PseudoVLUXEI32_V_M4_M1 |
22031 | 0U, // PseudoVLUXEI32_V_M4_M1_MASK |
22032 | 0U, // PseudoVLUXEI32_V_M4_M2 |
22033 | 0U, // PseudoVLUXEI32_V_M4_M2_MASK |
22034 | 0U, // PseudoVLUXEI32_V_M4_M4 |
22035 | 0U, // PseudoVLUXEI32_V_M4_M4_MASK |
22036 | 0U, // PseudoVLUXEI32_V_M4_M8 |
22037 | 0U, // PseudoVLUXEI32_V_M4_M8_MASK |
22038 | 0U, // PseudoVLUXEI32_V_M8_M2 |
22039 | 0U, // PseudoVLUXEI32_V_M8_M2_MASK |
22040 | 0U, // PseudoVLUXEI32_V_M8_M4 |
22041 | 0U, // PseudoVLUXEI32_V_M8_M4_MASK |
22042 | 0U, // PseudoVLUXEI32_V_M8_M8 |
22043 | 0U, // PseudoVLUXEI32_V_M8_M8_MASK |
22044 | 0U, // PseudoVLUXEI32_V_MF2_M1 |
22045 | 0U, // PseudoVLUXEI32_V_MF2_M1_MASK |
22046 | 0U, // PseudoVLUXEI32_V_MF2_MF2 |
22047 | 0U, // PseudoVLUXEI32_V_MF2_MF2_MASK |
22048 | 0U, // PseudoVLUXEI32_V_MF2_MF4 |
22049 | 0U, // PseudoVLUXEI32_V_MF2_MF4_MASK |
22050 | 0U, // PseudoVLUXEI32_V_MF2_MF8 |
22051 | 0U, // PseudoVLUXEI32_V_MF2_MF8_MASK |
22052 | 0U, // PseudoVLUXEI64_V_M1_M1 |
22053 | 0U, // PseudoVLUXEI64_V_M1_M1_MASK |
22054 | 0U, // PseudoVLUXEI64_V_M1_MF2 |
22055 | 0U, // PseudoVLUXEI64_V_M1_MF2_MASK |
22056 | 0U, // PseudoVLUXEI64_V_M1_MF4 |
22057 | 0U, // PseudoVLUXEI64_V_M1_MF4_MASK |
22058 | 0U, // PseudoVLUXEI64_V_M1_MF8 |
22059 | 0U, // PseudoVLUXEI64_V_M1_MF8_MASK |
22060 | 0U, // PseudoVLUXEI64_V_M2_M1 |
22061 | 0U, // PseudoVLUXEI64_V_M2_M1_MASK |
22062 | 0U, // PseudoVLUXEI64_V_M2_M2 |
22063 | 0U, // PseudoVLUXEI64_V_M2_M2_MASK |
22064 | 0U, // PseudoVLUXEI64_V_M2_MF2 |
22065 | 0U, // PseudoVLUXEI64_V_M2_MF2_MASK |
22066 | 0U, // PseudoVLUXEI64_V_M2_MF4 |
22067 | 0U, // PseudoVLUXEI64_V_M2_MF4_MASK |
22068 | 0U, // PseudoVLUXEI64_V_M4_M1 |
22069 | 0U, // PseudoVLUXEI64_V_M4_M1_MASK |
22070 | 0U, // PseudoVLUXEI64_V_M4_M2 |
22071 | 0U, // PseudoVLUXEI64_V_M4_M2_MASK |
22072 | 0U, // PseudoVLUXEI64_V_M4_M4 |
22073 | 0U, // PseudoVLUXEI64_V_M4_M4_MASK |
22074 | 0U, // PseudoVLUXEI64_V_M4_MF2 |
22075 | 0U, // PseudoVLUXEI64_V_M4_MF2_MASK |
22076 | 0U, // PseudoVLUXEI64_V_M8_M1 |
22077 | 0U, // PseudoVLUXEI64_V_M8_M1_MASK |
22078 | 0U, // PseudoVLUXEI64_V_M8_M2 |
22079 | 0U, // PseudoVLUXEI64_V_M8_M2_MASK |
22080 | 0U, // PseudoVLUXEI64_V_M8_M4 |
22081 | 0U, // PseudoVLUXEI64_V_M8_M4_MASK |
22082 | 0U, // PseudoVLUXEI64_V_M8_M8 |
22083 | 0U, // PseudoVLUXEI64_V_M8_M8_MASK |
22084 | 0U, // PseudoVLUXEI8_V_M1_M1 |
22085 | 0U, // PseudoVLUXEI8_V_M1_M1_MASK |
22086 | 0U, // PseudoVLUXEI8_V_M1_M2 |
22087 | 0U, // PseudoVLUXEI8_V_M1_M2_MASK |
22088 | 0U, // PseudoVLUXEI8_V_M1_M4 |
22089 | 0U, // PseudoVLUXEI8_V_M1_M4_MASK |
22090 | 0U, // PseudoVLUXEI8_V_M1_M8 |
22091 | 0U, // PseudoVLUXEI8_V_M1_M8_MASK |
22092 | 0U, // PseudoVLUXEI8_V_M2_M2 |
22093 | 0U, // PseudoVLUXEI8_V_M2_M2_MASK |
22094 | 0U, // PseudoVLUXEI8_V_M2_M4 |
22095 | 0U, // PseudoVLUXEI8_V_M2_M4_MASK |
22096 | 0U, // PseudoVLUXEI8_V_M2_M8 |
22097 | 0U, // PseudoVLUXEI8_V_M2_M8_MASK |
22098 | 0U, // PseudoVLUXEI8_V_M4_M4 |
22099 | 0U, // PseudoVLUXEI8_V_M4_M4_MASK |
22100 | 0U, // PseudoVLUXEI8_V_M4_M8 |
22101 | 0U, // PseudoVLUXEI8_V_M4_M8_MASK |
22102 | 0U, // PseudoVLUXEI8_V_M8_M8 |
22103 | 0U, // PseudoVLUXEI8_V_M8_M8_MASK |
22104 | 0U, // PseudoVLUXEI8_V_MF2_M1 |
22105 | 0U, // PseudoVLUXEI8_V_MF2_M1_MASK |
22106 | 0U, // PseudoVLUXEI8_V_MF2_M2 |
22107 | 0U, // PseudoVLUXEI8_V_MF2_M2_MASK |
22108 | 0U, // PseudoVLUXEI8_V_MF2_M4 |
22109 | 0U, // PseudoVLUXEI8_V_MF2_M4_MASK |
22110 | 0U, // PseudoVLUXEI8_V_MF2_MF2 |
22111 | 0U, // PseudoVLUXEI8_V_MF2_MF2_MASK |
22112 | 0U, // PseudoVLUXEI8_V_MF4_M1 |
22113 | 0U, // PseudoVLUXEI8_V_MF4_M1_MASK |
22114 | 0U, // PseudoVLUXEI8_V_MF4_M2 |
22115 | 0U, // PseudoVLUXEI8_V_MF4_M2_MASK |
22116 | 0U, // PseudoVLUXEI8_V_MF4_MF2 |
22117 | 0U, // PseudoVLUXEI8_V_MF4_MF2_MASK |
22118 | 0U, // PseudoVLUXEI8_V_MF4_MF4 |
22119 | 0U, // PseudoVLUXEI8_V_MF4_MF4_MASK |
22120 | 0U, // PseudoVLUXEI8_V_MF8_M1 |
22121 | 0U, // PseudoVLUXEI8_V_MF8_M1_MASK |
22122 | 0U, // PseudoVLUXEI8_V_MF8_MF2 |
22123 | 0U, // PseudoVLUXEI8_V_MF8_MF2_MASK |
22124 | 0U, // PseudoVLUXEI8_V_MF8_MF4 |
22125 | 0U, // PseudoVLUXEI8_V_MF8_MF4_MASK |
22126 | 0U, // PseudoVLUXEI8_V_MF8_MF8 |
22127 | 0U, // PseudoVLUXEI8_V_MF8_MF8_MASK |
22128 | 0U, // PseudoVLUXSEG2EI16_V_M1_M1 |
22129 | 0U, // PseudoVLUXSEG2EI16_V_M1_M1_MASK |
22130 | 0U, // PseudoVLUXSEG2EI16_V_M1_M2 |
22131 | 0U, // PseudoVLUXSEG2EI16_V_M1_M2_MASK |
22132 | 0U, // PseudoVLUXSEG2EI16_V_M1_M4 |
22133 | 0U, // PseudoVLUXSEG2EI16_V_M1_M4_MASK |
22134 | 0U, // PseudoVLUXSEG2EI16_V_M1_MF2 |
22135 | 0U, // PseudoVLUXSEG2EI16_V_M1_MF2_MASK |
22136 | 0U, // PseudoVLUXSEG2EI16_V_M2_M1 |
22137 | 0U, // PseudoVLUXSEG2EI16_V_M2_M1_MASK |
22138 | 0U, // PseudoVLUXSEG2EI16_V_M2_M2 |
22139 | 0U, // PseudoVLUXSEG2EI16_V_M2_M2_MASK |
22140 | 0U, // PseudoVLUXSEG2EI16_V_M2_M4 |
22141 | 0U, // PseudoVLUXSEG2EI16_V_M2_M4_MASK |
22142 | 0U, // PseudoVLUXSEG2EI16_V_M4_M2 |
22143 | 0U, // PseudoVLUXSEG2EI16_V_M4_M2_MASK |
22144 | 0U, // PseudoVLUXSEG2EI16_V_M4_M4 |
22145 | 0U, // PseudoVLUXSEG2EI16_V_M4_M4_MASK |
22146 | 0U, // PseudoVLUXSEG2EI16_V_M8_M4 |
22147 | 0U, // PseudoVLUXSEG2EI16_V_M8_M4_MASK |
22148 | 0U, // PseudoVLUXSEG2EI16_V_MF2_M1 |
22149 | 0U, // PseudoVLUXSEG2EI16_V_MF2_M1_MASK |
22150 | 0U, // PseudoVLUXSEG2EI16_V_MF2_M2 |
22151 | 0U, // PseudoVLUXSEG2EI16_V_MF2_M2_MASK |
22152 | 0U, // PseudoVLUXSEG2EI16_V_MF2_MF2 |
22153 | 0U, // PseudoVLUXSEG2EI16_V_MF2_MF2_MASK |
22154 | 0U, // PseudoVLUXSEG2EI16_V_MF2_MF4 |
22155 | 0U, // PseudoVLUXSEG2EI16_V_MF2_MF4_MASK |
22156 | 0U, // PseudoVLUXSEG2EI16_V_MF4_M1 |
22157 | 0U, // PseudoVLUXSEG2EI16_V_MF4_M1_MASK |
22158 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF2 |
22159 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF2_MASK |
22160 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF4 |
22161 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF4_MASK |
22162 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF8 |
22163 | 0U, // PseudoVLUXSEG2EI16_V_MF4_MF8_MASK |
22164 | 0U, // PseudoVLUXSEG2EI32_V_M1_M1 |
22165 | 0U, // PseudoVLUXSEG2EI32_V_M1_M1_MASK |
22166 | 0U, // PseudoVLUXSEG2EI32_V_M1_M2 |
22167 | 0U, // PseudoVLUXSEG2EI32_V_M1_M2_MASK |
22168 | 0U, // PseudoVLUXSEG2EI32_V_M1_MF2 |
22169 | 0U, // PseudoVLUXSEG2EI32_V_M1_MF2_MASK |
22170 | 0U, // PseudoVLUXSEG2EI32_V_M1_MF4 |
22171 | 0U, // PseudoVLUXSEG2EI32_V_M1_MF4_MASK |
22172 | 0U, // PseudoVLUXSEG2EI32_V_M2_M1 |
22173 | 0U, // PseudoVLUXSEG2EI32_V_M2_M1_MASK |
22174 | 0U, // PseudoVLUXSEG2EI32_V_M2_M2 |
22175 | 0U, // PseudoVLUXSEG2EI32_V_M2_M2_MASK |
22176 | 0U, // PseudoVLUXSEG2EI32_V_M2_M4 |
22177 | 0U, // PseudoVLUXSEG2EI32_V_M2_M4_MASK |
22178 | 0U, // PseudoVLUXSEG2EI32_V_M2_MF2 |
22179 | 0U, // PseudoVLUXSEG2EI32_V_M2_MF2_MASK |
22180 | 0U, // PseudoVLUXSEG2EI32_V_M4_M1 |
22181 | 0U, // PseudoVLUXSEG2EI32_V_M4_M1_MASK |
22182 | 0U, // PseudoVLUXSEG2EI32_V_M4_M2 |
22183 | 0U, // PseudoVLUXSEG2EI32_V_M4_M2_MASK |
22184 | 0U, // PseudoVLUXSEG2EI32_V_M4_M4 |
22185 | 0U, // PseudoVLUXSEG2EI32_V_M4_M4_MASK |
22186 | 0U, // PseudoVLUXSEG2EI32_V_M8_M2 |
22187 | 0U, // PseudoVLUXSEG2EI32_V_M8_M2_MASK |
22188 | 0U, // PseudoVLUXSEG2EI32_V_M8_M4 |
22189 | 0U, // PseudoVLUXSEG2EI32_V_M8_M4_MASK |
22190 | 0U, // PseudoVLUXSEG2EI32_V_MF2_M1 |
22191 | 0U, // PseudoVLUXSEG2EI32_V_MF2_M1_MASK |
22192 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF2 |
22193 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF2_MASK |
22194 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF4 |
22195 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF4_MASK |
22196 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF8 |
22197 | 0U, // PseudoVLUXSEG2EI32_V_MF2_MF8_MASK |
22198 | 0U, // PseudoVLUXSEG2EI64_V_M1_M1 |
22199 | 0U, // PseudoVLUXSEG2EI64_V_M1_M1_MASK |
22200 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF2 |
22201 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF2_MASK |
22202 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF4 |
22203 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF4_MASK |
22204 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF8 |
22205 | 0U, // PseudoVLUXSEG2EI64_V_M1_MF8_MASK |
22206 | 0U, // PseudoVLUXSEG2EI64_V_M2_M1 |
22207 | 0U, // PseudoVLUXSEG2EI64_V_M2_M1_MASK |
22208 | 0U, // PseudoVLUXSEG2EI64_V_M2_M2 |
22209 | 0U, // PseudoVLUXSEG2EI64_V_M2_M2_MASK |
22210 | 0U, // PseudoVLUXSEG2EI64_V_M2_MF2 |
22211 | 0U, // PseudoVLUXSEG2EI64_V_M2_MF2_MASK |
22212 | 0U, // PseudoVLUXSEG2EI64_V_M2_MF4 |
22213 | 0U, // PseudoVLUXSEG2EI64_V_M2_MF4_MASK |
22214 | 0U, // PseudoVLUXSEG2EI64_V_M4_M1 |
22215 | 0U, // PseudoVLUXSEG2EI64_V_M4_M1_MASK |
22216 | 0U, // PseudoVLUXSEG2EI64_V_M4_M2 |
22217 | 0U, // PseudoVLUXSEG2EI64_V_M4_M2_MASK |
22218 | 0U, // PseudoVLUXSEG2EI64_V_M4_M4 |
22219 | 0U, // PseudoVLUXSEG2EI64_V_M4_M4_MASK |
22220 | 0U, // PseudoVLUXSEG2EI64_V_M4_MF2 |
22221 | 0U, // PseudoVLUXSEG2EI64_V_M4_MF2_MASK |
22222 | 0U, // PseudoVLUXSEG2EI64_V_M8_M1 |
22223 | 0U, // PseudoVLUXSEG2EI64_V_M8_M1_MASK |
22224 | 0U, // PseudoVLUXSEG2EI64_V_M8_M2 |
22225 | 0U, // PseudoVLUXSEG2EI64_V_M8_M2_MASK |
22226 | 0U, // PseudoVLUXSEG2EI64_V_M8_M4 |
22227 | 0U, // PseudoVLUXSEG2EI64_V_M8_M4_MASK |
22228 | 0U, // PseudoVLUXSEG2EI8_V_M1_M1 |
22229 | 0U, // PseudoVLUXSEG2EI8_V_M1_M1_MASK |
22230 | 0U, // PseudoVLUXSEG2EI8_V_M1_M2 |
22231 | 0U, // PseudoVLUXSEG2EI8_V_M1_M2_MASK |
22232 | 0U, // PseudoVLUXSEG2EI8_V_M1_M4 |
22233 | 0U, // PseudoVLUXSEG2EI8_V_M1_M4_MASK |
22234 | 0U, // PseudoVLUXSEG2EI8_V_M2_M2 |
22235 | 0U, // PseudoVLUXSEG2EI8_V_M2_M2_MASK |
22236 | 0U, // PseudoVLUXSEG2EI8_V_M2_M4 |
22237 | 0U, // PseudoVLUXSEG2EI8_V_M2_M4_MASK |
22238 | 0U, // PseudoVLUXSEG2EI8_V_M4_M4 |
22239 | 0U, // PseudoVLUXSEG2EI8_V_M4_M4_MASK |
22240 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M1 |
22241 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M1_MASK |
22242 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M2 |
22243 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M2_MASK |
22244 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M4 |
22245 | 0U, // PseudoVLUXSEG2EI8_V_MF2_M4_MASK |
22246 | 0U, // PseudoVLUXSEG2EI8_V_MF2_MF2 |
22247 | 0U, // PseudoVLUXSEG2EI8_V_MF2_MF2_MASK |
22248 | 0U, // PseudoVLUXSEG2EI8_V_MF4_M1 |
22249 | 0U, // PseudoVLUXSEG2EI8_V_MF4_M1_MASK |
22250 | 0U, // PseudoVLUXSEG2EI8_V_MF4_M2 |
22251 | 0U, // PseudoVLUXSEG2EI8_V_MF4_M2_MASK |
22252 | 0U, // PseudoVLUXSEG2EI8_V_MF4_MF2 |
22253 | 0U, // PseudoVLUXSEG2EI8_V_MF4_MF2_MASK |
22254 | 0U, // PseudoVLUXSEG2EI8_V_MF4_MF4 |
22255 | 0U, // PseudoVLUXSEG2EI8_V_MF4_MF4_MASK |
22256 | 0U, // PseudoVLUXSEG2EI8_V_MF8_M1 |
22257 | 0U, // PseudoVLUXSEG2EI8_V_MF8_M1_MASK |
22258 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF2 |
22259 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF2_MASK |
22260 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF4 |
22261 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF4_MASK |
22262 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF8 |
22263 | 0U, // PseudoVLUXSEG2EI8_V_MF8_MF8_MASK |
22264 | 0U, // PseudoVLUXSEG3EI16_V_M1_M1 |
22265 | 0U, // PseudoVLUXSEG3EI16_V_M1_M1_MASK |
22266 | 0U, // PseudoVLUXSEG3EI16_V_M1_M2 |
22267 | 0U, // PseudoVLUXSEG3EI16_V_M1_M2_MASK |
22268 | 0U, // PseudoVLUXSEG3EI16_V_M1_MF2 |
22269 | 0U, // PseudoVLUXSEG3EI16_V_M1_MF2_MASK |
22270 | 0U, // PseudoVLUXSEG3EI16_V_M2_M1 |
22271 | 0U, // PseudoVLUXSEG3EI16_V_M2_M1_MASK |
22272 | 0U, // PseudoVLUXSEG3EI16_V_M2_M2 |
22273 | 0U, // PseudoVLUXSEG3EI16_V_M2_M2_MASK |
22274 | 0U, // PseudoVLUXSEG3EI16_V_M4_M2 |
22275 | 0U, // PseudoVLUXSEG3EI16_V_M4_M2_MASK |
22276 | 0U, // PseudoVLUXSEG3EI16_V_MF2_M1 |
22277 | 0U, // PseudoVLUXSEG3EI16_V_MF2_M1_MASK |
22278 | 0U, // PseudoVLUXSEG3EI16_V_MF2_M2 |
22279 | 0U, // PseudoVLUXSEG3EI16_V_MF2_M2_MASK |
22280 | 0U, // PseudoVLUXSEG3EI16_V_MF2_MF2 |
22281 | 0U, // PseudoVLUXSEG3EI16_V_MF2_MF2_MASK |
22282 | 0U, // PseudoVLUXSEG3EI16_V_MF2_MF4 |
22283 | 0U, // PseudoVLUXSEG3EI16_V_MF2_MF4_MASK |
22284 | 0U, // PseudoVLUXSEG3EI16_V_MF4_M1 |
22285 | 0U, // PseudoVLUXSEG3EI16_V_MF4_M1_MASK |
22286 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF2 |
22287 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF2_MASK |
22288 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF4 |
22289 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF4_MASK |
22290 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF8 |
22291 | 0U, // PseudoVLUXSEG3EI16_V_MF4_MF8_MASK |
22292 | 0U, // PseudoVLUXSEG3EI32_V_M1_M1 |
22293 | 0U, // PseudoVLUXSEG3EI32_V_M1_M1_MASK |
22294 | 0U, // PseudoVLUXSEG3EI32_V_M1_M2 |
22295 | 0U, // PseudoVLUXSEG3EI32_V_M1_M2_MASK |
22296 | 0U, // PseudoVLUXSEG3EI32_V_M1_MF2 |
22297 | 0U, // PseudoVLUXSEG3EI32_V_M1_MF2_MASK |
22298 | 0U, // PseudoVLUXSEG3EI32_V_M1_MF4 |
22299 | 0U, // PseudoVLUXSEG3EI32_V_M1_MF4_MASK |
22300 | 0U, // PseudoVLUXSEG3EI32_V_M2_M1 |
22301 | 0U, // PseudoVLUXSEG3EI32_V_M2_M1_MASK |
22302 | 0U, // PseudoVLUXSEG3EI32_V_M2_M2 |
22303 | 0U, // PseudoVLUXSEG3EI32_V_M2_M2_MASK |
22304 | 0U, // PseudoVLUXSEG3EI32_V_M2_MF2 |
22305 | 0U, // PseudoVLUXSEG3EI32_V_M2_MF2_MASK |
22306 | 0U, // PseudoVLUXSEG3EI32_V_M4_M1 |
22307 | 0U, // PseudoVLUXSEG3EI32_V_M4_M1_MASK |
22308 | 0U, // PseudoVLUXSEG3EI32_V_M4_M2 |
22309 | 0U, // PseudoVLUXSEG3EI32_V_M4_M2_MASK |
22310 | 0U, // PseudoVLUXSEG3EI32_V_M8_M2 |
22311 | 0U, // PseudoVLUXSEG3EI32_V_M8_M2_MASK |
22312 | 0U, // PseudoVLUXSEG3EI32_V_MF2_M1 |
22313 | 0U, // PseudoVLUXSEG3EI32_V_MF2_M1_MASK |
22314 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF2 |
22315 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF2_MASK |
22316 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF4 |
22317 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF4_MASK |
22318 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF8 |
22319 | 0U, // PseudoVLUXSEG3EI32_V_MF2_MF8_MASK |
22320 | 0U, // PseudoVLUXSEG3EI64_V_M1_M1 |
22321 | 0U, // PseudoVLUXSEG3EI64_V_M1_M1_MASK |
22322 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF2 |
22323 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF2_MASK |
22324 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF4 |
22325 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF4_MASK |
22326 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF8 |
22327 | 0U, // PseudoVLUXSEG3EI64_V_M1_MF8_MASK |
22328 | 0U, // PseudoVLUXSEG3EI64_V_M2_M1 |
22329 | 0U, // PseudoVLUXSEG3EI64_V_M2_M1_MASK |
22330 | 0U, // PseudoVLUXSEG3EI64_V_M2_M2 |
22331 | 0U, // PseudoVLUXSEG3EI64_V_M2_M2_MASK |
22332 | 0U, // PseudoVLUXSEG3EI64_V_M2_MF2 |
22333 | 0U, // PseudoVLUXSEG3EI64_V_M2_MF2_MASK |
22334 | 0U, // PseudoVLUXSEG3EI64_V_M2_MF4 |
22335 | 0U, // PseudoVLUXSEG3EI64_V_M2_MF4_MASK |
22336 | 0U, // PseudoVLUXSEG3EI64_V_M4_M1 |
22337 | 0U, // PseudoVLUXSEG3EI64_V_M4_M1_MASK |
22338 | 0U, // PseudoVLUXSEG3EI64_V_M4_M2 |
22339 | 0U, // PseudoVLUXSEG3EI64_V_M4_M2_MASK |
22340 | 0U, // PseudoVLUXSEG3EI64_V_M4_MF2 |
22341 | 0U, // PseudoVLUXSEG3EI64_V_M4_MF2_MASK |
22342 | 0U, // PseudoVLUXSEG3EI64_V_M8_M1 |
22343 | 0U, // PseudoVLUXSEG3EI64_V_M8_M1_MASK |
22344 | 0U, // PseudoVLUXSEG3EI64_V_M8_M2 |
22345 | 0U, // PseudoVLUXSEG3EI64_V_M8_M2_MASK |
22346 | 0U, // PseudoVLUXSEG3EI8_V_M1_M1 |
22347 | 0U, // PseudoVLUXSEG3EI8_V_M1_M1_MASK |
22348 | 0U, // PseudoVLUXSEG3EI8_V_M1_M2 |
22349 | 0U, // PseudoVLUXSEG3EI8_V_M1_M2_MASK |
22350 | 0U, // PseudoVLUXSEG3EI8_V_M2_M2 |
22351 | 0U, // PseudoVLUXSEG3EI8_V_M2_M2_MASK |
22352 | 0U, // PseudoVLUXSEG3EI8_V_MF2_M1 |
22353 | 0U, // PseudoVLUXSEG3EI8_V_MF2_M1_MASK |
22354 | 0U, // PseudoVLUXSEG3EI8_V_MF2_M2 |
22355 | 0U, // PseudoVLUXSEG3EI8_V_MF2_M2_MASK |
22356 | 0U, // PseudoVLUXSEG3EI8_V_MF2_MF2 |
22357 | 0U, // PseudoVLUXSEG3EI8_V_MF2_MF2_MASK |
22358 | 0U, // PseudoVLUXSEG3EI8_V_MF4_M1 |
22359 | 0U, // PseudoVLUXSEG3EI8_V_MF4_M1_MASK |
22360 | 0U, // PseudoVLUXSEG3EI8_V_MF4_M2 |
22361 | 0U, // PseudoVLUXSEG3EI8_V_MF4_M2_MASK |
22362 | 0U, // PseudoVLUXSEG3EI8_V_MF4_MF2 |
22363 | 0U, // PseudoVLUXSEG3EI8_V_MF4_MF2_MASK |
22364 | 0U, // PseudoVLUXSEG3EI8_V_MF4_MF4 |
22365 | 0U, // PseudoVLUXSEG3EI8_V_MF4_MF4_MASK |
22366 | 0U, // PseudoVLUXSEG3EI8_V_MF8_M1 |
22367 | 0U, // PseudoVLUXSEG3EI8_V_MF8_M1_MASK |
22368 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF2 |
22369 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF2_MASK |
22370 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF4 |
22371 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF4_MASK |
22372 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF8 |
22373 | 0U, // PseudoVLUXSEG3EI8_V_MF8_MF8_MASK |
22374 | 0U, // PseudoVLUXSEG4EI16_V_M1_M1 |
22375 | 0U, // PseudoVLUXSEG4EI16_V_M1_M1_MASK |
22376 | 0U, // PseudoVLUXSEG4EI16_V_M1_M2 |
22377 | 0U, // PseudoVLUXSEG4EI16_V_M1_M2_MASK |
22378 | 0U, // PseudoVLUXSEG4EI16_V_M1_MF2 |
22379 | 0U, // PseudoVLUXSEG4EI16_V_M1_MF2_MASK |
22380 | 0U, // PseudoVLUXSEG4EI16_V_M2_M1 |
22381 | 0U, // PseudoVLUXSEG4EI16_V_M2_M1_MASK |
22382 | 0U, // PseudoVLUXSEG4EI16_V_M2_M2 |
22383 | 0U, // PseudoVLUXSEG4EI16_V_M2_M2_MASK |
22384 | 0U, // PseudoVLUXSEG4EI16_V_M4_M2 |
22385 | 0U, // PseudoVLUXSEG4EI16_V_M4_M2_MASK |
22386 | 0U, // PseudoVLUXSEG4EI16_V_MF2_M1 |
22387 | 0U, // PseudoVLUXSEG4EI16_V_MF2_M1_MASK |
22388 | 0U, // PseudoVLUXSEG4EI16_V_MF2_M2 |
22389 | 0U, // PseudoVLUXSEG4EI16_V_MF2_M2_MASK |
22390 | 0U, // PseudoVLUXSEG4EI16_V_MF2_MF2 |
22391 | 0U, // PseudoVLUXSEG4EI16_V_MF2_MF2_MASK |
22392 | 0U, // PseudoVLUXSEG4EI16_V_MF2_MF4 |
22393 | 0U, // PseudoVLUXSEG4EI16_V_MF2_MF4_MASK |
22394 | 0U, // PseudoVLUXSEG4EI16_V_MF4_M1 |
22395 | 0U, // PseudoVLUXSEG4EI16_V_MF4_M1_MASK |
22396 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF2 |
22397 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF2_MASK |
22398 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF4 |
22399 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF4_MASK |
22400 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF8 |
22401 | 0U, // PseudoVLUXSEG4EI16_V_MF4_MF8_MASK |
22402 | 0U, // PseudoVLUXSEG4EI32_V_M1_M1 |
22403 | 0U, // PseudoVLUXSEG4EI32_V_M1_M1_MASK |
22404 | 0U, // PseudoVLUXSEG4EI32_V_M1_M2 |
22405 | 0U, // PseudoVLUXSEG4EI32_V_M1_M2_MASK |
22406 | 0U, // PseudoVLUXSEG4EI32_V_M1_MF2 |
22407 | 0U, // PseudoVLUXSEG4EI32_V_M1_MF2_MASK |
22408 | 0U, // PseudoVLUXSEG4EI32_V_M1_MF4 |
22409 | 0U, // PseudoVLUXSEG4EI32_V_M1_MF4_MASK |
22410 | 0U, // PseudoVLUXSEG4EI32_V_M2_M1 |
22411 | 0U, // PseudoVLUXSEG4EI32_V_M2_M1_MASK |
22412 | 0U, // PseudoVLUXSEG4EI32_V_M2_M2 |
22413 | 0U, // PseudoVLUXSEG4EI32_V_M2_M2_MASK |
22414 | 0U, // PseudoVLUXSEG4EI32_V_M2_MF2 |
22415 | 0U, // PseudoVLUXSEG4EI32_V_M2_MF2_MASK |
22416 | 0U, // PseudoVLUXSEG4EI32_V_M4_M1 |
22417 | 0U, // PseudoVLUXSEG4EI32_V_M4_M1_MASK |
22418 | 0U, // PseudoVLUXSEG4EI32_V_M4_M2 |
22419 | 0U, // PseudoVLUXSEG4EI32_V_M4_M2_MASK |
22420 | 0U, // PseudoVLUXSEG4EI32_V_M8_M2 |
22421 | 0U, // PseudoVLUXSEG4EI32_V_M8_M2_MASK |
22422 | 0U, // PseudoVLUXSEG4EI32_V_MF2_M1 |
22423 | 0U, // PseudoVLUXSEG4EI32_V_MF2_M1_MASK |
22424 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF2 |
22425 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF2_MASK |
22426 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF4 |
22427 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF4_MASK |
22428 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF8 |
22429 | 0U, // PseudoVLUXSEG4EI32_V_MF2_MF8_MASK |
22430 | 0U, // PseudoVLUXSEG4EI64_V_M1_M1 |
22431 | 0U, // PseudoVLUXSEG4EI64_V_M1_M1_MASK |
22432 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF2 |
22433 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF2_MASK |
22434 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF4 |
22435 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF4_MASK |
22436 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF8 |
22437 | 0U, // PseudoVLUXSEG4EI64_V_M1_MF8_MASK |
22438 | 0U, // PseudoVLUXSEG4EI64_V_M2_M1 |
22439 | 0U, // PseudoVLUXSEG4EI64_V_M2_M1_MASK |
22440 | 0U, // PseudoVLUXSEG4EI64_V_M2_M2 |
22441 | 0U, // PseudoVLUXSEG4EI64_V_M2_M2_MASK |
22442 | 0U, // PseudoVLUXSEG4EI64_V_M2_MF2 |
22443 | 0U, // PseudoVLUXSEG4EI64_V_M2_MF2_MASK |
22444 | 0U, // PseudoVLUXSEG4EI64_V_M2_MF4 |
22445 | 0U, // PseudoVLUXSEG4EI64_V_M2_MF4_MASK |
22446 | 0U, // PseudoVLUXSEG4EI64_V_M4_M1 |
22447 | 0U, // PseudoVLUXSEG4EI64_V_M4_M1_MASK |
22448 | 0U, // PseudoVLUXSEG4EI64_V_M4_M2 |
22449 | 0U, // PseudoVLUXSEG4EI64_V_M4_M2_MASK |
22450 | 0U, // PseudoVLUXSEG4EI64_V_M4_MF2 |
22451 | 0U, // PseudoVLUXSEG4EI64_V_M4_MF2_MASK |
22452 | 0U, // PseudoVLUXSEG4EI64_V_M8_M1 |
22453 | 0U, // PseudoVLUXSEG4EI64_V_M8_M1_MASK |
22454 | 0U, // PseudoVLUXSEG4EI64_V_M8_M2 |
22455 | 0U, // PseudoVLUXSEG4EI64_V_M8_M2_MASK |
22456 | 0U, // PseudoVLUXSEG4EI8_V_M1_M1 |
22457 | 0U, // PseudoVLUXSEG4EI8_V_M1_M1_MASK |
22458 | 0U, // PseudoVLUXSEG4EI8_V_M1_M2 |
22459 | 0U, // PseudoVLUXSEG4EI8_V_M1_M2_MASK |
22460 | 0U, // PseudoVLUXSEG4EI8_V_M2_M2 |
22461 | 0U, // PseudoVLUXSEG4EI8_V_M2_M2_MASK |
22462 | 0U, // PseudoVLUXSEG4EI8_V_MF2_M1 |
22463 | 0U, // PseudoVLUXSEG4EI8_V_MF2_M1_MASK |
22464 | 0U, // PseudoVLUXSEG4EI8_V_MF2_M2 |
22465 | 0U, // PseudoVLUXSEG4EI8_V_MF2_M2_MASK |
22466 | 0U, // PseudoVLUXSEG4EI8_V_MF2_MF2 |
22467 | 0U, // PseudoVLUXSEG4EI8_V_MF2_MF2_MASK |
22468 | 0U, // PseudoVLUXSEG4EI8_V_MF4_M1 |
22469 | 0U, // PseudoVLUXSEG4EI8_V_MF4_M1_MASK |
22470 | 0U, // PseudoVLUXSEG4EI8_V_MF4_M2 |
22471 | 0U, // PseudoVLUXSEG4EI8_V_MF4_M2_MASK |
22472 | 0U, // PseudoVLUXSEG4EI8_V_MF4_MF2 |
22473 | 0U, // PseudoVLUXSEG4EI8_V_MF4_MF2_MASK |
22474 | 0U, // PseudoVLUXSEG4EI8_V_MF4_MF4 |
22475 | 0U, // PseudoVLUXSEG4EI8_V_MF4_MF4_MASK |
22476 | 0U, // PseudoVLUXSEG4EI8_V_MF8_M1 |
22477 | 0U, // PseudoVLUXSEG4EI8_V_MF8_M1_MASK |
22478 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF2 |
22479 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF2_MASK |
22480 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF4 |
22481 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF4_MASK |
22482 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF8 |
22483 | 0U, // PseudoVLUXSEG4EI8_V_MF8_MF8_MASK |
22484 | 0U, // PseudoVLUXSEG5EI16_V_M1_M1 |
22485 | 0U, // PseudoVLUXSEG5EI16_V_M1_M1_MASK |
22486 | 0U, // PseudoVLUXSEG5EI16_V_M1_MF2 |
22487 | 0U, // PseudoVLUXSEG5EI16_V_M1_MF2_MASK |
22488 | 0U, // PseudoVLUXSEG5EI16_V_M2_M1 |
22489 | 0U, // PseudoVLUXSEG5EI16_V_M2_M1_MASK |
22490 | 0U, // PseudoVLUXSEG5EI16_V_MF2_M1 |
22491 | 0U, // PseudoVLUXSEG5EI16_V_MF2_M1_MASK |
22492 | 0U, // PseudoVLUXSEG5EI16_V_MF2_MF2 |
22493 | 0U, // PseudoVLUXSEG5EI16_V_MF2_MF2_MASK |
22494 | 0U, // PseudoVLUXSEG5EI16_V_MF2_MF4 |
22495 | 0U, // PseudoVLUXSEG5EI16_V_MF2_MF4_MASK |
22496 | 0U, // PseudoVLUXSEG5EI16_V_MF4_M1 |
22497 | 0U, // PseudoVLUXSEG5EI16_V_MF4_M1_MASK |
22498 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF2 |
22499 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF2_MASK |
22500 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF4 |
22501 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF4_MASK |
22502 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF8 |
22503 | 0U, // PseudoVLUXSEG5EI16_V_MF4_MF8_MASK |
22504 | 0U, // PseudoVLUXSEG5EI32_V_M1_M1 |
22505 | 0U, // PseudoVLUXSEG5EI32_V_M1_M1_MASK |
22506 | 0U, // PseudoVLUXSEG5EI32_V_M1_MF2 |
22507 | 0U, // PseudoVLUXSEG5EI32_V_M1_MF2_MASK |
22508 | 0U, // PseudoVLUXSEG5EI32_V_M1_MF4 |
22509 | 0U, // PseudoVLUXSEG5EI32_V_M1_MF4_MASK |
22510 | 0U, // PseudoVLUXSEG5EI32_V_M2_M1 |
22511 | 0U, // PseudoVLUXSEG5EI32_V_M2_M1_MASK |
22512 | 0U, // PseudoVLUXSEG5EI32_V_M2_MF2 |
22513 | 0U, // PseudoVLUXSEG5EI32_V_M2_MF2_MASK |
22514 | 0U, // PseudoVLUXSEG5EI32_V_M4_M1 |
22515 | 0U, // PseudoVLUXSEG5EI32_V_M4_M1_MASK |
22516 | 0U, // PseudoVLUXSEG5EI32_V_MF2_M1 |
22517 | 0U, // PseudoVLUXSEG5EI32_V_MF2_M1_MASK |
22518 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF2 |
22519 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF2_MASK |
22520 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF4 |
22521 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF4_MASK |
22522 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF8 |
22523 | 0U, // PseudoVLUXSEG5EI32_V_MF2_MF8_MASK |
22524 | 0U, // PseudoVLUXSEG5EI64_V_M1_M1 |
22525 | 0U, // PseudoVLUXSEG5EI64_V_M1_M1_MASK |
22526 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF2 |
22527 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF2_MASK |
22528 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF4 |
22529 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF4_MASK |
22530 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF8 |
22531 | 0U, // PseudoVLUXSEG5EI64_V_M1_MF8_MASK |
22532 | 0U, // PseudoVLUXSEG5EI64_V_M2_M1 |
22533 | 0U, // PseudoVLUXSEG5EI64_V_M2_M1_MASK |
22534 | 0U, // PseudoVLUXSEG5EI64_V_M2_MF2 |
22535 | 0U, // PseudoVLUXSEG5EI64_V_M2_MF2_MASK |
22536 | 0U, // PseudoVLUXSEG5EI64_V_M2_MF4 |
22537 | 0U, // PseudoVLUXSEG5EI64_V_M2_MF4_MASK |
22538 | 0U, // PseudoVLUXSEG5EI64_V_M4_M1 |
22539 | 0U, // PseudoVLUXSEG5EI64_V_M4_M1_MASK |
22540 | 0U, // PseudoVLUXSEG5EI64_V_M4_MF2 |
22541 | 0U, // PseudoVLUXSEG5EI64_V_M4_MF2_MASK |
22542 | 0U, // PseudoVLUXSEG5EI64_V_M8_M1 |
22543 | 0U, // PseudoVLUXSEG5EI64_V_M8_M1_MASK |
22544 | 0U, // PseudoVLUXSEG5EI8_V_M1_M1 |
22545 | 0U, // PseudoVLUXSEG5EI8_V_M1_M1_MASK |
22546 | 0U, // PseudoVLUXSEG5EI8_V_MF2_M1 |
22547 | 0U, // PseudoVLUXSEG5EI8_V_MF2_M1_MASK |
22548 | 0U, // PseudoVLUXSEG5EI8_V_MF2_MF2 |
22549 | 0U, // PseudoVLUXSEG5EI8_V_MF2_MF2_MASK |
22550 | 0U, // PseudoVLUXSEG5EI8_V_MF4_M1 |
22551 | 0U, // PseudoVLUXSEG5EI8_V_MF4_M1_MASK |
22552 | 0U, // PseudoVLUXSEG5EI8_V_MF4_MF2 |
22553 | 0U, // PseudoVLUXSEG5EI8_V_MF4_MF2_MASK |
22554 | 0U, // PseudoVLUXSEG5EI8_V_MF4_MF4 |
22555 | 0U, // PseudoVLUXSEG5EI8_V_MF4_MF4_MASK |
22556 | 0U, // PseudoVLUXSEG5EI8_V_MF8_M1 |
22557 | 0U, // PseudoVLUXSEG5EI8_V_MF8_M1_MASK |
22558 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF2 |
22559 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF2_MASK |
22560 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF4 |
22561 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF4_MASK |
22562 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF8 |
22563 | 0U, // PseudoVLUXSEG5EI8_V_MF8_MF8_MASK |
22564 | 0U, // PseudoVLUXSEG6EI16_V_M1_M1 |
22565 | 0U, // PseudoVLUXSEG6EI16_V_M1_M1_MASK |
22566 | 0U, // PseudoVLUXSEG6EI16_V_M1_MF2 |
22567 | 0U, // PseudoVLUXSEG6EI16_V_M1_MF2_MASK |
22568 | 0U, // PseudoVLUXSEG6EI16_V_M2_M1 |
22569 | 0U, // PseudoVLUXSEG6EI16_V_M2_M1_MASK |
22570 | 0U, // PseudoVLUXSEG6EI16_V_MF2_M1 |
22571 | 0U, // PseudoVLUXSEG6EI16_V_MF2_M1_MASK |
22572 | 0U, // PseudoVLUXSEG6EI16_V_MF2_MF2 |
22573 | 0U, // PseudoVLUXSEG6EI16_V_MF2_MF2_MASK |
22574 | 0U, // PseudoVLUXSEG6EI16_V_MF2_MF4 |
22575 | 0U, // PseudoVLUXSEG6EI16_V_MF2_MF4_MASK |
22576 | 0U, // PseudoVLUXSEG6EI16_V_MF4_M1 |
22577 | 0U, // PseudoVLUXSEG6EI16_V_MF4_M1_MASK |
22578 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF2 |
22579 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF2_MASK |
22580 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF4 |
22581 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF4_MASK |
22582 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF8 |
22583 | 0U, // PseudoVLUXSEG6EI16_V_MF4_MF8_MASK |
22584 | 0U, // PseudoVLUXSEG6EI32_V_M1_M1 |
22585 | 0U, // PseudoVLUXSEG6EI32_V_M1_M1_MASK |
22586 | 0U, // PseudoVLUXSEG6EI32_V_M1_MF2 |
22587 | 0U, // PseudoVLUXSEG6EI32_V_M1_MF2_MASK |
22588 | 0U, // PseudoVLUXSEG6EI32_V_M1_MF4 |
22589 | 0U, // PseudoVLUXSEG6EI32_V_M1_MF4_MASK |
22590 | 0U, // PseudoVLUXSEG6EI32_V_M2_M1 |
22591 | 0U, // PseudoVLUXSEG6EI32_V_M2_M1_MASK |
22592 | 0U, // PseudoVLUXSEG6EI32_V_M2_MF2 |
22593 | 0U, // PseudoVLUXSEG6EI32_V_M2_MF2_MASK |
22594 | 0U, // PseudoVLUXSEG6EI32_V_M4_M1 |
22595 | 0U, // PseudoVLUXSEG6EI32_V_M4_M1_MASK |
22596 | 0U, // PseudoVLUXSEG6EI32_V_MF2_M1 |
22597 | 0U, // PseudoVLUXSEG6EI32_V_MF2_M1_MASK |
22598 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF2 |
22599 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF2_MASK |
22600 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF4 |
22601 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF4_MASK |
22602 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF8 |
22603 | 0U, // PseudoVLUXSEG6EI32_V_MF2_MF8_MASK |
22604 | 0U, // PseudoVLUXSEG6EI64_V_M1_M1 |
22605 | 0U, // PseudoVLUXSEG6EI64_V_M1_M1_MASK |
22606 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF2 |
22607 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF2_MASK |
22608 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF4 |
22609 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF4_MASK |
22610 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF8 |
22611 | 0U, // PseudoVLUXSEG6EI64_V_M1_MF8_MASK |
22612 | 0U, // PseudoVLUXSEG6EI64_V_M2_M1 |
22613 | 0U, // PseudoVLUXSEG6EI64_V_M2_M1_MASK |
22614 | 0U, // PseudoVLUXSEG6EI64_V_M2_MF2 |
22615 | 0U, // PseudoVLUXSEG6EI64_V_M2_MF2_MASK |
22616 | 0U, // PseudoVLUXSEG6EI64_V_M2_MF4 |
22617 | 0U, // PseudoVLUXSEG6EI64_V_M2_MF4_MASK |
22618 | 0U, // PseudoVLUXSEG6EI64_V_M4_M1 |
22619 | 0U, // PseudoVLUXSEG6EI64_V_M4_M1_MASK |
22620 | 0U, // PseudoVLUXSEG6EI64_V_M4_MF2 |
22621 | 0U, // PseudoVLUXSEG6EI64_V_M4_MF2_MASK |
22622 | 0U, // PseudoVLUXSEG6EI64_V_M8_M1 |
22623 | 0U, // PseudoVLUXSEG6EI64_V_M8_M1_MASK |
22624 | 0U, // PseudoVLUXSEG6EI8_V_M1_M1 |
22625 | 0U, // PseudoVLUXSEG6EI8_V_M1_M1_MASK |
22626 | 0U, // PseudoVLUXSEG6EI8_V_MF2_M1 |
22627 | 0U, // PseudoVLUXSEG6EI8_V_MF2_M1_MASK |
22628 | 0U, // PseudoVLUXSEG6EI8_V_MF2_MF2 |
22629 | 0U, // PseudoVLUXSEG6EI8_V_MF2_MF2_MASK |
22630 | 0U, // PseudoVLUXSEG6EI8_V_MF4_M1 |
22631 | 0U, // PseudoVLUXSEG6EI8_V_MF4_M1_MASK |
22632 | 0U, // PseudoVLUXSEG6EI8_V_MF4_MF2 |
22633 | 0U, // PseudoVLUXSEG6EI8_V_MF4_MF2_MASK |
22634 | 0U, // PseudoVLUXSEG6EI8_V_MF4_MF4 |
22635 | 0U, // PseudoVLUXSEG6EI8_V_MF4_MF4_MASK |
22636 | 0U, // PseudoVLUXSEG6EI8_V_MF8_M1 |
22637 | 0U, // PseudoVLUXSEG6EI8_V_MF8_M1_MASK |
22638 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF2 |
22639 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF2_MASK |
22640 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF4 |
22641 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF4_MASK |
22642 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF8 |
22643 | 0U, // PseudoVLUXSEG6EI8_V_MF8_MF8_MASK |
22644 | 0U, // PseudoVLUXSEG7EI16_V_M1_M1 |
22645 | 0U, // PseudoVLUXSEG7EI16_V_M1_M1_MASK |
22646 | 0U, // PseudoVLUXSEG7EI16_V_M1_MF2 |
22647 | 0U, // PseudoVLUXSEG7EI16_V_M1_MF2_MASK |
22648 | 0U, // PseudoVLUXSEG7EI16_V_M2_M1 |
22649 | 0U, // PseudoVLUXSEG7EI16_V_M2_M1_MASK |
22650 | 0U, // PseudoVLUXSEG7EI16_V_MF2_M1 |
22651 | 0U, // PseudoVLUXSEG7EI16_V_MF2_M1_MASK |
22652 | 0U, // PseudoVLUXSEG7EI16_V_MF2_MF2 |
22653 | 0U, // PseudoVLUXSEG7EI16_V_MF2_MF2_MASK |
22654 | 0U, // PseudoVLUXSEG7EI16_V_MF2_MF4 |
22655 | 0U, // PseudoVLUXSEG7EI16_V_MF2_MF4_MASK |
22656 | 0U, // PseudoVLUXSEG7EI16_V_MF4_M1 |
22657 | 0U, // PseudoVLUXSEG7EI16_V_MF4_M1_MASK |
22658 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF2 |
22659 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF2_MASK |
22660 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF4 |
22661 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF4_MASK |
22662 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF8 |
22663 | 0U, // PseudoVLUXSEG7EI16_V_MF4_MF8_MASK |
22664 | 0U, // PseudoVLUXSEG7EI32_V_M1_M1 |
22665 | 0U, // PseudoVLUXSEG7EI32_V_M1_M1_MASK |
22666 | 0U, // PseudoVLUXSEG7EI32_V_M1_MF2 |
22667 | 0U, // PseudoVLUXSEG7EI32_V_M1_MF2_MASK |
22668 | 0U, // PseudoVLUXSEG7EI32_V_M1_MF4 |
22669 | 0U, // PseudoVLUXSEG7EI32_V_M1_MF4_MASK |
22670 | 0U, // PseudoVLUXSEG7EI32_V_M2_M1 |
22671 | 0U, // PseudoVLUXSEG7EI32_V_M2_M1_MASK |
22672 | 0U, // PseudoVLUXSEG7EI32_V_M2_MF2 |
22673 | 0U, // PseudoVLUXSEG7EI32_V_M2_MF2_MASK |
22674 | 0U, // PseudoVLUXSEG7EI32_V_M4_M1 |
22675 | 0U, // PseudoVLUXSEG7EI32_V_M4_M1_MASK |
22676 | 0U, // PseudoVLUXSEG7EI32_V_MF2_M1 |
22677 | 0U, // PseudoVLUXSEG7EI32_V_MF2_M1_MASK |
22678 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF2 |
22679 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF2_MASK |
22680 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF4 |
22681 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF4_MASK |
22682 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF8 |
22683 | 0U, // PseudoVLUXSEG7EI32_V_MF2_MF8_MASK |
22684 | 0U, // PseudoVLUXSEG7EI64_V_M1_M1 |
22685 | 0U, // PseudoVLUXSEG7EI64_V_M1_M1_MASK |
22686 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF2 |
22687 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF2_MASK |
22688 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF4 |
22689 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF4_MASK |
22690 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF8 |
22691 | 0U, // PseudoVLUXSEG7EI64_V_M1_MF8_MASK |
22692 | 0U, // PseudoVLUXSEG7EI64_V_M2_M1 |
22693 | 0U, // PseudoVLUXSEG7EI64_V_M2_M1_MASK |
22694 | 0U, // PseudoVLUXSEG7EI64_V_M2_MF2 |
22695 | 0U, // PseudoVLUXSEG7EI64_V_M2_MF2_MASK |
22696 | 0U, // PseudoVLUXSEG7EI64_V_M2_MF4 |
22697 | 0U, // PseudoVLUXSEG7EI64_V_M2_MF4_MASK |
22698 | 0U, // PseudoVLUXSEG7EI64_V_M4_M1 |
22699 | 0U, // PseudoVLUXSEG7EI64_V_M4_M1_MASK |
22700 | 0U, // PseudoVLUXSEG7EI64_V_M4_MF2 |
22701 | 0U, // PseudoVLUXSEG7EI64_V_M4_MF2_MASK |
22702 | 0U, // PseudoVLUXSEG7EI64_V_M8_M1 |
22703 | 0U, // PseudoVLUXSEG7EI64_V_M8_M1_MASK |
22704 | 0U, // PseudoVLUXSEG7EI8_V_M1_M1 |
22705 | 0U, // PseudoVLUXSEG7EI8_V_M1_M1_MASK |
22706 | 0U, // PseudoVLUXSEG7EI8_V_MF2_M1 |
22707 | 0U, // PseudoVLUXSEG7EI8_V_MF2_M1_MASK |
22708 | 0U, // PseudoVLUXSEG7EI8_V_MF2_MF2 |
22709 | 0U, // PseudoVLUXSEG7EI8_V_MF2_MF2_MASK |
22710 | 0U, // PseudoVLUXSEG7EI8_V_MF4_M1 |
22711 | 0U, // PseudoVLUXSEG7EI8_V_MF4_M1_MASK |
22712 | 0U, // PseudoVLUXSEG7EI8_V_MF4_MF2 |
22713 | 0U, // PseudoVLUXSEG7EI8_V_MF4_MF2_MASK |
22714 | 0U, // PseudoVLUXSEG7EI8_V_MF4_MF4 |
22715 | 0U, // PseudoVLUXSEG7EI8_V_MF4_MF4_MASK |
22716 | 0U, // PseudoVLUXSEG7EI8_V_MF8_M1 |
22717 | 0U, // PseudoVLUXSEG7EI8_V_MF8_M1_MASK |
22718 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF2 |
22719 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF2_MASK |
22720 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF4 |
22721 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF4_MASK |
22722 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF8 |
22723 | 0U, // PseudoVLUXSEG7EI8_V_MF8_MF8_MASK |
22724 | 0U, // PseudoVLUXSEG8EI16_V_M1_M1 |
22725 | 0U, // PseudoVLUXSEG8EI16_V_M1_M1_MASK |
22726 | 0U, // PseudoVLUXSEG8EI16_V_M1_MF2 |
22727 | 0U, // PseudoVLUXSEG8EI16_V_M1_MF2_MASK |
22728 | 0U, // PseudoVLUXSEG8EI16_V_M2_M1 |
22729 | 0U, // PseudoVLUXSEG8EI16_V_M2_M1_MASK |
22730 | 0U, // PseudoVLUXSEG8EI16_V_MF2_M1 |
22731 | 0U, // PseudoVLUXSEG8EI16_V_MF2_M1_MASK |
22732 | 0U, // PseudoVLUXSEG8EI16_V_MF2_MF2 |
22733 | 0U, // PseudoVLUXSEG8EI16_V_MF2_MF2_MASK |
22734 | 0U, // PseudoVLUXSEG8EI16_V_MF2_MF4 |
22735 | 0U, // PseudoVLUXSEG8EI16_V_MF2_MF4_MASK |
22736 | 0U, // PseudoVLUXSEG8EI16_V_MF4_M1 |
22737 | 0U, // PseudoVLUXSEG8EI16_V_MF4_M1_MASK |
22738 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF2 |
22739 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF2_MASK |
22740 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF4 |
22741 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF4_MASK |
22742 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF8 |
22743 | 0U, // PseudoVLUXSEG8EI16_V_MF4_MF8_MASK |
22744 | 0U, // PseudoVLUXSEG8EI32_V_M1_M1 |
22745 | 0U, // PseudoVLUXSEG8EI32_V_M1_M1_MASK |
22746 | 0U, // PseudoVLUXSEG8EI32_V_M1_MF2 |
22747 | 0U, // PseudoVLUXSEG8EI32_V_M1_MF2_MASK |
22748 | 0U, // PseudoVLUXSEG8EI32_V_M1_MF4 |
22749 | 0U, // PseudoVLUXSEG8EI32_V_M1_MF4_MASK |
22750 | 0U, // PseudoVLUXSEG8EI32_V_M2_M1 |
22751 | 0U, // PseudoVLUXSEG8EI32_V_M2_M1_MASK |
22752 | 0U, // PseudoVLUXSEG8EI32_V_M2_MF2 |
22753 | 0U, // PseudoVLUXSEG8EI32_V_M2_MF2_MASK |
22754 | 0U, // PseudoVLUXSEG8EI32_V_M4_M1 |
22755 | 0U, // PseudoVLUXSEG8EI32_V_M4_M1_MASK |
22756 | 0U, // PseudoVLUXSEG8EI32_V_MF2_M1 |
22757 | 0U, // PseudoVLUXSEG8EI32_V_MF2_M1_MASK |
22758 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF2 |
22759 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF2_MASK |
22760 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF4 |
22761 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF4_MASK |
22762 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF8 |
22763 | 0U, // PseudoVLUXSEG8EI32_V_MF2_MF8_MASK |
22764 | 0U, // PseudoVLUXSEG8EI64_V_M1_M1 |
22765 | 0U, // PseudoVLUXSEG8EI64_V_M1_M1_MASK |
22766 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF2 |
22767 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF2_MASK |
22768 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF4 |
22769 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF4_MASK |
22770 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF8 |
22771 | 0U, // PseudoVLUXSEG8EI64_V_M1_MF8_MASK |
22772 | 0U, // PseudoVLUXSEG8EI64_V_M2_M1 |
22773 | 0U, // PseudoVLUXSEG8EI64_V_M2_M1_MASK |
22774 | 0U, // PseudoVLUXSEG8EI64_V_M2_MF2 |
22775 | 0U, // PseudoVLUXSEG8EI64_V_M2_MF2_MASK |
22776 | 0U, // PseudoVLUXSEG8EI64_V_M2_MF4 |
22777 | 0U, // PseudoVLUXSEG8EI64_V_M2_MF4_MASK |
22778 | 0U, // PseudoVLUXSEG8EI64_V_M4_M1 |
22779 | 0U, // PseudoVLUXSEG8EI64_V_M4_M1_MASK |
22780 | 0U, // PseudoVLUXSEG8EI64_V_M4_MF2 |
22781 | 0U, // PseudoVLUXSEG8EI64_V_M4_MF2_MASK |
22782 | 0U, // PseudoVLUXSEG8EI64_V_M8_M1 |
22783 | 0U, // PseudoVLUXSEG8EI64_V_M8_M1_MASK |
22784 | 0U, // PseudoVLUXSEG8EI8_V_M1_M1 |
22785 | 0U, // PseudoVLUXSEG8EI8_V_M1_M1_MASK |
22786 | 0U, // PseudoVLUXSEG8EI8_V_MF2_M1 |
22787 | 0U, // PseudoVLUXSEG8EI8_V_MF2_M1_MASK |
22788 | 0U, // PseudoVLUXSEG8EI8_V_MF2_MF2 |
22789 | 0U, // PseudoVLUXSEG8EI8_V_MF2_MF2_MASK |
22790 | 0U, // PseudoVLUXSEG8EI8_V_MF4_M1 |
22791 | 0U, // PseudoVLUXSEG8EI8_V_MF4_M1_MASK |
22792 | 0U, // PseudoVLUXSEG8EI8_V_MF4_MF2 |
22793 | 0U, // PseudoVLUXSEG8EI8_V_MF4_MF2_MASK |
22794 | 0U, // PseudoVLUXSEG8EI8_V_MF4_MF4 |
22795 | 0U, // PseudoVLUXSEG8EI8_V_MF4_MF4_MASK |
22796 | 0U, // PseudoVLUXSEG8EI8_V_MF8_M1 |
22797 | 0U, // PseudoVLUXSEG8EI8_V_MF8_M1_MASK |
22798 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF2 |
22799 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF2_MASK |
22800 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF4 |
22801 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF4_MASK |
22802 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF8 |
22803 | 0U, // PseudoVLUXSEG8EI8_V_MF8_MF8_MASK |
22804 | 0U, // PseudoVMACC_VV_M1 |
22805 | 0U, // PseudoVMACC_VV_M1_MASK |
22806 | 0U, // PseudoVMACC_VV_M2 |
22807 | 0U, // PseudoVMACC_VV_M2_MASK |
22808 | 0U, // PseudoVMACC_VV_M4 |
22809 | 0U, // PseudoVMACC_VV_M4_MASK |
22810 | 0U, // PseudoVMACC_VV_M8 |
22811 | 0U, // PseudoVMACC_VV_M8_MASK |
22812 | 0U, // PseudoVMACC_VV_MF2 |
22813 | 0U, // PseudoVMACC_VV_MF2_MASK |
22814 | 0U, // PseudoVMACC_VV_MF4 |
22815 | 0U, // PseudoVMACC_VV_MF4_MASK |
22816 | 0U, // PseudoVMACC_VV_MF8 |
22817 | 0U, // PseudoVMACC_VV_MF8_MASK |
22818 | 0U, // PseudoVMACC_VX_M1 |
22819 | 0U, // PseudoVMACC_VX_M1_MASK |
22820 | 0U, // PseudoVMACC_VX_M2 |
22821 | 0U, // PseudoVMACC_VX_M2_MASK |
22822 | 0U, // PseudoVMACC_VX_M4 |
22823 | 0U, // PseudoVMACC_VX_M4_MASK |
22824 | 0U, // PseudoVMACC_VX_M8 |
22825 | 0U, // PseudoVMACC_VX_M8_MASK |
22826 | 0U, // PseudoVMACC_VX_MF2 |
22827 | 0U, // PseudoVMACC_VX_MF2_MASK |
22828 | 0U, // PseudoVMACC_VX_MF4 |
22829 | 0U, // PseudoVMACC_VX_MF4_MASK |
22830 | 0U, // PseudoVMACC_VX_MF8 |
22831 | 0U, // PseudoVMACC_VX_MF8_MASK |
22832 | 0U, // PseudoVMADC_VIM_M1 |
22833 | 0U, // PseudoVMADC_VIM_M2 |
22834 | 0U, // PseudoVMADC_VIM_M4 |
22835 | 0U, // PseudoVMADC_VIM_M8 |
22836 | 0U, // PseudoVMADC_VIM_MF2 |
22837 | 0U, // PseudoVMADC_VIM_MF4 |
22838 | 0U, // PseudoVMADC_VIM_MF8 |
22839 | 0U, // PseudoVMADC_VI_M1 |
22840 | 0U, // PseudoVMADC_VI_M2 |
22841 | 0U, // PseudoVMADC_VI_M4 |
22842 | 0U, // PseudoVMADC_VI_M8 |
22843 | 0U, // PseudoVMADC_VI_MF2 |
22844 | 0U, // PseudoVMADC_VI_MF4 |
22845 | 0U, // PseudoVMADC_VI_MF8 |
22846 | 0U, // PseudoVMADC_VVM_M1 |
22847 | 0U, // PseudoVMADC_VVM_M2 |
22848 | 0U, // PseudoVMADC_VVM_M4 |
22849 | 0U, // PseudoVMADC_VVM_M8 |
22850 | 0U, // PseudoVMADC_VVM_MF2 |
22851 | 0U, // PseudoVMADC_VVM_MF4 |
22852 | 0U, // PseudoVMADC_VVM_MF8 |
22853 | 0U, // PseudoVMADC_VV_M1 |
22854 | 0U, // PseudoVMADC_VV_M2 |
22855 | 0U, // PseudoVMADC_VV_M4 |
22856 | 0U, // PseudoVMADC_VV_M8 |
22857 | 0U, // PseudoVMADC_VV_MF2 |
22858 | 0U, // PseudoVMADC_VV_MF4 |
22859 | 0U, // PseudoVMADC_VV_MF8 |
22860 | 0U, // PseudoVMADC_VXM_M1 |
22861 | 0U, // PseudoVMADC_VXM_M2 |
22862 | 0U, // PseudoVMADC_VXM_M4 |
22863 | 0U, // PseudoVMADC_VXM_M8 |
22864 | 0U, // PseudoVMADC_VXM_MF2 |
22865 | 0U, // PseudoVMADC_VXM_MF4 |
22866 | 0U, // PseudoVMADC_VXM_MF8 |
22867 | 0U, // PseudoVMADC_VX_M1 |
22868 | 0U, // PseudoVMADC_VX_M2 |
22869 | 0U, // PseudoVMADC_VX_M4 |
22870 | 0U, // PseudoVMADC_VX_M8 |
22871 | 0U, // PseudoVMADC_VX_MF2 |
22872 | 0U, // PseudoVMADC_VX_MF4 |
22873 | 0U, // PseudoVMADC_VX_MF8 |
22874 | 0U, // PseudoVMADD_VV_M1 |
22875 | 0U, // PseudoVMADD_VV_M1_MASK |
22876 | 0U, // PseudoVMADD_VV_M2 |
22877 | 0U, // PseudoVMADD_VV_M2_MASK |
22878 | 0U, // PseudoVMADD_VV_M4 |
22879 | 0U, // PseudoVMADD_VV_M4_MASK |
22880 | 0U, // PseudoVMADD_VV_M8 |
22881 | 0U, // PseudoVMADD_VV_M8_MASK |
22882 | 0U, // PseudoVMADD_VV_MF2 |
22883 | 0U, // PseudoVMADD_VV_MF2_MASK |
22884 | 0U, // PseudoVMADD_VV_MF4 |
22885 | 0U, // PseudoVMADD_VV_MF4_MASK |
22886 | 0U, // PseudoVMADD_VV_MF8 |
22887 | 0U, // PseudoVMADD_VV_MF8_MASK |
22888 | 0U, // PseudoVMADD_VX_M1 |
22889 | 0U, // PseudoVMADD_VX_M1_MASK |
22890 | 0U, // PseudoVMADD_VX_M2 |
22891 | 0U, // PseudoVMADD_VX_M2_MASK |
22892 | 0U, // PseudoVMADD_VX_M4 |
22893 | 0U, // PseudoVMADD_VX_M4_MASK |
22894 | 0U, // PseudoVMADD_VX_M8 |
22895 | 0U, // PseudoVMADD_VX_M8_MASK |
22896 | 0U, // PseudoVMADD_VX_MF2 |
22897 | 0U, // PseudoVMADD_VX_MF2_MASK |
22898 | 0U, // PseudoVMADD_VX_MF4 |
22899 | 0U, // PseudoVMADD_VX_MF4_MASK |
22900 | 0U, // PseudoVMADD_VX_MF8 |
22901 | 0U, // PseudoVMADD_VX_MF8_MASK |
22902 | 0U, // PseudoVMANDN_MM_B1 |
22903 | 0U, // PseudoVMANDN_MM_B16 |
22904 | 0U, // PseudoVMANDN_MM_B2 |
22905 | 0U, // PseudoVMANDN_MM_B32 |
22906 | 0U, // PseudoVMANDN_MM_B4 |
22907 | 0U, // PseudoVMANDN_MM_B64 |
22908 | 0U, // PseudoVMANDN_MM_B8 |
22909 | 0U, // PseudoVMAND_MM_B1 |
22910 | 0U, // PseudoVMAND_MM_B16 |
22911 | 0U, // PseudoVMAND_MM_B2 |
22912 | 0U, // PseudoVMAND_MM_B32 |
22913 | 0U, // PseudoVMAND_MM_B4 |
22914 | 0U, // PseudoVMAND_MM_B64 |
22915 | 0U, // PseudoVMAND_MM_B8 |
22916 | 0U, // PseudoVMAXU_VV_M1 |
22917 | 0U, // PseudoVMAXU_VV_M1_MASK |
22918 | 0U, // PseudoVMAXU_VV_M2 |
22919 | 0U, // PseudoVMAXU_VV_M2_MASK |
22920 | 0U, // PseudoVMAXU_VV_M4 |
22921 | 0U, // PseudoVMAXU_VV_M4_MASK |
22922 | 0U, // PseudoVMAXU_VV_M8 |
22923 | 0U, // PseudoVMAXU_VV_M8_MASK |
22924 | 0U, // PseudoVMAXU_VV_MF2 |
22925 | 0U, // PseudoVMAXU_VV_MF2_MASK |
22926 | 0U, // PseudoVMAXU_VV_MF4 |
22927 | 0U, // PseudoVMAXU_VV_MF4_MASK |
22928 | 0U, // PseudoVMAXU_VV_MF8 |
22929 | 0U, // PseudoVMAXU_VV_MF8_MASK |
22930 | 0U, // PseudoVMAXU_VX_M1 |
22931 | 0U, // PseudoVMAXU_VX_M1_MASK |
22932 | 0U, // PseudoVMAXU_VX_M2 |
22933 | 0U, // PseudoVMAXU_VX_M2_MASK |
22934 | 0U, // PseudoVMAXU_VX_M4 |
22935 | 0U, // PseudoVMAXU_VX_M4_MASK |
22936 | 0U, // PseudoVMAXU_VX_M8 |
22937 | 0U, // PseudoVMAXU_VX_M8_MASK |
22938 | 0U, // PseudoVMAXU_VX_MF2 |
22939 | 0U, // PseudoVMAXU_VX_MF2_MASK |
22940 | 0U, // PseudoVMAXU_VX_MF4 |
22941 | 0U, // PseudoVMAXU_VX_MF4_MASK |
22942 | 0U, // PseudoVMAXU_VX_MF8 |
22943 | 0U, // PseudoVMAXU_VX_MF8_MASK |
22944 | 0U, // PseudoVMAX_VV_M1 |
22945 | 0U, // PseudoVMAX_VV_M1_MASK |
22946 | 0U, // PseudoVMAX_VV_M2 |
22947 | 0U, // PseudoVMAX_VV_M2_MASK |
22948 | 0U, // PseudoVMAX_VV_M4 |
22949 | 0U, // PseudoVMAX_VV_M4_MASK |
22950 | 0U, // PseudoVMAX_VV_M8 |
22951 | 0U, // PseudoVMAX_VV_M8_MASK |
22952 | 0U, // PseudoVMAX_VV_MF2 |
22953 | 0U, // PseudoVMAX_VV_MF2_MASK |
22954 | 0U, // PseudoVMAX_VV_MF4 |
22955 | 0U, // PseudoVMAX_VV_MF4_MASK |
22956 | 0U, // PseudoVMAX_VV_MF8 |
22957 | 0U, // PseudoVMAX_VV_MF8_MASK |
22958 | 0U, // PseudoVMAX_VX_M1 |
22959 | 0U, // PseudoVMAX_VX_M1_MASK |
22960 | 0U, // PseudoVMAX_VX_M2 |
22961 | 0U, // PseudoVMAX_VX_M2_MASK |
22962 | 0U, // PseudoVMAX_VX_M4 |
22963 | 0U, // PseudoVMAX_VX_M4_MASK |
22964 | 0U, // PseudoVMAX_VX_M8 |
22965 | 0U, // PseudoVMAX_VX_M8_MASK |
22966 | 0U, // PseudoVMAX_VX_MF2 |
22967 | 0U, // PseudoVMAX_VX_MF2_MASK |
22968 | 0U, // PseudoVMAX_VX_MF4 |
22969 | 0U, // PseudoVMAX_VX_MF4_MASK |
22970 | 0U, // PseudoVMAX_VX_MF8 |
22971 | 0U, // PseudoVMAX_VX_MF8_MASK |
22972 | 0U, // PseudoVMCLR_M_B1 |
22973 | 0U, // PseudoVMCLR_M_B16 |
22974 | 0U, // PseudoVMCLR_M_B2 |
22975 | 0U, // PseudoVMCLR_M_B32 |
22976 | 0U, // PseudoVMCLR_M_B4 |
22977 | 0U, // PseudoVMCLR_M_B64 |
22978 | 0U, // PseudoVMCLR_M_B8 |
22979 | 0U, // PseudoVMERGE_VIM_M1 |
22980 | 0U, // PseudoVMERGE_VIM_M2 |
22981 | 0U, // PseudoVMERGE_VIM_M4 |
22982 | 0U, // PseudoVMERGE_VIM_M8 |
22983 | 0U, // PseudoVMERGE_VIM_MF2 |
22984 | 0U, // PseudoVMERGE_VIM_MF4 |
22985 | 0U, // PseudoVMERGE_VIM_MF8 |
22986 | 0U, // PseudoVMERGE_VVM_M1 |
22987 | 0U, // PseudoVMERGE_VVM_M2 |
22988 | 0U, // PseudoVMERGE_VVM_M4 |
22989 | 0U, // PseudoVMERGE_VVM_M8 |
22990 | 0U, // PseudoVMERGE_VVM_MF2 |
22991 | 0U, // PseudoVMERGE_VVM_MF4 |
22992 | 0U, // PseudoVMERGE_VVM_MF8 |
22993 | 0U, // PseudoVMERGE_VXM_M1 |
22994 | 0U, // PseudoVMERGE_VXM_M2 |
22995 | 0U, // PseudoVMERGE_VXM_M4 |
22996 | 0U, // PseudoVMERGE_VXM_M8 |
22997 | 0U, // PseudoVMERGE_VXM_MF2 |
22998 | 0U, // PseudoVMERGE_VXM_MF4 |
22999 | 0U, // PseudoVMERGE_VXM_MF8 |
23000 | 0U, // PseudoVMFEQ_VFPR16_M1 |
23001 | 0U, // PseudoVMFEQ_VFPR16_M1_MASK |
23002 | 0U, // PseudoVMFEQ_VFPR16_M2 |
23003 | 0U, // PseudoVMFEQ_VFPR16_M2_MASK |
23004 | 0U, // PseudoVMFEQ_VFPR16_M4 |
23005 | 0U, // PseudoVMFEQ_VFPR16_M4_MASK |
23006 | 0U, // PseudoVMFEQ_VFPR16_M8 |
23007 | 0U, // PseudoVMFEQ_VFPR16_M8_MASK |
23008 | 0U, // PseudoVMFEQ_VFPR16_MF2 |
23009 | 0U, // PseudoVMFEQ_VFPR16_MF2_MASK |
23010 | 0U, // PseudoVMFEQ_VFPR16_MF4 |
23011 | 0U, // PseudoVMFEQ_VFPR16_MF4_MASK |
23012 | 0U, // PseudoVMFEQ_VFPR32_M1 |
23013 | 0U, // PseudoVMFEQ_VFPR32_M1_MASK |
23014 | 0U, // PseudoVMFEQ_VFPR32_M2 |
23015 | 0U, // PseudoVMFEQ_VFPR32_M2_MASK |
23016 | 0U, // PseudoVMFEQ_VFPR32_M4 |
23017 | 0U, // PseudoVMFEQ_VFPR32_M4_MASK |
23018 | 0U, // PseudoVMFEQ_VFPR32_M8 |
23019 | 0U, // PseudoVMFEQ_VFPR32_M8_MASK |
23020 | 0U, // PseudoVMFEQ_VFPR32_MF2 |
23021 | 0U, // PseudoVMFEQ_VFPR32_MF2_MASK |
23022 | 0U, // PseudoVMFEQ_VFPR64_M1 |
23023 | 0U, // PseudoVMFEQ_VFPR64_M1_MASK |
23024 | 0U, // PseudoVMFEQ_VFPR64_M2 |
23025 | 0U, // PseudoVMFEQ_VFPR64_M2_MASK |
23026 | 0U, // PseudoVMFEQ_VFPR64_M4 |
23027 | 0U, // PseudoVMFEQ_VFPR64_M4_MASK |
23028 | 0U, // PseudoVMFEQ_VFPR64_M8 |
23029 | 0U, // PseudoVMFEQ_VFPR64_M8_MASK |
23030 | 0U, // PseudoVMFEQ_VV_M1 |
23031 | 0U, // PseudoVMFEQ_VV_M1_MASK |
23032 | 0U, // PseudoVMFEQ_VV_M2 |
23033 | 0U, // PseudoVMFEQ_VV_M2_MASK |
23034 | 0U, // PseudoVMFEQ_VV_M4 |
23035 | 0U, // PseudoVMFEQ_VV_M4_MASK |
23036 | 0U, // PseudoVMFEQ_VV_M8 |
23037 | 0U, // PseudoVMFEQ_VV_M8_MASK |
23038 | 0U, // PseudoVMFEQ_VV_MF2 |
23039 | 0U, // PseudoVMFEQ_VV_MF2_MASK |
23040 | 0U, // PseudoVMFEQ_VV_MF4 |
23041 | 0U, // PseudoVMFEQ_VV_MF4_MASK |
23042 | 0U, // PseudoVMFGE_VFPR16_M1 |
23043 | 0U, // PseudoVMFGE_VFPR16_M1_MASK |
23044 | 0U, // PseudoVMFGE_VFPR16_M2 |
23045 | 0U, // PseudoVMFGE_VFPR16_M2_MASK |
23046 | 0U, // PseudoVMFGE_VFPR16_M4 |
23047 | 0U, // PseudoVMFGE_VFPR16_M4_MASK |
23048 | 0U, // PseudoVMFGE_VFPR16_M8 |
23049 | 0U, // PseudoVMFGE_VFPR16_M8_MASK |
23050 | 0U, // PseudoVMFGE_VFPR16_MF2 |
23051 | 0U, // PseudoVMFGE_VFPR16_MF2_MASK |
23052 | 0U, // PseudoVMFGE_VFPR16_MF4 |
23053 | 0U, // PseudoVMFGE_VFPR16_MF4_MASK |
23054 | 0U, // PseudoVMFGE_VFPR32_M1 |
23055 | 0U, // PseudoVMFGE_VFPR32_M1_MASK |
23056 | 0U, // PseudoVMFGE_VFPR32_M2 |
23057 | 0U, // PseudoVMFGE_VFPR32_M2_MASK |
23058 | 0U, // PseudoVMFGE_VFPR32_M4 |
23059 | 0U, // PseudoVMFGE_VFPR32_M4_MASK |
23060 | 0U, // PseudoVMFGE_VFPR32_M8 |
23061 | 0U, // PseudoVMFGE_VFPR32_M8_MASK |
23062 | 0U, // PseudoVMFGE_VFPR32_MF2 |
23063 | 0U, // PseudoVMFGE_VFPR32_MF2_MASK |
23064 | 0U, // PseudoVMFGE_VFPR64_M1 |
23065 | 0U, // PseudoVMFGE_VFPR64_M1_MASK |
23066 | 0U, // PseudoVMFGE_VFPR64_M2 |
23067 | 0U, // PseudoVMFGE_VFPR64_M2_MASK |
23068 | 0U, // PseudoVMFGE_VFPR64_M4 |
23069 | 0U, // PseudoVMFGE_VFPR64_M4_MASK |
23070 | 0U, // PseudoVMFGE_VFPR64_M8 |
23071 | 0U, // PseudoVMFGE_VFPR64_M8_MASK |
23072 | 0U, // PseudoVMFGT_VFPR16_M1 |
23073 | 0U, // PseudoVMFGT_VFPR16_M1_MASK |
23074 | 0U, // PseudoVMFGT_VFPR16_M2 |
23075 | 0U, // PseudoVMFGT_VFPR16_M2_MASK |
23076 | 0U, // PseudoVMFGT_VFPR16_M4 |
23077 | 0U, // PseudoVMFGT_VFPR16_M4_MASK |
23078 | 0U, // PseudoVMFGT_VFPR16_M8 |
23079 | 0U, // PseudoVMFGT_VFPR16_M8_MASK |
23080 | 0U, // PseudoVMFGT_VFPR16_MF2 |
23081 | 0U, // PseudoVMFGT_VFPR16_MF2_MASK |
23082 | 0U, // PseudoVMFGT_VFPR16_MF4 |
23083 | 0U, // PseudoVMFGT_VFPR16_MF4_MASK |
23084 | 0U, // PseudoVMFGT_VFPR32_M1 |
23085 | 0U, // PseudoVMFGT_VFPR32_M1_MASK |
23086 | 0U, // PseudoVMFGT_VFPR32_M2 |
23087 | 0U, // PseudoVMFGT_VFPR32_M2_MASK |
23088 | 0U, // PseudoVMFGT_VFPR32_M4 |
23089 | 0U, // PseudoVMFGT_VFPR32_M4_MASK |
23090 | 0U, // PseudoVMFGT_VFPR32_M8 |
23091 | 0U, // PseudoVMFGT_VFPR32_M8_MASK |
23092 | 0U, // PseudoVMFGT_VFPR32_MF2 |
23093 | 0U, // PseudoVMFGT_VFPR32_MF2_MASK |
23094 | 0U, // PseudoVMFGT_VFPR64_M1 |
23095 | 0U, // PseudoVMFGT_VFPR64_M1_MASK |
23096 | 0U, // PseudoVMFGT_VFPR64_M2 |
23097 | 0U, // PseudoVMFGT_VFPR64_M2_MASK |
23098 | 0U, // PseudoVMFGT_VFPR64_M4 |
23099 | 0U, // PseudoVMFGT_VFPR64_M4_MASK |
23100 | 0U, // PseudoVMFGT_VFPR64_M8 |
23101 | 0U, // PseudoVMFGT_VFPR64_M8_MASK |
23102 | 0U, // PseudoVMFLE_VFPR16_M1 |
23103 | 0U, // PseudoVMFLE_VFPR16_M1_MASK |
23104 | 0U, // PseudoVMFLE_VFPR16_M2 |
23105 | 0U, // PseudoVMFLE_VFPR16_M2_MASK |
23106 | 0U, // PseudoVMFLE_VFPR16_M4 |
23107 | 0U, // PseudoVMFLE_VFPR16_M4_MASK |
23108 | 0U, // PseudoVMFLE_VFPR16_M8 |
23109 | 0U, // PseudoVMFLE_VFPR16_M8_MASK |
23110 | 0U, // PseudoVMFLE_VFPR16_MF2 |
23111 | 0U, // PseudoVMFLE_VFPR16_MF2_MASK |
23112 | 0U, // PseudoVMFLE_VFPR16_MF4 |
23113 | 0U, // PseudoVMFLE_VFPR16_MF4_MASK |
23114 | 0U, // PseudoVMFLE_VFPR32_M1 |
23115 | 0U, // PseudoVMFLE_VFPR32_M1_MASK |
23116 | 0U, // PseudoVMFLE_VFPR32_M2 |
23117 | 0U, // PseudoVMFLE_VFPR32_M2_MASK |
23118 | 0U, // PseudoVMFLE_VFPR32_M4 |
23119 | 0U, // PseudoVMFLE_VFPR32_M4_MASK |
23120 | 0U, // PseudoVMFLE_VFPR32_M8 |
23121 | 0U, // PseudoVMFLE_VFPR32_M8_MASK |
23122 | 0U, // PseudoVMFLE_VFPR32_MF2 |
23123 | 0U, // PseudoVMFLE_VFPR32_MF2_MASK |
23124 | 0U, // PseudoVMFLE_VFPR64_M1 |
23125 | 0U, // PseudoVMFLE_VFPR64_M1_MASK |
23126 | 0U, // PseudoVMFLE_VFPR64_M2 |
23127 | 0U, // PseudoVMFLE_VFPR64_M2_MASK |
23128 | 0U, // PseudoVMFLE_VFPR64_M4 |
23129 | 0U, // PseudoVMFLE_VFPR64_M4_MASK |
23130 | 0U, // PseudoVMFLE_VFPR64_M8 |
23131 | 0U, // PseudoVMFLE_VFPR64_M8_MASK |
23132 | 0U, // PseudoVMFLE_VV_M1 |
23133 | 0U, // PseudoVMFLE_VV_M1_MASK |
23134 | 0U, // PseudoVMFLE_VV_M2 |
23135 | 0U, // PseudoVMFLE_VV_M2_MASK |
23136 | 0U, // PseudoVMFLE_VV_M4 |
23137 | 0U, // PseudoVMFLE_VV_M4_MASK |
23138 | 0U, // PseudoVMFLE_VV_M8 |
23139 | 0U, // PseudoVMFLE_VV_M8_MASK |
23140 | 0U, // PseudoVMFLE_VV_MF2 |
23141 | 0U, // PseudoVMFLE_VV_MF2_MASK |
23142 | 0U, // PseudoVMFLE_VV_MF4 |
23143 | 0U, // PseudoVMFLE_VV_MF4_MASK |
23144 | 0U, // PseudoVMFLT_VFPR16_M1 |
23145 | 0U, // PseudoVMFLT_VFPR16_M1_MASK |
23146 | 0U, // PseudoVMFLT_VFPR16_M2 |
23147 | 0U, // PseudoVMFLT_VFPR16_M2_MASK |
23148 | 0U, // PseudoVMFLT_VFPR16_M4 |
23149 | 0U, // PseudoVMFLT_VFPR16_M4_MASK |
23150 | 0U, // PseudoVMFLT_VFPR16_M8 |
23151 | 0U, // PseudoVMFLT_VFPR16_M8_MASK |
23152 | 0U, // PseudoVMFLT_VFPR16_MF2 |
23153 | 0U, // PseudoVMFLT_VFPR16_MF2_MASK |
23154 | 0U, // PseudoVMFLT_VFPR16_MF4 |
23155 | 0U, // PseudoVMFLT_VFPR16_MF4_MASK |
23156 | 0U, // PseudoVMFLT_VFPR32_M1 |
23157 | 0U, // PseudoVMFLT_VFPR32_M1_MASK |
23158 | 0U, // PseudoVMFLT_VFPR32_M2 |
23159 | 0U, // PseudoVMFLT_VFPR32_M2_MASK |
23160 | 0U, // PseudoVMFLT_VFPR32_M4 |
23161 | 0U, // PseudoVMFLT_VFPR32_M4_MASK |
23162 | 0U, // PseudoVMFLT_VFPR32_M8 |
23163 | 0U, // PseudoVMFLT_VFPR32_M8_MASK |
23164 | 0U, // PseudoVMFLT_VFPR32_MF2 |
23165 | 0U, // PseudoVMFLT_VFPR32_MF2_MASK |
23166 | 0U, // PseudoVMFLT_VFPR64_M1 |
23167 | 0U, // PseudoVMFLT_VFPR64_M1_MASK |
23168 | 0U, // PseudoVMFLT_VFPR64_M2 |
23169 | 0U, // PseudoVMFLT_VFPR64_M2_MASK |
23170 | 0U, // PseudoVMFLT_VFPR64_M4 |
23171 | 0U, // PseudoVMFLT_VFPR64_M4_MASK |
23172 | 0U, // PseudoVMFLT_VFPR64_M8 |
23173 | 0U, // PseudoVMFLT_VFPR64_M8_MASK |
23174 | 0U, // PseudoVMFLT_VV_M1 |
23175 | 0U, // PseudoVMFLT_VV_M1_MASK |
23176 | 0U, // PseudoVMFLT_VV_M2 |
23177 | 0U, // PseudoVMFLT_VV_M2_MASK |
23178 | 0U, // PseudoVMFLT_VV_M4 |
23179 | 0U, // PseudoVMFLT_VV_M4_MASK |
23180 | 0U, // PseudoVMFLT_VV_M8 |
23181 | 0U, // PseudoVMFLT_VV_M8_MASK |
23182 | 0U, // PseudoVMFLT_VV_MF2 |
23183 | 0U, // PseudoVMFLT_VV_MF2_MASK |
23184 | 0U, // PseudoVMFLT_VV_MF4 |
23185 | 0U, // PseudoVMFLT_VV_MF4_MASK |
23186 | 0U, // PseudoVMFNE_VFPR16_M1 |
23187 | 0U, // PseudoVMFNE_VFPR16_M1_MASK |
23188 | 0U, // PseudoVMFNE_VFPR16_M2 |
23189 | 0U, // PseudoVMFNE_VFPR16_M2_MASK |
23190 | 0U, // PseudoVMFNE_VFPR16_M4 |
23191 | 0U, // PseudoVMFNE_VFPR16_M4_MASK |
23192 | 0U, // PseudoVMFNE_VFPR16_M8 |
23193 | 0U, // PseudoVMFNE_VFPR16_M8_MASK |
23194 | 0U, // PseudoVMFNE_VFPR16_MF2 |
23195 | 0U, // PseudoVMFNE_VFPR16_MF2_MASK |
23196 | 0U, // PseudoVMFNE_VFPR16_MF4 |
23197 | 0U, // PseudoVMFNE_VFPR16_MF4_MASK |
23198 | 0U, // PseudoVMFNE_VFPR32_M1 |
23199 | 0U, // PseudoVMFNE_VFPR32_M1_MASK |
23200 | 0U, // PseudoVMFNE_VFPR32_M2 |
23201 | 0U, // PseudoVMFNE_VFPR32_M2_MASK |
23202 | 0U, // PseudoVMFNE_VFPR32_M4 |
23203 | 0U, // PseudoVMFNE_VFPR32_M4_MASK |
23204 | 0U, // PseudoVMFNE_VFPR32_M8 |
23205 | 0U, // PseudoVMFNE_VFPR32_M8_MASK |
23206 | 0U, // PseudoVMFNE_VFPR32_MF2 |
23207 | 0U, // PseudoVMFNE_VFPR32_MF2_MASK |
23208 | 0U, // PseudoVMFNE_VFPR64_M1 |
23209 | 0U, // PseudoVMFNE_VFPR64_M1_MASK |
23210 | 0U, // PseudoVMFNE_VFPR64_M2 |
23211 | 0U, // PseudoVMFNE_VFPR64_M2_MASK |
23212 | 0U, // PseudoVMFNE_VFPR64_M4 |
23213 | 0U, // PseudoVMFNE_VFPR64_M4_MASK |
23214 | 0U, // PseudoVMFNE_VFPR64_M8 |
23215 | 0U, // PseudoVMFNE_VFPR64_M8_MASK |
23216 | 0U, // PseudoVMFNE_VV_M1 |
23217 | 0U, // PseudoVMFNE_VV_M1_MASK |
23218 | 0U, // PseudoVMFNE_VV_M2 |
23219 | 0U, // PseudoVMFNE_VV_M2_MASK |
23220 | 0U, // PseudoVMFNE_VV_M4 |
23221 | 0U, // PseudoVMFNE_VV_M4_MASK |
23222 | 0U, // PseudoVMFNE_VV_M8 |
23223 | 0U, // PseudoVMFNE_VV_M8_MASK |
23224 | 0U, // PseudoVMFNE_VV_MF2 |
23225 | 0U, // PseudoVMFNE_VV_MF2_MASK |
23226 | 0U, // PseudoVMFNE_VV_MF4 |
23227 | 0U, // PseudoVMFNE_VV_MF4_MASK |
23228 | 0U, // PseudoVMINU_VV_M1 |
23229 | 0U, // PseudoVMINU_VV_M1_MASK |
23230 | 0U, // PseudoVMINU_VV_M2 |
23231 | 0U, // PseudoVMINU_VV_M2_MASK |
23232 | 0U, // PseudoVMINU_VV_M4 |
23233 | 0U, // PseudoVMINU_VV_M4_MASK |
23234 | 0U, // PseudoVMINU_VV_M8 |
23235 | 0U, // PseudoVMINU_VV_M8_MASK |
23236 | 0U, // PseudoVMINU_VV_MF2 |
23237 | 0U, // PseudoVMINU_VV_MF2_MASK |
23238 | 0U, // PseudoVMINU_VV_MF4 |
23239 | 0U, // PseudoVMINU_VV_MF4_MASK |
23240 | 0U, // PseudoVMINU_VV_MF8 |
23241 | 0U, // PseudoVMINU_VV_MF8_MASK |
23242 | 0U, // PseudoVMINU_VX_M1 |
23243 | 0U, // PseudoVMINU_VX_M1_MASK |
23244 | 0U, // PseudoVMINU_VX_M2 |
23245 | 0U, // PseudoVMINU_VX_M2_MASK |
23246 | 0U, // PseudoVMINU_VX_M4 |
23247 | 0U, // PseudoVMINU_VX_M4_MASK |
23248 | 0U, // PseudoVMINU_VX_M8 |
23249 | 0U, // PseudoVMINU_VX_M8_MASK |
23250 | 0U, // PseudoVMINU_VX_MF2 |
23251 | 0U, // PseudoVMINU_VX_MF2_MASK |
23252 | 0U, // PseudoVMINU_VX_MF4 |
23253 | 0U, // PseudoVMINU_VX_MF4_MASK |
23254 | 0U, // PseudoVMINU_VX_MF8 |
23255 | 0U, // PseudoVMINU_VX_MF8_MASK |
23256 | 0U, // PseudoVMIN_VV_M1 |
23257 | 0U, // PseudoVMIN_VV_M1_MASK |
23258 | 0U, // PseudoVMIN_VV_M2 |
23259 | 0U, // PseudoVMIN_VV_M2_MASK |
23260 | 0U, // PseudoVMIN_VV_M4 |
23261 | 0U, // PseudoVMIN_VV_M4_MASK |
23262 | 0U, // PseudoVMIN_VV_M8 |
23263 | 0U, // PseudoVMIN_VV_M8_MASK |
23264 | 0U, // PseudoVMIN_VV_MF2 |
23265 | 0U, // PseudoVMIN_VV_MF2_MASK |
23266 | 0U, // PseudoVMIN_VV_MF4 |
23267 | 0U, // PseudoVMIN_VV_MF4_MASK |
23268 | 0U, // PseudoVMIN_VV_MF8 |
23269 | 0U, // PseudoVMIN_VV_MF8_MASK |
23270 | 0U, // PseudoVMIN_VX_M1 |
23271 | 0U, // PseudoVMIN_VX_M1_MASK |
23272 | 0U, // PseudoVMIN_VX_M2 |
23273 | 0U, // PseudoVMIN_VX_M2_MASK |
23274 | 0U, // PseudoVMIN_VX_M4 |
23275 | 0U, // PseudoVMIN_VX_M4_MASK |
23276 | 0U, // PseudoVMIN_VX_M8 |
23277 | 0U, // PseudoVMIN_VX_M8_MASK |
23278 | 0U, // PseudoVMIN_VX_MF2 |
23279 | 0U, // PseudoVMIN_VX_MF2_MASK |
23280 | 0U, // PseudoVMIN_VX_MF4 |
23281 | 0U, // PseudoVMIN_VX_MF4_MASK |
23282 | 0U, // PseudoVMIN_VX_MF8 |
23283 | 0U, // PseudoVMIN_VX_MF8_MASK |
23284 | 0U, // PseudoVMNAND_MM_B1 |
23285 | 0U, // PseudoVMNAND_MM_B16 |
23286 | 0U, // PseudoVMNAND_MM_B2 |
23287 | 0U, // PseudoVMNAND_MM_B32 |
23288 | 0U, // PseudoVMNAND_MM_B4 |
23289 | 0U, // PseudoVMNAND_MM_B64 |
23290 | 0U, // PseudoVMNAND_MM_B8 |
23291 | 0U, // PseudoVMNOR_MM_B1 |
23292 | 0U, // PseudoVMNOR_MM_B16 |
23293 | 0U, // PseudoVMNOR_MM_B2 |
23294 | 0U, // PseudoVMNOR_MM_B32 |
23295 | 0U, // PseudoVMNOR_MM_B4 |
23296 | 0U, // PseudoVMNOR_MM_B64 |
23297 | 0U, // PseudoVMNOR_MM_B8 |
23298 | 0U, // PseudoVMORN_MM_B1 |
23299 | 0U, // PseudoVMORN_MM_B16 |
23300 | 0U, // PseudoVMORN_MM_B2 |
23301 | 0U, // PseudoVMORN_MM_B32 |
23302 | 0U, // PseudoVMORN_MM_B4 |
23303 | 0U, // PseudoVMORN_MM_B64 |
23304 | 0U, // PseudoVMORN_MM_B8 |
23305 | 0U, // PseudoVMOR_MM_B1 |
23306 | 0U, // PseudoVMOR_MM_B16 |
23307 | 0U, // PseudoVMOR_MM_B2 |
23308 | 0U, // PseudoVMOR_MM_B32 |
23309 | 0U, // PseudoVMOR_MM_B4 |
23310 | 0U, // PseudoVMOR_MM_B64 |
23311 | 0U, // PseudoVMOR_MM_B8 |
23312 | 0U, // PseudoVMSBC_VVM_M1 |
23313 | 0U, // PseudoVMSBC_VVM_M2 |
23314 | 0U, // PseudoVMSBC_VVM_M4 |
23315 | 0U, // PseudoVMSBC_VVM_M8 |
23316 | 0U, // PseudoVMSBC_VVM_MF2 |
23317 | 0U, // PseudoVMSBC_VVM_MF4 |
23318 | 0U, // PseudoVMSBC_VVM_MF8 |
23319 | 0U, // PseudoVMSBC_VV_M1 |
23320 | 0U, // PseudoVMSBC_VV_M2 |
23321 | 0U, // PseudoVMSBC_VV_M4 |
23322 | 0U, // PseudoVMSBC_VV_M8 |
23323 | 0U, // PseudoVMSBC_VV_MF2 |
23324 | 0U, // PseudoVMSBC_VV_MF4 |
23325 | 0U, // PseudoVMSBC_VV_MF8 |
23326 | 0U, // PseudoVMSBC_VXM_M1 |
23327 | 0U, // PseudoVMSBC_VXM_M2 |
23328 | 0U, // PseudoVMSBC_VXM_M4 |
23329 | 0U, // PseudoVMSBC_VXM_M8 |
23330 | 0U, // PseudoVMSBC_VXM_MF2 |
23331 | 0U, // PseudoVMSBC_VXM_MF4 |
23332 | 0U, // PseudoVMSBC_VXM_MF8 |
23333 | 0U, // PseudoVMSBC_VX_M1 |
23334 | 0U, // PseudoVMSBC_VX_M2 |
23335 | 0U, // PseudoVMSBC_VX_M4 |
23336 | 0U, // PseudoVMSBC_VX_M8 |
23337 | 0U, // PseudoVMSBC_VX_MF2 |
23338 | 0U, // PseudoVMSBC_VX_MF4 |
23339 | 0U, // PseudoVMSBC_VX_MF8 |
23340 | 0U, // PseudoVMSBF_M_B1 |
23341 | 0U, // PseudoVMSBF_M_B16 |
23342 | 0U, // PseudoVMSBF_M_B16_MASK |
23343 | 0U, // PseudoVMSBF_M_B1_MASK |
23344 | 0U, // PseudoVMSBF_M_B2 |
23345 | 0U, // PseudoVMSBF_M_B2_MASK |
23346 | 0U, // PseudoVMSBF_M_B32 |
23347 | 0U, // PseudoVMSBF_M_B32_MASK |
23348 | 0U, // PseudoVMSBF_M_B4 |
23349 | 0U, // PseudoVMSBF_M_B4_MASK |
23350 | 0U, // PseudoVMSBF_M_B64 |
23351 | 0U, // PseudoVMSBF_M_B64_MASK |
23352 | 0U, // PseudoVMSBF_M_B8 |
23353 | 0U, // PseudoVMSBF_M_B8_MASK |
23354 | 0U, // PseudoVMSEQ_VI_M1 |
23355 | 0U, // PseudoVMSEQ_VI_M1_MASK |
23356 | 0U, // PseudoVMSEQ_VI_M2 |
23357 | 0U, // PseudoVMSEQ_VI_M2_MASK |
23358 | 0U, // PseudoVMSEQ_VI_M4 |
23359 | 0U, // PseudoVMSEQ_VI_M4_MASK |
23360 | 0U, // PseudoVMSEQ_VI_M8 |
23361 | 0U, // PseudoVMSEQ_VI_M8_MASK |
23362 | 0U, // PseudoVMSEQ_VI_MF2 |
23363 | 0U, // PseudoVMSEQ_VI_MF2_MASK |
23364 | 0U, // PseudoVMSEQ_VI_MF4 |
23365 | 0U, // PseudoVMSEQ_VI_MF4_MASK |
23366 | 0U, // PseudoVMSEQ_VI_MF8 |
23367 | 0U, // PseudoVMSEQ_VI_MF8_MASK |
23368 | 0U, // PseudoVMSEQ_VV_M1 |
23369 | 0U, // PseudoVMSEQ_VV_M1_MASK |
23370 | 0U, // PseudoVMSEQ_VV_M2 |
23371 | 0U, // PseudoVMSEQ_VV_M2_MASK |
23372 | 0U, // PseudoVMSEQ_VV_M4 |
23373 | 0U, // PseudoVMSEQ_VV_M4_MASK |
23374 | 0U, // PseudoVMSEQ_VV_M8 |
23375 | 0U, // PseudoVMSEQ_VV_M8_MASK |
23376 | 0U, // PseudoVMSEQ_VV_MF2 |
23377 | 0U, // PseudoVMSEQ_VV_MF2_MASK |
23378 | 0U, // PseudoVMSEQ_VV_MF4 |
23379 | 0U, // PseudoVMSEQ_VV_MF4_MASK |
23380 | 0U, // PseudoVMSEQ_VV_MF8 |
23381 | 0U, // PseudoVMSEQ_VV_MF8_MASK |
23382 | 0U, // PseudoVMSEQ_VX_M1 |
23383 | 0U, // PseudoVMSEQ_VX_M1_MASK |
23384 | 0U, // PseudoVMSEQ_VX_M2 |
23385 | 0U, // PseudoVMSEQ_VX_M2_MASK |
23386 | 0U, // PseudoVMSEQ_VX_M4 |
23387 | 0U, // PseudoVMSEQ_VX_M4_MASK |
23388 | 0U, // PseudoVMSEQ_VX_M8 |
23389 | 0U, // PseudoVMSEQ_VX_M8_MASK |
23390 | 0U, // PseudoVMSEQ_VX_MF2 |
23391 | 0U, // PseudoVMSEQ_VX_MF2_MASK |
23392 | 0U, // PseudoVMSEQ_VX_MF4 |
23393 | 0U, // PseudoVMSEQ_VX_MF4_MASK |
23394 | 0U, // PseudoVMSEQ_VX_MF8 |
23395 | 0U, // PseudoVMSEQ_VX_MF8_MASK |
23396 | 0U, // PseudoVMSET_M_B1 |
23397 | 0U, // PseudoVMSET_M_B16 |
23398 | 0U, // PseudoVMSET_M_B2 |
23399 | 0U, // PseudoVMSET_M_B32 |
23400 | 0U, // PseudoVMSET_M_B4 |
23401 | 0U, // PseudoVMSET_M_B64 |
23402 | 0U, // PseudoVMSET_M_B8 |
23403 | 2U, // PseudoVMSGEU_VI |
23404 | 1U, // PseudoVMSGEU_VX |
23405 | 2U, // PseudoVMSGEU_VX_M |
23406 | 11U, // PseudoVMSGEU_VX_M_T |
23407 | 2U, // PseudoVMSGE_VI |
23408 | 1U, // PseudoVMSGE_VX |
23409 | 2U, // PseudoVMSGE_VX_M |
23410 | 11U, // PseudoVMSGE_VX_M_T |
23411 | 0U, // PseudoVMSGTU_VI_M1 |
23412 | 0U, // PseudoVMSGTU_VI_M1_MASK |
23413 | 0U, // PseudoVMSGTU_VI_M2 |
23414 | 0U, // PseudoVMSGTU_VI_M2_MASK |
23415 | 0U, // PseudoVMSGTU_VI_M4 |
23416 | 0U, // PseudoVMSGTU_VI_M4_MASK |
23417 | 0U, // PseudoVMSGTU_VI_M8 |
23418 | 0U, // PseudoVMSGTU_VI_M8_MASK |
23419 | 0U, // PseudoVMSGTU_VI_MF2 |
23420 | 0U, // PseudoVMSGTU_VI_MF2_MASK |
23421 | 0U, // PseudoVMSGTU_VI_MF4 |
23422 | 0U, // PseudoVMSGTU_VI_MF4_MASK |
23423 | 0U, // PseudoVMSGTU_VI_MF8 |
23424 | 0U, // PseudoVMSGTU_VI_MF8_MASK |
23425 | 0U, // PseudoVMSGTU_VX_M1 |
23426 | 0U, // PseudoVMSGTU_VX_M1_MASK |
23427 | 0U, // PseudoVMSGTU_VX_M2 |
23428 | 0U, // PseudoVMSGTU_VX_M2_MASK |
23429 | 0U, // PseudoVMSGTU_VX_M4 |
23430 | 0U, // PseudoVMSGTU_VX_M4_MASK |
23431 | 0U, // PseudoVMSGTU_VX_M8 |
23432 | 0U, // PseudoVMSGTU_VX_M8_MASK |
23433 | 0U, // PseudoVMSGTU_VX_MF2 |
23434 | 0U, // PseudoVMSGTU_VX_MF2_MASK |
23435 | 0U, // PseudoVMSGTU_VX_MF4 |
23436 | 0U, // PseudoVMSGTU_VX_MF4_MASK |
23437 | 0U, // PseudoVMSGTU_VX_MF8 |
23438 | 0U, // PseudoVMSGTU_VX_MF8_MASK |
23439 | 0U, // PseudoVMSGT_VI_M1 |
23440 | 0U, // PseudoVMSGT_VI_M1_MASK |
23441 | 0U, // PseudoVMSGT_VI_M2 |
23442 | 0U, // PseudoVMSGT_VI_M2_MASK |
23443 | 0U, // PseudoVMSGT_VI_M4 |
23444 | 0U, // PseudoVMSGT_VI_M4_MASK |
23445 | 0U, // PseudoVMSGT_VI_M8 |
23446 | 0U, // PseudoVMSGT_VI_M8_MASK |
23447 | 0U, // PseudoVMSGT_VI_MF2 |
23448 | 0U, // PseudoVMSGT_VI_MF2_MASK |
23449 | 0U, // PseudoVMSGT_VI_MF4 |
23450 | 0U, // PseudoVMSGT_VI_MF4_MASK |
23451 | 0U, // PseudoVMSGT_VI_MF8 |
23452 | 0U, // PseudoVMSGT_VI_MF8_MASK |
23453 | 0U, // PseudoVMSGT_VX_M1 |
23454 | 0U, // PseudoVMSGT_VX_M1_MASK |
23455 | 0U, // PseudoVMSGT_VX_M2 |
23456 | 0U, // PseudoVMSGT_VX_M2_MASK |
23457 | 0U, // PseudoVMSGT_VX_M4 |
23458 | 0U, // PseudoVMSGT_VX_M4_MASK |
23459 | 0U, // PseudoVMSGT_VX_M8 |
23460 | 0U, // PseudoVMSGT_VX_M8_MASK |
23461 | 0U, // PseudoVMSGT_VX_MF2 |
23462 | 0U, // PseudoVMSGT_VX_MF2_MASK |
23463 | 0U, // PseudoVMSGT_VX_MF4 |
23464 | 0U, // PseudoVMSGT_VX_MF4_MASK |
23465 | 0U, // PseudoVMSGT_VX_MF8 |
23466 | 0U, // PseudoVMSGT_VX_MF8_MASK |
23467 | 0U, // PseudoVMSIF_M_B1 |
23468 | 0U, // PseudoVMSIF_M_B16 |
23469 | 0U, // PseudoVMSIF_M_B16_MASK |
23470 | 0U, // PseudoVMSIF_M_B1_MASK |
23471 | 0U, // PseudoVMSIF_M_B2 |
23472 | 0U, // PseudoVMSIF_M_B2_MASK |
23473 | 0U, // PseudoVMSIF_M_B32 |
23474 | 0U, // PseudoVMSIF_M_B32_MASK |
23475 | 0U, // PseudoVMSIF_M_B4 |
23476 | 0U, // PseudoVMSIF_M_B4_MASK |
23477 | 0U, // PseudoVMSIF_M_B64 |
23478 | 0U, // PseudoVMSIF_M_B64_MASK |
23479 | 0U, // PseudoVMSIF_M_B8 |
23480 | 0U, // PseudoVMSIF_M_B8_MASK |
23481 | 0U, // PseudoVMSLEU_VI_M1 |
23482 | 0U, // PseudoVMSLEU_VI_M1_MASK |
23483 | 0U, // PseudoVMSLEU_VI_M2 |
23484 | 0U, // PseudoVMSLEU_VI_M2_MASK |
23485 | 0U, // PseudoVMSLEU_VI_M4 |
23486 | 0U, // PseudoVMSLEU_VI_M4_MASK |
23487 | 0U, // PseudoVMSLEU_VI_M8 |
23488 | 0U, // PseudoVMSLEU_VI_M8_MASK |
23489 | 0U, // PseudoVMSLEU_VI_MF2 |
23490 | 0U, // PseudoVMSLEU_VI_MF2_MASK |
23491 | 0U, // PseudoVMSLEU_VI_MF4 |
23492 | 0U, // PseudoVMSLEU_VI_MF4_MASK |
23493 | 0U, // PseudoVMSLEU_VI_MF8 |
23494 | 0U, // PseudoVMSLEU_VI_MF8_MASK |
23495 | 0U, // PseudoVMSLEU_VV_M1 |
23496 | 0U, // PseudoVMSLEU_VV_M1_MASK |
23497 | 0U, // PseudoVMSLEU_VV_M2 |
23498 | 0U, // PseudoVMSLEU_VV_M2_MASK |
23499 | 0U, // PseudoVMSLEU_VV_M4 |
23500 | 0U, // PseudoVMSLEU_VV_M4_MASK |
23501 | 0U, // PseudoVMSLEU_VV_M8 |
23502 | 0U, // PseudoVMSLEU_VV_M8_MASK |
23503 | 0U, // PseudoVMSLEU_VV_MF2 |
23504 | 0U, // PseudoVMSLEU_VV_MF2_MASK |
23505 | 0U, // PseudoVMSLEU_VV_MF4 |
23506 | 0U, // PseudoVMSLEU_VV_MF4_MASK |
23507 | 0U, // PseudoVMSLEU_VV_MF8 |
23508 | 0U, // PseudoVMSLEU_VV_MF8_MASK |
23509 | 0U, // PseudoVMSLEU_VX_M1 |
23510 | 0U, // PseudoVMSLEU_VX_M1_MASK |
23511 | 0U, // PseudoVMSLEU_VX_M2 |
23512 | 0U, // PseudoVMSLEU_VX_M2_MASK |
23513 | 0U, // PseudoVMSLEU_VX_M4 |
23514 | 0U, // PseudoVMSLEU_VX_M4_MASK |
23515 | 0U, // PseudoVMSLEU_VX_M8 |
23516 | 0U, // PseudoVMSLEU_VX_M8_MASK |
23517 | 0U, // PseudoVMSLEU_VX_MF2 |
23518 | 0U, // PseudoVMSLEU_VX_MF2_MASK |
23519 | 0U, // PseudoVMSLEU_VX_MF4 |
23520 | 0U, // PseudoVMSLEU_VX_MF4_MASK |
23521 | 0U, // PseudoVMSLEU_VX_MF8 |
23522 | 0U, // PseudoVMSLEU_VX_MF8_MASK |
23523 | 0U, // PseudoVMSLE_VI_M1 |
23524 | 0U, // PseudoVMSLE_VI_M1_MASK |
23525 | 0U, // PseudoVMSLE_VI_M2 |
23526 | 0U, // PseudoVMSLE_VI_M2_MASK |
23527 | 0U, // PseudoVMSLE_VI_M4 |
23528 | 0U, // PseudoVMSLE_VI_M4_MASK |
23529 | 0U, // PseudoVMSLE_VI_M8 |
23530 | 0U, // PseudoVMSLE_VI_M8_MASK |
23531 | 0U, // PseudoVMSLE_VI_MF2 |
23532 | 0U, // PseudoVMSLE_VI_MF2_MASK |
23533 | 0U, // PseudoVMSLE_VI_MF4 |
23534 | 0U, // PseudoVMSLE_VI_MF4_MASK |
23535 | 0U, // PseudoVMSLE_VI_MF8 |
23536 | 0U, // PseudoVMSLE_VI_MF8_MASK |
23537 | 0U, // PseudoVMSLE_VV_M1 |
23538 | 0U, // PseudoVMSLE_VV_M1_MASK |
23539 | 0U, // PseudoVMSLE_VV_M2 |
23540 | 0U, // PseudoVMSLE_VV_M2_MASK |
23541 | 0U, // PseudoVMSLE_VV_M4 |
23542 | 0U, // PseudoVMSLE_VV_M4_MASK |
23543 | 0U, // PseudoVMSLE_VV_M8 |
23544 | 0U, // PseudoVMSLE_VV_M8_MASK |
23545 | 0U, // PseudoVMSLE_VV_MF2 |
23546 | 0U, // PseudoVMSLE_VV_MF2_MASK |
23547 | 0U, // PseudoVMSLE_VV_MF4 |
23548 | 0U, // PseudoVMSLE_VV_MF4_MASK |
23549 | 0U, // PseudoVMSLE_VV_MF8 |
23550 | 0U, // PseudoVMSLE_VV_MF8_MASK |
23551 | 0U, // PseudoVMSLE_VX_M1 |
23552 | 0U, // PseudoVMSLE_VX_M1_MASK |
23553 | 0U, // PseudoVMSLE_VX_M2 |
23554 | 0U, // PseudoVMSLE_VX_M2_MASK |
23555 | 0U, // PseudoVMSLE_VX_M4 |
23556 | 0U, // PseudoVMSLE_VX_M4_MASK |
23557 | 0U, // PseudoVMSLE_VX_M8 |
23558 | 0U, // PseudoVMSLE_VX_M8_MASK |
23559 | 0U, // PseudoVMSLE_VX_MF2 |
23560 | 0U, // PseudoVMSLE_VX_MF2_MASK |
23561 | 0U, // PseudoVMSLE_VX_MF4 |
23562 | 0U, // PseudoVMSLE_VX_MF4_MASK |
23563 | 0U, // PseudoVMSLE_VX_MF8 |
23564 | 0U, // PseudoVMSLE_VX_MF8_MASK |
23565 | 2U, // PseudoVMSLTU_VI |
23566 | 0U, // PseudoVMSLTU_VV_M1 |
23567 | 0U, // PseudoVMSLTU_VV_M1_MASK |
23568 | 0U, // PseudoVMSLTU_VV_M2 |
23569 | 0U, // PseudoVMSLTU_VV_M2_MASK |
23570 | 0U, // PseudoVMSLTU_VV_M4 |
23571 | 0U, // PseudoVMSLTU_VV_M4_MASK |
23572 | 0U, // PseudoVMSLTU_VV_M8 |
23573 | 0U, // PseudoVMSLTU_VV_M8_MASK |
23574 | 0U, // PseudoVMSLTU_VV_MF2 |
23575 | 0U, // PseudoVMSLTU_VV_MF2_MASK |
23576 | 0U, // PseudoVMSLTU_VV_MF4 |
23577 | 0U, // PseudoVMSLTU_VV_MF4_MASK |
23578 | 0U, // PseudoVMSLTU_VV_MF8 |
23579 | 0U, // PseudoVMSLTU_VV_MF8_MASK |
23580 | 0U, // PseudoVMSLTU_VX_M1 |
23581 | 0U, // PseudoVMSLTU_VX_M1_MASK |
23582 | 0U, // PseudoVMSLTU_VX_M2 |
23583 | 0U, // PseudoVMSLTU_VX_M2_MASK |
23584 | 0U, // PseudoVMSLTU_VX_M4 |
23585 | 0U, // PseudoVMSLTU_VX_M4_MASK |
23586 | 0U, // PseudoVMSLTU_VX_M8 |
23587 | 0U, // PseudoVMSLTU_VX_M8_MASK |
23588 | 0U, // PseudoVMSLTU_VX_MF2 |
23589 | 0U, // PseudoVMSLTU_VX_MF2_MASK |
23590 | 0U, // PseudoVMSLTU_VX_MF4 |
23591 | 0U, // PseudoVMSLTU_VX_MF4_MASK |
23592 | 0U, // PseudoVMSLTU_VX_MF8 |
23593 | 0U, // PseudoVMSLTU_VX_MF8_MASK |
23594 | 2U, // PseudoVMSLT_VI |
23595 | 0U, // PseudoVMSLT_VV_M1 |
23596 | 0U, // PseudoVMSLT_VV_M1_MASK |
23597 | 0U, // PseudoVMSLT_VV_M2 |
23598 | 0U, // PseudoVMSLT_VV_M2_MASK |
23599 | 0U, // PseudoVMSLT_VV_M4 |
23600 | 0U, // PseudoVMSLT_VV_M4_MASK |
23601 | 0U, // PseudoVMSLT_VV_M8 |
23602 | 0U, // PseudoVMSLT_VV_M8_MASK |
23603 | 0U, // PseudoVMSLT_VV_MF2 |
23604 | 0U, // PseudoVMSLT_VV_MF2_MASK |
23605 | 0U, // PseudoVMSLT_VV_MF4 |
23606 | 0U, // PseudoVMSLT_VV_MF4_MASK |
23607 | 0U, // PseudoVMSLT_VV_MF8 |
23608 | 0U, // PseudoVMSLT_VV_MF8_MASK |
23609 | 0U, // PseudoVMSLT_VX_M1 |
23610 | 0U, // PseudoVMSLT_VX_M1_MASK |
23611 | 0U, // PseudoVMSLT_VX_M2 |
23612 | 0U, // PseudoVMSLT_VX_M2_MASK |
23613 | 0U, // PseudoVMSLT_VX_M4 |
23614 | 0U, // PseudoVMSLT_VX_M4_MASK |
23615 | 0U, // PseudoVMSLT_VX_M8 |
23616 | 0U, // PseudoVMSLT_VX_M8_MASK |
23617 | 0U, // PseudoVMSLT_VX_MF2 |
23618 | 0U, // PseudoVMSLT_VX_MF2_MASK |
23619 | 0U, // PseudoVMSLT_VX_MF4 |
23620 | 0U, // PseudoVMSLT_VX_MF4_MASK |
23621 | 0U, // PseudoVMSLT_VX_MF8 |
23622 | 0U, // PseudoVMSLT_VX_MF8_MASK |
23623 | 0U, // PseudoVMSNE_VI_M1 |
23624 | 0U, // PseudoVMSNE_VI_M1_MASK |
23625 | 0U, // PseudoVMSNE_VI_M2 |
23626 | 0U, // PseudoVMSNE_VI_M2_MASK |
23627 | 0U, // PseudoVMSNE_VI_M4 |
23628 | 0U, // PseudoVMSNE_VI_M4_MASK |
23629 | 0U, // PseudoVMSNE_VI_M8 |
23630 | 0U, // PseudoVMSNE_VI_M8_MASK |
23631 | 0U, // PseudoVMSNE_VI_MF2 |
23632 | 0U, // PseudoVMSNE_VI_MF2_MASK |
23633 | 0U, // PseudoVMSNE_VI_MF4 |
23634 | 0U, // PseudoVMSNE_VI_MF4_MASK |
23635 | 0U, // PseudoVMSNE_VI_MF8 |
23636 | 0U, // PseudoVMSNE_VI_MF8_MASK |
23637 | 0U, // PseudoVMSNE_VV_M1 |
23638 | 0U, // PseudoVMSNE_VV_M1_MASK |
23639 | 0U, // PseudoVMSNE_VV_M2 |
23640 | 0U, // PseudoVMSNE_VV_M2_MASK |
23641 | 0U, // PseudoVMSNE_VV_M4 |
23642 | 0U, // PseudoVMSNE_VV_M4_MASK |
23643 | 0U, // PseudoVMSNE_VV_M8 |
23644 | 0U, // PseudoVMSNE_VV_M8_MASK |
23645 | 0U, // PseudoVMSNE_VV_MF2 |
23646 | 0U, // PseudoVMSNE_VV_MF2_MASK |
23647 | 0U, // PseudoVMSNE_VV_MF4 |
23648 | 0U, // PseudoVMSNE_VV_MF4_MASK |
23649 | 0U, // PseudoVMSNE_VV_MF8 |
23650 | 0U, // PseudoVMSNE_VV_MF8_MASK |
23651 | 0U, // PseudoVMSNE_VX_M1 |
23652 | 0U, // PseudoVMSNE_VX_M1_MASK |
23653 | 0U, // PseudoVMSNE_VX_M2 |
23654 | 0U, // PseudoVMSNE_VX_M2_MASK |
23655 | 0U, // PseudoVMSNE_VX_M4 |
23656 | 0U, // PseudoVMSNE_VX_M4_MASK |
23657 | 0U, // PseudoVMSNE_VX_M8 |
23658 | 0U, // PseudoVMSNE_VX_M8_MASK |
23659 | 0U, // PseudoVMSNE_VX_MF2 |
23660 | 0U, // PseudoVMSNE_VX_MF2_MASK |
23661 | 0U, // PseudoVMSNE_VX_MF4 |
23662 | 0U, // PseudoVMSNE_VX_MF4_MASK |
23663 | 0U, // PseudoVMSNE_VX_MF8 |
23664 | 0U, // PseudoVMSNE_VX_MF8_MASK |
23665 | 0U, // PseudoVMSOF_M_B1 |
23666 | 0U, // PseudoVMSOF_M_B16 |
23667 | 0U, // PseudoVMSOF_M_B16_MASK |
23668 | 0U, // PseudoVMSOF_M_B1_MASK |
23669 | 0U, // PseudoVMSOF_M_B2 |
23670 | 0U, // PseudoVMSOF_M_B2_MASK |
23671 | 0U, // PseudoVMSOF_M_B32 |
23672 | 0U, // PseudoVMSOF_M_B32_MASK |
23673 | 0U, // PseudoVMSOF_M_B4 |
23674 | 0U, // PseudoVMSOF_M_B4_MASK |
23675 | 0U, // PseudoVMSOF_M_B64 |
23676 | 0U, // PseudoVMSOF_M_B64_MASK |
23677 | 0U, // PseudoVMSOF_M_B8 |
23678 | 0U, // PseudoVMSOF_M_B8_MASK |
23679 | 0U, // PseudoVMULHSU_VV_M1 |
23680 | 0U, // PseudoVMULHSU_VV_M1_MASK |
23681 | 0U, // PseudoVMULHSU_VV_M2 |
23682 | 0U, // PseudoVMULHSU_VV_M2_MASK |
23683 | 0U, // PseudoVMULHSU_VV_M4 |
23684 | 0U, // PseudoVMULHSU_VV_M4_MASK |
23685 | 0U, // PseudoVMULHSU_VV_M8 |
23686 | 0U, // PseudoVMULHSU_VV_M8_MASK |
23687 | 0U, // PseudoVMULHSU_VV_MF2 |
23688 | 0U, // PseudoVMULHSU_VV_MF2_MASK |
23689 | 0U, // PseudoVMULHSU_VV_MF4 |
23690 | 0U, // PseudoVMULHSU_VV_MF4_MASK |
23691 | 0U, // PseudoVMULHSU_VV_MF8 |
23692 | 0U, // PseudoVMULHSU_VV_MF8_MASK |
23693 | 0U, // PseudoVMULHSU_VX_M1 |
23694 | 0U, // PseudoVMULHSU_VX_M1_MASK |
23695 | 0U, // PseudoVMULHSU_VX_M2 |
23696 | 0U, // PseudoVMULHSU_VX_M2_MASK |
23697 | 0U, // PseudoVMULHSU_VX_M4 |
23698 | 0U, // PseudoVMULHSU_VX_M4_MASK |
23699 | 0U, // PseudoVMULHSU_VX_M8 |
23700 | 0U, // PseudoVMULHSU_VX_M8_MASK |
23701 | 0U, // PseudoVMULHSU_VX_MF2 |
23702 | 0U, // PseudoVMULHSU_VX_MF2_MASK |
23703 | 0U, // PseudoVMULHSU_VX_MF4 |
23704 | 0U, // PseudoVMULHSU_VX_MF4_MASK |
23705 | 0U, // PseudoVMULHSU_VX_MF8 |
23706 | 0U, // PseudoVMULHSU_VX_MF8_MASK |
23707 | 0U, // PseudoVMULHU_VV_M1 |
23708 | 0U, // PseudoVMULHU_VV_M1_MASK |
23709 | 0U, // PseudoVMULHU_VV_M2 |
23710 | 0U, // PseudoVMULHU_VV_M2_MASK |
23711 | 0U, // PseudoVMULHU_VV_M4 |
23712 | 0U, // PseudoVMULHU_VV_M4_MASK |
23713 | 0U, // PseudoVMULHU_VV_M8 |
23714 | 0U, // PseudoVMULHU_VV_M8_MASK |
23715 | 0U, // PseudoVMULHU_VV_MF2 |
23716 | 0U, // PseudoVMULHU_VV_MF2_MASK |
23717 | 0U, // PseudoVMULHU_VV_MF4 |
23718 | 0U, // PseudoVMULHU_VV_MF4_MASK |
23719 | 0U, // PseudoVMULHU_VV_MF8 |
23720 | 0U, // PseudoVMULHU_VV_MF8_MASK |
23721 | 0U, // PseudoVMULHU_VX_M1 |
23722 | 0U, // PseudoVMULHU_VX_M1_MASK |
23723 | 0U, // PseudoVMULHU_VX_M2 |
23724 | 0U, // PseudoVMULHU_VX_M2_MASK |
23725 | 0U, // PseudoVMULHU_VX_M4 |
23726 | 0U, // PseudoVMULHU_VX_M4_MASK |
23727 | 0U, // PseudoVMULHU_VX_M8 |
23728 | 0U, // PseudoVMULHU_VX_M8_MASK |
23729 | 0U, // PseudoVMULHU_VX_MF2 |
23730 | 0U, // PseudoVMULHU_VX_MF2_MASK |
23731 | 0U, // PseudoVMULHU_VX_MF4 |
23732 | 0U, // PseudoVMULHU_VX_MF4_MASK |
23733 | 0U, // PseudoVMULHU_VX_MF8 |
23734 | 0U, // PseudoVMULHU_VX_MF8_MASK |
23735 | 0U, // PseudoVMULH_VV_M1 |
23736 | 0U, // PseudoVMULH_VV_M1_MASK |
23737 | 0U, // PseudoVMULH_VV_M2 |
23738 | 0U, // PseudoVMULH_VV_M2_MASK |
23739 | 0U, // PseudoVMULH_VV_M4 |
23740 | 0U, // PseudoVMULH_VV_M4_MASK |
23741 | 0U, // PseudoVMULH_VV_M8 |
23742 | 0U, // PseudoVMULH_VV_M8_MASK |
23743 | 0U, // PseudoVMULH_VV_MF2 |
23744 | 0U, // PseudoVMULH_VV_MF2_MASK |
23745 | 0U, // PseudoVMULH_VV_MF4 |
23746 | 0U, // PseudoVMULH_VV_MF4_MASK |
23747 | 0U, // PseudoVMULH_VV_MF8 |
23748 | 0U, // PseudoVMULH_VV_MF8_MASK |
23749 | 0U, // PseudoVMULH_VX_M1 |
23750 | 0U, // PseudoVMULH_VX_M1_MASK |
23751 | 0U, // PseudoVMULH_VX_M2 |
23752 | 0U, // PseudoVMULH_VX_M2_MASK |
23753 | 0U, // PseudoVMULH_VX_M4 |
23754 | 0U, // PseudoVMULH_VX_M4_MASK |
23755 | 0U, // PseudoVMULH_VX_M8 |
23756 | 0U, // PseudoVMULH_VX_M8_MASK |
23757 | 0U, // PseudoVMULH_VX_MF2 |
23758 | 0U, // PseudoVMULH_VX_MF2_MASK |
23759 | 0U, // PseudoVMULH_VX_MF4 |
23760 | 0U, // PseudoVMULH_VX_MF4_MASK |
23761 | 0U, // PseudoVMULH_VX_MF8 |
23762 | 0U, // PseudoVMULH_VX_MF8_MASK |
23763 | 0U, // PseudoVMUL_VV_M1 |
23764 | 0U, // PseudoVMUL_VV_M1_MASK |
23765 | 0U, // PseudoVMUL_VV_M2 |
23766 | 0U, // PseudoVMUL_VV_M2_MASK |
23767 | 0U, // PseudoVMUL_VV_M4 |
23768 | 0U, // PseudoVMUL_VV_M4_MASK |
23769 | 0U, // PseudoVMUL_VV_M8 |
23770 | 0U, // PseudoVMUL_VV_M8_MASK |
23771 | 0U, // PseudoVMUL_VV_MF2 |
23772 | 0U, // PseudoVMUL_VV_MF2_MASK |
23773 | 0U, // PseudoVMUL_VV_MF4 |
23774 | 0U, // PseudoVMUL_VV_MF4_MASK |
23775 | 0U, // PseudoVMUL_VV_MF8 |
23776 | 0U, // PseudoVMUL_VV_MF8_MASK |
23777 | 0U, // PseudoVMUL_VX_M1 |
23778 | 0U, // PseudoVMUL_VX_M1_MASK |
23779 | 0U, // PseudoVMUL_VX_M2 |
23780 | 0U, // PseudoVMUL_VX_M2_MASK |
23781 | 0U, // PseudoVMUL_VX_M4 |
23782 | 0U, // PseudoVMUL_VX_M4_MASK |
23783 | 0U, // PseudoVMUL_VX_M8 |
23784 | 0U, // PseudoVMUL_VX_M8_MASK |
23785 | 0U, // PseudoVMUL_VX_MF2 |
23786 | 0U, // PseudoVMUL_VX_MF2_MASK |
23787 | 0U, // PseudoVMUL_VX_MF4 |
23788 | 0U, // PseudoVMUL_VX_MF4_MASK |
23789 | 0U, // PseudoVMUL_VX_MF8 |
23790 | 0U, // PseudoVMUL_VX_MF8_MASK |
23791 | 0U, // PseudoVMV_S_X |
23792 | 0U, // PseudoVMV_V_I_M1 |
23793 | 0U, // PseudoVMV_V_I_M2 |
23794 | 0U, // PseudoVMV_V_I_M4 |
23795 | 0U, // PseudoVMV_V_I_M8 |
23796 | 0U, // PseudoVMV_V_I_MF2 |
23797 | 0U, // PseudoVMV_V_I_MF4 |
23798 | 0U, // PseudoVMV_V_I_MF8 |
23799 | 0U, // PseudoVMV_V_V_M1 |
23800 | 0U, // PseudoVMV_V_V_M2 |
23801 | 0U, // PseudoVMV_V_V_M4 |
23802 | 0U, // PseudoVMV_V_V_M8 |
23803 | 0U, // PseudoVMV_V_V_MF2 |
23804 | 0U, // PseudoVMV_V_V_MF4 |
23805 | 0U, // PseudoVMV_V_V_MF8 |
23806 | 0U, // PseudoVMV_V_X_M1 |
23807 | 0U, // PseudoVMV_V_X_M2 |
23808 | 0U, // PseudoVMV_V_X_M4 |
23809 | 0U, // PseudoVMV_V_X_M8 |
23810 | 0U, // PseudoVMV_V_X_MF2 |
23811 | 0U, // PseudoVMV_V_X_MF4 |
23812 | 0U, // PseudoVMV_V_X_MF8 |
23813 | 0U, // PseudoVMV_X_S |
23814 | 0U, // PseudoVMXNOR_MM_B1 |
23815 | 0U, // PseudoVMXNOR_MM_B16 |
23816 | 0U, // PseudoVMXNOR_MM_B2 |
23817 | 0U, // PseudoVMXNOR_MM_B32 |
23818 | 0U, // PseudoVMXNOR_MM_B4 |
23819 | 0U, // PseudoVMXNOR_MM_B64 |
23820 | 0U, // PseudoVMXNOR_MM_B8 |
23821 | 0U, // PseudoVMXOR_MM_B1 |
23822 | 0U, // PseudoVMXOR_MM_B16 |
23823 | 0U, // PseudoVMXOR_MM_B2 |
23824 | 0U, // PseudoVMXOR_MM_B32 |
23825 | 0U, // PseudoVMXOR_MM_B4 |
23826 | 0U, // PseudoVMXOR_MM_B64 |
23827 | 0U, // PseudoVMXOR_MM_B8 |
23828 | 0U, // PseudoVNCLIPU_WI_M1 |
23829 | 0U, // PseudoVNCLIPU_WI_M1_MASK |
23830 | 0U, // PseudoVNCLIPU_WI_M2 |
23831 | 0U, // PseudoVNCLIPU_WI_M2_MASK |
23832 | 0U, // PseudoVNCLIPU_WI_M4 |
23833 | 0U, // PseudoVNCLIPU_WI_M4_MASK |
23834 | 0U, // PseudoVNCLIPU_WI_MF2 |
23835 | 0U, // PseudoVNCLIPU_WI_MF2_MASK |
23836 | 0U, // PseudoVNCLIPU_WI_MF4 |
23837 | 0U, // PseudoVNCLIPU_WI_MF4_MASK |
23838 | 0U, // PseudoVNCLIPU_WI_MF8 |
23839 | 0U, // PseudoVNCLIPU_WI_MF8_MASK |
23840 | 0U, // PseudoVNCLIPU_WV_M1 |
23841 | 0U, // PseudoVNCLIPU_WV_M1_MASK |
23842 | 0U, // PseudoVNCLIPU_WV_M2 |
23843 | 0U, // PseudoVNCLIPU_WV_M2_MASK |
23844 | 0U, // PseudoVNCLIPU_WV_M4 |
23845 | 0U, // PseudoVNCLIPU_WV_M4_MASK |
23846 | 0U, // PseudoVNCLIPU_WV_MF2 |
23847 | 0U, // PseudoVNCLIPU_WV_MF2_MASK |
23848 | 0U, // PseudoVNCLIPU_WV_MF4 |
23849 | 0U, // PseudoVNCLIPU_WV_MF4_MASK |
23850 | 0U, // PseudoVNCLIPU_WV_MF8 |
23851 | 0U, // PseudoVNCLIPU_WV_MF8_MASK |
23852 | 0U, // PseudoVNCLIPU_WX_M1 |
23853 | 0U, // PseudoVNCLIPU_WX_M1_MASK |
23854 | 0U, // PseudoVNCLIPU_WX_M2 |
23855 | 0U, // PseudoVNCLIPU_WX_M2_MASK |
23856 | 0U, // PseudoVNCLIPU_WX_M4 |
23857 | 0U, // PseudoVNCLIPU_WX_M4_MASK |
23858 | 0U, // PseudoVNCLIPU_WX_MF2 |
23859 | 0U, // PseudoVNCLIPU_WX_MF2_MASK |
23860 | 0U, // PseudoVNCLIPU_WX_MF4 |
23861 | 0U, // PseudoVNCLIPU_WX_MF4_MASK |
23862 | 0U, // PseudoVNCLIPU_WX_MF8 |
23863 | 0U, // PseudoVNCLIPU_WX_MF8_MASK |
23864 | 0U, // PseudoVNCLIP_WI_M1 |
23865 | 0U, // PseudoVNCLIP_WI_M1_MASK |
23866 | 0U, // PseudoVNCLIP_WI_M2 |
23867 | 0U, // PseudoVNCLIP_WI_M2_MASK |
23868 | 0U, // PseudoVNCLIP_WI_M4 |
23869 | 0U, // PseudoVNCLIP_WI_M4_MASK |
23870 | 0U, // PseudoVNCLIP_WI_MF2 |
23871 | 0U, // PseudoVNCLIP_WI_MF2_MASK |
23872 | 0U, // PseudoVNCLIP_WI_MF4 |
23873 | 0U, // PseudoVNCLIP_WI_MF4_MASK |
23874 | 0U, // PseudoVNCLIP_WI_MF8 |
23875 | 0U, // PseudoVNCLIP_WI_MF8_MASK |
23876 | 0U, // PseudoVNCLIP_WV_M1 |
23877 | 0U, // PseudoVNCLIP_WV_M1_MASK |
23878 | 0U, // PseudoVNCLIP_WV_M2 |
23879 | 0U, // PseudoVNCLIP_WV_M2_MASK |
23880 | 0U, // PseudoVNCLIP_WV_M4 |
23881 | 0U, // PseudoVNCLIP_WV_M4_MASK |
23882 | 0U, // PseudoVNCLIP_WV_MF2 |
23883 | 0U, // PseudoVNCLIP_WV_MF2_MASK |
23884 | 0U, // PseudoVNCLIP_WV_MF4 |
23885 | 0U, // PseudoVNCLIP_WV_MF4_MASK |
23886 | 0U, // PseudoVNCLIP_WV_MF8 |
23887 | 0U, // PseudoVNCLIP_WV_MF8_MASK |
23888 | 0U, // PseudoVNCLIP_WX_M1 |
23889 | 0U, // PseudoVNCLIP_WX_M1_MASK |
23890 | 0U, // PseudoVNCLIP_WX_M2 |
23891 | 0U, // PseudoVNCLIP_WX_M2_MASK |
23892 | 0U, // PseudoVNCLIP_WX_M4 |
23893 | 0U, // PseudoVNCLIP_WX_M4_MASK |
23894 | 0U, // PseudoVNCLIP_WX_MF2 |
23895 | 0U, // PseudoVNCLIP_WX_MF2_MASK |
23896 | 0U, // PseudoVNCLIP_WX_MF4 |
23897 | 0U, // PseudoVNCLIP_WX_MF4_MASK |
23898 | 0U, // PseudoVNCLIP_WX_MF8 |
23899 | 0U, // PseudoVNCLIP_WX_MF8_MASK |
23900 | 0U, // PseudoVNMSAC_VV_M1 |
23901 | 0U, // PseudoVNMSAC_VV_M1_MASK |
23902 | 0U, // PseudoVNMSAC_VV_M2 |
23903 | 0U, // PseudoVNMSAC_VV_M2_MASK |
23904 | 0U, // PseudoVNMSAC_VV_M4 |
23905 | 0U, // PseudoVNMSAC_VV_M4_MASK |
23906 | 0U, // PseudoVNMSAC_VV_M8 |
23907 | 0U, // PseudoVNMSAC_VV_M8_MASK |
23908 | 0U, // PseudoVNMSAC_VV_MF2 |
23909 | 0U, // PseudoVNMSAC_VV_MF2_MASK |
23910 | 0U, // PseudoVNMSAC_VV_MF4 |
23911 | 0U, // PseudoVNMSAC_VV_MF4_MASK |
23912 | 0U, // PseudoVNMSAC_VV_MF8 |
23913 | 0U, // PseudoVNMSAC_VV_MF8_MASK |
23914 | 0U, // PseudoVNMSAC_VX_M1 |
23915 | 0U, // PseudoVNMSAC_VX_M1_MASK |
23916 | 0U, // PseudoVNMSAC_VX_M2 |
23917 | 0U, // PseudoVNMSAC_VX_M2_MASK |
23918 | 0U, // PseudoVNMSAC_VX_M4 |
23919 | 0U, // PseudoVNMSAC_VX_M4_MASK |
23920 | 0U, // PseudoVNMSAC_VX_M8 |
23921 | 0U, // PseudoVNMSAC_VX_M8_MASK |
23922 | 0U, // PseudoVNMSAC_VX_MF2 |
23923 | 0U, // PseudoVNMSAC_VX_MF2_MASK |
23924 | 0U, // PseudoVNMSAC_VX_MF4 |
23925 | 0U, // PseudoVNMSAC_VX_MF4_MASK |
23926 | 0U, // PseudoVNMSAC_VX_MF8 |
23927 | 0U, // PseudoVNMSAC_VX_MF8_MASK |
23928 | 0U, // PseudoVNMSUB_VV_M1 |
23929 | 0U, // PseudoVNMSUB_VV_M1_MASK |
23930 | 0U, // PseudoVNMSUB_VV_M2 |
23931 | 0U, // PseudoVNMSUB_VV_M2_MASK |
23932 | 0U, // PseudoVNMSUB_VV_M4 |
23933 | 0U, // PseudoVNMSUB_VV_M4_MASK |
23934 | 0U, // PseudoVNMSUB_VV_M8 |
23935 | 0U, // PseudoVNMSUB_VV_M8_MASK |
23936 | 0U, // PseudoVNMSUB_VV_MF2 |
23937 | 0U, // PseudoVNMSUB_VV_MF2_MASK |
23938 | 0U, // PseudoVNMSUB_VV_MF4 |
23939 | 0U, // PseudoVNMSUB_VV_MF4_MASK |
23940 | 0U, // PseudoVNMSUB_VV_MF8 |
23941 | 0U, // PseudoVNMSUB_VV_MF8_MASK |
23942 | 0U, // PseudoVNMSUB_VX_M1 |
23943 | 0U, // PseudoVNMSUB_VX_M1_MASK |
23944 | 0U, // PseudoVNMSUB_VX_M2 |
23945 | 0U, // PseudoVNMSUB_VX_M2_MASK |
23946 | 0U, // PseudoVNMSUB_VX_M4 |
23947 | 0U, // PseudoVNMSUB_VX_M4_MASK |
23948 | 0U, // PseudoVNMSUB_VX_M8 |
23949 | 0U, // PseudoVNMSUB_VX_M8_MASK |
23950 | 0U, // PseudoVNMSUB_VX_MF2 |
23951 | 0U, // PseudoVNMSUB_VX_MF2_MASK |
23952 | 0U, // PseudoVNMSUB_VX_MF4 |
23953 | 0U, // PseudoVNMSUB_VX_MF4_MASK |
23954 | 0U, // PseudoVNMSUB_VX_MF8 |
23955 | 0U, // PseudoVNMSUB_VX_MF8_MASK |
23956 | 0U, // PseudoVNSRA_WI_M1 |
23957 | 0U, // PseudoVNSRA_WI_M1_MASK |
23958 | 0U, // PseudoVNSRA_WI_M2 |
23959 | 0U, // PseudoVNSRA_WI_M2_MASK |
23960 | 0U, // PseudoVNSRA_WI_M4 |
23961 | 0U, // PseudoVNSRA_WI_M4_MASK |
23962 | 0U, // PseudoVNSRA_WI_MF2 |
23963 | 0U, // PseudoVNSRA_WI_MF2_MASK |
23964 | 0U, // PseudoVNSRA_WI_MF4 |
23965 | 0U, // PseudoVNSRA_WI_MF4_MASK |
23966 | 0U, // PseudoVNSRA_WI_MF8 |
23967 | 0U, // PseudoVNSRA_WI_MF8_MASK |
23968 | 0U, // PseudoVNSRA_WV_M1 |
23969 | 0U, // PseudoVNSRA_WV_M1_MASK |
23970 | 0U, // PseudoVNSRA_WV_M2 |
23971 | 0U, // PseudoVNSRA_WV_M2_MASK |
23972 | 0U, // PseudoVNSRA_WV_M4 |
23973 | 0U, // PseudoVNSRA_WV_M4_MASK |
23974 | 0U, // PseudoVNSRA_WV_MF2 |
23975 | 0U, // PseudoVNSRA_WV_MF2_MASK |
23976 | 0U, // PseudoVNSRA_WV_MF4 |
23977 | 0U, // PseudoVNSRA_WV_MF4_MASK |
23978 | 0U, // PseudoVNSRA_WV_MF8 |
23979 | 0U, // PseudoVNSRA_WV_MF8_MASK |
23980 | 0U, // PseudoVNSRA_WX_M1 |
23981 | 0U, // PseudoVNSRA_WX_M1_MASK |
23982 | 0U, // PseudoVNSRA_WX_M2 |
23983 | 0U, // PseudoVNSRA_WX_M2_MASK |
23984 | 0U, // PseudoVNSRA_WX_M4 |
23985 | 0U, // PseudoVNSRA_WX_M4_MASK |
23986 | 0U, // PseudoVNSRA_WX_MF2 |
23987 | 0U, // PseudoVNSRA_WX_MF2_MASK |
23988 | 0U, // PseudoVNSRA_WX_MF4 |
23989 | 0U, // PseudoVNSRA_WX_MF4_MASK |
23990 | 0U, // PseudoVNSRA_WX_MF8 |
23991 | 0U, // PseudoVNSRA_WX_MF8_MASK |
23992 | 0U, // PseudoVNSRL_WI_M1 |
23993 | 0U, // PseudoVNSRL_WI_M1_MASK |
23994 | 0U, // PseudoVNSRL_WI_M2 |
23995 | 0U, // PseudoVNSRL_WI_M2_MASK |
23996 | 0U, // PseudoVNSRL_WI_M4 |
23997 | 0U, // PseudoVNSRL_WI_M4_MASK |
23998 | 0U, // PseudoVNSRL_WI_MF2 |
23999 | 0U, // PseudoVNSRL_WI_MF2_MASK |
24000 | 0U, // PseudoVNSRL_WI_MF4 |
24001 | 0U, // PseudoVNSRL_WI_MF4_MASK |
24002 | 0U, // PseudoVNSRL_WI_MF8 |
24003 | 0U, // PseudoVNSRL_WI_MF8_MASK |
24004 | 0U, // PseudoVNSRL_WV_M1 |
24005 | 0U, // PseudoVNSRL_WV_M1_MASK |
24006 | 0U, // PseudoVNSRL_WV_M2 |
24007 | 0U, // PseudoVNSRL_WV_M2_MASK |
24008 | 0U, // PseudoVNSRL_WV_M4 |
24009 | 0U, // PseudoVNSRL_WV_M4_MASK |
24010 | 0U, // PseudoVNSRL_WV_MF2 |
24011 | 0U, // PseudoVNSRL_WV_MF2_MASK |
24012 | 0U, // PseudoVNSRL_WV_MF4 |
24013 | 0U, // PseudoVNSRL_WV_MF4_MASK |
24014 | 0U, // PseudoVNSRL_WV_MF8 |
24015 | 0U, // PseudoVNSRL_WV_MF8_MASK |
24016 | 0U, // PseudoVNSRL_WX_M1 |
24017 | 0U, // PseudoVNSRL_WX_M1_MASK |
24018 | 0U, // PseudoVNSRL_WX_M2 |
24019 | 0U, // PseudoVNSRL_WX_M2_MASK |
24020 | 0U, // PseudoVNSRL_WX_M4 |
24021 | 0U, // PseudoVNSRL_WX_M4_MASK |
24022 | 0U, // PseudoVNSRL_WX_MF2 |
24023 | 0U, // PseudoVNSRL_WX_MF2_MASK |
24024 | 0U, // PseudoVNSRL_WX_MF4 |
24025 | 0U, // PseudoVNSRL_WX_MF4_MASK |
24026 | 0U, // PseudoVNSRL_WX_MF8 |
24027 | 0U, // PseudoVNSRL_WX_MF8_MASK |
24028 | 0U, // PseudoVOR_VI_M1 |
24029 | 0U, // PseudoVOR_VI_M1_MASK |
24030 | 0U, // PseudoVOR_VI_M2 |
24031 | 0U, // PseudoVOR_VI_M2_MASK |
24032 | 0U, // PseudoVOR_VI_M4 |
24033 | 0U, // PseudoVOR_VI_M4_MASK |
24034 | 0U, // PseudoVOR_VI_M8 |
24035 | 0U, // PseudoVOR_VI_M8_MASK |
24036 | 0U, // PseudoVOR_VI_MF2 |
24037 | 0U, // PseudoVOR_VI_MF2_MASK |
24038 | 0U, // PseudoVOR_VI_MF4 |
24039 | 0U, // PseudoVOR_VI_MF4_MASK |
24040 | 0U, // PseudoVOR_VI_MF8 |
24041 | 0U, // PseudoVOR_VI_MF8_MASK |
24042 | 0U, // PseudoVOR_VV_M1 |
24043 | 0U, // PseudoVOR_VV_M1_MASK |
24044 | 0U, // PseudoVOR_VV_M2 |
24045 | 0U, // PseudoVOR_VV_M2_MASK |
24046 | 0U, // PseudoVOR_VV_M4 |
24047 | 0U, // PseudoVOR_VV_M4_MASK |
24048 | 0U, // PseudoVOR_VV_M8 |
24049 | 0U, // PseudoVOR_VV_M8_MASK |
24050 | 0U, // PseudoVOR_VV_MF2 |
24051 | 0U, // PseudoVOR_VV_MF2_MASK |
24052 | 0U, // PseudoVOR_VV_MF4 |
24053 | 0U, // PseudoVOR_VV_MF4_MASK |
24054 | 0U, // PseudoVOR_VV_MF8 |
24055 | 0U, // PseudoVOR_VV_MF8_MASK |
24056 | 0U, // PseudoVOR_VX_M1 |
24057 | 0U, // PseudoVOR_VX_M1_MASK |
24058 | 0U, // PseudoVOR_VX_M2 |
24059 | 0U, // PseudoVOR_VX_M2_MASK |
24060 | 0U, // PseudoVOR_VX_M4 |
24061 | 0U, // PseudoVOR_VX_M4_MASK |
24062 | 0U, // PseudoVOR_VX_M8 |
24063 | 0U, // PseudoVOR_VX_M8_MASK |
24064 | 0U, // PseudoVOR_VX_MF2 |
24065 | 0U, // PseudoVOR_VX_MF2_MASK |
24066 | 0U, // PseudoVOR_VX_MF4 |
24067 | 0U, // PseudoVOR_VX_MF4_MASK |
24068 | 0U, // PseudoVOR_VX_MF8 |
24069 | 0U, // PseudoVOR_VX_MF8_MASK |
24070 | 0U, // PseudoVQDOTSU_VV_M1 |
24071 | 0U, // PseudoVQDOTSU_VV_M1_MASK |
24072 | 0U, // PseudoVQDOTSU_VV_M2 |
24073 | 0U, // PseudoVQDOTSU_VV_M2_MASK |
24074 | 0U, // PseudoVQDOTSU_VV_M4 |
24075 | 0U, // PseudoVQDOTSU_VV_M4_MASK |
24076 | 0U, // PseudoVQDOTSU_VV_M8 |
24077 | 0U, // PseudoVQDOTSU_VV_M8_MASK |
24078 | 0U, // PseudoVQDOTSU_VV_MF2 |
24079 | 0U, // PseudoVQDOTSU_VV_MF2_MASK |
24080 | 0U, // PseudoVQDOTSU_VX_M1 |
24081 | 0U, // PseudoVQDOTSU_VX_M1_MASK |
24082 | 0U, // PseudoVQDOTSU_VX_M2 |
24083 | 0U, // PseudoVQDOTSU_VX_M2_MASK |
24084 | 0U, // PseudoVQDOTSU_VX_M4 |
24085 | 0U, // PseudoVQDOTSU_VX_M4_MASK |
24086 | 0U, // PseudoVQDOTSU_VX_M8 |
24087 | 0U, // PseudoVQDOTSU_VX_M8_MASK |
24088 | 0U, // PseudoVQDOTSU_VX_MF2 |
24089 | 0U, // PseudoVQDOTSU_VX_MF2_MASK |
24090 | 0U, // PseudoVQDOTU_VV_M1 |
24091 | 0U, // PseudoVQDOTU_VV_M1_MASK |
24092 | 0U, // PseudoVQDOTU_VV_M2 |
24093 | 0U, // PseudoVQDOTU_VV_M2_MASK |
24094 | 0U, // PseudoVQDOTU_VV_M4 |
24095 | 0U, // PseudoVQDOTU_VV_M4_MASK |
24096 | 0U, // PseudoVQDOTU_VV_M8 |
24097 | 0U, // PseudoVQDOTU_VV_M8_MASK |
24098 | 0U, // PseudoVQDOTU_VV_MF2 |
24099 | 0U, // PseudoVQDOTU_VV_MF2_MASK |
24100 | 0U, // PseudoVQDOTU_VX_M1 |
24101 | 0U, // PseudoVQDOTU_VX_M1_MASK |
24102 | 0U, // PseudoVQDOTU_VX_M2 |
24103 | 0U, // PseudoVQDOTU_VX_M2_MASK |
24104 | 0U, // PseudoVQDOTU_VX_M4 |
24105 | 0U, // PseudoVQDOTU_VX_M4_MASK |
24106 | 0U, // PseudoVQDOTU_VX_M8 |
24107 | 0U, // PseudoVQDOTU_VX_M8_MASK |
24108 | 0U, // PseudoVQDOTU_VX_MF2 |
24109 | 0U, // PseudoVQDOTU_VX_MF2_MASK |
24110 | 0U, // PseudoVQDOT_VV_M1 |
24111 | 0U, // PseudoVQDOT_VV_M1_MASK |
24112 | 0U, // PseudoVQDOT_VV_M2 |
24113 | 0U, // PseudoVQDOT_VV_M2_MASK |
24114 | 0U, // PseudoVQDOT_VV_M4 |
24115 | 0U, // PseudoVQDOT_VV_M4_MASK |
24116 | 0U, // PseudoVQDOT_VV_M8 |
24117 | 0U, // PseudoVQDOT_VV_M8_MASK |
24118 | 0U, // PseudoVQDOT_VV_MF2 |
24119 | 0U, // PseudoVQDOT_VV_MF2_MASK |
24120 | 0U, // PseudoVQDOT_VX_M1 |
24121 | 0U, // PseudoVQDOT_VX_M1_MASK |
24122 | 0U, // PseudoVQDOT_VX_M2 |
24123 | 0U, // PseudoVQDOT_VX_M2_MASK |
24124 | 0U, // PseudoVQDOT_VX_M4 |
24125 | 0U, // PseudoVQDOT_VX_M4_MASK |
24126 | 0U, // PseudoVQDOT_VX_M8 |
24127 | 0U, // PseudoVQDOT_VX_M8_MASK |
24128 | 0U, // PseudoVQDOT_VX_MF2 |
24129 | 0U, // PseudoVQDOT_VX_MF2_MASK |
24130 | 0U, // PseudoVREDAND_VS_M1_E16 |
24131 | 0U, // PseudoVREDAND_VS_M1_E16_MASK |
24132 | 0U, // PseudoVREDAND_VS_M1_E32 |
24133 | 0U, // PseudoVREDAND_VS_M1_E32_MASK |
24134 | 0U, // PseudoVREDAND_VS_M1_E64 |
24135 | 0U, // PseudoVREDAND_VS_M1_E64_MASK |
24136 | 0U, // PseudoVREDAND_VS_M1_E8 |
24137 | 0U, // PseudoVREDAND_VS_M1_E8_MASK |
24138 | 0U, // PseudoVREDAND_VS_M2_E16 |
24139 | 0U, // PseudoVREDAND_VS_M2_E16_MASK |
24140 | 0U, // PseudoVREDAND_VS_M2_E32 |
24141 | 0U, // PseudoVREDAND_VS_M2_E32_MASK |
24142 | 0U, // PseudoVREDAND_VS_M2_E64 |
24143 | 0U, // PseudoVREDAND_VS_M2_E64_MASK |
24144 | 0U, // PseudoVREDAND_VS_M2_E8 |
24145 | 0U, // PseudoVREDAND_VS_M2_E8_MASK |
24146 | 0U, // PseudoVREDAND_VS_M4_E16 |
24147 | 0U, // PseudoVREDAND_VS_M4_E16_MASK |
24148 | 0U, // PseudoVREDAND_VS_M4_E32 |
24149 | 0U, // PseudoVREDAND_VS_M4_E32_MASK |
24150 | 0U, // PseudoVREDAND_VS_M4_E64 |
24151 | 0U, // PseudoVREDAND_VS_M4_E64_MASK |
24152 | 0U, // PseudoVREDAND_VS_M4_E8 |
24153 | 0U, // PseudoVREDAND_VS_M4_E8_MASK |
24154 | 0U, // PseudoVREDAND_VS_M8_E16 |
24155 | 0U, // PseudoVREDAND_VS_M8_E16_MASK |
24156 | 0U, // PseudoVREDAND_VS_M8_E32 |
24157 | 0U, // PseudoVREDAND_VS_M8_E32_MASK |
24158 | 0U, // PseudoVREDAND_VS_M8_E64 |
24159 | 0U, // PseudoVREDAND_VS_M8_E64_MASK |
24160 | 0U, // PseudoVREDAND_VS_M8_E8 |
24161 | 0U, // PseudoVREDAND_VS_M8_E8_MASK |
24162 | 0U, // PseudoVREDAND_VS_MF2_E16 |
24163 | 0U, // PseudoVREDAND_VS_MF2_E16_MASK |
24164 | 0U, // PseudoVREDAND_VS_MF2_E32 |
24165 | 0U, // PseudoVREDAND_VS_MF2_E32_MASK |
24166 | 0U, // PseudoVREDAND_VS_MF2_E8 |
24167 | 0U, // PseudoVREDAND_VS_MF2_E8_MASK |
24168 | 0U, // PseudoVREDAND_VS_MF4_E16 |
24169 | 0U, // PseudoVREDAND_VS_MF4_E16_MASK |
24170 | 0U, // PseudoVREDAND_VS_MF4_E8 |
24171 | 0U, // PseudoVREDAND_VS_MF4_E8_MASK |
24172 | 0U, // PseudoVREDAND_VS_MF8_E8 |
24173 | 0U, // PseudoVREDAND_VS_MF8_E8_MASK |
24174 | 0U, // PseudoVREDMAXU_VS_M1_E16 |
24175 | 0U, // PseudoVREDMAXU_VS_M1_E16_MASK |
24176 | 0U, // PseudoVREDMAXU_VS_M1_E32 |
24177 | 0U, // PseudoVREDMAXU_VS_M1_E32_MASK |
24178 | 0U, // PseudoVREDMAXU_VS_M1_E64 |
24179 | 0U, // PseudoVREDMAXU_VS_M1_E64_MASK |
24180 | 0U, // PseudoVREDMAXU_VS_M1_E8 |
24181 | 0U, // PseudoVREDMAXU_VS_M1_E8_MASK |
24182 | 0U, // PseudoVREDMAXU_VS_M2_E16 |
24183 | 0U, // PseudoVREDMAXU_VS_M2_E16_MASK |
24184 | 0U, // PseudoVREDMAXU_VS_M2_E32 |
24185 | 0U, // PseudoVREDMAXU_VS_M2_E32_MASK |
24186 | 0U, // PseudoVREDMAXU_VS_M2_E64 |
24187 | 0U, // PseudoVREDMAXU_VS_M2_E64_MASK |
24188 | 0U, // PseudoVREDMAXU_VS_M2_E8 |
24189 | 0U, // PseudoVREDMAXU_VS_M2_E8_MASK |
24190 | 0U, // PseudoVREDMAXU_VS_M4_E16 |
24191 | 0U, // PseudoVREDMAXU_VS_M4_E16_MASK |
24192 | 0U, // PseudoVREDMAXU_VS_M4_E32 |
24193 | 0U, // PseudoVREDMAXU_VS_M4_E32_MASK |
24194 | 0U, // PseudoVREDMAXU_VS_M4_E64 |
24195 | 0U, // PseudoVREDMAXU_VS_M4_E64_MASK |
24196 | 0U, // PseudoVREDMAXU_VS_M4_E8 |
24197 | 0U, // PseudoVREDMAXU_VS_M4_E8_MASK |
24198 | 0U, // PseudoVREDMAXU_VS_M8_E16 |
24199 | 0U, // PseudoVREDMAXU_VS_M8_E16_MASK |
24200 | 0U, // PseudoVREDMAXU_VS_M8_E32 |
24201 | 0U, // PseudoVREDMAXU_VS_M8_E32_MASK |
24202 | 0U, // PseudoVREDMAXU_VS_M8_E64 |
24203 | 0U, // PseudoVREDMAXU_VS_M8_E64_MASK |
24204 | 0U, // PseudoVREDMAXU_VS_M8_E8 |
24205 | 0U, // PseudoVREDMAXU_VS_M8_E8_MASK |
24206 | 0U, // PseudoVREDMAXU_VS_MF2_E16 |
24207 | 0U, // PseudoVREDMAXU_VS_MF2_E16_MASK |
24208 | 0U, // PseudoVREDMAXU_VS_MF2_E32 |
24209 | 0U, // PseudoVREDMAXU_VS_MF2_E32_MASK |
24210 | 0U, // PseudoVREDMAXU_VS_MF2_E8 |
24211 | 0U, // PseudoVREDMAXU_VS_MF2_E8_MASK |
24212 | 0U, // PseudoVREDMAXU_VS_MF4_E16 |
24213 | 0U, // PseudoVREDMAXU_VS_MF4_E16_MASK |
24214 | 0U, // PseudoVREDMAXU_VS_MF4_E8 |
24215 | 0U, // PseudoVREDMAXU_VS_MF4_E8_MASK |
24216 | 0U, // PseudoVREDMAXU_VS_MF8_E8 |
24217 | 0U, // PseudoVREDMAXU_VS_MF8_E8_MASK |
24218 | 0U, // PseudoVREDMAX_VS_M1_E16 |
24219 | 0U, // PseudoVREDMAX_VS_M1_E16_MASK |
24220 | 0U, // PseudoVREDMAX_VS_M1_E32 |
24221 | 0U, // PseudoVREDMAX_VS_M1_E32_MASK |
24222 | 0U, // PseudoVREDMAX_VS_M1_E64 |
24223 | 0U, // PseudoVREDMAX_VS_M1_E64_MASK |
24224 | 0U, // PseudoVREDMAX_VS_M1_E8 |
24225 | 0U, // PseudoVREDMAX_VS_M1_E8_MASK |
24226 | 0U, // PseudoVREDMAX_VS_M2_E16 |
24227 | 0U, // PseudoVREDMAX_VS_M2_E16_MASK |
24228 | 0U, // PseudoVREDMAX_VS_M2_E32 |
24229 | 0U, // PseudoVREDMAX_VS_M2_E32_MASK |
24230 | 0U, // PseudoVREDMAX_VS_M2_E64 |
24231 | 0U, // PseudoVREDMAX_VS_M2_E64_MASK |
24232 | 0U, // PseudoVREDMAX_VS_M2_E8 |
24233 | 0U, // PseudoVREDMAX_VS_M2_E8_MASK |
24234 | 0U, // PseudoVREDMAX_VS_M4_E16 |
24235 | 0U, // PseudoVREDMAX_VS_M4_E16_MASK |
24236 | 0U, // PseudoVREDMAX_VS_M4_E32 |
24237 | 0U, // PseudoVREDMAX_VS_M4_E32_MASK |
24238 | 0U, // PseudoVREDMAX_VS_M4_E64 |
24239 | 0U, // PseudoVREDMAX_VS_M4_E64_MASK |
24240 | 0U, // PseudoVREDMAX_VS_M4_E8 |
24241 | 0U, // PseudoVREDMAX_VS_M4_E8_MASK |
24242 | 0U, // PseudoVREDMAX_VS_M8_E16 |
24243 | 0U, // PseudoVREDMAX_VS_M8_E16_MASK |
24244 | 0U, // PseudoVREDMAX_VS_M8_E32 |
24245 | 0U, // PseudoVREDMAX_VS_M8_E32_MASK |
24246 | 0U, // PseudoVREDMAX_VS_M8_E64 |
24247 | 0U, // PseudoVREDMAX_VS_M8_E64_MASK |
24248 | 0U, // PseudoVREDMAX_VS_M8_E8 |
24249 | 0U, // PseudoVREDMAX_VS_M8_E8_MASK |
24250 | 0U, // PseudoVREDMAX_VS_MF2_E16 |
24251 | 0U, // PseudoVREDMAX_VS_MF2_E16_MASK |
24252 | 0U, // PseudoVREDMAX_VS_MF2_E32 |
24253 | 0U, // PseudoVREDMAX_VS_MF2_E32_MASK |
24254 | 0U, // PseudoVREDMAX_VS_MF2_E8 |
24255 | 0U, // PseudoVREDMAX_VS_MF2_E8_MASK |
24256 | 0U, // PseudoVREDMAX_VS_MF4_E16 |
24257 | 0U, // PseudoVREDMAX_VS_MF4_E16_MASK |
24258 | 0U, // PseudoVREDMAX_VS_MF4_E8 |
24259 | 0U, // PseudoVREDMAX_VS_MF4_E8_MASK |
24260 | 0U, // PseudoVREDMAX_VS_MF8_E8 |
24261 | 0U, // PseudoVREDMAX_VS_MF8_E8_MASK |
24262 | 0U, // PseudoVREDMINU_VS_M1_E16 |
24263 | 0U, // PseudoVREDMINU_VS_M1_E16_MASK |
24264 | 0U, // PseudoVREDMINU_VS_M1_E32 |
24265 | 0U, // PseudoVREDMINU_VS_M1_E32_MASK |
24266 | 0U, // PseudoVREDMINU_VS_M1_E64 |
24267 | 0U, // PseudoVREDMINU_VS_M1_E64_MASK |
24268 | 0U, // PseudoVREDMINU_VS_M1_E8 |
24269 | 0U, // PseudoVREDMINU_VS_M1_E8_MASK |
24270 | 0U, // PseudoVREDMINU_VS_M2_E16 |
24271 | 0U, // PseudoVREDMINU_VS_M2_E16_MASK |
24272 | 0U, // PseudoVREDMINU_VS_M2_E32 |
24273 | 0U, // PseudoVREDMINU_VS_M2_E32_MASK |
24274 | 0U, // PseudoVREDMINU_VS_M2_E64 |
24275 | 0U, // PseudoVREDMINU_VS_M2_E64_MASK |
24276 | 0U, // PseudoVREDMINU_VS_M2_E8 |
24277 | 0U, // PseudoVREDMINU_VS_M2_E8_MASK |
24278 | 0U, // PseudoVREDMINU_VS_M4_E16 |
24279 | 0U, // PseudoVREDMINU_VS_M4_E16_MASK |
24280 | 0U, // PseudoVREDMINU_VS_M4_E32 |
24281 | 0U, // PseudoVREDMINU_VS_M4_E32_MASK |
24282 | 0U, // PseudoVREDMINU_VS_M4_E64 |
24283 | 0U, // PseudoVREDMINU_VS_M4_E64_MASK |
24284 | 0U, // PseudoVREDMINU_VS_M4_E8 |
24285 | 0U, // PseudoVREDMINU_VS_M4_E8_MASK |
24286 | 0U, // PseudoVREDMINU_VS_M8_E16 |
24287 | 0U, // PseudoVREDMINU_VS_M8_E16_MASK |
24288 | 0U, // PseudoVREDMINU_VS_M8_E32 |
24289 | 0U, // PseudoVREDMINU_VS_M8_E32_MASK |
24290 | 0U, // PseudoVREDMINU_VS_M8_E64 |
24291 | 0U, // PseudoVREDMINU_VS_M8_E64_MASK |
24292 | 0U, // PseudoVREDMINU_VS_M8_E8 |
24293 | 0U, // PseudoVREDMINU_VS_M8_E8_MASK |
24294 | 0U, // PseudoVREDMINU_VS_MF2_E16 |
24295 | 0U, // PseudoVREDMINU_VS_MF2_E16_MASK |
24296 | 0U, // PseudoVREDMINU_VS_MF2_E32 |
24297 | 0U, // PseudoVREDMINU_VS_MF2_E32_MASK |
24298 | 0U, // PseudoVREDMINU_VS_MF2_E8 |
24299 | 0U, // PseudoVREDMINU_VS_MF2_E8_MASK |
24300 | 0U, // PseudoVREDMINU_VS_MF4_E16 |
24301 | 0U, // PseudoVREDMINU_VS_MF4_E16_MASK |
24302 | 0U, // PseudoVREDMINU_VS_MF4_E8 |
24303 | 0U, // PseudoVREDMINU_VS_MF4_E8_MASK |
24304 | 0U, // PseudoVREDMINU_VS_MF8_E8 |
24305 | 0U, // PseudoVREDMINU_VS_MF8_E8_MASK |
24306 | 0U, // PseudoVREDMIN_VS_M1_E16 |
24307 | 0U, // PseudoVREDMIN_VS_M1_E16_MASK |
24308 | 0U, // PseudoVREDMIN_VS_M1_E32 |
24309 | 0U, // PseudoVREDMIN_VS_M1_E32_MASK |
24310 | 0U, // PseudoVREDMIN_VS_M1_E64 |
24311 | 0U, // PseudoVREDMIN_VS_M1_E64_MASK |
24312 | 0U, // PseudoVREDMIN_VS_M1_E8 |
24313 | 0U, // PseudoVREDMIN_VS_M1_E8_MASK |
24314 | 0U, // PseudoVREDMIN_VS_M2_E16 |
24315 | 0U, // PseudoVREDMIN_VS_M2_E16_MASK |
24316 | 0U, // PseudoVREDMIN_VS_M2_E32 |
24317 | 0U, // PseudoVREDMIN_VS_M2_E32_MASK |
24318 | 0U, // PseudoVREDMIN_VS_M2_E64 |
24319 | 0U, // PseudoVREDMIN_VS_M2_E64_MASK |
24320 | 0U, // PseudoVREDMIN_VS_M2_E8 |
24321 | 0U, // PseudoVREDMIN_VS_M2_E8_MASK |
24322 | 0U, // PseudoVREDMIN_VS_M4_E16 |
24323 | 0U, // PseudoVREDMIN_VS_M4_E16_MASK |
24324 | 0U, // PseudoVREDMIN_VS_M4_E32 |
24325 | 0U, // PseudoVREDMIN_VS_M4_E32_MASK |
24326 | 0U, // PseudoVREDMIN_VS_M4_E64 |
24327 | 0U, // PseudoVREDMIN_VS_M4_E64_MASK |
24328 | 0U, // PseudoVREDMIN_VS_M4_E8 |
24329 | 0U, // PseudoVREDMIN_VS_M4_E8_MASK |
24330 | 0U, // PseudoVREDMIN_VS_M8_E16 |
24331 | 0U, // PseudoVREDMIN_VS_M8_E16_MASK |
24332 | 0U, // PseudoVREDMIN_VS_M8_E32 |
24333 | 0U, // PseudoVREDMIN_VS_M8_E32_MASK |
24334 | 0U, // PseudoVREDMIN_VS_M8_E64 |
24335 | 0U, // PseudoVREDMIN_VS_M8_E64_MASK |
24336 | 0U, // PseudoVREDMIN_VS_M8_E8 |
24337 | 0U, // PseudoVREDMIN_VS_M8_E8_MASK |
24338 | 0U, // PseudoVREDMIN_VS_MF2_E16 |
24339 | 0U, // PseudoVREDMIN_VS_MF2_E16_MASK |
24340 | 0U, // PseudoVREDMIN_VS_MF2_E32 |
24341 | 0U, // PseudoVREDMIN_VS_MF2_E32_MASK |
24342 | 0U, // PseudoVREDMIN_VS_MF2_E8 |
24343 | 0U, // PseudoVREDMIN_VS_MF2_E8_MASK |
24344 | 0U, // PseudoVREDMIN_VS_MF4_E16 |
24345 | 0U, // PseudoVREDMIN_VS_MF4_E16_MASK |
24346 | 0U, // PseudoVREDMIN_VS_MF4_E8 |
24347 | 0U, // PseudoVREDMIN_VS_MF4_E8_MASK |
24348 | 0U, // PseudoVREDMIN_VS_MF8_E8 |
24349 | 0U, // PseudoVREDMIN_VS_MF8_E8_MASK |
24350 | 0U, // PseudoVREDOR_VS_M1_E16 |
24351 | 0U, // PseudoVREDOR_VS_M1_E16_MASK |
24352 | 0U, // PseudoVREDOR_VS_M1_E32 |
24353 | 0U, // PseudoVREDOR_VS_M1_E32_MASK |
24354 | 0U, // PseudoVREDOR_VS_M1_E64 |
24355 | 0U, // PseudoVREDOR_VS_M1_E64_MASK |
24356 | 0U, // PseudoVREDOR_VS_M1_E8 |
24357 | 0U, // PseudoVREDOR_VS_M1_E8_MASK |
24358 | 0U, // PseudoVREDOR_VS_M2_E16 |
24359 | 0U, // PseudoVREDOR_VS_M2_E16_MASK |
24360 | 0U, // PseudoVREDOR_VS_M2_E32 |
24361 | 0U, // PseudoVREDOR_VS_M2_E32_MASK |
24362 | 0U, // PseudoVREDOR_VS_M2_E64 |
24363 | 0U, // PseudoVREDOR_VS_M2_E64_MASK |
24364 | 0U, // PseudoVREDOR_VS_M2_E8 |
24365 | 0U, // PseudoVREDOR_VS_M2_E8_MASK |
24366 | 0U, // PseudoVREDOR_VS_M4_E16 |
24367 | 0U, // PseudoVREDOR_VS_M4_E16_MASK |
24368 | 0U, // PseudoVREDOR_VS_M4_E32 |
24369 | 0U, // PseudoVREDOR_VS_M4_E32_MASK |
24370 | 0U, // PseudoVREDOR_VS_M4_E64 |
24371 | 0U, // PseudoVREDOR_VS_M4_E64_MASK |
24372 | 0U, // PseudoVREDOR_VS_M4_E8 |
24373 | 0U, // PseudoVREDOR_VS_M4_E8_MASK |
24374 | 0U, // PseudoVREDOR_VS_M8_E16 |
24375 | 0U, // PseudoVREDOR_VS_M8_E16_MASK |
24376 | 0U, // PseudoVREDOR_VS_M8_E32 |
24377 | 0U, // PseudoVREDOR_VS_M8_E32_MASK |
24378 | 0U, // PseudoVREDOR_VS_M8_E64 |
24379 | 0U, // PseudoVREDOR_VS_M8_E64_MASK |
24380 | 0U, // PseudoVREDOR_VS_M8_E8 |
24381 | 0U, // PseudoVREDOR_VS_M8_E8_MASK |
24382 | 0U, // PseudoVREDOR_VS_MF2_E16 |
24383 | 0U, // PseudoVREDOR_VS_MF2_E16_MASK |
24384 | 0U, // PseudoVREDOR_VS_MF2_E32 |
24385 | 0U, // PseudoVREDOR_VS_MF2_E32_MASK |
24386 | 0U, // PseudoVREDOR_VS_MF2_E8 |
24387 | 0U, // PseudoVREDOR_VS_MF2_E8_MASK |
24388 | 0U, // PseudoVREDOR_VS_MF4_E16 |
24389 | 0U, // PseudoVREDOR_VS_MF4_E16_MASK |
24390 | 0U, // PseudoVREDOR_VS_MF4_E8 |
24391 | 0U, // PseudoVREDOR_VS_MF4_E8_MASK |
24392 | 0U, // PseudoVREDOR_VS_MF8_E8 |
24393 | 0U, // PseudoVREDOR_VS_MF8_E8_MASK |
24394 | 0U, // PseudoVREDSUM_VS_M1_E16 |
24395 | 0U, // PseudoVREDSUM_VS_M1_E16_MASK |
24396 | 0U, // PseudoVREDSUM_VS_M1_E32 |
24397 | 0U, // PseudoVREDSUM_VS_M1_E32_MASK |
24398 | 0U, // PseudoVREDSUM_VS_M1_E64 |
24399 | 0U, // PseudoVREDSUM_VS_M1_E64_MASK |
24400 | 0U, // PseudoVREDSUM_VS_M1_E8 |
24401 | 0U, // PseudoVREDSUM_VS_M1_E8_MASK |
24402 | 0U, // PseudoVREDSUM_VS_M2_E16 |
24403 | 0U, // PseudoVREDSUM_VS_M2_E16_MASK |
24404 | 0U, // PseudoVREDSUM_VS_M2_E32 |
24405 | 0U, // PseudoVREDSUM_VS_M2_E32_MASK |
24406 | 0U, // PseudoVREDSUM_VS_M2_E64 |
24407 | 0U, // PseudoVREDSUM_VS_M2_E64_MASK |
24408 | 0U, // PseudoVREDSUM_VS_M2_E8 |
24409 | 0U, // PseudoVREDSUM_VS_M2_E8_MASK |
24410 | 0U, // PseudoVREDSUM_VS_M4_E16 |
24411 | 0U, // PseudoVREDSUM_VS_M4_E16_MASK |
24412 | 0U, // PseudoVREDSUM_VS_M4_E32 |
24413 | 0U, // PseudoVREDSUM_VS_M4_E32_MASK |
24414 | 0U, // PseudoVREDSUM_VS_M4_E64 |
24415 | 0U, // PseudoVREDSUM_VS_M4_E64_MASK |
24416 | 0U, // PseudoVREDSUM_VS_M4_E8 |
24417 | 0U, // PseudoVREDSUM_VS_M4_E8_MASK |
24418 | 0U, // PseudoVREDSUM_VS_M8_E16 |
24419 | 0U, // PseudoVREDSUM_VS_M8_E16_MASK |
24420 | 0U, // PseudoVREDSUM_VS_M8_E32 |
24421 | 0U, // PseudoVREDSUM_VS_M8_E32_MASK |
24422 | 0U, // PseudoVREDSUM_VS_M8_E64 |
24423 | 0U, // PseudoVREDSUM_VS_M8_E64_MASK |
24424 | 0U, // PseudoVREDSUM_VS_M8_E8 |
24425 | 0U, // PseudoVREDSUM_VS_M8_E8_MASK |
24426 | 0U, // PseudoVREDSUM_VS_MF2_E16 |
24427 | 0U, // PseudoVREDSUM_VS_MF2_E16_MASK |
24428 | 0U, // PseudoVREDSUM_VS_MF2_E32 |
24429 | 0U, // PseudoVREDSUM_VS_MF2_E32_MASK |
24430 | 0U, // PseudoVREDSUM_VS_MF2_E8 |
24431 | 0U, // PseudoVREDSUM_VS_MF2_E8_MASK |
24432 | 0U, // PseudoVREDSUM_VS_MF4_E16 |
24433 | 0U, // PseudoVREDSUM_VS_MF4_E16_MASK |
24434 | 0U, // PseudoVREDSUM_VS_MF4_E8 |
24435 | 0U, // PseudoVREDSUM_VS_MF4_E8_MASK |
24436 | 0U, // PseudoVREDSUM_VS_MF8_E8 |
24437 | 0U, // PseudoVREDSUM_VS_MF8_E8_MASK |
24438 | 0U, // PseudoVREDXOR_VS_M1_E16 |
24439 | 0U, // PseudoVREDXOR_VS_M1_E16_MASK |
24440 | 0U, // PseudoVREDXOR_VS_M1_E32 |
24441 | 0U, // PseudoVREDXOR_VS_M1_E32_MASK |
24442 | 0U, // PseudoVREDXOR_VS_M1_E64 |
24443 | 0U, // PseudoVREDXOR_VS_M1_E64_MASK |
24444 | 0U, // PseudoVREDXOR_VS_M1_E8 |
24445 | 0U, // PseudoVREDXOR_VS_M1_E8_MASK |
24446 | 0U, // PseudoVREDXOR_VS_M2_E16 |
24447 | 0U, // PseudoVREDXOR_VS_M2_E16_MASK |
24448 | 0U, // PseudoVREDXOR_VS_M2_E32 |
24449 | 0U, // PseudoVREDXOR_VS_M2_E32_MASK |
24450 | 0U, // PseudoVREDXOR_VS_M2_E64 |
24451 | 0U, // PseudoVREDXOR_VS_M2_E64_MASK |
24452 | 0U, // PseudoVREDXOR_VS_M2_E8 |
24453 | 0U, // PseudoVREDXOR_VS_M2_E8_MASK |
24454 | 0U, // PseudoVREDXOR_VS_M4_E16 |
24455 | 0U, // PseudoVREDXOR_VS_M4_E16_MASK |
24456 | 0U, // PseudoVREDXOR_VS_M4_E32 |
24457 | 0U, // PseudoVREDXOR_VS_M4_E32_MASK |
24458 | 0U, // PseudoVREDXOR_VS_M4_E64 |
24459 | 0U, // PseudoVREDXOR_VS_M4_E64_MASK |
24460 | 0U, // PseudoVREDXOR_VS_M4_E8 |
24461 | 0U, // PseudoVREDXOR_VS_M4_E8_MASK |
24462 | 0U, // PseudoVREDXOR_VS_M8_E16 |
24463 | 0U, // PseudoVREDXOR_VS_M8_E16_MASK |
24464 | 0U, // PseudoVREDXOR_VS_M8_E32 |
24465 | 0U, // PseudoVREDXOR_VS_M8_E32_MASK |
24466 | 0U, // PseudoVREDXOR_VS_M8_E64 |
24467 | 0U, // PseudoVREDXOR_VS_M8_E64_MASK |
24468 | 0U, // PseudoVREDXOR_VS_M8_E8 |
24469 | 0U, // PseudoVREDXOR_VS_M8_E8_MASK |
24470 | 0U, // PseudoVREDXOR_VS_MF2_E16 |
24471 | 0U, // PseudoVREDXOR_VS_MF2_E16_MASK |
24472 | 0U, // PseudoVREDXOR_VS_MF2_E32 |
24473 | 0U, // PseudoVREDXOR_VS_MF2_E32_MASK |
24474 | 0U, // PseudoVREDXOR_VS_MF2_E8 |
24475 | 0U, // PseudoVREDXOR_VS_MF2_E8_MASK |
24476 | 0U, // PseudoVREDXOR_VS_MF4_E16 |
24477 | 0U, // PseudoVREDXOR_VS_MF4_E16_MASK |
24478 | 0U, // PseudoVREDXOR_VS_MF4_E8 |
24479 | 0U, // PseudoVREDXOR_VS_MF4_E8_MASK |
24480 | 0U, // PseudoVREDXOR_VS_MF8_E8 |
24481 | 0U, // PseudoVREDXOR_VS_MF8_E8_MASK |
24482 | 0U, // PseudoVRELOAD2_M1 |
24483 | 0U, // PseudoVRELOAD2_M2 |
24484 | 0U, // PseudoVRELOAD2_M4 |
24485 | 0U, // PseudoVRELOAD2_MF2 |
24486 | 0U, // PseudoVRELOAD2_MF4 |
24487 | 0U, // PseudoVRELOAD2_MF8 |
24488 | 0U, // PseudoVRELOAD3_M1 |
24489 | 0U, // PseudoVRELOAD3_M2 |
24490 | 0U, // PseudoVRELOAD3_MF2 |
24491 | 0U, // PseudoVRELOAD3_MF4 |
24492 | 0U, // PseudoVRELOAD3_MF8 |
24493 | 0U, // PseudoVRELOAD4_M1 |
24494 | 0U, // PseudoVRELOAD4_M2 |
24495 | 0U, // PseudoVRELOAD4_MF2 |
24496 | 0U, // PseudoVRELOAD4_MF4 |
24497 | 0U, // PseudoVRELOAD4_MF8 |
24498 | 0U, // PseudoVRELOAD5_M1 |
24499 | 0U, // PseudoVRELOAD5_MF2 |
24500 | 0U, // PseudoVRELOAD5_MF4 |
24501 | 0U, // PseudoVRELOAD5_MF8 |
24502 | 0U, // PseudoVRELOAD6_M1 |
24503 | 0U, // PseudoVRELOAD6_MF2 |
24504 | 0U, // PseudoVRELOAD6_MF4 |
24505 | 0U, // PseudoVRELOAD6_MF8 |
24506 | 0U, // PseudoVRELOAD7_M1 |
24507 | 0U, // PseudoVRELOAD7_MF2 |
24508 | 0U, // PseudoVRELOAD7_MF4 |
24509 | 0U, // PseudoVRELOAD7_MF8 |
24510 | 0U, // PseudoVRELOAD8_M1 |
24511 | 0U, // PseudoVRELOAD8_MF2 |
24512 | 0U, // PseudoVRELOAD8_MF4 |
24513 | 0U, // PseudoVRELOAD8_MF8 |
24514 | 0U, // PseudoVREMU_VV_M1_E16 |
24515 | 0U, // PseudoVREMU_VV_M1_E16_MASK |
24516 | 0U, // PseudoVREMU_VV_M1_E32 |
24517 | 0U, // PseudoVREMU_VV_M1_E32_MASK |
24518 | 0U, // PseudoVREMU_VV_M1_E64 |
24519 | 0U, // PseudoVREMU_VV_M1_E64_MASK |
24520 | 0U, // PseudoVREMU_VV_M1_E8 |
24521 | 0U, // PseudoVREMU_VV_M1_E8_MASK |
24522 | 0U, // PseudoVREMU_VV_M2_E16 |
24523 | 0U, // PseudoVREMU_VV_M2_E16_MASK |
24524 | 0U, // PseudoVREMU_VV_M2_E32 |
24525 | 0U, // PseudoVREMU_VV_M2_E32_MASK |
24526 | 0U, // PseudoVREMU_VV_M2_E64 |
24527 | 0U, // PseudoVREMU_VV_M2_E64_MASK |
24528 | 0U, // PseudoVREMU_VV_M2_E8 |
24529 | 0U, // PseudoVREMU_VV_M2_E8_MASK |
24530 | 0U, // PseudoVREMU_VV_M4_E16 |
24531 | 0U, // PseudoVREMU_VV_M4_E16_MASK |
24532 | 0U, // PseudoVREMU_VV_M4_E32 |
24533 | 0U, // PseudoVREMU_VV_M4_E32_MASK |
24534 | 0U, // PseudoVREMU_VV_M4_E64 |
24535 | 0U, // PseudoVREMU_VV_M4_E64_MASK |
24536 | 0U, // PseudoVREMU_VV_M4_E8 |
24537 | 0U, // PseudoVREMU_VV_M4_E8_MASK |
24538 | 0U, // PseudoVREMU_VV_M8_E16 |
24539 | 0U, // PseudoVREMU_VV_M8_E16_MASK |
24540 | 0U, // PseudoVREMU_VV_M8_E32 |
24541 | 0U, // PseudoVREMU_VV_M8_E32_MASK |
24542 | 0U, // PseudoVREMU_VV_M8_E64 |
24543 | 0U, // PseudoVREMU_VV_M8_E64_MASK |
24544 | 0U, // PseudoVREMU_VV_M8_E8 |
24545 | 0U, // PseudoVREMU_VV_M8_E8_MASK |
24546 | 0U, // PseudoVREMU_VV_MF2_E16 |
24547 | 0U, // PseudoVREMU_VV_MF2_E16_MASK |
24548 | 0U, // PseudoVREMU_VV_MF2_E32 |
24549 | 0U, // PseudoVREMU_VV_MF2_E32_MASK |
24550 | 0U, // PseudoVREMU_VV_MF2_E8 |
24551 | 0U, // PseudoVREMU_VV_MF2_E8_MASK |
24552 | 0U, // PseudoVREMU_VV_MF4_E16 |
24553 | 0U, // PseudoVREMU_VV_MF4_E16_MASK |
24554 | 0U, // PseudoVREMU_VV_MF4_E8 |
24555 | 0U, // PseudoVREMU_VV_MF4_E8_MASK |
24556 | 0U, // PseudoVREMU_VV_MF8_E8 |
24557 | 0U, // PseudoVREMU_VV_MF8_E8_MASK |
24558 | 0U, // PseudoVREMU_VX_M1_E16 |
24559 | 0U, // PseudoVREMU_VX_M1_E16_MASK |
24560 | 0U, // PseudoVREMU_VX_M1_E32 |
24561 | 0U, // PseudoVREMU_VX_M1_E32_MASK |
24562 | 0U, // PseudoVREMU_VX_M1_E64 |
24563 | 0U, // PseudoVREMU_VX_M1_E64_MASK |
24564 | 0U, // PseudoVREMU_VX_M1_E8 |
24565 | 0U, // PseudoVREMU_VX_M1_E8_MASK |
24566 | 0U, // PseudoVREMU_VX_M2_E16 |
24567 | 0U, // PseudoVREMU_VX_M2_E16_MASK |
24568 | 0U, // PseudoVREMU_VX_M2_E32 |
24569 | 0U, // PseudoVREMU_VX_M2_E32_MASK |
24570 | 0U, // PseudoVREMU_VX_M2_E64 |
24571 | 0U, // PseudoVREMU_VX_M2_E64_MASK |
24572 | 0U, // PseudoVREMU_VX_M2_E8 |
24573 | 0U, // PseudoVREMU_VX_M2_E8_MASK |
24574 | 0U, // PseudoVREMU_VX_M4_E16 |
24575 | 0U, // PseudoVREMU_VX_M4_E16_MASK |
24576 | 0U, // PseudoVREMU_VX_M4_E32 |
24577 | 0U, // PseudoVREMU_VX_M4_E32_MASK |
24578 | 0U, // PseudoVREMU_VX_M4_E64 |
24579 | 0U, // PseudoVREMU_VX_M4_E64_MASK |
24580 | 0U, // PseudoVREMU_VX_M4_E8 |
24581 | 0U, // PseudoVREMU_VX_M4_E8_MASK |
24582 | 0U, // PseudoVREMU_VX_M8_E16 |
24583 | 0U, // PseudoVREMU_VX_M8_E16_MASK |
24584 | 0U, // PseudoVREMU_VX_M8_E32 |
24585 | 0U, // PseudoVREMU_VX_M8_E32_MASK |
24586 | 0U, // PseudoVREMU_VX_M8_E64 |
24587 | 0U, // PseudoVREMU_VX_M8_E64_MASK |
24588 | 0U, // PseudoVREMU_VX_M8_E8 |
24589 | 0U, // PseudoVREMU_VX_M8_E8_MASK |
24590 | 0U, // PseudoVREMU_VX_MF2_E16 |
24591 | 0U, // PseudoVREMU_VX_MF2_E16_MASK |
24592 | 0U, // PseudoVREMU_VX_MF2_E32 |
24593 | 0U, // PseudoVREMU_VX_MF2_E32_MASK |
24594 | 0U, // PseudoVREMU_VX_MF2_E8 |
24595 | 0U, // PseudoVREMU_VX_MF2_E8_MASK |
24596 | 0U, // PseudoVREMU_VX_MF4_E16 |
24597 | 0U, // PseudoVREMU_VX_MF4_E16_MASK |
24598 | 0U, // PseudoVREMU_VX_MF4_E8 |
24599 | 0U, // PseudoVREMU_VX_MF4_E8_MASK |
24600 | 0U, // PseudoVREMU_VX_MF8_E8 |
24601 | 0U, // PseudoVREMU_VX_MF8_E8_MASK |
24602 | 0U, // PseudoVREM_VV_M1_E16 |
24603 | 0U, // PseudoVREM_VV_M1_E16_MASK |
24604 | 0U, // PseudoVREM_VV_M1_E32 |
24605 | 0U, // PseudoVREM_VV_M1_E32_MASK |
24606 | 0U, // PseudoVREM_VV_M1_E64 |
24607 | 0U, // PseudoVREM_VV_M1_E64_MASK |
24608 | 0U, // PseudoVREM_VV_M1_E8 |
24609 | 0U, // PseudoVREM_VV_M1_E8_MASK |
24610 | 0U, // PseudoVREM_VV_M2_E16 |
24611 | 0U, // PseudoVREM_VV_M2_E16_MASK |
24612 | 0U, // PseudoVREM_VV_M2_E32 |
24613 | 0U, // PseudoVREM_VV_M2_E32_MASK |
24614 | 0U, // PseudoVREM_VV_M2_E64 |
24615 | 0U, // PseudoVREM_VV_M2_E64_MASK |
24616 | 0U, // PseudoVREM_VV_M2_E8 |
24617 | 0U, // PseudoVREM_VV_M2_E8_MASK |
24618 | 0U, // PseudoVREM_VV_M4_E16 |
24619 | 0U, // PseudoVREM_VV_M4_E16_MASK |
24620 | 0U, // PseudoVREM_VV_M4_E32 |
24621 | 0U, // PseudoVREM_VV_M4_E32_MASK |
24622 | 0U, // PseudoVREM_VV_M4_E64 |
24623 | 0U, // PseudoVREM_VV_M4_E64_MASK |
24624 | 0U, // PseudoVREM_VV_M4_E8 |
24625 | 0U, // PseudoVREM_VV_M4_E8_MASK |
24626 | 0U, // PseudoVREM_VV_M8_E16 |
24627 | 0U, // PseudoVREM_VV_M8_E16_MASK |
24628 | 0U, // PseudoVREM_VV_M8_E32 |
24629 | 0U, // PseudoVREM_VV_M8_E32_MASK |
24630 | 0U, // PseudoVREM_VV_M8_E64 |
24631 | 0U, // PseudoVREM_VV_M8_E64_MASK |
24632 | 0U, // PseudoVREM_VV_M8_E8 |
24633 | 0U, // PseudoVREM_VV_M8_E8_MASK |
24634 | 0U, // PseudoVREM_VV_MF2_E16 |
24635 | 0U, // PseudoVREM_VV_MF2_E16_MASK |
24636 | 0U, // PseudoVREM_VV_MF2_E32 |
24637 | 0U, // PseudoVREM_VV_MF2_E32_MASK |
24638 | 0U, // PseudoVREM_VV_MF2_E8 |
24639 | 0U, // PseudoVREM_VV_MF2_E8_MASK |
24640 | 0U, // PseudoVREM_VV_MF4_E16 |
24641 | 0U, // PseudoVREM_VV_MF4_E16_MASK |
24642 | 0U, // PseudoVREM_VV_MF4_E8 |
24643 | 0U, // PseudoVREM_VV_MF4_E8_MASK |
24644 | 0U, // PseudoVREM_VV_MF8_E8 |
24645 | 0U, // PseudoVREM_VV_MF8_E8_MASK |
24646 | 0U, // PseudoVREM_VX_M1_E16 |
24647 | 0U, // PseudoVREM_VX_M1_E16_MASK |
24648 | 0U, // PseudoVREM_VX_M1_E32 |
24649 | 0U, // PseudoVREM_VX_M1_E32_MASK |
24650 | 0U, // PseudoVREM_VX_M1_E64 |
24651 | 0U, // PseudoVREM_VX_M1_E64_MASK |
24652 | 0U, // PseudoVREM_VX_M1_E8 |
24653 | 0U, // PseudoVREM_VX_M1_E8_MASK |
24654 | 0U, // PseudoVREM_VX_M2_E16 |
24655 | 0U, // PseudoVREM_VX_M2_E16_MASK |
24656 | 0U, // PseudoVREM_VX_M2_E32 |
24657 | 0U, // PseudoVREM_VX_M2_E32_MASK |
24658 | 0U, // PseudoVREM_VX_M2_E64 |
24659 | 0U, // PseudoVREM_VX_M2_E64_MASK |
24660 | 0U, // PseudoVREM_VX_M2_E8 |
24661 | 0U, // PseudoVREM_VX_M2_E8_MASK |
24662 | 0U, // PseudoVREM_VX_M4_E16 |
24663 | 0U, // PseudoVREM_VX_M4_E16_MASK |
24664 | 0U, // PseudoVREM_VX_M4_E32 |
24665 | 0U, // PseudoVREM_VX_M4_E32_MASK |
24666 | 0U, // PseudoVREM_VX_M4_E64 |
24667 | 0U, // PseudoVREM_VX_M4_E64_MASK |
24668 | 0U, // PseudoVREM_VX_M4_E8 |
24669 | 0U, // PseudoVREM_VX_M4_E8_MASK |
24670 | 0U, // PseudoVREM_VX_M8_E16 |
24671 | 0U, // PseudoVREM_VX_M8_E16_MASK |
24672 | 0U, // PseudoVREM_VX_M8_E32 |
24673 | 0U, // PseudoVREM_VX_M8_E32_MASK |
24674 | 0U, // PseudoVREM_VX_M8_E64 |
24675 | 0U, // PseudoVREM_VX_M8_E64_MASK |
24676 | 0U, // PseudoVREM_VX_M8_E8 |
24677 | 0U, // PseudoVREM_VX_M8_E8_MASK |
24678 | 0U, // PseudoVREM_VX_MF2_E16 |
24679 | 0U, // PseudoVREM_VX_MF2_E16_MASK |
24680 | 0U, // PseudoVREM_VX_MF2_E32 |
24681 | 0U, // PseudoVREM_VX_MF2_E32_MASK |
24682 | 0U, // PseudoVREM_VX_MF2_E8 |
24683 | 0U, // PseudoVREM_VX_MF2_E8_MASK |
24684 | 0U, // PseudoVREM_VX_MF4_E16 |
24685 | 0U, // PseudoVREM_VX_MF4_E16_MASK |
24686 | 0U, // PseudoVREM_VX_MF4_E8 |
24687 | 0U, // PseudoVREM_VX_MF4_E8_MASK |
24688 | 0U, // PseudoVREM_VX_MF8_E8 |
24689 | 0U, // PseudoVREM_VX_MF8_E8_MASK |
24690 | 0U, // PseudoVREV8_V_M1 |
24691 | 0U, // PseudoVREV8_V_M1_MASK |
24692 | 0U, // PseudoVREV8_V_M2 |
24693 | 0U, // PseudoVREV8_V_M2_MASK |
24694 | 0U, // PseudoVREV8_V_M4 |
24695 | 0U, // PseudoVREV8_V_M4_MASK |
24696 | 0U, // PseudoVREV8_V_M8 |
24697 | 0U, // PseudoVREV8_V_M8_MASK |
24698 | 0U, // PseudoVREV8_V_MF2 |
24699 | 0U, // PseudoVREV8_V_MF2_MASK |
24700 | 0U, // PseudoVREV8_V_MF4 |
24701 | 0U, // PseudoVREV8_V_MF4_MASK |
24702 | 0U, // PseudoVREV8_V_MF8 |
24703 | 0U, // PseudoVREV8_V_MF8_MASK |
24704 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_M1 |
24705 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_M1_MASK |
24706 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_M2 |
24707 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_M2_MASK |
24708 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_MF2 |
24709 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_MF2_MASK |
24710 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_MF4 |
24711 | 0U, // PseudoVRGATHEREI16_VV_M1_E16_MF4_MASK |
24712 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_M1 |
24713 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_M1_MASK |
24714 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_M2 |
24715 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_M2_MASK |
24716 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_MF2 |
24717 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_MF2_MASK |
24718 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_MF4 |
24719 | 0U, // PseudoVRGATHEREI16_VV_M1_E32_MF4_MASK |
24720 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_M1 |
24721 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_M1_MASK |
24722 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_M2 |
24723 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_M2_MASK |
24724 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_MF2 |
24725 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_MF2_MASK |
24726 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_MF4 |
24727 | 0U, // PseudoVRGATHEREI16_VV_M1_E64_MF4_MASK |
24728 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_M1 |
24729 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_M1_MASK |
24730 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_M2 |
24731 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_M2_MASK |
24732 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_MF2 |
24733 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_MF2_MASK |
24734 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_MF4 |
24735 | 0U, // PseudoVRGATHEREI16_VV_M1_E8_MF4_MASK |
24736 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M1 |
24737 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M1_MASK |
24738 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M2 |
24739 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M2_MASK |
24740 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M4 |
24741 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_M4_MASK |
24742 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_MF2 |
24743 | 0U, // PseudoVRGATHEREI16_VV_M2_E16_MF2_MASK |
24744 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M1 |
24745 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M1_MASK |
24746 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M2 |
24747 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M2_MASK |
24748 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M4 |
24749 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_M4_MASK |
24750 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_MF2 |
24751 | 0U, // PseudoVRGATHEREI16_VV_M2_E32_MF2_MASK |
24752 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M1 |
24753 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M1_MASK |
24754 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M2 |
24755 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M2_MASK |
24756 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M4 |
24757 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_M4_MASK |
24758 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_MF2 |
24759 | 0U, // PseudoVRGATHEREI16_VV_M2_E64_MF2_MASK |
24760 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M1 |
24761 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M1_MASK |
24762 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M2 |
24763 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M2_MASK |
24764 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M4 |
24765 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_M4_MASK |
24766 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_MF2 |
24767 | 0U, // PseudoVRGATHEREI16_VV_M2_E8_MF2_MASK |
24768 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M1 |
24769 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M1_MASK |
24770 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M2 |
24771 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M2_MASK |
24772 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M4 |
24773 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M4_MASK |
24774 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M8 |
24775 | 0U, // PseudoVRGATHEREI16_VV_M4_E16_M8_MASK |
24776 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M1 |
24777 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M1_MASK |
24778 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M2 |
24779 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M2_MASK |
24780 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M4 |
24781 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M4_MASK |
24782 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M8 |
24783 | 0U, // PseudoVRGATHEREI16_VV_M4_E32_M8_MASK |
24784 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M1 |
24785 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M1_MASK |
24786 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M2 |
24787 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M2_MASK |
24788 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M4 |
24789 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M4_MASK |
24790 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M8 |
24791 | 0U, // PseudoVRGATHEREI16_VV_M4_E64_M8_MASK |
24792 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M1 |
24793 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M1_MASK |
24794 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M2 |
24795 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M2_MASK |
24796 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M4 |
24797 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M4_MASK |
24798 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M8 |
24799 | 0U, // PseudoVRGATHEREI16_VV_M4_E8_M8_MASK |
24800 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M2 |
24801 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M2_MASK |
24802 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M4 |
24803 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M4_MASK |
24804 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M8 |
24805 | 0U, // PseudoVRGATHEREI16_VV_M8_E16_M8_MASK |
24806 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M2 |
24807 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M2_MASK |
24808 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M4 |
24809 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M4_MASK |
24810 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M8 |
24811 | 0U, // PseudoVRGATHEREI16_VV_M8_E32_M8_MASK |
24812 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M2 |
24813 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M2_MASK |
24814 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M4 |
24815 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M4_MASK |
24816 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M8 |
24817 | 0U, // PseudoVRGATHEREI16_VV_M8_E64_M8_MASK |
24818 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M2 |
24819 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M2_MASK |
24820 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M4 |
24821 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M4_MASK |
24822 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M8 |
24823 | 0U, // PseudoVRGATHEREI16_VV_M8_E8_M8_MASK |
24824 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_M1 |
24825 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_M1_MASK |
24826 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF2 |
24827 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF2_MASK |
24828 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF4 |
24829 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF4_MASK |
24830 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF8 |
24831 | 0U, // PseudoVRGATHEREI16_VV_MF2_E16_MF8_MASK |
24832 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_M1 |
24833 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_M1_MASK |
24834 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF2 |
24835 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF2_MASK |
24836 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF4 |
24837 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF4_MASK |
24838 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF8 |
24839 | 0U, // PseudoVRGATHEREI16_VV_MF2_E32_MF8_MASK |
24840 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_M1 |
24841 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_M1_MASK |
24842 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF2 |
24843 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF2_MASK |
24844 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF4 |
24845 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF4_MASK |
24846 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF8 |
24847 | 0U, // PseudoVRGATHEREI16_VV_MF2_E8_MF8_MASK |
24848 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF2 |
24849 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF2_MASK |
24850 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF4 |
24851 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF4_MASK |
24852 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF8 |
24853 | 0U, // PseudoVRGATHEREI16_VV_MF4_E16_MF8_MASK |
24854 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF2 |
24855 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF2_MASK |
24856 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF4 |
24857 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF4_MASK |
24858 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF8 |
24859 | 0U, // PseudoVRGATHEREI16_VV_MF4_E8_MF8_MASK |
24860 | 0U, // PseudoVRGATHEREI16_VV_MF8_E8_MF4 |
24861 | 0U, // PseudoVRGATHEREI16_VV_MF8_E8_MF4_MASK |
24862 | 0U, // PseudoVRGATHEREI16_VV_MF8_E8_MF8 |
24863 | 0U, // PseudoVRGATHEREI16_VV_MF8_E8_MF8_MASK |
24864 | 0U, // PseudoVRGATHER_VI_M1 |
24865 | 0U, // PseudoVRGATHER_VI_M1_MASK |
24866 | 0U, // PseudoVRGATHER_VI_M2 |
24867 | 0U, // PseudoVRGATHER_VI_M2_MASK |
24868 | 0U, // PseudoVRGATHER_VI_M4 |
24869 | 0U, // PseudoVRGATHER_VI_M4_MASK |
24870 | 0U, // PseudoVRGATHER_VI_M8 |
24871 | 0U, // PseudoVRGATHER_VI_M8_MASK |
24872 | 0U, // PseudoVRGATHER_VI_MF2 |
24873 | 0U, // PseudoVRGATHER_VI_MF2_MASK |
24874 | 0U, // PseudoVRGATHER_VI_MF4 |
24875 | 0U, // PseudoVRGATHER_VI_MF4_MASK |
24876 | 0U, // PseudoVRGATHER_VI_MF8 |
24877 | 0U, // PseudoVRGATHER_VI_MF8_MASK |
24878 | 0U, // PseudoVRGATHER_VV_M1_E16 |
24879 | 0U, // PseudoVRGATHER_VV_M1_E16_MASK |
24880 | 0U, // PseudoVRGATHER_VV_M1_E32 |
24881 | 0U, // PseudoVRGATHER_VV_M1_E32_MASK |
24882 | 0U, // PseudoVRGATHER_VV_M1_E64 |
24883 | 0U, // PseudoVRGATHER_VV_M1_E64_MASK |
24884 | 0U, // PseudoVRGATHER_VV_M1_E8 |
24885 | 0U, // PseudoVRGATHER_VV_M1_E8_MASK |
24886 | 0U, // PseudoVRGATHER_VV_M2_E16 |
24887 | 0U, // PseudoVRGATHER_VV_M2_E16_MASK |
24888 | 0U, // PseudoVRGATHER_VV_M2_E32 |
24889 | 0U, // PseudoVRGATHER_VV_M2_E32_MASK |
24890 | 0U, // PseudoVRGATHER_VV_M2_E64 |
24891 | 0U, // PseudoVRGATHER_VV_M2_E64_MASK |
24892 | 0U, // PseudoVRGATHER_VV_M2_E8 |
24893 | 0U, // PseudoVRGATHER_VV_M2_E8_MASK |
24894 | 0U, // PseudoVRGATHER_VV_M4_E16 |
24895 | 0U, // PseudoVRGATHER_VV_M4_E16_MASK |
24896 | 0U, // PseudoVRGATHER_VV_M4_E32 |
24897 | 0U, // PseudoVRGATHER_VV_M4_E32_MASK |
24898 | 0U, // PseudoVRGATHER_VV_M4_E64 |
24899 | 0U, // PseudoVRGATHER_VV_M4_E64_MASK |
24900 | 0U, // PseudoVRGATHER_VV_M4_E8 |
24901 | 0U, // PseudoVRGATHER_VV_M4_E8_MASK |
24902 | 0U, // PseudoVRGATHER_VV_M8_E16 |
24903 | 0U, // PseudoVRGATHER_VV_M8_E16_MASK |
24904 | 0U, // PseudoVRGATHER_VV_M8_E32 |
24905 | 0U, // PseudoVRGATHER_VV_M8_E32_MASK |
24906 | 0U, // PseudoVRGATHER_VV_M8_E64 |
24907 | 0U, // PseudoVRGATHER_VV_M8_E64_MASK |
24908 | 0U, // PseudoVRGATHER_VV_M8_E8 |
24909 | 0U, // PseudoVRGATHER_VV_M8_E8_MASK |
24910 | 0U, // PseudoVRGATHER_VV_MF2_E16 |
24911 | 0U, // PseudoVRGATHER_VV_MF2_E16_MASK |
24912 | 0U, // PseudoVRGATHER_VV_MF2_E32 |
24913 | 0U, // PseudoVRGATHER_VV_MF2_E32_MASK |
24914 | 0U, // PseudoVRGATHER_VV_MF2_E8 |
24915 | 0U, // PseudoVRGATHER_VV_MF2_E8_MASK |
24916 | 0U, // PseudoVRGATHER_VV_MF4_E16 |
24917 | 0U, // PseudoVRGATHER_VV_MF4_E16_MASK |
24918 | 0U, // PseudoVRGATHER_VV_MF4_E8 |
24919 | 0U, // PseudoVRGATHER_VV_MF4_E8_MASK |
24920 | 0U, // PseudoVRGATHER_VV_MF8_E8 |
24921 | 0U, // PseudoVRGATHER_VV_MF8_E8_MASK |
24922 | 0U, // PseudoVRGATHER_VX_M1 |
24923 | 0U, // PseudoVRGATHER_VX_M1_MASK |
24924 | 0U, // PseudoVRGATHER_VX_M2 |
24925 | 0U, // PseudoVRGATHER_VX_M2_MASK |
24926 | 0U, // PseudoVRGATHER_VX_M4 |
24927 | 0U, // PseudoVRGATHER_VX_M4_MASK |
24928 | 0U, // PseudoVRGATHER_VX_M8 |
24929 | 0U, // PseudoVRGATHER_VX_M8_MASK |
24930 | 0U, // PseudoVRGATHER_VX_MF2 |
24931 | 0U, // PseudoVRGATHER_VX_MF2_MASK |
24932 | 0U, // PseudoVRGATHER_VX_MF4 |
24933 | 0U, // PseudoVRGATHER_VX_MF4_MASK |
24934 | 0U, // PseudoVRGATHER_VX_MF8 |
24935 | 0U, // PseudoVRGATHER_VX_MF8_MASK |
24936 | 0U, // PseudoVROL_VV_M1 |
24937 | 0U, // PseudoVROL_VV_M1_MASK |
24938 | 0U, // PseudoVROL_VV_M2 |
24939 | 0U, // PseudoVROL_VV_M2_MASK |
24940 | 0U, // PseudoVROL_VV_M4 |
24941 | 0U, // PseudoVROL_VV_M4_MASK |
24942 | 0U, // PseudoVROL_VV_M8 |
24943 | 0U, // PseudoVROL_VV_M8_MASK |
24944 | 0U, // PseudoVROL_VV_MF2 |
24945 | 0U, // PseudoVROL_VV_MF2_MASK |
24946 | 0U, // PseudoVROL_VV_MF4 |
24947 | 0U, // PseudoVROL_VV_MF4_MASK |
24948 | 0U, // PseudoVROL_VV_MF8 |
24949 | 0U, // PseudoVROL_VV_MF8_MASK |
24950 | 0U, // PseudoVROL_VX_M1 |
24951 | 0U, // PseudoVROL_VX_M1_MASK |
24952 | 0U, // PseudoVROL_VX_M2 |
24953 | 0U, // PseudoVROL_VX_M2_MASK |
24954 | 0U, // PseudoVROL_VX_M4 |
24955 | 0U, // PseudoVROL_VX_M4_MASK |
24956 | 0U, // PseudoVROL_VX_M8 |
24957 | 0U, // PseudoVROL_VX_M8_MASK |
24958 | 0U, // PseudoVROL_VX_MF2 |
24959 | 0U, // PseudoVROL_VX_MF2_MASK |
24960 | 0U, // PseudoVROL_VX_MF4 |
24961 | 0U, // PseudoVROL_VX_MF4_MASK |
24962 | 0U, // PseudoVROL_VX_MF8 |
24963 | 0U, // PseudoVROL_VX_MF8_MASK |
24964 | 0U, // PseudoVROR_VI_M1 |
24965 | 0U, // PseudoVROR_VI_M1_MASK |
24966 | 0U, // PseudoVROR_VI_M2 |
24967 | 0U, // PseudoVROR_VI_M2_MASK |
24968 | 0U, // PseudoVROR_VI_M4 |
24969 | 0U, // PseudoVROR_VI_M4_MASK |
24970 | 0U, // PseudoVROR_VI_M8 |
24971 | 0U, // PseudoVROR_VI_M8_MASK |
24972 | 0U, // PseudoVROR_VI_MF2 |
24973 | 0U, // PseudoVROR_VI_MF2_MASK |
24974 | 0U, // PseudoVROR_VI_MF4 |
24975 | 0U, // PseudoVROR_VI_MF4_MASK |
24976 | 0U, // PseudoVROR_VI_MF8 |
24977 | 0U, // PseudoVROR_VI_MF8_MASK |
24978 | 0U, // PseudoVROR_VV_M1 |
24979 | 0U, // PseudoVROR_VV_M1_MASK |
24980 | 0U, // PseudoVROR_VV_M2 |
24981 | 0U, // PseudoVROR_VV_M2_MASK |
24982 | 0U, // PseudoVROR_VV_M4 |
24983 | 0U, // PseudoVROR_VV_M4_MASK |
24984 | 0U, // PseudoVROR_VV_M8 |
24985 | 0U, // PseudoVROR_VV_M8_MASK |
24986 | 0U, // PseudoVROR_VV_MF2 |
24987 | 0U, // PseudoVROR_VV_MF2_MASK |
24988 | 0U, // PseudoVROR_VV_MF4 |
24989 | 0U, // PseudoVROR_VV_MF4_MASK |
24990 | 0U, // PseudoVROR_VV_MF8 |
24991 | 0U, // PseudoVROR_VV_MF8_MASK |
24992 | 0U, // PseudoVROR_VX_M1 |
24993 | 0U, // PseudoVROR_VX_M1_MASK |
24994 | 0U, // PseudoVROR_VX_M2 |
24995 | 0U, // PseudoVROR_VX_M2_MASK |
24996 | 0U, // PseudoVROR_VX_M4 |
24997 | 0U, // PseudoVROR_VX_M4_MASK |
24998 | 0U, // PseudoVROR_VX_M8 |
24999 | 0U, // PseudoVROR_VX_M8_MASK |
25000 | 0U, // PseudoVROR_VX_MF2 |
25001 | 0U, // PseudoVROR_VX_MF2_MASK |
25002 | 0U, // PseudoVROR_VX_MF4 |
25003 | 0U, // PseudoVROR_VX_MF4_MASK |
25004 | 0U, // PseudoVROR_VX_MF8 |
25005 | 0U, // PseudoVROR_VX_MF8_MASK |
25006 | 0U, // PseudoVRSUB_VI_M1 |
25007 | 0U, // PseudoVRSUB_VI_M1_MASK |
25008 | 0U, // PseudoVRSUB_VI_M2 |
25009 | 0U, // PseudoVRSUB_VI_M2_MASK |
25010 | 0U, // PseudoVRSUB_VI_M4 |
25011 | 0U, // PseudoVRSUB_VI_M4_MASK |
25012 | 0U, // PseudoVRSUB_VI_M8 |
25013 | 0U, // PseudoVRSUB_VI_M8_MASK |
25014 | 0U, // PseudoVRSUB_VI_MF2 |
25015 | 0U, // PseudoVRSUB_VI_MF2_MASK |
25016 | 0U, // PseudoVRSUB_VI_MF4 |
25017 | 0U, // PseudoVRSUB_VI_MF4_MASK |
25018 | 0U, // PseudoVRSUB_VI_MF8 |
25019 | 0U, // PseudoVRSUB_VI_MF8_MASK |
25020 | 0U, // PseudoVRSUB_VX_M1 |
25021 | 0U, // PseudoVRSUB_VX_M1_MASK |
25022 | 0U, // PseudoVRSUB_VX_M2 |
25023 | 0U, // PseudoVRSUB_VX_M2_MASK |
25024 | 0U, // PseudoVRSUB_VX_M4 |
25025 | 0U, // PseudoVRSUB_VX_M4_MASK |
25026 | 0U, // PseudoVRSUB_VX_M8 |
25027 | 0U, // PseudoVRSUB_VX_M8_MASK |
25028 | 0U, // PseudoVRSUB_VX_MF2 |
25029 | 0U, // PseudoVRSUB_VX_MF2_MASK |
25030 | 0U, // PseudoVRSUB_VX_MF4 |
25031 | 0U, // PseudoVRSUB_VX_MF4_MASK |
25032 | 0U, // PseudoVRSUB_VX_MF8 |
25033 | 0U, // PseudoVRSUB_VX_MF8_MASK |
25034 | 0U, // PseudoVSADDU_VI_M1 |
25035 | 0U, // PseudoVSADDU_VI_M1_MASK |
25036 | 0U, // PseudoVSADDU_VI_M2 |
25037 | 0U, // PseudoVSADDU_VI_M2_MASK |
25038 | 0U, // PseudoVSADDU_VI_M4 |
25039 | 0U, // PseudoVSADDU_VI_M4_MASK |
25040 | 0U, // PseudoVSADDU_VI_M8 |
25041 | 0U, // PseudoVSADDU_VI_M8_MASK |
25042 | 0U, // PseudoVSADDU_VI_MF2 |
25043 | 0U, // PseudoVSADDU_VI_MF2_MASK |
25044 | 0U, // PseudoVSADDU_VI_MF4 |
25045 | 0U, // PseudoVSADDU_VI_MF4_MASK |
25046 | 0U, // PseudoVSADDU_VI_MF8 |
25047 | 0U, // PseudoVSADDU_VI_MF8_MASK |
25048 | 0U, // PseudoVSADDU_VV_M1 |
25049 | 0U, // PseudoVSADDU_VV_M1_MASK |
25050 | 0U, // PseudoVSADDU_VV_M2 |
25051 | 0U, // PseudoVSADDU_VV_M2_MASK |
25052 | 0U, // PseudoVSADDU_VV_M4 |
25053 | 0U, // PseudoVSADDU_VV_M4_MASK |
25054 | 0U, // PseudoVSADDU_VV_M8 |
25055 | 0U, // PseudoVSADDU_VV_M8_MASK |
25056 | 0U, // PseudoVSADDU_VV_MF2 |
25057 | 0U, // PseudoVSADDU_VV_MF2_MASK |
25058 | 0U, // PseudoVSADDU_VV_MF4 |
25059 | 0U, // PseudoVSADDU_VV_MF4_MASK |
25060 | 0U, // PseudoVSADDU_VV_MF8 |
25061 | 0U, // PseudoVSADDU_VV_MF8_MASK |
25062 | 0U, // PseudoVSADDU_VX_M1 |
25063 | 0U, // PseudoVSADDU_VX_M1_MASK |
25064 | 0U, // PseudoVSADDU_VX_M2 |
25065 | 0U, // PseudoVSADDU_VX_M2_MASK |
25066 | 0U, // PseudoVSADDU_VX_M4 |
25067 | 0U, // PseudoVSADDU_VX_M4_MASK |
25068 | 0U, // PseudoVSADDU_VX_M8 |
25069 | 0U, // PseudoVSADDU_VX_M8_MASK |
25070 | 0U, // PseudoVSADDU_VX_MF2 |
25071 | 0U, // PseudoVSADDU_VX_MF2_MASK |
25072 | 0U, // PseudoVSADDU_VX_MF4 |
25073 | 0U, // PseudoVSADDU_VX_MF4_MASK |
25074 | 0U, // PseudoVSADDU_VX_MF8 |
25075 | 0U, // PseudoVSADDU_VX_MF8_MASK |
25076 | 0U, // PseudoVSADD_VI_M1 |
25077 | 0U, // PseudoVSADD_VI_M1_MASK |
25078 | 0U, // PseudoVSADD_VI_M2 |
25079 | 0U, // PseudoVSADD_VI_M2_MASK |
25080 | 0U, // PseudoVSADD_VI_M4 |
25081 | 0U, // PseudoVSADD_VI_M4_MASK |
25082 | 0U, // PseudoVSADD_VI_M8 |
25083 | 0U, // PseudoVSADD_VI_M8_MASK |
25084 | 0U, // PseudoVSADD_VI_MF2 |
25085 | 0U, // PseudoVSADD_VI_MF2_MASK |
25086 | 0U, // PseudoVSADD_VI_MF4 |
25087 | 0U, // PseudoVSADD_VI_MF4_MASK |
25088 | 0U, // PseudoVSADD_VI_MF8 |
25089 | 0U, // PseudoVSADD_VI_MF8_MASK |
25090 | 0U, // PseudoVSADD_VV_M1 |
25091 | 0U, // PseudoVSADD_VV_M1_MASK |
25092 | 0U, // PseudoVSADD_VV_M2 |
25093 | 0U, // PseudoVSADD_VV_M2_MASK |
25094 | 0U, // PseudoVSADD_VV_M4 |
25095 | 0U, // PseudoVSADD_VV_M4_MASK |
25096 | 0U, // PseudoVSADD_VV_M8 |
25097 | 0U, // PseudoVSADD_VV_M8_MASK |
25098 | 0U, // PseudoVSADD_VV_MF2 |
25099 | 0U, // PseudoVSADD_VV_MF2_MASK |
25100 | 0U, // PseudoVSADD_VV_MF4 |
25101 | 0U, // PseudoVSADD_VV_MF4_MASK |
25102 | 0U, // PseudoVSADD_VV_MF8 |
25103 | 0U, // PseudoVSADD_VV_MF8_MASK |
25104 | 0U, // PseudoVSADD_VX_M1 |
25105 | 0U, // PseudoVSADD_VX_M1_MASK |
25106 | 0U, // PseudoVSADD_VX_M2 |
25107 | 0U, // PseudoVSADD_VX_M2_MASK |
25108 | 0U, // PseudoVSADD_VX_M4 |
25109 | 0U, // PseudoVSADD_VX_M4_MASK |
25110 | 0U, // PseudoVSADD_VX_M8 |
25111 | 0U, // PseudoVSADD_VX_M8_MASK |
25112 | 0U, // PseudoVSADD_VX_MF2 |
25113 | 0U, // PseudoVSADD_VX_MF2_MASK |
25114 | 0U, // PseudoVSADD_VX_MF4 |
25115 | 0U, // PseudoVSADD_VX_MF4_MASK |
25116 | 0U, // PseudoVSADD_VX_MF8 |
25117 | 0U, // PseudoVSADD_VX_MF8_MASK |
25118 | 0U, // PseudoVSBC_VVM_M1 |
25119 | 0U, // PseudoVSBC_VVM_M2 |
25120 | 0U, // PseudoVSBC_VVM_M4 |
25121 | 0U, // PseudoVSBC_VVM_M8 |
25122 | 0U, // PseudoVSBC_VVM_MF2 |
25123 | 0U, // PseudoVSBC_VVM_MF4 |
25124 | 0U, // PseudoVSBC_VVM_MF8 |
25125 | 0U, // PseudoVSBC_VXM_M1 |
25126 | 0U, // PseudoVSBC_VXM_M2 |
25127 | 0U, // PseudoVSBC_VXM_M4 |
25128 | 0U, // PseudoVSBC_VXM_M8 |
25129 | 0U, // PseudoVSBC_VXM_MF2 |
25130 | 0U, // PseudoVSBC_VXM_MF4 |
25131 | 0U, // PseudoVSBC_VXM_MF8 |
25132 | 0U, // PseudoVSE16_V_M1 |
25133 | 0U, // PseudoVSE16_V_M1_MASK |
25134 | 0U, // PseudoVSE16_V_M2 |
25135 | 0U, // PseudoVSE16_V_M2_MASK |
25136 | 0U, // PseudoVSE16_V_M4 |
25137 | 0U, // PseudoVSE16_V_M4_MASK |
25138 | 0U, // PseudoVSE16_V_M8 |
25139 | 0U, // PseudoVSE16_V_M8_MASK |
25140 | 0U, // PseudoVSE16_V_MF2 |
25141 | 0U, // PseudoVSE16_V_MF2_MASK |
25142 | 0U, // PseudoVSE16_V_MF4 |
25143 | 0U, // PseudoVSE16_V_MF4_MASK |
25144 | 0U, // PseudoVSE32_V_M1 |
25145 | 0U, // PseudoVSE32_V_M1_MASK |
25146 | 0U, // PseudoVSE32_V_M2 |
25147 | 0U, // PseudoVSE32_V_M2_MASK |
25148 | 0U, // PseudoVSE32_V_M4 |
25149 | 0U, // PseudoVSE32_V_M4_MASK |
25150 | 0U, // PseudoVSE32_V_M8 |
25151 | 0U, // PseudoVSE32_V_M8_MASK |
25152 | 0U, // PseudoVSE32_V_MF2 |
25153 | 0U, // PseudoVSE32_V_MF2_MASK |
25154 | 0U, // PseudoVSE64_V_M1 |
25155 | 0U, // PseudoVSE64_V_M1_MASK |
25156 | 0U, // PseudoVSE64_V_M2 |
25157 | 0U, // PseudoVSE64_V_M2_MASK |
25158 | 0U, // PseudoVSE64_V_M4 |
25159 | 0U, // PseudoVSE64_V_M4_MASK |
25160 | 0U, // PseudoVSE64_V_M8 |
25161 | 0U, // PseudoVSE64_V_M8_MASK |
25162 | 0U, // PseudoVSE8_V_M1 |
25163 | 0U, // PseudoVSE8_V_M1_MASK |
25164 | 0U, // PseudoVSE8_V_M2 |
25165 | 0U, // PseudoVSE8_V_M2_MASK |
25166 | 0U, // PseudoVSE8_V_M4 |
25167 | 0U, // PseudoVSE8_V_M4_MASK |
25168 | 0U, // PseudoVSE8_V_M8 |
25169 | 0U, // PseudoVSE8_V_M8_MASK |
25170 | 0U, // PseudoVSE8_V_MF2 |
25171 | 0U, // PseudoVSE8_V_MF2_MASK |
25172 | 0U, // PseudoVSE8_V_MF4 |
25173 | 0U, // PseudoVSE8_V_MF4_MASK |
25174 | 0U, // PseudoVSE8_V_MF8 |
25175 | 0U, // PseudoVSE8_V_MF8_MASK |
25176 | 0U, // PseudoVSETIVLI |
25177 | 0U, // PseudoVSETVLI |
25178 | 0U, // PseudoVSETVLIX0 |
25179 | 0U, // PseudoVSETVLIX0X0 |
25180 | 0U, // PseudoVSEXT_VF2_M1 |
25181 | 0U, // PseudoVSEXT_VF2_M1_MASK |
25182 | 0U, // PseudoVSEXT_VF2_M2 |
25183 | 0U, // PseudoVSEXT_VF2_M2_MASK |
25184 | 0U, // PseudoVSEXT_VF2_M4 |
25185 | 0U, // PseudoVSEXT_VF2_M4_MASK |
25186 | 0U, // PseudoVSEXT_VF2_M8 |
25187 | 0U, // PseudoVSEXT_VF2_M8_MASK |
25188 | 0U, // PseudoVSEXT_VF2_MF2 |
25189 | 0U, // PseudoVSEXT_VF2_MF2_MASK |
25190 | 0U, // PseudoVSEXT_VF2_MF4 |
25191 | 0U, // PseudoVSEXT_VF2_MF4_MASK |
25192 | 0U, // PseudoVSEXT_VF4_M1 |
25193 | 0U, // PseudoVSEXT_VF4_M1_MASK |
25194 | 0U, // PseudoVSEXT_VF4_M2 |
25195 | 0U, // PseudoVSEXT_VF4_M2_MASK |
25196 | 0U, // PseudoVSEXT_VF4_M4 |
25197 | 0U, // PseudoVSEXT_VF4_M4_MASK |
25198 | 0U, // PseudoVSEXT_VF4_M8 |
25199 | 0U, // PseudoVSEXT_VF4_M8_MASK |
25200 | 0U, // PseudoVSEXT_VF4_MF2 |
25201 | 0U, // PseudoVSEXT_VF4_MF2_MASK |
25202 | 0U, // PseudoVSEXT_VF8_M1 |
25203 | 0U, // PseudoVSEXT_VF8_M1_MASK |
25204 | 0U, // PseudoVSEXT_VF8_M2 |
25205 | 0U, // PseudoVSEXT_VF8_M2_MASK |
25206 | 0U, // PseudoVSEXT_VF8_M4 |
25207 | 0U, // PseudoVSEXT_VF8_M4_MASK |
25208 | 0U, // PseudoVSEXT_VF8_M8 |
25209 | 0U, // PseudoVSEXT_VF8_M8_MASK |
25210 | 0U, // PseudoVSHA2CH_VV_M1 |
25211 | 0U, // PseudoVSHA2CH_VV_M2 |
25212 | 0U, // PseudoVSHA2CH_VV_M4 |
25213 | 0U, // PseudoVSHA2CH_VV_M8 |
25214 | 0U, // PseudoVSHA2CH_VV_MF2 |
25215 | 0U, // PseudoVSHA2CL_VV_M1 |
25216 | 0U, // PseudoVSHA2CL_VV_M2 |
25217 | 0U, // PseudoVSHA2CL_VV_M4 |
25218 | 0U, // PseudoVSHA2CL_VV_M8 |
25219 | 0U, // PseudoVSHA2CL_VV_MF2 |
25220 | 0U, // PseudoVSHA2MS_VV_M1_E32 |
25221 | 0U, // PseudoVSHA2MS_VV_M1_E64 |
25222 | 0U, // PseudoVSHA2MS_VV_M2_E32 |
25223 | 0U, // PseudoVSHA2MS_VV_M2_E64 |
25224 | 0U, // PseudoVSHA2MS_VV_M4_E32 |
25225 | 0U, // PseudoVSHA2MS_VV_M4_E64 |
25226 | 0U, // PseudoVSHA2MS_VV_M8_E32 |
25227 | 0U, // PseudoVSHA2MS_VV_M8_E64 |
25228 | 0U, // PseudoVSHA2MS_VV_MF2_E32 |
25229 | 0U, // PseudoVSLIDE1DOWN_VX_M1 |
25230 | 0U, // PseudoVSLIDE1DOWN_VX_M1_MASK |
25231 | 0U, // PseudoVSLIDE1DOWN_VX_M2 |
25232 | 0U, // PseudoVSLIDE1DOWN_VX_M2_MASK |
25233 | 0U, // PseudoVSLIDE1DOWN_VX_M4 |
25234 | 0U, // PseudoVSLIDE1DOWN_VX_M4_MASK |
25235 | 0U, // PseudoVSLIDE1DOWN_VX_M8 |
25236 | 0U, // PseudoVSLIDE1DOWN_VX_M8_MASK |
25237 | 0U, // PseudoVSLIDE1DOWN_VX_MF2 |
25238 | 0U, // PseudoVSLIDE1DOWN_VX_MF2_MASK |
25239 | 0U, // PseudoVSLIDE1DOWN_VX_MF4 |
25240 | 0U, // PseudoVSLIDE1DOWN_VX_MF4_MASK |
25241 | 0U, // PseudoVSLIDE1DOWN_VX_MF8 |
25242 | 0U, // PseudoVSLIDE1DOWN_VX_MF8_MASK |
25243 | 0U, // PseudoVSLIDE1UP_VX_M1 |
25244 | 0U, // PseudoVSLIDE1UP_VX_M1_MASK |
25245 | 0U, // PseudoVSLIDE1UP_VX_M2 |
25246 | 0U, // PseudoVSLIDE1UP_VX_M2_MASK |
25247 | 0U, // PseudoVSLIDE1UP_VX_M4 |
25248 | 0U, // PseudoVSLIDE1UP_VX_M4_MASK |
25249 | 0U, // PseudoVSLIDE1UP_VX_M8 |
25250 | 0U, // PseudoVSLIDE1UP_VX_M8_MASK |
25251 | 0U, // PseudoVSLIDE1UP_VX_MF2 |
25252 | 0U, // PseudoVSLIDE1UP_VX_MF2_MASK |
25253 | 0U, // PseudoVSLIDE1UP_VX_MF4 |
25254 | 0U, // PseudoVSLIDE1UP_VX_MF4_MASK |
25255 | 0U, // PseudoVSLIDE1UP_VX_MF8 |
25256 | 0U, // PseudoVSLIDE1UP_VX_MF8_MASK |
25257 | 0U, // PseudoVSLIDEDOWN_VI_M1 |
25258 | 0U, // PseudoVSLIDEDOWN_VI_M1_MASK |
25259 | 0U, // PseudoVSLIDEDOWN_VI_M2 |
25260 | 0U, // PseudoVSLIDEDOWN_VI_M2_MASK |
25261 | 0U, // PseudoVSLIDEDOWN_VI_M4 |
25262 | 0U, // PseudoVSLIDEDOWN_VI_M4_MASK |
25263 | 0U, // PseudoVSLIDEDOWN_VI_M8 |
25264 | 0U, // PseudoVSLIDEDOWN_VI_M8_MASK |
25265 | 0U, // PseudoVSLIDEDOWN_VI_MF2 |
25266 | 0U, // PseudoVSLIDEDOWN_VI_MF2_MASK |
25267 | 0U, // PseudoVSLIDEDOWN_VI_MF4 |
25268 | 0U, // PseudoVSLIDEDOWN_VI_MF4_MASK |
25269 | 0U, // PseudoVSLIDEDOWN_VI_MF8 |
25270 | 0U, // PseudoVSLIDEDOWN_VI_MF8_MASK |
25271 | 0U, // PseudoVSLIDEDOWN_VX_M1 |
25272 | 0U, // PseudoVSLIDEDOWN_VX_M1_MASK |
25273 | 0U, // PseudoVSLIDEDOWN_VX_M2 |
25274 | 0U, // PseudoVSLIDEDOWN_VX_M2_MASK |
25275 | 0U, // PseudoVSLIDEDOWN_VX_M4 |
25276 | 0U, // PseudoVSLIDEDOWN_VX_M4_MASK |
25277 | 0U, // PseudoVSLIDEDOWN_VX_M8 |
25278 | 0U, // PseudoVSLIDEDOWN_VX_M8_MASK |
25279 | 0U, // PseudoVSLIDEDOWN_VX_MF2 |
25280 | 0U, // PseudoVSLIDEDOWN_VX_MF2_MASK |
25281 | 0U, // PseudoVSLIDEDOWN_VX_MF4 |
25282 | 0U, // PseudoVSLIDEDOWN_VX_MF4_MASK |
25283 | 0U, // PseudoVSLIDEDOWN_VX_MF8 |
25284 | 0U, // PseudoVSLIDEDOWN_VX_MF8_MASK |
25285 | 0U, // PseudoVSLIDEUP_VI_M1 |
25286 | 0U, // PseudoVSLIDEUP_VI_M1_MASK |
25287 | 0U, // PseudoVSLIDEUP_VI_M2 |
25288 | 0U, // PseudoVSLIDEUP_VI_M2_MASK |
25289 | 0U, // PseudoVSLIDEUP_VI_M4 |
25290 | 0U, // PseudoVSLIDEUP_VI_M4_MASK |
25291 | 0U, // PseudoVSLIDEUP_VI_M8 |
25292 | 0U, // PseudoVSLIDEUP_VI_M8_MASK |
25293 | 0U, // PseudoVSLIDEUP_VI_MF2 |
25294 | 0U, // PseudoVSLIDEUP_VI_MF2_MASK |
25295 | 0U, // PseudoVSLIDEUP_VI_MF4 |
25296 | 0U, // PseudoVSLIDEUP_VI_MF4_MASK |
25297 | 0U, // PseudoVSLIDEUP_VI_MF8 |
25298 | 0U, // PseudoVSLIDEUP_VI_MF8_MASK |
25299 | 0U, // PseudoVSLIDEUP_VX_M1 |
25300 | 0U, // PseudoVSLIDEUP_VX_M1_MASK |
25301 | 0U, // PseudoVSLIDEUP_VX_M2 |
25302 | 0U, // PseudoVSLIDEUP_VX_M2_MASK |
25303 | 0U, // PseudoVSLIDEUP_VX_M4 |
25304 | 0U, // PseudoVSLIDEUP_VX_M4_MASK |
25305 | 0U, // PseudoVSLIDEUP_VX_M8 |
25306 | 0U, // PseudoVSLIDEUP_VX_M8_MASK |
25307 | 0U, // PseudoVSLIDEUP_VX_MF2 |
25308 | 0U, // PseudoVSLIDEUP_VX_MF2_MASK |
25309 | 0U, // PseudoVSLIDEUP_VX_MF4 |
25310 | 0U, // PseudoVSLIDEUP_VX_MF4_MASK |
25311 | 0U, // PseudoVSLIDEUP_VX_MF8 |
25312 | 0U, // PseudoVSLIDEUP_VX_MF8_MASK |
25313 | 0U, // PseudoVSLL_VI_M1 |
25314 | 0U, // PseudoVSLL_VI_M1_MASK |
25315 | 0U, // PseudoVSLL_VI_M2 |
25316 | 0U, // PseudoVSLL_VI_M2_MASK |
25317 | 0U, // PseudoVSLL_VI_M4 |
25318 | 0U, // PseudoVSLL_VI_M4_MASK |
25319 | 0U, // PseudoVSLL_VI_M8 |
25320 | 0U, // PseudoVSLL_VI_M8_MASK |
25321 | 0U, // PseudoVSLL_VI_MF2 |
25322 | 0U, // PseudoVSLL_VI_MF2_MASK |
25323 | 0U, // PseudoVSLL_VI_MF4 |
25324 | 0U, // PseudoVSLL_VI_MF4_MASK |
25325 | 0U, // PseudoVSLL_VI_MF8 |
25326 | 0U, // PseudoVSLL_VI_MF8_MASK |
25327 | 0U, // PseudoVSLL_VV_M1 |
25328 | 0U, // PseudoVSLL_VV_M1_MASK |
25329 | 0U, // PseudoVSLL_VV_M2 |
25330 | 0U, // PseudoVSLL_VV_M2_MASK |
25331 | 0U, // PseudoVSLL_VV_M4 |
25332 | 0U, // PseudoVSLL_VV_M4_MASK |
25333 | 0U, // PseudoVSLL_VV_M8 |
25334 | 0U, // PseudoVSLL_VV_M8_MASK |
25335 | 0U, // PseudoVSLL_VV_MF2 |
25336 | 0U, // PseudoVSLL_VV_MF2_MASK |
25337 | 0U, // PseudoVSLL_VV_MF4 |
25338 | 0U, // PseudoVSLL_VV_MF4_MASK |
25339 | 0U, // PseudoVSLL_VV_MF8 |
25340 | 0U, // PseudoVSLL_VV_MF8_MASK |
25341 | 0U, // PseudoVSLL_VX_M1 |
25342 | 0U, // PseudoVSLL_VX_M1_MASK |
25343 | 0U, // PseudoVSLL_VX_M2 |
25344 | 0U, // PseudoVSLL_VX_M2_MASK |
25345 | 0U, // PseudoVSLL_VX_M4 |
25346 | 0U, // PseudoVSLL_VX_M4_MASK |
25347 | 0U, // PseudoVSLL_VX_M8 |
25348 | 0U, // PseudoVSLL_VX_M8_MASK |
25349 | 0U, // PseudoVSLL_VX_MF2 |
25350 | 0U, // PseudoVSLL_VX_MF2_MASK |
25351 | 0U, // PseudoVSLL_VX_MF4 |
25352 | 0U, // PseudoVSLL_VX_MF4_MASK |
25353 | 0U, // PseudoVSLL_VX_MF8 |
25354 | 0U, // PseudoVSLL_VX_MF8_MASK |
25355 | 0U, // PseudoVSM3C_VI_M1 |
25356 | 0U, // PseudoVSM3C_VI_M2 |
25357 | 0U, // PseudoVSM3C_VI_M4 |
25358 | 0U, // PseudoVSM3C_VI_M8 |
25359 | 0U, // PseudoVSM3C_VI_MF2 |
25360 | 0U, // PseudoVSM3ME_VV_M1 |
25361 | 0U, // PseudoVSM3ME_VV_M2 |
25362 | 0U, // PseudoVSM3ME_VV_M4 |
25363 | 0U, // PseudoVSM3ME_VV_M8 |
25364 | 0U, // PseudoVSM3ME_VV_MF2 |
25365 | 0U, // PseudoVSM4K_VI_M1 |
25366 | 0U, // PseudoVSM4K_VI_M2 |
25367 | 0U, // PseudoVSM4K_VI_M4 |
25368 | 0U, // PseudoVSM4K_VI_M8 |
25369 | 0U, // PseudoVSM4K_VI_MF2 |
25370 | 0U, // PseudoVSM4R_VS_M1_M1 |
25371 | 0U, // PseudoVSM4R_VS_M1_MF2 |
25372 | 0U, // PseudoVSM4R_VS_M1_MF4 |
25373 | 0U, // PseudoVSM4R_VS_M1_MF8 |
25374 | 0U, // PseudoVSM4R_VS_M2_M1 |
25375 | 0U, // PseudoVSM4R_VS_M2_M2 |
25376 | 0U, // PseudoVSM4R_VS_M2_MF2 |
25377 | 0U, // PseudoVSM4R_VS_M2_MF4 |
25378 | 0U, // PseudoVSM4R_VS_M2_MF8 |
25379 | 0U, // PseudoVSM4R_VS_M4_M1 |
25380 | 0U, // PseudoVSM4R_VS_M4_M2 |
25381 | 0U, // PseudoVSM4R_VS_M4_M4 |
25382 | 0U, // PseudoVSM4R_VS_M4_MF2 |
25383 | 0U, // PseudoVSM4R_VS_M4_MF4 |
25384 | 0U, // PseudoVSM4R_VS_M4_MF8 |
25385 | 0U, // PseudoVSM4R_VS_M8_M1 |
25386 | 0U, // PseudoVSM4R_VS_M8_M2 |
25387 | 0U, // PseudoVSM4R_VS_M8_M4 |
25388 | 0U, // PseudoVSM4R_VS_M8_MF2 |
25389 | 0U, // PseudoVSM4R_VS_M8_MF4 |
25390 | 0U, // PseudoVSM4R_VS_M8_MF8 |
25391 | 0U, // PseudoVSM4R_VS_MF2_MF2 |
25392 | 0U, // PseudoVSM4R_VS_MF2_MF4 |
25393 | 0U, // PseudoVSM4R_VS_MF2_MF8 |
25394 | 0U, // PseudoVSM4R_VV_M1 |
25395 | 0U, // PseudoVSM4R_VV_M2 |
25396 | 0U, // PseudoVSM4R_VV_M4 |
25397 | 0U, // PseudoVSM4R_VV_M8 |
25398 | 0U, // PseudoVSM4R_VV_MF2 |
25399 | 0U, // PseudoVSMUL_VV_M1 |
25400 | 0U, // PseudoVSMUL_VV_M1_MASK |
25401 | 0U, // PseudoVSMUL_VV_M2 |
25402 | 0U, // PseudoVSMUL_VV_M2_MASK |
25403 | 0U, // PseudoVSMUL_VV_M4 |
25404 | 0U, // PseudoVSMUL_VV_M4_MASK |
25405 | 0U, // PseudoVSMUL_VV_M8 |
25406 | 0U, // PseudoVSMUL_VV_M8_MASK |
25407 | 0U, // PseudoVSMUL_VV_MF2 |
25408 | 0U, // PseudoVSMUL_VV_MF2_MASK |
25409 | 0U, // PseudoVSMUL_VV_MF4 |
25410 | 0U, // PseudoVSMUL_VV_MF4_MASK |
25411 | 0U, // PseudoVSMUL_VV_MF8 |
25412 | 0U, // PseudoVSMUL_VV_MF8_MASK |
25413 | 0U, // PseudoVSMUL_VX_M1 |
25414 | 0U, // PseudoVSMUL_VX_M1_MASK |
25415 | 0U, // PseudoVSMUL_VX_M2 |
25416 | 0U, // PseudoVSMUL_VX_M2_MASK |
25417 | 0U, // PseudoVSMUL_VX_M4 |
25418 | 0U, // PseudoVSMUL_VX_M4_MASK |
25419 | 0U, // PseudoVSMUL_VX_M8 |
25420 | 0U, // PseudoVSMUL_VX_M8_MASK |
25421 | 0U, // PseudoVSMUL_VX_MF2 |
25422 | 0U, // PseudoVSMUL_VX_MF2_MASK |
25423 | 0U, // PseudoVSMUL_VX_MF4 |
25424 | 0U, // PseudoVSMUL_VX_MF4_MASK |
25425 | 0U, // PseudoVSMUL_VX_MF8 |
25426 | 0U, // PseudoVSMUL_VX_MF8_MASK |
25427 | 0U, // PseudoVSM_V_B1 |
25428 | 0U, // PseudoVSM_V_B16 |
25429 | 0U, // PseudoVSM_V_B2 |
25430 | 0U, // PseudoVSM_V_B32 |
25431 | 0U, // PseudoVSM_V_B4 |
25432 | 0U, // PseudoVSM_V_B64 |
25433 | 0U, // PseudoVSM_V_B8 |
25434 | 0U, // PseudoVSOXEI16_V_M1_M1 |
25435 | 0U, // PseudoVSOXEI16_V_M1_M1_MASK |
25436 | 0U, // PseudoVSOXEI16_V_M1_M2 |
25437 | 0U, // PseudoVSOXEI16_V_M1_M2_MASK |
25438 | 0U, // PseudoVSOXEI16_V_M1_M4 |
25439 | 0U, // PseudoVSOXEI16_V_M1_M4_MASK |
25440 | 0U, // PseudoVSOXEI16_V_M1_MF2 |
25441 | 0U, // PseudoVSOXEI16_V_M1_MF2_MASK |
25442 | 0U, // PseudoVSOXEI16_V_M2_M1 |
25443 | 0U, // PseudoVSOXEI16_V_M2_M1_MASK |
25444 | 0U, // PseudoVSOXEI16_V_M2_M2 |
25445 | 0U, // PseudoVSOXEI16_V_M2_M2_MASK |
25446 | 0U, // PseudoVSOXEI16_V_M2_M4 |
25447 | 0U, // PseudoVSOXEI16_V_M2_M4_MASK |
25448 | 0U, // PseudoVSOXEI16_V_M2_M8 |
25449 | 0U, // PseudoVSOXEI16_V_M2_M8_MASK |
25450 | 0U, // PseudoVSOXEI16_V_M4_M2 |
25451 | 0U, // PseudoVSOXEI16_V_M4_M2_MASK |
25452 | 0U, // PseudoVSOXEI16_V_M4_M4 |
25453 | 0U, // PseudoVSOXEI16_V_M4_M4_MASK |
25454 | 0U, // PseudoVSOXEI16_V_M4_M8 |
25455 | 0U, // PseudoVSOXEI16_V_M4_M8_MASK |
25456 | 0U, // PseudoVSOXEI16_V_M8_M4 |
25457 | 0U, // PseudoVSOXEI16_V_M8_M4_MASK |
25458 | 0U, // PseudoVSOXEI16_V_M8_M8 |
25459 | 0U, // PseudoVSOXEI16_V_M8_M8_MASK |
25460 | 0U, // PseudoVSOXEI16_V_MF2_M1 |
25461 | 0U, // PseudoVSOXEI16_V_MF2_M1_MASK |
25462 | 0U, // PseudoVSOXEI16_V_MF2_M2 |
25463 | 0U, // PseudoVSOXEI16_V_MF2_M2_MASK |
25464 | 0U, // PseudoVSOXEI16_V_MF2_MF2 |
25465 | 0U, // PseudoVSOXEI16_V_MF2_MF2_MASK |
25466 | 0U, // PseudoVSOXEI16_V_MF2_MF4 |
25467 | 0U, // PseudoVSOXEI16_V_MF2_MF4_MASK |
25468 | 0U, // PseudoVSOXEI16_V_MF4_M1 |
25469 | 0U, // PseudoVSOXEI16_V_MF4_M1_MASK |
25470 | 0U, // PseudoVSOXEI16_V_MF4_MF2 |
25471 | 0U, // PseudoVSOXEI16_V_MF4_MF2_MASK |
25472 | 0U, // PseudoVSOXEI16_V_MF4_MF4 |
25473 | 0U, // PseudoVSOXEI16_V_MF4_MF4_MASK |
25474 | 0U, // PseudoVSOXEI16_V_MF4_MF8 |
25475 | 0U, // PseudoVSOXEI16_V_MF4_MF8_MASK |
25476 | 0U, // PseudoVSOXEI32_V_M1_M1 |
25477 | 0U, // PseudoVSOXEI32_V_M1_M1_MASK |
25478 | 0U, // PseudoVSOXEI32_V_M1_M2 |
25479 | 0U, // PseudoVSOXEI32_V_M1_M2_MASK |
25480 | 0U, // PseudoVSOXEI32_V_M1_MF2 |
25481 | 0U, // PseudoVSOXEI32_V_M1_MF2_MASK |
25482 | 0U, // PseudoVSOXEI32_V_M1_MF4 |
25483 | 0U, // PseudoVSOXEI32_V_M1_MF4_MASK |
25484 | 0U, // PseudoVSOXEI32_V_M2_M1 |
25485 | 0U, // PseudoVSOXEI32_V_M2_M1_MASK |
25486 | 0U, // PseudoVSOXEI32_V_M2_M2 |
25487 | 0U, // PseudoVSOXEI32_V_M2_M2_MASK |
25488 | 0U, // PseudoVSOXEI32_V_M2_M4 |
25489 | 0U, // PseudoVSOXEI32_V_M2_M4_MASK |
25490 | 0U, // PseudoVSOXEI32_V_M2_MF2 |
25491 | 0U, // PseudoVSOXEI32_V_M2_MF2_MASK |
25492 | 0U, // PseudoVSOXEI32_V_M4_M1 |
25493 | 0U, // PseudoVSOXEI32_V_M4_M1_MASK |
25494 | 0U, // PseudoVSOXEI32_V_M4_M2 |
25495 | 0U, // PseudoVSOXEI32_V_M4_M2_MASK |
25496 | 0U, // PseudoVSOXEI32_V_M4_M4 |
25497 | 0U, // PseudoVSOXEI32_V_M4_M4_MASK |
25498 | 0U, // PseudoVSOXEI32_V_M4_M8 |
25499 | 0U, // PseudoVSOXEI32_V_M4_M8_MASK |
25500 | 0U, // PseudoVSOXEI32_V_M8_M2 |
25501 | 0U, // PseudoVSOXEI32_V_M8_M2_MASK |
25502 | 0U, // PseudoVSOXEI32_V_M8_M4 |
25503 | 0U, // PseudoVSOXEI32_V_M8_M4_MASK |
25504 | 0U, // PseudoVSOXEI32_V_M8_M8 |
25505 | 0U, // PseudoVSOXEI32_V_M8_M8_MASK |
25506 | 0U, // PseudoVSOXEI32_V_MF2_M1 |
25507 | 0U, // PseudoVSOXEI32_V_MF2_M1_MASK |
25508 | 0U, // PseudoVSOXEI32_V_MF2_MF2 |
25509 | 0U, // PseudoVSOXEI32_V_MF2_MF2_MASK |
25510 | 0U, // PseudoVSOXEI32_V_MF2_MF4 |
25511 | 0U, // PseudoVSOXEI32_V_MF2_MF4_MASK |
25512 | 0U, // PseudoVSOXEI32_V_MF2_MF8 |
25513 | 0U, // PseudoVSOXEI32_V_MF2_MF8_MASK |
25514 | 0U, // PseudoVSOXEI64_V_M1_M1 |
25515 | 0U, // PseudoVSOXEI64_V_M1_M1_MASK |
25516 | 0U, // PseudoVSOXEI64_V_M1_MF2 |
25517 | 0U, // PseudoVSOXEI64_V_M1_MF2_MASK |
25518 | 0U, // PseudoVSOXEI64_V_M1_MF4 |
25519 | 0U, // PseudoVSOXEI64_V_M1_MF4_MASK |
25520 | 0U, // PseudoVSOXEI64_V_M1_MF8 |
25521 | 0U, // PseudoVSOXEI64_V_M1_MF8_MASK |
25522 | 0U, // PseudoVSOXEI64_V_M2_M1 |
25523 | 0U, // PseudoVSOXEI64_V_M2_M1_MASK |
25524 | 0U, // PseudoVSOXEI64_V_M2_M2 |
25525 | 0U, // PseudoVSOXEI64_V_M2_M2_MASK |
25526 | 0U, // PseudoVSOXEI64_V_M2_MF2 |
25527 | 0U, // PseudoVSOXEI64_V_M2_MF2_MASK |
25528 | 0U, // PseudoVSOXEI64_V_M2_MF4 |
25529 | 0U, // PseudoVSOXEI64_V_M2_MF4_MASK |
25530 | 0U, // PseudoVSOXEI64_V_M4_M1 |
25531 | 0U, // PseudoVSOXEI64_V_M4_M1_MASK |
25532 | 0U, // PseudoVSOXEI64_V_M4_M2 |
25533 | 0U, // PseudoVSOXEI64_V_M4_M2_MASK |
25534 | 0U, // PseudoVSOXEI64_V_M4_M4 |
25535 | 0U, // PseudoVSOXEI64_V_M4_M4_MASK |
25536 | 0U, // PseudoVSOXEI64_V_M4_MF2 |
25537 | 0U, // PseudoVSOXEI64_V_M4_MF2_MASK |
25538 | 0U, // PseudoVSOXEI64_V_M8_M1 |
25539 | 0U, // PseudoVSOXEI64_V_M8_M1_MASK |
25540 | 0U, // PseudoVSOXEI64_V_M8_M2 |
25541 | 0U, // PseudoVSOXEI64_V_M8_M2_MASK |
25542 | 0U, // PseudoVSOXEI64_V_M8_M4 |
25543 | 0U, // PseudoVSOXEI64_V_M8_M4_MASK |
25544 | 0U, // PseudoVSOXEI64_V_M8_M8 |
25545 | 0U, // PseudoVSOXEI64_V_M8_M8_MASK |
25546 | 0U, // PseudoVSOXEI8_V_M1_M1 |
25547 | 0U, // PseudoVSOXEI8_V_M1_M1_MASK |
25548 | 0U, // PseudoVSOXEI8_V_M1_M2 |
25549 | 0U, // PseudoVSOXEI8_V_M1_M2_MASK |
25550 | 0U, // PseudoVSOXEI8_V_M1_M4 |
25551 | 0U, // PseudoVSOXEI8_V_M1_M4_MASK |
25552 | 0U, // PseudoVSOXEI8_V_M1_M8 |
25553 | 0U, // PseudoVSOXEI8_V_M1_M8_MASK |
25554 | 0U, // PseudoVSOXEI8_V_M2_M2 |
25555 | 0U, // PseudoVSOXEI8_V_M2_M2_MASK |
25556 | 0U, // PseudoVSOXEI8_V_M2_M4 |
25557 | 0U, // PseudoVSOXEI8_V_M2_M4_MASK |
25558 | 0U, // PseudoVSOXEI8_V_M2_M8 |
25559 | 0U, // PseudoVSOXEI8_V_M2_M8_MASK |
25560 | 0U, // PseudoVSOXEI8_V_M4_M4 |
25561 | 0U, // PseudoVSOXEI8_V_M4_M4_MASK |
25562 | 0U, // PseudoVSOXEI8_V_M4_M8 |
25563 | 0U, // PseudoVSOXEI8_V_M4_M8_MASK |
25564 | 0U, // PseudoVSOXEI8_V_M8_M8 |
25565 | 0U, // PseudoVSOXEI8_V_M8_M8_MASK |
25566 | 0U, // PseudoVSOXEI8_V_MF2_M1 |
25567 | 0U, // PseudoVSOXEI8_V_MF2_M1_MASK |
25568 | 0U, // PseudoVSOXEI8_V_MF2_M2 |
25569 | 0U, // PseudoVSOXEI8_V_MF2_M2_MASK |
25570 | 0U, // PseudoVSOXEI8_V_MF2_M4 |
25571 | 0U, // PseudoVSOXEI8_V_MF2_M4_MASK |
25572 | 0U, // PseudoVSOXEI8_V_MF2_MF2 |
25573 | 0U, // PseudoVSOXEI8_V_MF2_MF2_MASK |
25574 | 0U, // PseudoVSOXEI8_V_MF4_M1 |
25575 | 0U, // PseudoVSOXEI8_V_MF4_M1_MASK |
25576 | 0U, // PseudoVSOXEI8_V_MF4_M2 |
25577 | 0U, // PseudoVSOXEI8_V_MF4_M2_MASK |
25578 | 0U, // PseudoVSOXEI8_V_MF4_MF2 |
25579 | 0U, // PseudoVSOXEI8_V_MF4_MF2_MASK |
25580 | 0U, // PseudoVSOXEI8_V_MF4_MF4 |
25581 | 0U, // PseudoVSOXEI8_V_MF4_MF4_MASK |
25582 | 0U, // PseudoVSOXEI8_V_MF8_M1 |
25583 | 0U, // PseudoVSOXEI8_V_MF8_M1_MASK |
25584 | 0U, // PseudoVSOXEI8_V_MF8_MF2 |
25585 | 0U, // PseudoVSOXEI8_V_MF8_MF2_MASK |
25586 | 0U, // PseudoVSOXEI8_V_MF8_MF4 |
25587 | 0U, // PseudoVSOXEI8_V_MF8_MF4_MASK |
25588 | 0U, // PseudoVSOXEI8_V_MF8_MF8 |
25589 | 0U, // PseudoVSOXEI8_V_MF8_MF8_MASK |
25590 | 0U, // PseudoVSOXSEG2EI16_V_M1_M1 |
25591 | 0U, // PseudoVSOXSEG2EI16_V_M1_M1_MASK |
25592 | 0U, // PseudoVSOXSEG2EI16_V_M1_M2 |
25593 | 0U, // PseudoVSOXSEG2EI16_V_M1_M2_MASK |
25594 | 0U, // PseudoVSOXSEG2EI16_V_M1_M4 |
25595 | 0U, // PseudoVSOXSEG2EI16_V_M1_M4_MASK |
25596 | 0U, // PseudoVSOXSEG2EI16_V_M1_MF2 |
25597 | 0U, // PseudoVSOXSEG2EI16_V_M1_MF2_MASK |
25598 | 0U, // PseudoVSOXSEG2EI16_V_M2_M1 |
25599 | 0U, // PseudoVSOXSEG2EI16_V_M2_M1_MASK |
25600 | 0U, // PseudoVSOXSEG2EI16_V_M2_M2 |
25601 | 0U, // PseudoVSOXSEG2EI16_V_M2_M2_MASK |
25602 | 0U, // PseudoVSOXSEG2EI16_V_M2_M4 |
25603 | 0U, // PseudoVSOXSEG2EI16_V_M2_M4_MASK |
25604 | 0U, // PseudoVSOXSEG2EI16_V_M4_M2 |
25605 | 0U, // PseudoVSOXSEG2EI16_V_M4_M2_MASK |
25606 | 0U, // PseudoVSOXSEG2EI16_V_M4_M4 |
25607 | 0U, // PseudoVSOXSEG2EI16_V_M4_M4_MASK |
25608 | 0U, // PseudoVSOXSEG2EI16_V_M8_M4 |
25609 | 0U, // PseudoVSOXSEG2EI16_V_M8_M4_MASK |
25610 | 0U, // PseudoVSOXSEG2EI16_V_MF2_M1 |
25611 | 0U, // PseudoVSOXSEG2EI16_V_MF2_M1_MASK |
25612 | 0U, // PseudoVSOXSEG2EI16_V_MF2_M2 |
25613 | 0U, // PseudoVSOXSEG2EI16_V_MF2_M2_MASK |
25614 | 0U, // PseudoVSOXSEG2EI16_V_MF2_MF2 |
25615 | 0U, // PseudoVSOXSEG2EI16_V_MF2_MF2_MASK |
25616 | 0U, // PseudoVSOXSEG2EI16_V_MF2_MF4 |
25617 | 0U, // PseudoVSOXSEG2EI16_V_MF2_MF4_MASK |
25618 | 0U, // PseudoVSOXSEG2EI16_V_MF4_M1 |
25619 | 0U, // PseudoVSOXSEG2EI16_V_MF4_M1_MASK |
25620 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF2 |
25621 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF2_MASK |
25622 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF4 |
25623 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF4_MASK |
25624 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF8 |
25625 | 0U, // PseudoVSOXSEG2EI16_V_MF4_MF8_MASK |
25626 | 0U, // PseudoVSOXSEG2EI32_V_M1_M1 |
25627 | 0U, // PseudoVSOXSEG2EI32_V_M1_M1_MASK |
25628 | 0U, // PseudoVSOXSEG2EI32_V_M1_M2 |
25629 | 0U, // PseudoVSOXSEG2EI32_V_M1_M2_MASK |
25630 | 0U, // PseudoVSOXSEG2EI32_V_M1_MF2 |
25631 | 0U, // PseudoVSOXSEG2EI32_V_M1_MF2_MASK |
25632 | 0U, // PseudoVSOXSEG2EI32_V_M1_MF4 |
25633 | 0U, // PseudoVSOXSEG2EI32_V_M1_MF4_MASK |
25634 | 0U, // PseudoVSOXSEG2EI32_V_M2_M1 |
25635 | 0U, // PseudoVSOXSEG2EI32_V_M2_M1_MASK |
25636 | 0U, // PseudoVSOXSEG2EI32_V_M2_M2 |
25637 | 0U, // PseudoVSOXSEG2EI32_V_M2_M2_MASK |
25638 | 0U, // PseudoVSOXSEG2EI32_V_M2_M4 |
25639 | 0U, // PseudoVSOXSEG2EI32_V_M2_M4_MASK |
25640 | 0U, // PseudoVSOXSEG2EI32_V_M2_MF2 |
25641 | 0U, // PseudoVSOXSEG2EI32_V_M2_MF2_MASK |
25642 | 0U, // PseudoVSOXSEG2EI32_V_M4_M1 |
25643 | 0U, // PseudoVSOXSEG2EI32_V_M4_M1_MASK |
25644 | 0U, // PseudoVSOXSEG2EI32_V_M4_M2 |
25645 | 0U, // PseudoVSOXSEG2EI32_V_M4_M2_MASK |
25646 | 0U, // PseudoVSOXSEG2EI32_V_M4_M4 |
25647 | 0U, // PseudoVSOXSEG2EI32_V_M4_M4_MASK |
25648 | 0U, // PseudoVSOXSEG2EI32_V_M8_M2 |
25649 | 0U, // PseudoVSOXSEG2EI32_V_M8_M2_MASK |
25650 | 0U, // PseudoVSOXSEG2EI32_V_M8_M4 |
25651 | 0U, // PseudoVSOXSEG2EI32_V_M8_M4_MASK |
25652 | 0U, // PseudoVSOXSEG2EI32_V_MF2_M1 |
25653 | 0U, // PseudoVSOXSEG2EI32_V_MF2_M1_MASK |
25654 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF2 |
25655 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF2_MASK |
25656 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF4 |
25657 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF4_MASK |
25658 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF8 |
25659 | 0U, // PseudoVSOXSEG2EI32_V_MF2_MF8_MASK |
25660 | 0U, // PseudoVSOXSEG2EI64_V_M1_M1 |
25661 | 0U, // PseudoVSOXSEG2EI64_V_M1_M1_MASK |
25662 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF2 |
25663 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF2_MASK |
25664 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF4 |
25665 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF4_MASK |
25666 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF8 |
25667 | 0U, // PseudoVSOXSEG2EI64_V_M1_MF8_MASK |
25668 | 0U, // PseudoVSOXSEG2EI64_V_M2_M1 |
25669 | 0U, // PseudoVSOXSEG2EI64_V_M2_M1_MASK |
25670 | 0U, // PseudoVSOXSEG2EI64_V_M2_M2 |
25671 | 0U, // PseudoVSOXSEG2EI64_V_M2_M2_MASK |
25672 | 0U, // PseudoVSOXSEG2EI64_V_M2_MF2 |
25673 | 0U, // PseudoVSOXSEG2EI64_V_M2_MF2_MASK |
25674 | 0U, // PseudoVSOXSEG2EI64_V_M2_MF4 |
25675 | 0U, // PseudoVSOXSEG2EI64_V_M2_MF4_MASK |
25676 | 0U, // PseudoVSOXSEG2EI64_V_M4_M1 |
25677 | 0U, // PseudoVSOXSEG2EI64_V_M4_M1_MASK |
25678 | 0U, // PseudoVSOXSEG2EI64_V_M4_M2 |
25679 | 0U, // PseudoVSOXSEG2EI64_V_M4_M2_MASK |
25680 | 0U, // PseudoVSOXSEG2EI64_V_M4_M4 |
25681 | 0U, // PseudoVSOXSEG2EI64_V_M4_M4_MASK |
25682 | 0U, // PseudoVSOXSEG2EI64_V_M4_MF2 |
25683 | 0U, // PseudoVSOXSEG2EI64_V_M4_MF2_MASK |
25684 | 0U, // PseudoVSOXSEG2EI64_V_M8_M1 |
25685 | 0U, // PseudoVSOXSEG2EI64_V_M8_M1_MASK |
25686 | 0U, // PseudoVSOXSEG2EI64_V_M8_M2 |
25687 | 0U, // PseudoVSOXSEG2EI64_V_M8_M2_MASK |
25688 | 0U, // PseudoVSOXSEG2EI64_V_M8_M4 |
25689 | 0U, // PseudoVSOXSEG2EI64_V_M8_M4_MASK |
25690 | 0U, // PseudoVSOXSEG2EI8_V_M1_M1 |
25691 | 0U, // PseudoVSOXSEG2EI8_V_M1_M1_MASK |
25692 | 0U, // PseudoVSOXSEG2EI8_V_M1_M2 |
25693 | 0U, // PseudoVSOXSEG2EI8_V_M1_M2_MASK |
25694 | 0U, // PseudoVSOXSEG2EI8_V_M1_M4 |
25695 | 0U, // PseudoVSOXSEG2EI8_V_M1_M4_MASK |
25696 | 0U, // PseudoVSOXSEG2EI8_V_M2_M2 |
25697 | 0U, // PseudoVSOXSEG2EI8_V_M2_M2_MASK |
25698 | 0U, // PseudoVSOXSEG2EI8_V_M2_M4 |
25699 | 0U, // PseudoVSOXSEG2EI8_V_M2_M4_MASK |
25700 | 0U, // PseudoVSOXSEG2EI8_V_M4_M4 |
25701 | 0U, // PseudoVSOXSEG2EI8_V_M4_M4_MASK |
25702 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M1 |
25703 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M1_MASK |
25704 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M2 |
25705 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M2_MASK |
25706 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M4 |
25707 | 0U, // PseudoVSOXSEG2EI8_V_MF2_M4_MASK |
25708 | 0U, // PseudoVSOXSEG2EI8_V_MF2_MF2 |
25709 | 0U, // PseudoVSOXSEG2EI8_V_MF2_MF2_MASK |
25710 | 0U, // PseudoVSOXSEG2EI8_V_MF4_M1 |
25711 | 0U, // PseudoVSOXSEG2EI8_V_MF4_M1_MASK |
25712 | 0U, // PseudoVSOXSEG2EI8_V_MF4_M2 |
25713 | 0U, // PseudoVSOXSEG2EI8_V_MF4_M2_MASK |
25714 | 0U, // PseudoVSOXSEG2EI8_V_MF4_MF2 |
25715 | 0U, // PseudoVSOXSEG2EI8_V_MF4_MF2_MASK |
25716 | 0U, // PseudoVSOXSEG2EI8_V_MF4_MF4 |
25717 | 0U, // PseudoVSOXSEG2EI8_V_MF4_MF4_MASK |
25718 | 0U, // PseudoVSOXSEG2EI8_V_MF8_M1 |
25719 | 0U, // PseudoVSOXSEG2EI8_V_MF8_M1_MASK |
25720 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF2 |
25721 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF2_MASK |
25722 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF4 |
25723 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF4_MASK |
25724 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF8 |
25725 | 0U, // PseudoVSOXSEG2EI8_V_MF8_MF8_MASK |
25726 | 0U, // PseudoVSOXSEG3EI16_V_M1_M1 |
25727 | 0U, // PseudoVSOXSEG3EI16_V_M1_M1_MASK |
25728 | 0U, // PseudoVSOXSEG3EI16_V_M1_M2 |
25729 | 0U, // PseudoVSOXSEG3EI16_V_M1_M2_MASK |
25730 | 0U, // PseudoVSOXSEG3EI16_V_M1_MF2 |
25731 | 0U, // PseudoVSOXSEG3EI16_V_M1_MF2_MASK |
25732 | 0U, // PseudoVSOXSEG3EI16_V_M2_M1 |
25733 | 0U, // PseudoVSOXSEG3EI16_V_M2_M1_MASK |
25734 | 0U, // PseudoVSOXSEG3EI16_V_M2_M2 |
25735 | 0U, // PseudoVSOXSEG3EI16_V_M2_M2_MASK |
25736 | 0U, // PseudoVSOXSEG3EI16_V_M4_M2 |
25737 | 0U, // PseudoVSOXSEG3EI16_V_M4_M2_MASK |
25738 | 0U, // PseudoVSOXSEG3EI16_V_MF2_M1 |
25739 | 0U, // PseudoVSOXSEG3EI16_V_MF2_M1_MASK |
25740 | 0U, // PseudoVSOXSEG3EI16_V_MF2_M2 |
25741 | 0U, // PseudoVSOXSEG3EI16_V_MF2_M2_MASK |
25742 | 0U, // PseudoVSOXSEG3EI16_V_MF2_MF2 |
25743 | 0U, // PseudoVSOXSEG3EI16_V_MF2_MF2_MASK |
25744 | 0U, // PseudoVSOXSEG3EI16_V_MF2_MF4 |
25745 | 0U, // PseudoVSOXSEG3EI16_V_MF2_MF4_MASK |
25746 | 0U, // PseudoVSOXSEG3EI16_V_MF4_M1 |
25747 | 0U, // PseudoVSOXSEG3EI16_V_MF4_M1_MASK |
25748 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF2 |
25749 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF2_MASK |
25750 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF4 |
25751 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF4_MASK |
25752 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF8 |
25753 | 0U, // PseudoVSOXSEG3EI16_V_MF4_MF8_MASK |
25754 | 0U, // PseudoVSOXSEG3EI32_V_M1_M1 |
25755 | 0U, // PseudoVSOXSEG3EI32_V_M1_M1_MASK |
25756 | 0U, // PseudoVSOXSEG3EI32_V_M1_M2 |
25757 | 0U, // PseudoVSOXSEG3EI32_V_M1_M2_MASK |
25758 | 0U, // PseudoVSOXSEG3EI32_V_M1_MF2 |
25759 | 0U, // PseudoVSOXSEG3EI32_V_M1_MF2_MASK |
25760 | 0U, // PseudoVSOXSEG3EI32_V_M1_MF4 |
25761 | 0U, // PseudoVSOXSEG3EI32_V_M1_MF4_MASK |
25762 | 0U, // PseudoVSOXSEG3EI32_V_M2_M1 |
25763 | 0U, // PseudoVSOXSEG3EI32_V_M2_M1_MASK |
25764 | 0U, // PseudoVSOXSEG3EI32_V_M2_M2 |
25765 | 0U, // PseudoVSOXSEG3EI32_V_M2_M2_MASK |
25766 | 0U, // PseudoVSOXSEG3EI32_V_M2_MF2 |
25767 | 0U, // PseudoVSOXSEG3EI32_V_M2_MF2_MASK |
25768 | 0U, // PseudoVSOXSEG3EI32_V_M4_M1 |
25769 | 0U, // PseudoVSOXSEG3EI32_V_M4_M1_MASK |
25770 | 0U, // PseudoVSOXSEG3EI32_V_M4_M2 |
25771 | 0U, // PseudoVSOXSEG3EI32_V_M4_M2_MASK |
25772 | 0U, // PseudoVSOXSEG3EI32_V_M8_M2 |
25773 | 0U, // PseudoVSOXSEG3EI32_V_M8_M2_MASK |
25774 | 0U, // PseudoVSOXSEG3EI32_V_MF2_M1 |
25775 | 0U, // PseudoVSOXSEG3EI32_V_MF2_M1_MASK |
25776 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF2 |
25777 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF2_MASK |
25778 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF4 |
25779 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF4_MASK |
25780 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF8 |
25781 | 0U, // PseudoVSOXSEG3EI32_V_MF2_MF8_MASK |
25782 | 0U, // PseudoVSOXSEG3EI64_V_M1_M1 |
25783 | 0U, // PseudoVSOXSEG3EI64_V_M1_M1_MASK |
25784 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF2 |
25785 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF2_MASK |
25786 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF4 |
25787 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF4_MASK |
25788 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF8 |
25789 | 0U, // PseudoVSOXSEG3EI64_V_M1_MF8_MASK |
25790 | 0U, // PseudoVSOXSEG3EI64_V_M2_M1 |
25791 | 0U, // PseudoVSOXSEG3EI64_V_M2_M1_MASK |
25792 | 0U, // PseudoVSOXSEG3EI64_V_M2_M2 |
25793 | 0U, // PseudoVSOXSEG3EI64_V_M2_M2_MASK |
25794 | 0U, // PseudoVSOXSEG3EI64_V_M2_MF2 |
25795 | 0U, // PseudoVSOXSEG3EI64_V_M2_MF2_MASK |
25796 | 0U, // PseudoVSOXSEG3EI64_V_M2_MF4 |
25797 | 0U, // PseudoVSOXSEG3EI64_V_M2_MF4_MASK |
25798 | 0U, // PseudoVSOXSEG3EI64_V_M4_M1 |
25799 | 0U, // PseudoVSOXSEG3EI64_V_M4_M1_MASK |
25800 | 0U, // PseudoVSOXSEG3EI64_V_M4_M2 |
25801 | 0U, // PseudoVSOXSEG3EI64_V_M4_M2_MASK |
25802 | 0U, // PseudoVSOXSEG3EI64_V_M4_MF2 |
25803 | 0U, // PseudoVSOXSEG3EI64_V_M4_MF2_MASK |
25804 | 0U, // PseudoVSOXSEG3EI64_V_M8_M1 |
25805 | 0U, // PseudoVSOXSEG3EI64_V_M8_M1_MASK |
25806 | 0U, // PseudoVSOXSEG3EI64_V_M8_M2 |
25807 | 0U, // PseudoVSOXSEG3EI64_V_M8_M2_MASK |
25808 | 0U, // PseudoVSOXSEG3EI8_V_M1_M1 |
25809 | 0U, // PseudoVSOXSEG3EI8_V_M1_M1_MASK |
25810 | 0U, // PseudoVSOXSEG3EI8_V_M1_M2 |
25811 | 0U, // PseudoVSOXSEG3EI8_V_M1_M2_MASK |
25812 | 0U, // PseudoVSOXSEG3EI8_V_M2_M2 |
25813 | 0U, // PseudoVSOXSEG3EI8_V_M2_M2_MASK |
25814 | 0U, // PseudoVSOXSEG3EI8_V_MF2_M1 |
25815 | 0U, // PseudoVSOXSEG3EI8_V_MF2_M1_MASK |
25816 | 0U, // PseudoVSOXSEG3EI8_V_MF2_M2 |
25817 | 0U, // PseudoVSOXSEG3EI8_V_MF2_M2_MASK |
25818 | 0U, // PseudoVSOXSEG3EI8_V_MF2_MF2 |
25819 | 0U, // PseudoVSOXSEG3EI8_V_MF2_MF2_MASK |
25820 | 0U, // PseudoVSOXSEG3EI8_V_MF4_M1 |
25821 | 0U, // PseudoVSOXSEG3EI8_V_MF4_M1_MASK |
25822 | 0U, // PseudoVSOXSEG3EI8_V_MF4_M2 |
25823 | 0U, // PseudoVSOXSEG3EI8_V_MF4_M2_MASK |
25824 | 0U, // PseudoVSOXSEG3EI8_V_MF4_MF2 |
25825 | 0U, // PseudoVSOXSEG3EI8_V_MF4_MF2_MASK |
25826 | 0U, // PseudoVSOXSEG3EI8_V_MF4_MF4 |
25827 | 0U, // PseudoVSOXSEG3EI8_V_MF4_MF4_MASK |
25828 | 0U, // PseudoVSOXSEG3EI8_V_MF8_M1 |
25829 | 0U, // PseudoVSOXSEG3EI8_V_MF8_M1_MASK |
25830 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF2 |
25831 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF2_MASK |
25832 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF4 |
25833 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF4_MASK |
25834 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF8 |
25835 | 0U, // PseudoVSOXSEG3EI8_V_MF8_MF8_MASK |
25836 | 0U, // PseudoVSOXSEG4EI16_V_M1_M1 |
25837 | 0U, // PseudoVSOXSEG4EI16_V_M1_M1_MASK |
25838 | 0U, // PseudoVSOXSEG4EI16_V_M1_M2 |
25839 | 0U, // PseudoVSOXSEG4EI16_V_M1_M2_MASK |
25840 | 0U, // PseudoVSOXSEG4EI16_V_M1_MF2 |
25841 | 0U, // PseudoVSOXSEG4EI16_V_M1_MF2_MASK |
25842 | 0U, // PseudoVSOXSEG4EI16_V_M2_M1 |
25843 | 0U, // PseudoVSOXSEG4EI16_V_M2_M1_MASK |
25844 | 0U, // PseudoVSOXSEG4EI16_V_M2_M2 |
25845 | 0U, // PseudoVSOXSEG4EI16_V_M2_M2_MASK |
25846 | 0U, // PseudoVSOXSEG4EI16_V_M4_M2 |
25847 | 0U, // PseudoVSOXSEG4EI16_V_M4_M2_MASK |
25848 | 0U, // PseudoVSOXSEG4EI16_V_MF2_M1 |
25849 | 0U, // PseudoVSOXSEG4EI16_V_MF2_M1_MASK |
25850 | 0U, // PseudoVSOXSEG4EI16_V_MF2_M2 |
25851 | 0U, // PseudoVSOXSEG4EI16_V_MF2_M2_MASK |
25852 | 0U, // PseudoVSOXSEG4EI16_V_MF2_MF2 |
25853 | 0U, // PseudoVSOXSEG4EI16_V_MF2_MF2_MASK |
25854 | 0U, // PseudoVSOXSEG4EI16_V_MF2_MF4 |
25855 | 0U, // PseudoVSOXSEG4EI16_V_MF2_MF4_MASK |
25856 | 0U, // PseudoVSOXSEG4EI16_V_MF4_M1 |
25857 | 0U, // PseudoVSOXSEG4EI16_V_MF4_M1_MASK |
25858 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF2 |
25859 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF2_MASK |
25860 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF4 |
25861 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF4_MASK |
25862 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF8 |
25863 | 0U, // PseudoVSOXSEG4EI16_V_MF4_MF8_MASK |
25864 | 0U, // PseudoVSOXSEG4EI32_V_M1_M1 |
25865 | 0U, // PseudoVSOXSEG4EI32_V_M1_M1_MASK |
25866 | 0U, // PseudoVSOXSEG4EI32_V_M1_M2 |
25867 | 0U, // PseudoVSOXSEG4EI32_V_M1_M2_MASK |
25868 | 0U, // PseudoVSOXSEG4EI32_V_M1_MF2 |
25869 | 0U, // PseudoVSOXSEG4EI32_V_M1_MF2_MASK |
25870 | 0U, // PseudoVSOXSEG4EI32_V_M1_MF4 |
25871 | 0U, // PseudoVSOXSEG4EI32_V_M1_MF4_MASK |
25872 | 0U, // PseudoVSOXSEG4EI32_V_M2_M1 |
25873 | 0U, // PseudoVSOXSEG4EI32_V_M2_M1_MASK |
25874 | 0U, // PseudoVSOXSEG4EI32_V_M2_M2 |
25875 | 0U, // PseudoVSOXSEG4EI32_V_M2_M2_MASK |
25876 | 0U, // PseudoVSOXSEG4EI32_V_M2_MF2 |
25877 | 0U, // PseudoVSOXSEG4EI32_V_M2_MF2_MASK |
25878 | 0U, // PseudoVSOXSEG4EI32_V_M4_M1 |
25879 | 0U, // PseudoVSOXSEG4EI32_V_M4_M1_MASK |
25880 | 0U, // PseudoVSOXSEG4EI32_V_M4_M2 |
25881 | 0U, // PseudoVSOXSEG4EI32_V_M4_M2_MASK |
25882 | 0U, // PseudoVSOXSEG4EI32_V_M8_M2 |
25883 | 0U, // PseudoVSOXSEG4EI32_V_M8_M2_MASK |
25884 | 0U, // PseudoVSOXSEG4EI32_V_MF2_M1 |
25885 | 0U, // PseudoVSOXSEG4EI32_V_MF2_M1_MASK |
25886 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF2 |
25887 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF2_MASK |
25888 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF4 |
25889 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF4_MASK |
25890 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF8 |
25891 | 0U, // PseudoVSOXSEG4EI32_V_MF2_MF8_MASK |
25892 | 0U, // PseudoVSOXSEG4EI64_V_M1_M1 |
25893 | 0U, // PseudoVSOXSEG4EI64_V_M1_M1_MASK |
25894 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF2 |
25895 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF2_MASK |
25896 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF4 |
25897 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF4_MASK |
25898 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF8 |
25899 | 0U, // PseudoVSOXSEG4EI64_V_M1_MF8_MASK |
25900 | 0U, // PseudoVSOXSEG4EI64_V_M2_M1 |
25901 | 0U, // PseudoVSOXSEG4EI64_V_M2_M1_MASK |
25902 | 0U, // PseudoVSOXSEG4EI64_V_M2_M2 |
25903 | 0U, // PseudoVSOXSEG4EI64_V_M2_M2_MASK |
25904 | 0U, // PseudoVSOXSEG4EI64_V_M2_MF2 |
25905 | 0U, // PseudoVSOXSEG4EI64_V_M2_MF2_MASK |
25906 | 0U, // PseudoVSOXSEG4EI64_V_M2_MF4 |
25907 | 0U, // PseudoVSOXSEG4EI64_V_M2_MF4_MASK |
25908 | 0U, // PseudoVSOXSEG4EI64_V_M4_M1 |
25909 | 0U, // PseudoVSOXSEG4EI64_V_M4_M1_MASK |
25910 | 0U, // PseudoVSOXSEG4EI64_V_M4_M2 |
25911 | 0U, // PseudoVSOXSEG4EI64_V_M4_M2_MASK |
25912 | 0U, // PseudoVSOXSEG4EI64_V_M4_MF2 |
25913 | 0U, // PseudoVSOXSEG4EI64_V_M4_MF2_MASK |
25914 | 0U, // PseudoVSOXSEG4EI64_V_M8_M1 |
25915 | 0U, // PseudoVSOXSEG4EI64_V_M8_M1_MASK |
25916 | 0U, // PseudoVSOXSEG4EI64_V_M8_M2 |
25917 | 0U, // PseudoVSOXSEG4EI64_V_M8_M2_MASK |
25918 | 0U, // PseudoVSOXSEG4EI8_V_M1_M1 |
25919 | 0U, // PseudoVSOXSEG4EI8_V_M1_M1_MASK |
25920 | 0U, // PseudoVSOXSEG4EI8_V_M1_M2 |
25921 | 0U, // PseudoVSOXSEG4EI8_V_M1_M2_MASK |
25922 | 0U, // PseudoVSOXSEG4EI8_V_M2_M2 |
25923 | 0U, // PseudoVSOXSEG4EI8_V_M2_M2_MASK |
25924 | 0U, // PseudoVSOXSEG4EI8_V_MF2_M1 |
25925 | 0U, // PseudoVSOXSEG4EI8_V_MF2_M1_MASK |
25926 | 0U, // PseudoVSOXSEG4EI8_V_MF2_M2 |
25927 | 0U, // PseudoVSOXSEG4EI8_V_MF2_M2_MASK |
25928 | 0U, // PseudoVSOXSEG4EI8_V_MF2_MF2 |
25929 | 0U, // PseudoVSOXSEG4EI8_V_MF2_MF2_MASK |
25930 | 0U, // PseudoVSOXSEG4EI8_V_MF4_M1 |
25931 | 0U, // PseudoVSOXSEG4EI8_V_MF4_M1_MASK |
25932 | 0U, // PseudoVSOXSEG4EI8_V_MF4_M2 |
25933 | 0U, // PseudoVSOXSEG4EI8_V_MF4_M2_MASK |
25934 | 0U, // PseudoVSOXSEG4EI8_V_MF4_MF2 |
25935 | 0U, // PseudoVSOXSEG4EI8_V_MF4_MF2_MASK |
25936 | 0U, // PseudoVSOXSEG4EI8_V_MF4_MF4 |
25937 | 0U, // PseudoVSOXSEG4EI8_V_MF4_MF4_MASK |
25938 | 0U, // PseudoVSOXSEG4EI8_V_MF8_M1 |
25939 | 0U, // PseudoVSOXSEG4EI8_V_MF8_M1_MASK |
25940 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF2 |
25941 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF2_MASK |
25942 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF4 |
25943 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF4_MASK |
25944 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF8 |
25945 | 0U, // PseudoVSOXSEG4EI8_V_MF8_MF8_MASK |
25946 | 0U, // PseudoVSOXSEG5EI16_V_M1_M1 |
25947 | 0U, // PseudoVSOXSEG5EI16_V_M1_M1_MASK |
25948 | 0U, // PseudoVSOXSEG5EI16_V_M1_MF2 |
25949 | 0U, // PseudoVSOXSEG5EI16_V_M1_MF2_MASK |
25950 | 0U, // PseudoVSOXSEG5EI16_V_M2_M1 |
25951 | 0U, // PseudoVSOXSEG5EI16_V_M2_M1_MASK |
25952 | 0U, // PseudoVSOXSEG5EI16_V_MF2_M1 |
25953 | 0U, // PseudoVSOXSEG5EI16_V_MF2_M1_MASK |
25954 | 0U, // PseudoVSOXSEG5EI16_V_MF2_MF2 |
25955 | 0U, // PseudoVSOXSEG5EI16_V_MF2_MF2_MASK |
25956 | 0U, // PseudoVSOXSEG5EI16_V_MF2_MF4 |
25957 | 0U, // PseudoVSOXSEG5EI16_V_MF2_MF4_MASK |
25958 | 0U, // PseudoVSOXSEG5EI16_V_MF4_M1 |
25959 | 0U, // PseudoVSOXSEG5EI16_V_MF4_M1_MASK |
25960 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF2 |
25961 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF2_MASK |
25962 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF4 |
25963 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF4_MASK |
25964 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF8 |
25965 | 0U, // PseudoVSOXSEG5EI16_V_MF4_MF8_MASK |
25966 | 0U, // PseudoVSOXSEG5EI32_V_M1_M1 |
25967 | 0U, // PseudoVSOXSEG5EI32_V_M1_M1_MASK |
25968 | 0U, // PseudoVSOXSEG5EI32_V_M1_MF2 |
25969 | 0U, // PseudoVSOXSEG5EI32_V_M1_MF2_MASK |
25970 | 0U, // PseudoVSOXSEG5EI32_V_M1_MF4 |
25971 | 0U, // PseudoVSOXSEG5EI32_V_M1_MF4_MASK |
25972 | 0U, // PseudoVSOXSEG5EI32_V_M2_M1 |
25973 | 0U, // PseudoVSOXSEG5EI32_V_M2_M1_MASK |
25974 | 0U, // PseudoVSOXSEG5EI32_V_M2_MF2 |
25975 | 0U, // PseudoVSOXSEG5EI32_V_M2_MF2_MASK |
25976 | 0U, // PseudoVSOXSEG5EI32_V_M4_M1 |
25977 | 0U, // PseudoVSOXSEG5EI32_V_M4_M1_MASK |
25978 | 0U, // PseudoVSOXSEG5EI32_V_MF2_M1 |
25979 | 0U, // PseudoVSOXSEG5EI32_V_MF2_M1_MASK |
25980 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF2 |
25981 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF2_MASK |
25982 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF4 |
25983 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF4_MASK |
25984 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF8 |
25985 | 0U, // PseudoVSOXSEG5EI32_V_MF2_MF8_MASK |
25986 | 0U, // PseudoVSOXSEG5EI64_V_M1_M1 |
25987 | 0U, // PseudoVSOXSEG5EI64_V_M1_M1_MASK |
25988 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF2 |
25989 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF2_MASK |
25990 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF4 |
25991 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF4_MASK |
25992 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF8 |
25993 | 0U, // PseudoVSOXSEG5EI64_V_M1_MF8_MASK |
25994 | 0U, // PseudoVSOXSEG5EI64_V_M2_M1 |
25995 | 0U, // PseudoVSOXSEG5EI64_V_M2_M1_MASK |
25996 | 0U, // PseudoVSOXSEG5EI64_V_M2_MF2 |
25997 | 0U, // PseudoVSOXSEG5EI64_V_M2_MF2_MASK |
25998 | 0U, // PseudoVSOXSEG5EI64_V_M2_MF4 |
25999 | 0U, // PseudoVSOXSEG5EI64_V_M2_MF4_MASK |
26000 | 0U, // PseudoVSOXSEG5EI64_V_M4_M1 |
26001 | 0U, // PseudoVSOXSEG5EI64_V_M4_M1_MASK |
26002 | 0U, // PseudoVSOXSEG5EI64_V_M4_MF2 |
26003 | 0U, // PseudoVSOXSEG5EI64_V_M4_MF2_MASK |
26004 | 0U, // PseudoVSOXSEG5EI64_V_M8_M1 |
26005 | 0U, // PseudoVSOXSEG5EI64_V_M8_M1_MASK |
26006 | 0U, // PseudoVSOXSEG5EI8_V_M1_M1 |
26007 | 0U, // PseudoVSOXSEG5EI8_V_M1_M1_MASK |
26008 | 0U, // PseudoVSOXSEG5EI8_V_MF2_M1 |
26009 | 0U, // PseudoVSOXSEG5EI8_V_MF2_M1_MASK |
26010 | 0U, // PseudoVSOXSEG5EI8_V_MF2_MF2 |
26011 | 0U, // PseudoVSOXSEG5EI8_V_MF2_MF2_MASK |
26012 | 0U, // PseudoVSOXSEG5EI8_V_MF4_M1 |
26013 | 0U, // PseudoVSOXSEG5EI8_V_MF4_M1_MASK |
26014 | 0U, // PseudoVSOXSEG5EI8_V_MF4_MF2 |
26015 | 0U, // PseudoVSOXSEG5EI8_V_MF4_MF2_MASK |
26016 | 0U, // PseudoVSOXSEG5EI8_V_MF4_MF4 |
26017 | 0U, // PseudoVSOXSEG5EI8_V_MF4_MF4_MASK |
26018 | 0U, // PseudoVSOXSEG5EI8_V_MF8_M1 |
26019 | 0U, // PseudoVSOXSEG5EI8_V_MF8_M1_MASK |
26020 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF2 |
26021 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF2_MASK |
26022 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF4 |
26023 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF4_MASK |
26024 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF8 |
26025 | 0U, // PseudoVSOXSEG5EI8_V_MF8_MF8_MASK |
26026 | 0U, // PseudoVSOXSEG6EI16_V_M1_M1 |
26027 | 0U, // PseudoVSOXSEG6EI16_V_M1_M1_MASK |
26028 | 0U, // PseudoVSOXSEG6EI16_V_M1_MF2 |
26029 | 0U, // PseudoVSOXSEG6EI16_V_M1_MF2_MASK |
26030 | 0U, // PseudoVSOXSEG6EI16_V_M2_M1 |
26031 | 0U, // PseudoVSOXSEG6EI16_V_M2_M1_MASK |
26032 | 0U, // PseudoVSOXSEG6EI16_V_MF2_M1 |
26033 | 0U, // PseudoVSOXSEG6EI16_V_MF2_M1_MASK |
26034 | 0U, // PseudoVSOXSEG6EI16_V_MF2_MF2 |
26035 | 0U, // PseudoVSOXSEG6EI16_V_MF2_MF2_MASK |
26036 | 0U, // PseudoVSOXSEG6EI16_V_MF2_MF4 |
26037 | 0U, // PseudoVSOXSEG6EI16_V_MF2_MF4_MASK |
26038 | 0U, // PseudoVSOXSEG6EI16_V_MF4_M1 |
26039 | 0U, // PseudoVSOXSEG6EI16_V_MF4_M1_MASK |
26040 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF2 |
26041 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF2_MASK |
26042 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF4 |
26043 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF4_MASK |
26044 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF8 |
26045 | 0U, // PseudoVSOXSEG6EI16_V_MF4_MF8_MASK |
26046 | 0U, // PseudoVSOXSEG6EI32_V_M1_M1 |
26047 | 0U, // PseudoVSOXSEG6EI32_V_M1_M1_MASK |
26048 | 0U, // PseudoVSOXSEG6EI32_V_M1_MF2 |
26049 | 0U, // PseudoVSOXSEG6EI32_V_M1_MF2_MASK |
26050 | 0U, // PseudoVSOXSEG6EI32_V_M1_MF4 |
26051 | 0U, // PseudoVSOXSEG6EI32_V_M1_MF4_MASK |
26052 | 0U, // PseudoVSOXSEG6EI32_V_M2_M1 |
26053 | 0U, // PseudoVSOXSEG6EI32_V_M2_M1_MASK |
26054 | 0U, // PseudoVSOXSEG6EI32_V_M2_MF2 |
26055 | 0U, // PseudoVSOXSEG6EI32_V_M2_MF2_MASK |
26056 | 0U, // PseudoVSOXSEG6EI32_V_M4_M1 |
26057 | 0U, // PseudoVSOXSEG6EI32_V_M4_M1_MASK |
26058 | 0U, // PseudoVSOXSEG6EI32_V_MF2_M1 |
26059 | 0U, // PseudoVSOXSEG6EI32_V_MF2_M1_MASK |
26060 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF2 |
26061 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF2_MASK |
26062 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF4 |
26063 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF4_MASK |
26064 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF8 |
26065 | 0U, // PseudoVSOXSEG6EI32_V_MF2_MF8_MASK |
26066 | 0U, // PseudoVSOXSEG6EI64_V_M1_M1 |
26067 | 0U, // PseudoVSOXSEG6EI64_V_M1_M1_MASK |
26068 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF2 |
26069 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF2_MASK |
26070 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF4 |
26071 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF4_MASK |
26072 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF8 |
26073 | 0U, // PseudoVSOXSEG6EI64_V_M1_MF8_MASK |
26074 | 0U, // PseudoVSOXSEG6EI64_V_M2_M1 |
26075 | 0U, // PseudoVSOXSEG6EI64_V_M2_M1_MASK |
26076 | 0U, // PseudoVSOXSEG6EI64_V_M2_MF2 |
26077 | 0U, // PseudoVSOXSEG6EI64_V_M2_MF2_MASK |
26078 | 0U, // PseudoVSOXSEG6EI64_V_M2_MF4 |
26079 | 0U, // PseudoVSOXSEG6EI64_V_M2_MF4_MASK |
26080 | 0U, // PseudoVSOXSEG6EI64_V_M4_M1 |
26081 | 0U, // PseudoVSOXSEG6EI64_V_M4_M1_MASK |
26082 | 0U, // PseudoVSOXSEG6EI64_V_M4_MF2 |
26083 | 0U, // PseudoVSOXSEG6EI64_V_M4_MF2_MASK |
26084 | 0U, // PseudoVSOXSEG6EI64_V_M8_M1 |
26085 | 0U, // PseudoVSOXSEG6EI64_V_M8_M1_MASK |
26086 | 0U, // PseudoVSOXSEG6EI8_V_M1_M1 |
26087 | 0U, // PseudoVSOXSEG6EI8_V_M1_M1_MASK |
26088 | 0U, // PseudoVSOXSEG6EI8_V_MF2_M1 |
26089 | 0U, // PseudoVSOXSEG6EI8_V_MF2_M1_MASK |
26090 | 0U, // PseudoVSOXSEG6EI8_V_MF2_MF2 |
26091 | 0U, // PseudoVSOXSEG6EI8_V_MF2_MF2_MASK |
26092 | 0U, // PseudoVSOXSEG6EI8_V_MF4_M1 |
26093 | 0U, // PseudoVSOXSEG6EI8_V_MF4_M1_MASK |
26094 | 0U, // PseudoVSOXSEG6EI8_V_MF4_MF2 |
26095 | 0U, // PseudoVSOXSEG6EI8_V_MF4_MF2_MASK |
26096 | 0U, // PseudoVSOXSEG6EI8_V_MF4_MF4 |
26097 | 0U, // PseudoVSOXSEG6EI8_V_MF4_MF4_MASK |
26098 | 0U, // PseudoVSOXSEG6EI8_V_MF8_M1 |
26099 | 0U, // PseudoVSOXSEG6EI8_V_MF8_M1_MASK |
26100 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF2 |
26101 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF2_MASK |
26102 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF4 |
26103 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF4_MASK |
26104 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF8 |
26105 | 0U, // PseudoVSOXSEG6EI8_V_MF8_MF8_MASK |
26106 | 0U, // PseudoVSOXSEG7EI16_V_M1_M1 |
26107 | 0U, // PseudoVSOXSEG7EI16_V_M1_M1_MASK |
26108 | 0U, // PseudoVSOXSEG7EI16_V_M1_MF2 |
26109 | 0U, // PseudoVSOXSEG7EI16_V_M1_MF2_MASK |
26110 | 0U, // PseudoVSOXSEG7EI16_V_M2_M1 |
26111 | 0U, // PseudoVSOXSEG7EI16_V_M2_M1_MASK |
26112 | 0U, // PseudoVSOXSEG7EI16_V_MF2_M1 |
26113 | 0U, // PseudoVSOXSEG7EI16_V_MF2_M1_MASK |
26114 | 0U, // PseudoVSOXSEG7EI16_V_MF2_MF2 |
26115 | 0U, // PseudoVSOXSEG7EI16_V_MF2_MF2_MASK |
26116 | 0U, // PseudoVSOXSEG7EI16_V_MF2_MF4 |
26117 | 0U, // PseudoVSOXSEG7EI16_V_MF2_MF4_MASK |
26118 | 0U, // PseudoVSOXSEG7EI16_V_MF4_M1 |
26119 | 0U, // PseudoVSOXSEG7EI16_V_MF4_M1_MASK |
26120 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF2 |
26121 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF2_MASK |
26122 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF4 |
26123 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF4_MASK |
26124 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF8 |
26125 | 0U, // PseudoVSOXSEG7EI16_V_MF4_MF8_MASK |
26126 | 0U, // PseudoVSOXSEG7EI32_V_M1_M1 |
26127 | 0U, // PseudoVSOXSEG7EI32_V_M1_M1_MASK |
26128 | 0U, // PseudoVSOXSEG7EI32_V_M1_MF2 |
26129 | 0U, // PseudoVSOXSEG7EI32_V_M1_MF2_MASK |
26130 | 0U, // PseudoVSOXSEG7EI32_V_M1_MF4 |
26131 | 0U, // PseudoVSOXSEG7EI32_V_M1_MF4_MASK |
26132 | 0U, // PseudoVSOXSEG7EI32_V_M2_M1 |
26133 | 0U, // PseudoVSOXSEG7EI32_V_M2_M1_MASK |
26134 | 0U, // PseudoVSOXSEG7EI32_V_M2_MF2 |
26135 | 0U, // PseudoVSOXSEG7EI32_V_M2_MF2_MASK |
26136 | 0U, // PseudoVSOXSEG7EI32_V_M4_M1 |
26137 | 0U, // PseudoVSOXSEG7EI32_V_M4_M1_MASK |
26138 | 0U, // PseudoVSOXSEG7EI32_V_MF2_M1 |
26139 | 0U, // PseudoVSOXSEG7EI32_V_MF2_M1_MASK |
26140 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF2 |
26141 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF2_MASK |
26142 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF4 |
26143 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF4_MASK |
26144 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF8 |
26145 | 0U, // PseudoVSOXSEG7EI32_V_MF2_MF8_MASK |
26146 | 0U, // PseudoVSOXSEG7EI64_V_M1_M1 |
26147 | 0U, // PseudoVSOXSEG7EI64_V_M1_M1_MASK |
26148 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF2 |
26149 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF2_MASK |
26150 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF4 |
26151 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF4_MASK |
26152 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF8 |
26153 | 0U, // PseudoVSOXSEG7EI64_V_M1_MF8_MASK |
26154 | 0U, // PseudoVSOXSEG7EI64_V_M2_M1 |
26155 | 0U, // PseudoVSOXSEG7EI64_V_M2_M1_MASK |
26156 | 0U, // PseudoVSOXSEG7EI64_V_M2_MF2 |
26157 | 0U, // PseudoVSOXSEG7EI64_V_M2_MF2_MASK |
26158 | 0U, // PseudoVSOXSEG7EI64_V_M2_MF4 |
26159 | 0U, // PseudoVSOXSEG7EI64_V_M2_MF4_MASK |
26160 | 0U, // PseudoVSOXSEG7EI64_V_M4_M1 |
26161 | 0U, // PseudoVSOXSEG7EI64_V_M4_M1_MASK |
26162 | 0U, // PseudoVSOXSEG7EI64_V_M4_MF2 |
26163 | 0U, // PseudoVSOXSEG7EI64_V_M4_MF2_MASK |
26164 | 0U, // PseudoVSOXSEG7EI64_V_M8_M1 |
26165 | 0U, // PseudoVSOXSEG7EI64_V_M8_M1_MASK |
26166 | 0U, // PseudoVSOXSEG7EI8_V_M1_M1 |
26167 | 0U, // PseudoVSOXSEG7EI8_V_M1_M1_MASK |
26168 | 0U, // PseudoVSOXSEG7EI8_V_MF2_M1 |
26169 | 0U, // PseudoVSOXSEG7EI8_V_MF2_M1_MASK |
26170 | 0U, // PseudoVSOXSEG7EI8_V_MF2_MF2 |
26171 | 0U, // PseudoVSOXSEG7EI8_V_MF2_MF2_MASK |
26172 | 0U, // PseudoVSOXSEG7EI8_V_MF4_M1 |
26173 | 0U, // PseudoVSOXSEG7EI8_V_MF4_M1_MASK |
26174 | 0U, // PseudoVSOXSEG7EI8_V_MF4_MF2 |
26175 | 0U, // PseudoVSOXSEG7EI8_V_MF4_MF2_MASK |
26176 | 0U, // PseudoVSOXSEG7EI8_V_MF4_MF4 |
26177 | 0U, // PseudoVSOXSEG7EI8_V_MF4_MF4_MASK |
26178 | 0U, // PseudoVSOXSEG7EI8_V_MF8_M1 |
26179 | 0U, // PseudoVSOXSEG7EI8_V_MF8_M1_MASK |
26180 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF2 |
26181 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF2_MASK |
26182 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF4 |
26183 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF4_MASK |
26184 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF8 |
26185 | 0U, // PseudoVSOXSEG7EI8_V_MF8_MF8_MASK |
26186 | 0U, // PseudoVSOXSEG8EI16_V_M1_M1 |
26187 | 0U, // PseudoVSOXSEG8EI16_V_M1_M1_MASK |
26188 | 0U, // PseudoVSOXSEG8EI16_V_M1_MF2 |
26189 | 0U, // PseudoVSOXSEG8EI16_V_M1_MF2_MASK |
26190 | 0U, // PseudoVSOXSEG8EI16_V_M2_M1 |
26191 | 0U, // PseudoVSOXSEG8EI16_V_M2_M1_MASK |
26192 | 0U, // PseudoVSOXSEG8EI16_V_MF2_M1 |
26193 | 0U, // PseudoVSOXSEG8EI16_V_MF2_M1_MASK |
26194 | 0U, // PseudoVSOXSEG8EI16_V_MF2_MF2 |
26195 | 0U, // PseudoVSOXSEG8EI16_V_MF2_MF2_MASK |
26196 | 0U, // PseudoVSOXSEG8EI16_V_MF2_MF4 |
26197 | 0U, // PseudoVSOXSEG8EI16_V_MF2_MF4_MASK |
26198 | 0U, // PseudoVSOXSEG8EI16_V_MF4_M1 |
26199 | 0U, // PseudoVSOXSEG8EI16_V_MF4_M1_MASK |
26200 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF2 |
26201 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF2_MASK |
26202 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF4 |
26203 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF4_MASK |
26204 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF8 |
26205 | 0U, // PseudoVSOXSEG8EI16_V_MF4_MF8_MASK |
26206 | 0U, // PseudoVSOXSEG8EI32_V_M1_M1 |
26207 | 0U, // PseudoVSOXSEG8EI32_V_M1_M1_MASK |
26208 | 0U, // PseudoVSOXSEG8EI32_V_M1_MF2 |
26209 | 0U, // PseudoVSOXSEG8EI32_V_M1_MF2_MASK |
26210 | 0U, // PseudoVSOXSEG8EI32_V_M1_MF4 |
26211 | 0U, // PseudoVSOXSEG8EI32_V_M1_MF4_MASK |
26212 | 0U, // PseudoVSOXSEG8EI32_V_M2_M1 |
26213 | 0U, // PseudoVSOXSEG8EI32_V_M2_M1_MASK |
26214 | 0U, // PseudoVSOXSEG8EI32_V_M2_MF2 |
26215 | 0U, // PseudoVSOXSEG8EI32_V_M2_MF2_MASK |
26216 | 0U, // PseudoVSOXSEG8EI32_V_M4_M1 |
26217 | 0U, // PseudoVSOXSEG8EI32_V_M4_M1_MASK |
26218 | 0U, // PseudoVSOXSEG8EI32_V_MF2_M1 |
26219 | 0U, // PseudoVSOXSEG8EI32_V_MF2_M1_MASK |
26220 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF2 |
26221 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF2_MASK |
26222 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF4 |
26223 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF4_MASK |
26224 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF8 |
26225 | 0U, // PseudoVSOXSEG8EI32_V_MF2_MF8_MASK |
26226 | 0U, // PseudoVSOXSEG8EI64_V_M1_M1 |
26227 | 0U, // PseudoVSOXSEG8EI64_V_M1_M1_MASK |
26228 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF2 |
26229 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF2_MASK |
26230 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF4 |
26231 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF4_MASK |
26232 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF8 |
26233 | 0U, // PseudoVSOXSEG8EI64_V_M1_MF8_MASK |
26234 | 0U, // PseudoVSOXSEG8EI64_V_M2_M1 |
26235 | 0U, // PseudoVSOXSEG8EI64_V_M2_M1_MASK |
26236 | 0U, // PseudoVSOXSEG8EI64_V_M2_MF2 |
26237 | 0U, // PseudoVSOXSEG8EI64_V_M2_MF2_MASK |
26238 | 0U, // PseudoVSOXSEG8EI64_V_M2_MF4 |
26239 | 0U, // PseudoVSOXSEG8EI64_V_M2_MF4_MASK |
26240 | 0U, // PseudoVSOXSEG8EI64_V_M4_M1 |
26241 | 0U, // PseudoVSOXSEG8EI64_V_M4_M1_MASK |
26242 | 0U, // PseudoVSOXSEG8EI64_V_M4_MF2 |
26243 | 0U, // PseudoVSOXSEG8EI64_V_M4_MF2_MASK |
26244 | 0U, // PseudoVSOXSEG8EI64_V_M8_M1 |
26245 | 0U, // PseudoVSOXSEG8EI64_V_M8_M1_MASK |
26246 | 0U, // PseudoVSOXSEG8EI8_V_M1_M1 |
26247 | 0U, // PseudoVSOXSEG8EI8_V_M1_M1_MASK |
26248 | 0U, // PseudoVSOXSEG8EI8_V_MF2_M1 |
26249 | 0U, // PseudoVSOXSEG8EI8_V_MF2_M1_MASK |
26250 | 0U, // PseudoVSOXSEG8EI8_V_MF2_MF2 |
26251 | 0U, // PseudoVSOXSEG8EI8_V_MF2_MF2_MASK |
26252 | 0U, // PseudoVSOXSEG8EI8_V_MF4_M1 |
26253 | 0U, // PseudoVSOXSEG8EI8_V_MF4_M1_MASK |
26254 | 0U, // PseudoVSOXSEG8EI8_V_MF4_MF2 |
26255 | 0U, // PseudoVSOXSEG8EI8_V_MF4_MF2_MASK |
26256 | 0U, // PseudoVSOXSEG8EI8_V_MF4_MF4 |
26257 | 0U, // PseudoVSOXSEG8EI8_V_MF4_MF4_MASK |
26258 | 0U, // PseudoVSOXSEG8EI8_V_MF8_M1 |
26259 | 0U, // PseudoVSOXSEG8EI8_V_MF8_M1_MASK |
26260 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF2 |
26261 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF2_MASK |
26262 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF4 |
26263 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF4_MASK |
26264 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF8 |
26265 | 0U, // PseudoVSOXSEG8EI8_V_MF8_MF8_MASK |
26266 | 0U, // PseudoVSPILL2_M1 |
26267 | 0U, // PseudoVSPILL2_M2 |
26268 | 0U, // PseudoVSPILL2_M4 |
26269 | 0U, // PseudoVSPILL2_MF2 |
26270 | 0U, // PseudoVSPILL2_MF4 |
26271 | 0U, // PseudoVSPILL2_MF8 |
26272 | 0U, // PseudoVSPILL3_M1 |
26273 | 0U, // PseudoVSPILL3_M2 |
26274 | 0U, // PseudoVSPILL3_MF2 |
26275 | 0U, // PseudoVSPILL3_MF4 |
26276 | 0U, // PseudoVSPILL3_MF8 |
26277 | 0U, // PseudoVSPILL4_M1 |
26278 | 0U, // PseudoVSPILL4_M2 |
26279 | 0U, // PseudoVSPILL4_MF2 |
26280 | 0U, // PseudoVSPILL4_MF4 |
26281 | 0U, // PseudoVSPILL4_MF8 |
26282 | 0U, // PseudoVSPILL5_M1 |
26283 | 0U, // PseudoVSPILL5_MF2 |
26284 | 0U, // PseudoVSPILL5_MF4 |
26285 | 0U, // PseudoVSPILL5_MF8 |
26286 | 0U, // PseudoVSPILL6_M1 |
26287 | 0U, // PseudoVSPILL6_MF2 |
26288 | 0U, // PseudoVSPILL6_MF4 |
26289 | 0U, // PseudoVSPILL6_MF8 |
26290 | 0U, // PseudoVSPILL7_M1 |
26291 | 0U, // PseudoVSPILL7_MF2 |
26292 | 0U, // PseudoVSPILL7_MF4 |
26293 | 0U, // PseudoVSPILL7_MF8 |
26294 | 0U, // PseudoVSPILL8_M1 |
26295 | 0U, // PseudoVSPILL8_MF2 |
26296 | 0U, // PseudoVSPILL8_MF4 |
26297 | 0U, // PseudoVSPILL8_MF8 |
26298 | 0U, // PseudoVSRA_VI_M1 |
26299 | 0U, // PseudoVSRA_VI_M1_MASK |
26300 | 0U, // PseudoVSRA_VI_M2 |
26301 | 0U, // PseudoVSRA_VI_M2_MASK |
26302 | 0U, // PseudoVSRA_VI_M4 |
26303 | 0U, // PseudoVSRA_VI_M4_MASK |
26304 | 0U, // PseudoVSRA_VI_M8 |
26305 | 0U, // PseudoVSRA_VI_M8_MASK |
26306 | 0U, // PseudoVSRA_VI_MF2 |
26307 | 0U, // PseudoVSRA_VI_MF2_MASK |
26308 | 0U, // PseudoVSRA_VI_MF4 |
26309 | 0U, // PseudoVSRA_VI_MF4_MASK |
26310 | 0U, // PseudoVSRA_VI_MF8 |
26311 | 0U, // PseudoVSRA_VI_MF8_MASK |
26312 | 0U, // PseudoVSRA_VV_M1 |
26313 | 0U, // PseudoVSRA_VV_M1_MASK |
26314 | 0U, // PseudoVSRA_VV_M2 |
26315 | 0U, // PseudoVSRA_VV_M2_MASK |
26316 | 0U, // PseudoVSRA_VV_M4 |
26317 | 0U, // PseudoVSRA_VV_M4_MASK |
26318 | 0U, // PseudoVSRA_VV_M8 |
26319 | 0U, // PseudoVSRA_VV_M8_MASK |
26320 | 0U, // PseudoVSRA_VV_MF2 |
26321 | 0U, // PseudoVSRA_VV_MF2_MASK |
26322 | 0U, // PseudoVSRA_VV_MF4 |
26323 | 0U, // PseudoVSRA_VV_MF4_MASK |
26324 | 0U, // PseudoVSRA_VV_MF8 |
26325 | 0U, // PseudoVSRA_VV_MF8_MASK |
26326 | 0U, // PseudoVSRA_VX_M1 |
26327 | 0U, // PseudoVSRA_VX_M1_MASK |
26328 | 0U, // PseudoVSRA_VX_M2 |
26329 | 0U, // PseudoVSRA_VX_M2_MASK |
26330 | 0U, // PseudoVSRA_VX_M4 |
26331 | 0U, // PseudoVSRA_VX_M4_MASK |
26332 | 0U, // PseudoVSRA_VX_M8 |
26333 | 0U, // PseudoVSRA_VX_M8_MASK |
26334 | 0U, // PseudoVSRA_VX_MF2 |
26335 | 0U, // PseudoVSRA_VX_MF2_MASK |
26336 | 0U, // PseudoVSRA_VX_MF4 |
26337 | 0U, // PseudoVSRA_VX_MF4_MASK |
26338 | 0U, // PseudoVSRA_VX_MF8 |
26339 | 0U, // PseudoVSRA_VX_MF8_MASK |
26340 | 0U, // PseudoVSRL_VI_M1 |
26341 | 0U, // PseudoVSRL_VI_M1_MASK |
26342 | 0U, // PseudoVSRL_VI_M2 |
26343 | 0U, // PseudoVSRL_VI_M2_MASK |
26344 | 0U, // PseudoVSRL_VI_M4 |
26345 | 0U, // PseudoVSRL_VI_M4_MASK |
26346 | 0U, // PseudoVSRL_VI_M8 |
26347 | 0U, // PseudoVSRL_VI_M8_MASK |
26348 | 0U, // PseudoVSRL_VI_MF2 |
26349 | 0U, // PseudoVSRL_VI_MF2_MASK |
26350 | 0U, // PseudoVSRL_VI_MF4 |
26351 | 0U, // PseudoVSRL_VI_MF4_MASK |
26352 | 0U, // PseudoVSRL_VI_MF8 |
26353 | 0U, // PseudoVSRL_VI_MF8_MASK |
26354 | 0U, // PseudoVSRL_VV_M1 |
26355 | 0U, // PseudoVSRL_VV_M1_MASK |
26356 | 0U, // PseudoVSRL_VV_M2 |
26357 | 0U, // PseudoVSRL_VV_M2_MASK |
26358 | 0U, // PseudoVSRL_VV_M4 |
26359 | 0U, // PseudoVSRL_VV_M4_MASK |
26360 | 0U, // PseudoVSRL_VV_M8 |
26361 | 0U, // PseudoVSRL_VV_M8_MASK |
26362 | 0U, // PseudoVSRL_VV_MF2 |
26363 | 0U, // PseudoVSRL_VV_MF2_MASK |
26364 | 0U, // PseudoVSRL_VV_MF4 |
26365 | 0U, // PseudoVSRL_VV_MF4_MASK |
26366 | 0U, // PseudoVSRL_VV_MF8 |
26367 | 0U, // PseudoVSRL_VV_MF8_MASK |
26368 | 0U, // PseudoVSRL_VX_M1 |
26369 | 0U, // PseudoVSRL_VX_M1_MASK |
26370 | 0U, // PseudoVSRL_VX_M2 |
26371 | 0U, // PseudoVSRL_VX_M2_MASK |
26372 | 0U, // PseudoVSRL_VX_M4 |
26373 | 0U, // PseudoVSRL_VX_M4_MASK |
26374 | 0U, // PseudoVSRL_VX_M8 |
26375 | 0U, // PseudoVSRL_VX_M8_MASK |
26376 | 0U, // PseudoVSRL_VX_MF2 |
26377 | 0U, // PseudoVSRL_VX_MF2_MASK |
26378 | 0U, // PseudoVSRL_VX_MF4 |
26379 | 0U, // PseudoVSRL_VX_MF4_MASK |
26380 | 0U, // PseudoVSRL_VX_MF8 |
26381 | 0U, // PseudoVSRL_VX_MF8_MASK |
26382 | 0U, // PseudoVSSE16_V_M1 |
26383 | 0U, // PseudoVSSE16_V_M1_MASK |
26384 | 0U, // PseudoVSSE16_V_M2 |
26385 | 0U, // PseudoVSSE16_V_M2_MASK |
26386 | 0U, // PseudoVSSE16_V_M4 |
26387 | 0U, // PseudoVSSE16_V_M4_MASK |
26388 | 0U, // PseudoVSSE16_V_M8 |
26389 | 0U, // PseudoVSSE16_V_M8_MASK |
26390 | 0U, // PseudoVSSE16_V_MF2 |
26391 | 0U, // PseudoVSSE16_V_MF2_MASK |
26392 | 0U, // PseudoVSSE16_V_MF4 |
26393 | 0U, // PseudoVSSE16_V_MF4_MASK |
26394 | 0U, // PseudoVSSE32_V_M1 |
26395 | 0U, // PseudoVSSE32_V_M1_MASK |
26396 | 0U, // PseudoVSSE32_V_M2 |
26397 | 0U, // PseudoVSSE32_V_M2_MASK |
26398 | 0U, // PseudoVSSE32_V_M4 |
26399 | 0U, // PseudoVSSE32_V_M4_MASK |
26400 | 0U, // PseudoVSSE32_V_M8 |
26401 | 0U, // PseudoVSSE32_V_M8_MASK |
26402 | 0U, // PseudoVSSE32_V_MF2 |
26403 | 0U, // PseudoVSSE32_V_MF2_MASK |
26404 | 0U, // PseudoVSSE64_V_M1 |
26405 | 0U, // PseudoVSSE64_V_M1_MASK |
26406 | 0U, // PseudoVSSE64_V_M2 |
26407 | 0U, // PseudoVSSE64_V_M2_MASK |
26408 | 0U, // PseudoVSSE64_V_M4 |
26409 | 0U, // PseudoVSSE64_V_M4_MASK |
26410 | 0U, // PseudoVSSE64_V_M8 |
26411 | 0U, // PseudoVSSE64_V_M8_MASK |
26412 | 0U, // PseudoVSSE8_V_M1 |
26413 | 0U, // PseudoVSSE8_V_M1_MASK |
26414 | 0U, // PseudoVSSE8_V_M2 |
26415 | 0U, // PseudoVSSE8_V_M2_MASK |
26416 | 0U, // PseudoVSSE8_V_M4 |
26417 | 0U, // PseudoVSSE8_V_M4_MASK |
26418 | 0U, // PseudoVSSE8_V_M8 |
26419 | 0U, // PseudoVSSE8_V_M8_MASK |
26420 | 0U, // PseudoVSSE8_V_MF2 |
26421 | 0U, // PseudoVSSE8_V_MF2_MASK |
26422 | 0U, // PseudoVSSE8_V_MF4 |
26423 | 0U, // PseudoVSSE8_V_MF4_MASK |
26424 | 0U, // PseudoVSSE8_V_MF8 |
26425 | 0U, // PseudoVSSE8_V_MF8_MASK |
26426 | 0U, // PseudoVSSEG2E16_V_M1 |
26427 | 0U, // PseudoVSSEG2E16_V_M1_MASK |
26428 | 0U, // PseudoVSSEG2E16_V_M2 |
26429 | 0U, // PseudoVSSEG2E16_V_M2_MASK |
26430 | 0U, // PseudoVSSEG2E16_V_M4 |
26431 | 0U, // PseudoVSSEG2E16_V_M4_MASK |
26432 | 0U, // PseudoVSSEG2E16_V_MF2 |
26433 | 0U, // PseudoVSSEG2E16_V_MF2_MASK |
26434 | 0U, // PseudoVSSEG2E16_V_MF4 |
26435 | 0U, // PseudoVSSEG2E16_V_MF4_MASK |
26436 | 0U, // PseudoVSSEG2E32_V_M1 |
26437 | 0U, // PseudoVSSEG2E32_V_M1_MASK |
26438 | 0U, // PseudoVSSEG2E32_V_M2 |
26439 | 0U, // PseudoVSSEG2E32_V_M2_MASK |
26440 | 0U, // PseudoVSSEG2E32_V_M4 |
26441 | 0U, // PseudoVSSEG2E32_V_M4_MASK |
26442 | 0U, // PseudoVSSEG2E32_V_MF2 |
26443 | 0U, // PseudoVSSEG2E32_V_MF2_MASK |
26444 | 0U, // PseudoVSSEG2E64_V_M1 |
26445 | 0U, // PseudoVSSEG2E64_V_M1_MASK |
26446 | 0U, // PseudoVSSEG2E64_V_M2 |
26447 | 0U, // PseudoVSSEG2E64_V_M2_MASK |
26448 | 0U, // PseudoVSSEG2E64_V_M4 |
26449 | 0U, // PseudoVSSEG2E64_V_M4_MASK |
26450 | 0U, // PseudoVSSEG2E8_V_M1 |
26451 | 0U, // PseudoVSSEG2E8_V_M1_MASK |
26452 | 0U, // PseudoVSSEG2E8_V_M2 |
26453 | 0U, // PseudoVSSEG2E8_V_M2_MASK |
26454 | 0U, // PseudoVSSEG2E8_V_M4 |
26455 | 0U, // PseudoVSSEG2E8_V_M4_MASK |
26456 | 0U, // PseudoVSSEG2E8_V_MF2 |
26457 | 0U, // PseudoVSSEG2E8_V_MF2_MASK |
26458 | 0U, // PseudoVSSEG2E8_V_MF4 |
26459 | 0U, // PseudoVSSEG2E8_V_MF4_MASK |
26460 | 0U, // PseudoVSSEG2E8_V_MF8 |
26461 | 0U, // PseudoVSSEG2E8_V_MF8_MASK |
26462 | 0U, // PseudoVSSEG3E16_V_M1 |
26463 | 0U, // PseudoVSSEG3E16_V_M1_MASK |
26464 | 0U, // PseudoVSSEG3E16_V_M2 |
26465 | 0U, // PseudoVSSEG3E16_V_M2_MASK |
26466 | 0U, // PseudoVSSEG3E16_V_MF2 |
26467 | 0U, // PseudoVSSEG3E16_V_MF2_MASK |
26468 | 0U, // PseudoVSSEG3E16_V_MF4 |
26469 | 0U, // PseudoVSSEG3E16_V_MF4_MASK |
26470 | 0U, // PseudoVSSEG3E32_V_M1 |
26471 | 0U, // PseudoVSSEG3E32_V_M1_MASK |
26472 | 0U, // PseudoVSSEG3E32_V_M2 |
26473 | 0U, // PseudoVSSEG3E32_V_M2_MASK |
26474 | 0U, // PseudoVSSEG3E32_V_MF2 |
26475 | 0U, // PseudoVSSEG3E32_V_MF2_MASK |
26476 | 0U, // PseudoVSSEG3E64_V_M1 |
26477 | 0U, // PseudoVSSEG3E64_V_M1_MASK |
26478 | 0U, // PseudoVSSEG3E64_V_M2 |
26479 | 0U, // PseudoVSSEG3E64_V_M2_MASK |
26480 | 0U, // PseudoVSSEG3E8_V_M1 |
26481 | 0U, // PseudoVSSEG3E8_V_M1_MASK |
26482 | 0U, // PseudoVSSEG3E8_V_M2 |
26483 | 0U, // PseudoVSSEG3E8_V_M2_MASK |
26484 | 0U, // PseudoVSSEG3E8_V_MF2 |
26485 | 0U, // PseudoVSSEG3E8_V_MF2_MASK |
26486 | 0U, // PseudoVSSEG3E8_V_MF4 |
26487 | 0U, // PseudoVSSEG3E8_V_MF4_MASK |
26488 | 0U, // PseudoVSSEG3E8_V_MF8 |
26489 | 0U, // PseudoVSSEG3E8_V_MF8_MASK |
26490 | 0U, // PseudoVSSEG4E16_V_M1 |
26491 | 0U, // PseudoVSSEG4E16_V_M1_MASK |
26492 | 0U, // PseudoVSSEG4E16_V_M2 |
26493 | 0U, // PseudoVSSEG4E16_V_M2_MASK |
26494 | 0U, // PseudoVSSEG4E16_V_MF2 |
26495 | 0U, // PseudoVSSEG4E16_V_MF2_MASK |
26496 | 0U, // PseudoVSSEG4E16_V_MF4 |
26497 | 0U, // PseudoVSSEG4E16_V_MF4_MASK |
26498 | 0U, // PseudoVSSEG4E32_V_M1 |
26499 | 0U, // PseudoVSSEG4E32_V_M1_MASK |
26500 | 0U, // PseudoVSSEG4E32_V_M2 |
26501 | 0U, // PseudoVSSEG4E32_V_M2_MASK |
26502 | 0U, // PseudoVSSEG4E32_V_MF2 |
26503 | 0U, // PseudoVSSEG4E32_V_MF2_MASK |
26504 | 0U, // PseudoVSSEG4E64_V_M1 |
26505 | 0U, // PseudoVSSEG4E64_V_M1_MASK |
26506 | 0U, // PseudoVSSEG4E64_V_M2 |
26507 | 0U, // PseudoVSSEG4E64_V_M2_MASK |
26508 | 0U, // PseudoVSSEG4E8_V_M1 |
26509 | 0U, // PseudoVSSEG4E8_V_M1_MASK |
26510 | 0U, // PseudoVSSEG4E8_V_M2 |
26511 | 0U, // PseudoVSSEG4E8_V_M2_MASK |
26512 | 0U, // PseudoVSSEG4E8_V_MF2 |
26513 | 0U, // PseudoVSSEG4E8_V_MF2_MASK |
26514 | 0U, // PseudoVSSEG4E8_V_MF4 |
26515 | 0U, // PseudoVSSEG4E8_V_MF4_MASK |
26516 | 0U, // PseudoVSSEG4E8_V_MF8 |
26517 | 0U, // PseudoVSSEG4E8_V_MF8_MASK |
26518 | 0U, // PseudoVSSEG5E16_V_M1 |
26519 | 0U, // PseudoVSSEG5E16_V_M1_MASK |
26520 | 0U, // PseudoVSSEG5E16_V_MF2 |
26521 | 0U, // PseudoVSSEG5E16_V_MF2_MASK |
26522 | 0U, // PseudoVSSEG5E16_V_MF4 |
26523 | 0U, // PseudoVSSEG5E16_V_MF4_MASK |
26524 | 0U, // PseudoVSSEG5E32_V_M1 |
26525 | 0U, // PseudoVSSEG5E32_V_M1_MASK |
26526 | 0U, // PseudoVSSEG5E32_V_MF2 |
26527 | 0U, // PseudoVSSEG5E32_V_MF2_MASK |
26528 | 0U, // PseudoVSSEG5E64_V_M1 |
26529 | 0U, // PseudoVSSEG5E64_V_M1_MASK |
26530 | 0U, // PseudoVSSEG5E8_V_M1 |
26531 | 0U, // PseudoVSSEG5E8_V_M1_MASK |
26532 | 0U, // PseudoVSSEG5E8_V_MF2 |
26533 | 0U, // PseudoVSSEG5E8_V_MF2_MASK |
26534 | 0U, // PseudoVSSEG5E8_V_MF4 |
26535 | 0U, // PseudoVSSEG5E8_V_MF4_MASK |
26536 | 0U, // PseudoVSSEG5E8_V_MF8 |
26537 | 0U, // PseudoVSSEG5E8_V_MF8_MASK |
26538 | 0U, // PseudoVSSEG6E16_V_M1 |
26539 | 0U, // PseudoVSSEG6E16_V_M1_MASK |
26540 | 0U, // PseudoVSSEG6E16_V_MF2 |
26541 | 0U, // PseudoVSSEG6E16_V_MF2_MASK |
26542 | 0U, // PseudoVSSEG6E16_V_MF4 |
26543 | 0U, // PseudoVSSEG6E16_V_MF4_MASK |
26544 | 0U, // PseudoVSSEG6E32_V_M1 |
26545 | 0U, // PseudoVSSEG6E32_V_M1_MASK |
26546 | 0U, // PseudoVSSEG6E32_V_MF2 |
26547 | 0U, // PseudoVSSEG6E32_V_MF2_MASK |
26548 | 0U, // PseudoVSSEG6E64_V_M1 |
26549 | 0U, // PseudoVSSEG6E64_V_M1_MASK |
26550 | 0U, // PseudoVSSEG6E8_V_M1 |
26551 | 0U, // PseudoVSSEG6E8_V_M1_MASK |
26552 | 0U, // PseudoVSSEG6E8_V_MF2 |
26553 | 0U, // PseudoVSSEG6E8_V_MF2_MASK |
26554 | 0U, // PseudoVSSEG6E8_V_MF4 |
26555 | 0U, // PseudoVSSEG6E8_V_MF4_MASK |
26556 | 0U, // PseudoVSSEG6E8_V_MF8 |
26557 | 0U, // PseudoVSSEG6E8_V_MF8_MASK |
26558 | 0U, // PseudoVSSEG7E16_V_M1 |
26559 | 0U, // PseudoVSSEG7E16_V_M1_MASK |
26560 | 0U, // PseudoVSSEG7E16_V_MF2 |
26561 | 0U, // PseudoVSSEG7E16_V_MF2_MASK |
26562 | 0U, // PseudoVSSEG7E16_V_MF4 |
26563 | 0U, // PseudoVSSEG7E16_V_MF4_MASK |
26564 | 0U, // PseudoVSSEG7E32_V_M1 |
26565 | 0U, // PseudoVSSEG7E32_V_M1_MASK |
26566 | 0U, // PseudoVSSEG7E32_V_MF2 |
26567 | 0U, // PseudoVSSEG7E32_V_MF2_MASK |
26568 | 0U, // PseudoVSSEG7E64_V_M1 |
26569 | 0U, // PseudoVSSEG7E64_V_M1_MASK |
26570 | 0U, // PseudoVSSEG7E8_V_M1 |
26571 | 0U, // PseudoVSSEG7E8_V_M1_MASK |
26572 | 0U, // PseudoVSSEG7E8_V_MF2 |
26573 | 0U, // PseudoVSSEG7E8_V_MF2_MASK |
26574 | 0U, // PseudoVSSEG7E8_V_MF4 |
26575 | 0U, // PseudoVSSEG7E8_V_MF4_MASK |
26576 | 0U, // PseudoVSSEG7E8_V_MF8 |
26577 | 0U, // PseudoVSSEG7E8_V_MF8_MASK |
26578 | 0U, // PseudoVSSEG8E16_V_M1 |
26579 | 0U, // PseudoVSSEG8E16_V_M1_MASK |
26580 | 0U, // PseudoVSSEG8E16_V_MF2 |
26581 | 0U, // PseudoVSSEG8E16_V_MF2_MASK |
26582 | 0U, // PseudoVSSEG8E16_V_MF4 |
26583 | 0U, // PseudoVSSEG8E16_V_MF4_MASK |
26584 | 0U, // PseudoVSSEG8E32_V_M1 |
26585 | 0U, // PseudoVSSEG8E32_V_M1_MASK |
26586 | 0U, // PseudoVSSEG8E32_V_MF2 |
26587 | 0U, // PseudoVSSEG8E32_V_MF2_MASK |
26588 | 0U, // PseudoVSSEG8E64_V_M1 |
26589 | 0U, // PseudoVSSEG8E64_V_M1_MASK |
26590 | 0U, // PseudoVSSEG8E8_V_M1 |
26591 | 0U, // PseudoVSSEG8E8_V_M1_MASK |
26592 | 0U, // PseudoVSSEG8E8_V_MF2 |
26593 | 0U, // PseudoVSSEG8E8_V_MF2_MASK |
26594 | 0U, // PseudoVSSEG8E8_V_MF4 |
26595 | 0U, // PseudoVSSEG8E8_V_MF4_MASK |
26596 | 0U, // PseudoVSSEG8E8_V_MF8 |
26597 | 0U, // PseudoVSSEG8E8_V_MF8_MASK |
26598 | 0U, // PseudoVSSRA_VI_M1 |
26599 | 0U, // PseudoVSSRA_VI_M1_MASK |
26600 | 0U, // PseudoVSSRA_VI_M2 |
26601 | 0U, // PseudoVSSRA_VI_M2_MASK |
26602 | 0U, // PseudoVSSRA_VI_M4 |
26603 | 0U, // PseudoVSSRA_VI_M4_MASK |
26604 | 0U, // PseudoVSSRA_VI_M8 |
26605 | 0U, // PseudoVSSRA_VI_M8_MASK |
26606 | 0U, // PseudoVSSRA_VI_MF2 |
26607 | 0U, // PseudoVSSRA_VI_MF2_MASK |
26608 | 0U, // PseudoVSSRA_VI_MF4 |
26609 | 0U, // PseudoVSSRA_VI_MF4_MASK |
26610 | 0U, // PseudoVSSRA_VI_MF8 |
26611 | 0U, // PseudoVSSRA_VI_MF8_MASK |
26612 | 0U, // PseudoVSSRA_VV_M1 |
26613 | 0U, // PseudoVSSRA_VV_M1_MASK |
26614 | 0U, // PseudoVSSRA_VV_M2 |
26615 | 0U, // PseudoVSSRA_VV_M2_MASK |
26616 | 0U, // PseudoVSSRA_VV_M4 |
26617 | 0U, // PseudoVSSRA_VV_M4_MASK |
26618 | 0U, // PseudoVSSRA_VV_M8 |
26619 | 0U, // PseudoVSSRA_VV_M8_MASK |
26620 | 0U, // PseudoVSSRA_VV_MF2 |
26621 | 0U, // PseudoVSSRA_VV_MF2_MASK |
26622 | 0U, // PseudoVSSRA_VV_MF4 |
26623 | 0U, // PseudoVSSRA_VV_MF4_MASK |
26624 | 0U, // PseudoVSSRA_VV_MF8 |
26625 | 0U, // PseudoVSSRA_VV_MF8_MASK |
26626 | 0U, // PseudoVSSRA_VX_M1 |
26627 | 0U, // PseudoVSSRA_VX_M1_MASK |
26628 | 0U, // PseudoVSSRA_VX_M2 |
26629 | 0U, // PseudoVSSRA_VX_M2_MASK |
26630 | 0U, // PseudoVSSRA_VX_M4 |
26631 | 0U, // PseudoVSSRA_VX_M4_MASK |
26632 | 0U, // PseudoVSSRA_VX_M8 |
26633 | 0U, // PseudoVSSRA_VX_M8_MASK |
26634 | 0U, // PseudoVSSRA_VX_MF2 |
26635 | 0U, // PseudoVSSRA_VX_MF2_MASK |
26636 | 0U, // PseudoVSSRA_VX_MF4 |
26637 | 0U, // PseudoVSSRA_VX_MF4_MASK |
26638 | 0U, // PseudoVSSRA_VX_MF8 |
26639 | 0U, // PseudoVSSRA_VX_MF8_MASK |
26640 | 0U, // PseudoVSSRL_VI_M1 |
26641 | 0U, // PseudoVSSRL_VI_M1_MASK |
26642 | 0U, // PseudoVSSRL_VI_M2 |
26643 | 0U, // PseudoVSSRL_VI_M2_MASK |
26644 | 0U, // PseudoVSSRL_VI_M4 |
26645 | 0U, // PseudoVSSRL_VI_M4_MASK |
26646 | 0U, // PseudoVSSRL_VI_M8 |
26647 | 0U, // PseudoVSSRL_VI_M8_MASK |
26648 | 0U, // PseudoVSSRL_VI_MF2 |
26649 | 0U, // PseudoVSSRL_VI_MF2_MASK |
26650 | 0U, // PseudoVSSRL_VI_MF4 |
26651 | 0U, // PseudoVSSRL_VI_MF4_MASK |
26652 | 0U, // PseudoVSSRL_VI_MF8 |
26653 | 0U, // PseudoVSSRL_VI_MF8_MASK |
26654 | 0U, // PseudoVSSRL_VV_M1 |
26655 | 0U, // PseudoVSSRL_VV_M1_MASK |
26656 | 0U, // PseudoVSSRL_VV_M2 |
26657 | 0U, // PseudoVSSRL_VV_M2_MASK |
26658 | 0U, // PseudoVSSRL_VV_M4 |
26659 | 0U, // PseudoVSSRL_VV_M4_MASK |
26660 | 0U, // PseudoVSSRL_VV_M8 |
26661 | 0U, // PseudoVSSRL_VV_M8_MASK |
26662 | 0U, // PseudoVSSRL_VV_MF2 |
26663 | 0U, // PseudoVSSRL_VV_MF2_MASK |
26664 | 0U, // PseudoVSSRL_VV_MF4 |
26665 | 0U, // PseudoVSSRL_VV_MF4_MASK |
26666 | 0U, // PseudoVSSRL_VV_MF8 |
26667 | 0U, // PseudoVSSRL_VV_MF8_MASK |
26668 | 0U, // PseudoVSSRL_VX_M1 |
26669 | 0U, // PseudoVSSRL_VX_M1_MASK |
26670 | 0U, // PseudoVSSRL_VX_M2 |
26671 | 0U, // PseudoVSSRL_VX_M2_MASK |
26672 | 0U, // PseudoVSSRL_VX_M4 |
26673 | 0U, // PseudoVSSRL_VX_M4_MASK |
26674 | 0U, // PseudoVSSRL_VX_M8 |
26675 | 0U, // PseudoVSSRL_VX_M8_MASK |
26676 | 0U, // PseudoVSSRL_VX_MF2 |
26677 | 0U, // PseudoVSSRL_VX_MF2_MASK |
26678 | 0U, // PseudoVSSRL_VX_MF4 |
26679 | 0U, // PseudoVSSRL_VX_MF4_MASK |
26680 | 0U, // PseudoVSSRL_VX_MF8 |
26681 | 0U, // PseudoVSSRL_VX_MF8_MASK |
26682 | 0U, // PseudoVSSSEG2E16_V_M1 |
26683 | 0U, // PseudoVSSSEG2E16_V_M1_MASK |
26684 | 0U, // PseudoVSSSEG2E16_V_M2 |
26685 | 0U, // PseudoVSSSEG2E16_V_M2_MASK |
26686 | 0U, // PseudoVSSSEG2E16_V_M4 |
26687 | 0U, // PseudoVSSSEG2E16_V_M4_MASK |
26688 | 0U, // PseudoVSSSEG2E16_V_MF2 |
26689 | 0U, // PseudoVSSSEG2E16_V_MF2_MASK |
26690 | 0U, // PseudoVSSSEG2E16_V_MF4 |
26691 | 0U, // PseudoVSSSEG2E16_V_MF4_MASK |
26692 | 0U, // PseudoVSSSEG2E32_V_M1 |
26693 | 0U, // PseudoVSSSEG2E32_V_M1_MASK |
26694 | 0U, // PseudoVSSSEG2E32_V_M2 |
26695 | 0U, // PseudoVSSSEG2E32_V_M2_MASK |
26696 | 0U, // PseudoVSSSEG2E32_V_M4 |
26697 | 0U, // PseudoVSSSEG2E32_V_M4_MASK |
26698 | 0U, // PseudoVSSSEG2E32_V_MF2 |
26699 | 0U, // PseudoVSSSEG2E32_V_MF2_MASK |
26700 | 0U, // PseudoVSSSEG2E64_V_M1 |
26701 | 0U, // PseudoVSSSEG2E64_V_M1_MASK |
26702 | 0U, // PseudoVSSSEG2E64_V_M2 |
26703 | 0U, // PseudoVSSSEG2E64_V_M2_MASK |
26704 | 0U, // PseudoVSSSEG2E64_V_M4 |
26705 | 0U, // PseudoVSSSEG2E64_V_M4_MASK |
26706 | 0U, // PseudoVSSSEG2E8_V_M1 |
26707 | 0U, // PseudoVSSSEG2E8_V_M1_MASK |
26708 | 0U, // PseudoVSSSEG2E8_V_M2 |
26709 | 0U, // PseudoVSSSEG2E8_V_M2_MASK |
26710 | 0U, // PseudoVSSSEG2E8_V_M4 |
26711 | 0U, // PseudoVSSSEG2E8_V_M4_MASK |
26712 | 0U, // PseudoVSSSEG2E8_V_MF2 |
26713 | 0U, // PseudoVSSSEG2E8_V_MF2_MASK |
26714 | 0U, // PseudoVSSSEG2E8_V_MF4 |
26715 | 0U, // PseudoVSSSEG2E8_V_MF4_MASK |
26716 | 0U, // PseudoVSSSEG2E8_V_MF8 |
26717 | 0U, // PseudoVSSSEG2E8_V_MF8_MASK |
26718 | 0U, // PseudoVSSSEG3E16_V_M1 |
26719 | 0U, // PseudoVSSSEG3E16_V_M1_MASK |
26720 | 0U, // PseudoVSSSEG3E16_V_M2 |
26721 | 0U, // PseudoVSSSEG3E16_V_M2_MASK |
26722 | 0U, // PseudoVSSSEG3E16_V_MF2 |
26723 | 0U, // PseudoVSSSEG3E16_V_MF2_MASK |
26724 | 0U, // PseudoVSSSEG3E16_V_MF4 |
26725 | 0U, // PseudoVSSSEG3E16_V_MF4_MASK |
26726 | 0U, // PseudoVSSSEG3E32_V_M1 |
26727 | 0U, // PseudoVSSSEG3E32_V_M1_MASK |
26728 | 0U, // PseudoVSSSEG3E32_V_M2 |
26729 | 0U, // PseudoVSSSEG3E32_V_M2_MASK |
26730 | 0U, // PseudoVSSSEG3E32_V_MF2 |
26731 | 0U, // PseudoVSSSEG3E32_V_MF2_MASK |
26732 | 0U, // PseudoVSSSEG3E64_V_M1 |
26733 | 0U, // PseudoVSSSEG3E64_V_M1_MASK |
26734 | 0U, // PseudoVSSSEG3E64_V_M2 |
26735 | 0U, // PseudoVSSSEG3E64_V_M2_MASK |
26736 | 0U, // PseudoVSSSEG3E8_V_M1 |
26737 | 0U, // PseudoVSSSEG3E8_V_M1_MASK |
26738 | 0U, // PseudoVSSSEG3E8_V_M2 |
26739 | 0U, // PseudoVSSSEG3E8_V_M2_MASK |
26740 | 0U, // PseudoVSSSEG3E8_V_MF2 |
26741 | 0U, // PseudoVSSSEG3E8_V_MF2_MASK |
26742 | 0U, // PseudoVSSSEG3E8_V_MF4 |
26743 | 0U, // PseudoVSSSEG3E8_V_MF4_MASK |
26744 | 0U, // PseudoVSSSEG3E8_V_MF8 |
26745 | 0U, // PseudoVSSSEG3E8_V_MF8_MASK |
26746 | 0U, // PseudoVSSSEG4E16_V_M1 |
26747 | 0U, // PseudoVSSSEG4E16_V_M1_MASK |
26748 | 0U, // PseudoVSSSEG4E16_V_M2 |
26749 | 0U, // PseudoVSSSEG4E16_V_M2_MASK |
26750 | 0U, // PseudoVSSSEG4E16_V_MF2 |
26751 | 0U, // PseudoVSSSEG4E16_V_MF2_MASK |
26752 | 0U, // PseudoVSSSEG4E16_V_MF4 |
26753 | 0U, // PseudoVSSSEG4E16_V_MF4_MASK |
26754 | 0U, // PseudoVSSSEG4E32_V_M1 |
26755 | 0U, // PseudoVSSSEG4E32_V_M1_MASK |
26756 | 0U, // PseudoVSSSEG4E32_V_M2 |
26757 | 0U, // PseudoVSSSEG4E32_V_M2_MASK |
26758 | 0U, // PseudoVSSSEG4E32_V_MF2 |
26759 | 0U, // PseudoVSSSEG4E32_V_MF2_MASK |
26760 | 0U, // PseudoVSSSEG4E64_V_M1 |
26761 | 0U, // PseudoVSSSEG4E64_V_M1_MASK |
26762 | 0U, // PseudoVSSSEG4E64_V_M2 |
26763 | 0U, // PseudoVSSSEG4E64_V_M2_MASK |
26764 | 0U, // PseudoVSSSEG4E8_V_M1 |
26765 | 0U, // PseudoVSSSEG4E8_V_M1_MASK |
26766 | 0U, // PseudoVSSSEG4E8_V_M2 |
26767 | 0U, // PseudoVSSSEG4E8_V_M2_MASK |
26768 | 0U, // PseudoVSSSEG4E8_V_MF2 |
26769 | 0U, // PseudoVSSSEG4E8_V_MF2_MASK |
26770 | 0U, // PseudoVSSSEG4E8_V_MF4 |
26771 | 0U, // PseudoVSSSEG4E8_V_MF4_MASK |
26772 | 0U, // PseudoVSSSEG4E8_V_MF8 |
26773 | 0U, // PseudoVSSSEG4E8_V_MF8_MASK |
26774 | 0U, // PseudoVSSSEG5E16_V_M1 |
26775 | 0U, // PseudoVSSSEG5E16_V_M1_MASK |
26776 | 0U, // PseudoVSSSEG5E16_V_MF2 |
26777 | 0U, // PseudoVSSSEG5E16_V_MF2_MASK |
26778 | 0U, // PseudoVSSSEG5E16_V_MF4 |
26779 | 0U, // PseudoVSSSEG5E16_V_MF4_MASK |
26780 | 0U, // PseudoVSSSEG5E32_V_M1 |
26781 | 0U, // PseudoVSSSEG5E32_V_M1_MASK |
26782 | 0U, // PseudoVSSSEG5E32_V_MF2 |
26783 | 0U, // PseudoVSSSEG5E32_V_MF2_MASK |
26784 | 0U, // PseudoVSSSEG5E64_V_M1 |
26785 | 0U, // PseudoVSSSEG5E64_V_M1_MASK |
26786 | 0U, // PseudoVSSSEG5E8_V_M1 |
26787 | 0U, // PseudoVSSSEG5E8_V_M1_MASK |
26788 | 0U, // PseudoVSSSEG5E8_V_MF2 |
26789 | 0U, // PseudoVSSSEG5E8_V_MF2_MASK |
26790 | 0U, // PseudoVSSSEG5E8_V_MF4 |
26791 | 0U, // PseudoVSSSEG5E8_V_MF4_MASK |
26792 | 0U, // PseudoVSSSEG5E8_V_MF8 |
26793 | 0U, // PseudoVSSSEG5E8_V_MF8_MASK |
26794 | 0U, // PseudoVSSSEG6E16_V_M1 |
26795 | 0U, // PseudoVSSSEG6E16_V_M1_MASK |
26796 | 0U, // PseudoVSSSEG6E16_V_MF2 |
26797 | 0U, // PseudoVSSSEG6E16_V_MF2_MASK |
26798 | 0U, // PseudoVSSSEG6E16_V_MF4 |
26799 | 0U, // PseudoVSSSEG6E16_V_MF4_MASK |
26800 | 0U, // PseudoVSSSEG6E32_V_M1 |
26801 | 0U, // PseudoVSSSEG6E32_V_M1_MASK |
26802 | 0U, // PseudoVSSSEG6E32_V_MF2 |
26803 | 0U, // PseudoVSSSEG6E32_V_MF2_MASK |
26804 | 0U, // PseudoVSSSEG6E64_V_M1 |
26805 | 0U, // PseudoVSSSEG6E64_V_M1_MASK |
26806 | 0U, // PseudoVSSSEG6E8_V_M1 |
26807 | 0U, // PseudoVSSSEG6E8_V_M1_MASK |
26808 | 0U, // PseudoVSSSEG6E8_V_MF2 |
26809 | 0U, // PseudoVSSSEG6E8_V_MF2_MASK |
26810 | 0U, // PseudoVSSSEG6E8_V_MF4 |
26811 | 0U, // PseudoVSSSEG6E8_V_MF4_MASK |
26812 | 0U, // PseudoVSSSEG6E8_V_MF8 |
26813 | 0U, // PseudoVSSSEG6E8_V_MF8_MASK |
26814 | 0U, // PseudoVSSSEG7E16_V_M1 |
26815 | 0U, // PseudoVSSSEG7E16_V_M1_MASK |
26816 | 0U, // PseudoVSSSEG7E16_V_MF2 |
26817 | 0U, // PseudoVSSSEG7E16_V_MF2_MASK |
26818 | 0U, // PseudoVSSSEG7E16_V_MF4 |
26819 | 0U, // PseudoVSSSEG7E16_V_MF4_MASK |
26820 | 0U, // PseudoVSSSEG7E32_V_M1 |
26821 | 0U, // PseudoVSSSEG7E32_V_M1_MASK |
26822 | 0U, // PseudoVSSSEG7E32_V_MF2 |
26823 | 0U, // PseudoVSSSEG7E32_V_MF2_MASK |
26824 | 0U, // PseudoVSSSEG7E64_V_M1 |
26825 | 0U, // PseudoVSSSEG7E64_V_M1_MASK |
26826 | 0U, // PseudoVSSSEG7E8_V_M1 |
26827 | 0U, // PseudoVSSSEG7E8_V_M1_MASK |
26828 | 0U, // PseudoVSSSEG7E8_V_MF2 |
26829 | 0U, // PseudoVSSSEG7E8_V_MF2_MASK |
26830 | 0U, // PseudoVSSSEG7E8_V_MF4 |
26831 | 0U, // PseudoVSSSEG7E8_V_MF4_MASK |
26832 | 0U, // PseudoVSSSEG7E8_V_MF8 |
26833 | 0U, // PseudoVSSSEG7E8_V_MF8_MASK |
26834 | 0U, // PseudoVSSSEG8E16_V_M1 |
26835 | 0U, // PseudoVSSSEG8E16_V_M1_MASK |
26836 | 0U, // PseudoVSSSEG8E16_V_MF2 |
26837 | 0U, // PseudoVSSSEG8E16_V_MF2_MASK |
26838 | 0U, // PseudoVSSSEG8E16_V_MF4 |
26839 | 0U, // PseudoVSSSEG8E16_V_MF4_MASK |
26840 | 0U, // PseudoVSSSEG8E32_V_M1 |
26841 | 0U, // PseudoVSSSEG8E32_V_M1_MASK |
26842 | 0U, // PseudoVSSSEG8E32_V_MF2 |
26843 | 0U, // PseudoVSSSEG8E32_V_MF2_MASK |
26844 | 0U, // PseudoVSSSEG8E64_V_M1 |
26845 | 0U, // PseudoVSSSEG8E64_V_M1_MASK |
26846 | 0U, // PseudoVSSSEG8E8_V_M1 |
26847 | 0U, // PseudoVSSSEG8E8_V_M1_MASK |
26848 | 0U, // PseudoVSSSEG8E8_V_MF2 |
26849 | 0U, // PseudoVSSSEG8E8_V_MF2_MASK |
26850 | 0U, // PseudoVSSSEG8E8_V_MF4 |
26851 | 0U, // PseudoVSSSEG8E8_V_MF4_MASK |
26852 | 0U, // PseudoVSSSEG8E8_V_MF8 |
26853 | 0U, // PseudoVSSSEG8E8_V_MF8_MASK |
26854 | 0U, // PseudoVSSUBU_VV_M1 |
26855 | 0U, // PseudoVSSUBU_VV_M1_MASK |
26856 | 0U, // PseudoVSSUBU_VV_M2 |
26857 | 0U, // PseudoVSSUBU_VV_M2_MASK |
26858 | 0U, // PseudoVSSUBU_VV_M4 |
26859 | 0U, // PseudoVSSUBU_VV_M4_MASK |
26860 | 0U, // PseudoVSSUBU_VV_M8 |
26861 | 0U, // PseudoVSSUBU_VV_M8_MASK |
26862 | 0U, // PseudoVSSUBU_VV_MF2 |
26863 | 0U, // PseudoVSSUBU_VV_MF2_MASK |
26864 | 0U, // PseudoVSSUBU_VV_MF4 |
26865 | 0U, // PseudoVSSUBU_VV_MF4_MASK |
26866 | 0U, // PseudoVSSUBU_VV_MF8 |
26867 | 0U, // PseudoVSSUBU_VV_MF8_MASK |
26868 | 0U, // PseudoVSSUBU_VX_M1 |
26869 | 0U, // PseudoVSSUBU_VX_M1_MASK |
26870 | 0U, // PseudoVSSUBU_VX_M2 |
26871 | 0U, // PseudoVSSUBU_VX_M2_MASK |
26872 | 0U, // PseudoVSSUBU_VX_M4 |
26873 | 0U, // PseudoVSSUBU_VX_M4_MASK |
26874 | 0U, // PseudoVSSUBU_VX_M8 |
26875 | 0U, // PseudoVSSUBU_VX_M8_MASK |
26876 | 0U, // PseudoVSSUBU_VX_MF2 |
26877 | 0U, // PseudoVSSUBU_VX_MF2_MASK |
26878 | 0U, // PseudoVSSUBU_VX_MF4 |
26879 | 0U, // PseudoVSSUBU_VX_MF4_MASK |
26880 | 0U, // PseudoVSSUBU_VX_MF8 |
26881 | 0U, // PseudoVSSUBU_VX_MF8_MASK |
26882 | 0U, // PseudoVSSUB_VV_M1 |
26883 | 0U, // PseudoVSSUB_VV_M1_MASK |
26884 | 0U, // PseudoVSSUB_VV_M2 |
26885 | 0U, // PseudoVSSUB_VV_M2_MASK |
26886 | 0U, // PseudoVSSUB_VV_M4 |
26887 | 0U, // PseudoVSSUB_VV_M4_MASK |
26888 | 0U, // PseudoVSSUB_VV_M8 |
26889 | 0U, // PseudoVSSUB_VV_M8_MASK |
26890 | 0U, // PseudoVSSUB_VV_MF2 |
26891 | 0U, // PseudoVSSUB_VV_MF2_MASK |
26892 | 0U, // PseudoVSSUB_VV_MF4 |
26893 | 0U, // PseudoVSSUB_VV_MF4_MASK |
26894 | 0U, // PseudoVSSUB_VV_MF8 |
26895 | 0U, // PseudoVSSUB_VV_MF8_MASK |
26896 | 0U, // PseudoVSSUB_VX_M1 |
26897 | 0U, // PseudoVSSUB_VX_M1_MASK |
26898 | 0U, // PseudoVSSUB_VX_M2 |
26899 | 0U, // PseudoVSSUB_VX_M2_MASK |
26900 | 0U, // PseudoVSSUB_VX_M4 |
26901 | 0U, // PseudoVSSUB_VX_M4_MASK |
26902 | 0U, // PseudoVSSUB_VX_M8 |
26903 | 0U, // PseudoVSSUB_VX_M8_MASK |
26904 | 0U, // PseudoVSSUB_VX_MF2 |
26905 | 0U, // PseudoVSSUB_VX_MF2_MASK |
26906 | 0U, // PseudoVSSUB_VX_MF4 |
26907 | 0U, // PseudoVSSUB_VX_MF4_MASK |
26908 | 0U, // PseudoVSSUB_VX_MF8 |
26909 | 0U, // PseudoVSSUB_VX_MF8_MASK |
26910 | 0U, // PseudoVSUB_VV_M1 |
26911 | 0U, // PseudoVSUB_VV_M1_MASK |
26912 | 0U, // PseudoVSUB_VV_M2 |
26913 | 0U, // PseudoVSUB_VV_M2_MASK |
26914 | 0U, // PseudoVSUB_VV_M4 |
26915 | 0U, // PseudoVSUB_VV_M4_MASK |
26916 | 0U, // PseudoVSUB_VV_M8 |
26917 | 0U, // PseudoVSUB_VV_M8_MASK |
26918 | 0U, // PseudoVSUB_VV_MF2 |
26919 | 0U, // PseudoVSUB_VV_MF2_MASK |
26920 | 0U, // PseudoVSUB_VV_MF4 |
26921 | 0U, // PseudoVSUB_VV_MF4_MASK |
26922 | 0U, // PseudoVSUB_VV_MF8 |
26923 | 0U, // PseudoVSUB_VV_MF8_MASK |
26924 | 0U, // PseudoVSUB_VX_M1 |
26925 | 0U, // PseudoVSUB_VX_M1_MASK |
26926 | 0U, // PseudoVSUB_VX_M2 |
26927 | 0U, // PseudoVSUB_VX_M2_MASK |
26928 | 0U, // PseudoVSUB_VX_M4 |
26929 | 0U, // PseudoVSUB_VX_M4_MASK |
26930 | 0U, // PseudoVSUB_VX_M8 |
26931 | 0U, // PseudoVSUB_VX_M8_MASK |
26932 | 0U, // PseudoVSUB_VX_MF2 |
26933 | 0U, // PseudoVSUB_VX_MF2_MASK |
26934 | 0U, // PseudoVSUB_VX_MF4 |
26935 | 0U, // PseudoVSUB_VX_MF4_MASK |
26936 | 0U, // PseudoVSUB_VX_MF8 |
26937 | 0U, // PseudoVSUB_VX_MF8_MASK |
26938 | 0U, // PseudoVSUXEI16_V_M1_M1 |
26939 | 0U, // PseudoVSUXEI16_V_M1_M1_MASK |
26940 | 0U, // PseudoVSUXEI16_V_M1_M2 |
26941 | 0U, // PseudoVSUXEI16_V_M1_M2_MASK |
26942 | 0U, // PseudoVSUXEI16_V_M1_M4 |
26943 | 0U, // PseudoVSUXEI16_V_M1_M4_MASK |
26944 | 0U, // PseudoVSUXEI16_V_M1_MF2 |
26945 | 0U, // PseudoVSUXEI16_V_M1_MF2_MASK |
26946 | 0U, // PseudoVSUXEI16_V_M2_M1 |
26947 | 0U, // PseudoVSUXEI16_V_M2_M1_MASK |
26948 | 0U, // PseudoVSUXEI16_V_M2_M2 |
26949 | 0U, // PseudoVSUXEI16_V_M2_M2_MASK |
26950 | 0U, // PseudoVSUXEI16_V_M2_M4 |
26951 | 0U, // PseudoVSUXEI16_V_M2_M4_MASK |
26952 | 0U, // PseudoVSUXEI16_V_M2_M8 |
26953 | 0U, // PseudoVSUXEI16_V_M2_M8_MASK |
26954 | 0U, // PseudoVSUXEI16_V_M4_M2 |
26955 | 0U, // PseudoVSUXEI16_V_M4_M2_MASK |
26956 | 0U, // PseudoVSUXEI16_V_M4_M4 |
26957 | 0U, // PseudoVSUXEI16_V_M4_M4_MASK |
26958 | 0U, // PseudoVSUXEI16_V_M4_M8 |
26959 | 0U, // PseudoVSUXEI16_V_M4_M8_MASK |
26960 | 0U, // PseudoVSUXEI16_V_M8_M4 |
26961 | 0U, // PseudoVSUXEI16_V_M8_M4_MASK |
26962 | 0U, // PseudoVSUXEI16_V_M8_M8 |
26963 | 0U, // PseudoVSUXEI16_V_M8_M8_MASK |
26964 | 0U, // PseudoVSUXEI16_V_MF2_M1 |
26965 | 0U, // PseudoVSUXEI16_V_MF2_M1_MASK |
26966 | 0U, // PseudoVSUXEI16_V_MF2_M2 |
26967 | 0U, // PseudoVSUXEI16_V_MF2_M2_MASK |
26968 | 0U, // PseudoVSUXEI16_V_MF2_MF2 |
26969 | 0U, // PseudoVSUXEI16_V_MF2_MF2_MASK |
26970 | 0U, // PseudoVSUXEI16_V_MF2_MF4 |
26971 | 0U, // PseudoVSUXEI16_V_MF2_MF4_MASK |
26972 | 0U, // PseudoVSUXEI16_V_MF4_M1 |
26973 | 0U, // PseudoVSUXEI16_V_MF4_M1_MASK |
26974 | 0U, // PseudoVSUXEI16_V_MF4_MF2 |
26975 | 0U, // PseudoVSUXEI16_V_MF4_MF2_MASK |
26976 | 0U, // PseudoVSUXEI16_V_MF4_MF4 |
26977 | 0U, // PseudoVSUXEI16_V_MF4_MF4_MASK |
26978 | 0U, // PseudoVSUXEI16_V_MF4_MF8 |
26979 | 0U, // PseudoVSUXEI16_V_MF4_MF8_MASK |
26980 | 0U, // PseudoVSUXEI32_V_M1_M1 |
26981 | 0U, // PseudoVSUXEI32_V_M1_M1_MASK |
26982 | 0U, // PseudoVSUXEI32_V_M1_M2 |
26983 | 0U, // PseudoVSUXEI32_V_M1_M2_MASK |
26984 | 0U, // PseudoVSUXEI32_V_M1_MF2 |
26985 | 0U, // PseudoVSUXEI32_V_M1_MF2_MASK |
26986 | 0U, // PseudoVSUXEI32_V_M1_MF4 |
26987 | 0U, // PseudoVSUXEI32_V_M1_MF4_MASK |
26988 | 0U, // PseudoVSUXEI32_V_M2_M1 |
26989 | 0U, // PseudoVSUXEI32_V_M2_M1_MASK |
26990 | 0U, // PseudoVSUXEI32_V_M2_M2 |
26991 | 0U, // PseudoVSUXEI32_V_M2_M2_MASK |
26992 | 0U, // PseudoVSUXEI32_V_M2_M4 |
26993 | 0U, // PseudoVSUXEI32_V_M2_M4_MASK |
26994 | 0U, // PseudoVSUXEI32_V_M2_MF2 |
26995 | 0U, // PseudoVSUXEI32_V_M2_MF2_MASK |
26996 | 0U, // PseudoVSUXEI32_V_M4_M1 |
26997 | 0U, // PseudoVSUXEI32_V_M4_M1_MASK |
26998 | 0U, // PseudoVSUXEI32_V_M4_M2 |
26999 | 0U, // PseudoVSUXEI32_V_M4_M2_MASK |
27000 | 0U, // PseudoVSUXEI32_V_M4_M4 |
27001 | 0U, // PseudoVSUXEI32_V_M4_M4_MASK |
27002 | 0U, // PseudoVSUXEI32_V_M4_M8 |
27003 | 0U, // PseudoVSUXEI32_V_M4_M8_MASK |
27004 | 0U, // PseudoVSUXEI32_V_M8_M2 |
27005 | 0U, // PseudoVSUXEI32_V_M8_M2_MASK |
27006 | 0U, // PseudoVSUXEI32_V_M8_M4 |
27007 | 0U, // PseudoVSUXEI32_V_M8_M4_MASK |
27008 | 0U, // PseudoVSUXEI32_V_M8_M8 |
27009 | 0U, // PseudoVSUXEI32_V_M8_M8_MASK |
27010 | 0U, // PseudoVSUXEI32_V_MF2_M1 |
27011 | 0U, // PseudoVSUXEI32_V_MF2_M1_MASK |
27012 | 0U, // PseudoVSUXEI32_V_MF2_MF2 |
27013 | 0U, // PseudoVSUXEI32_V_MF2_MF2_MASK |
27014 | 0U, // PseudoVSUXEI32_V_MF2_MF4 |
27015 | 0U, // PseudoVSUXEI32_V_MF2_MF4_MASK |
27016 | 0U, // PseudoVSUXEI32_V_MF2_MF8 |
27017 | 0U, // PseudoVSUXEI32_V_MF2_MF8_MASK |
27018 | 0U, // PseudoVSUXEI64_V_M1_M1 |
27019 | 0U, // PseudoVSUXEI64_V_M1_M1_MASK |
27020 | 0U, // PseudoVSUXEI64_V_M1_MF2 |
27021 | 0U, // PseudoVSUXEI64_V_M1_MF2_MASK |
27022 | 0U, // PseudoVSUXEI64_V_M1_MF4 |
27023 | 0U, // PseudoVSUXEI64_V_M1_MF4_MASK |
27024 | 0U, // PseudoVSUXEI64_V_M1_MF8 |
27025 | 0U, // PseudoVSUXEI64_V_M1_MF8_MASK |
27026 | 0U, // PseudoVSUXEI64_V_M2_M1 |
27027 | 0U, // PseudoVSUXEI64_V_M2_M1_MASK |
27028 | 0U, // PseudoVSUXEI64_V_M2_M2 |
27029 | 0U, // PseudoVSUXEI64_V_M2_M2_MASK |
27030 | 0U, // PseudoVSUXEI64_V_M2_MF2 |
27031 | 0U, // PseudoVSUXEI64_V_M2_MF2_MASK |
27032 | 0U, // PseudoVSUXEI64_V_M2_MF4 |
27033 | 0U, // PseudoVSUXEI64_V_M2_MF4_MASK |
27034 | 0U, // PseudoVSUXEI64_V_M4_M1 |
27035 | 0U, // PseudoVSUXEI64_V_M4_M1_MASK |
27036 | 0U, // PseudoVSUXEI64_V_M4_M2 |
27037 | 0U, // PseudoVSUXEI64_V_M4_M2_MASK |
27038 | 0U, // PseudoVSUXEI64_V_M4_M4 |
27039 | 0U, // PseudoVSUXEI64_V_M4_M4_MASK |
27040 | 0U, // PseudoVSUXEI64_V_M4_MF2 |
27041 | 0U, // PseudoVSUXEI64_V_M4_MF2_MASK |
27042 | 0U, // PseudoVSUXEI64_V_M8_M1 |
27043 | 0U, // PseudoVSUXEI64_V_M8_M1_MASK |
27044 | 0U, // PseudoVSUXEI64_V_M8_M2 |
27045 | 0U, // PseudoVSUXEI64_V_M8_M2_MASK |
27046 | 0U, // PseudoVSUXEI64_V_M8_M4 |
27047 | 0U, // PseudoVSUXEI64_V_M8_M4_MASK |
27048 | 0U, // PseudoVSUXEI64_V_M8_M8 |
27049 | 0U, // PseudoVSUXEI64_V_M8_M8_MASK |
27050 | 0U, // PseudoVSUXEI8_V_M1_M1 |
27051 | 0U, // PseudoVSUXEI8_V_M1_M1_MASK |
27052 | 0U, // PseudoVSUXEI8_V_M1_M2 |
27053 | 0U, // PseudoVSUXEI8_V_M1_M2_MASK |
27054 | 0U, // PseudoVSUXEI8_V_M1_M4 |
27055 | 0U, // PseudoVSUXEI8_V_M1_M4_MASK |
27056 | 0U, // PseudoVSUXEI8_V_M1_M8 |
27057 | 0U, // PseudoVSUXEI8_V_M1_M8_MASK |
27058 | 0U, // PseudoVSUXEI8_V_M2_M2 |
27059 | 0U, // PseudoVSUXEI8_V_M2_M2_MASK |
27060 | 0U, // PseudoVSUXEI8_V_M2_M4 |
27061 | 0U, // PseudoVSUXEI8_V_M2_M4_MASK |
27062 | 0U, // PseudoVSUXEI8_V_M2_M8 |
27063 | 0U, // PseudoVSUXEI8_V_M2_M8_MASK |
27064 | 0U, // PseudoVSUXEI8_V_M4_M4 |
27065 | 0U, // PseudoVSUXEI8_V_M4_M4_MASK |
27066 | 0U, // PseudoVSUXEI8_V_M4_M8 |
27067 | 0U, // PseudoVSUXEI8_V_M4_M8_MASK |
27068 | 0U, // PseudoVSUXEI8_V_M8_M8 |
27069 | 0U, // PseudoVSUXEI8_V_M8_M8_MASK |
27070 | 0U, // PseudoVSUXEI8_V_MF2_M1 |
27071 | 0U, // PseudoVSUXEI8_V_MF2_M1_MASK |
27072 | 0U, // PseudoVSUXEI8_V_MF2_M2 |
27073 | 0U, // PseudoVSUXEI8_V_MF2_M2_MASK |
27074 | 0U, // PseudoVSUXEI8_V_MF2_M4 |
27075 | 0U, // PseudoVSUXEI8_V_MF2_M4_MASK |
27076 | 0U, // PseudoVSUXEI8_V_MF2_MF2 |
27077 | 0U, // PseudoVSUXEI8_V_MF2_MF2_MASK |
27078 | 0U, // PseudoVSUXEI8_V_MF4_M1 |
27079 | 0U, // PseudoVSUXEI8_V_MF4_M1_MASK |
27080 | 0U, // PseudoVSUXEI8_V_MF4_M2 |
27081 | 0U, // PseudoVSUXEI8_V_MF4_M2_MASK |
27082 | 0U, // PseudoVSUXEI8_V_MF4_MF2 |
27083 | 0U, // PseudoVSUXEI8_V_MF4_MF2_MASK |
27084 | 0U, // PseudoVSUXEI8_V_MF4_MF4 |
27085 | 0U, // PseudoVSUXEI8_V_MF4_MF4_MASK |
27086 | 0U, // PseudoVSUXEI8_V_MF8_M1 |
27087 | 0U, // PseudoVSUXEI8_V_MF8_M1_MASK |
27088 | 0U, // PseudoVSUXEI8_V_MF8_MF2 |
27089 | 0U, // PseudoVSUXEI8_V_MF8_MF2_MASK |
27090 | 0U, // PseudoVSUXEI8_V_MF8_MF4 |
27091 | 0U, // PseudoVSUXEI8_V_MF8_MF4_MASK |
27092 | 0U, // PseudoVSUXEI8_V_MF8_MF8 |
27093 | 0U, // PseudoVSUXEI8_V_MF8_MF8_MASK |
27094 | 0U, // PseudoVSUXSEG2EI16_V_M1_M1 |
27095 | 0U, // PseudoVSUXSEG2EI16_V_M1_M1_MASK |
27096 | 0U, // PseudoVSUXSEG2EI16_V_M1_M2 |
27097 | 0U, // PseudoVSUXSEG2EI16_V_M1_M2_MASK |
27098 | 0U, // PseudoVSUXSEG2EI16_V_M1_M4 |
27099 | 0U, // PseudoVSUXSEG2EI16_V_M1_M4_MASK |
27100 | 0U, // PseudoVSUXSEG2EI16_V_M1_MF2 |
27101 | 0U, // PseudoVSUXSEG2EI16_V_M1_MF2_MASK |
27102 | 0U, // PseudoVSUXSEG2EI16_V_M2_M1 |
27103 | 0U, // PseudoVSUXSEG2EI16_V_M2_M1_MASK |
27104 | 0U, // PseudoVSUXSEG2EI16_V_M2_M2 |
27105 | 0U, // PseudoVSUXSEG2EI16_V_M2_M2_MASK |
27106 | 0U, // PseudoVSUXSEG2EI16_V_M2_M4 |
27107 | 0U, // PseudoVSUXSEG2EI16_V_M2_M4_MASK |
27108 | 0U, // PseudoVSUXSEG2EI16_V_M4_M2 |
27109 | 0U, // PseudoVSUXSEG2EI16_V_M4_M2_MASK |
27110 | 0U, // PseudoVSUXSEG2EI16_V_M4_M4 |
27111 | 0U, // PseudoVSUXSEG2EI16_V_M4_M4_MASK |
27112 | 0U, // PseudoVSUXSEG2EI16_V_M8_M4 |
27113 | 0U, // PseudoVSUXSEG2EI16_V_M8_M4_MASK |
27114 | 0U, // PseudoVSUXSEG2EI16_V_MF2_M1 |
27115 | 0U, // PseudoVSUXSEG2EI16_V_MF2_M1_MASK |
27116 | 0U, // PseudoVSUXSEG2EI16_V_MF2_M2 |
27117 | 0U, // PseudoVSUXSEG2EI16_V_MF2_M2_MASK |
27118 | 0U, // PseudoVSUXSEG2EI16_V_MF2_MF2 |
27119 | 0U, // PseudoVSUXSEG2EI16_V_MF2_MF2_MASK |
27120 | 0U, // PseudoVSUXSEG2EI16_V_MF2_MF4 |
27121 | 0U, // PseudoVSUXSEG2EI16_V_MF2_MF4_MASK |
27122 | 0U, // PseudoVSUXSEG2EI16_V_MF4_M1 |
27123 | 0U, // PseudoVSUXSEG2EI16_V_MF4_M1_MASK |
27124 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF2 |
27125 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF2_MASK |
27126 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF4 |
27127 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF4_MASK |
27128 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF8 |
27129 | 0U, // PseudoVSUXSEG2EI16_V_MF4_MF8_MASK |
27130 | 0U, // PseudoVSUXSEG2EI32_V_M1_M1 |
27131 | 0U, // PseudoVSUXSEG2EI32_V_M1_M1_MASK |
27132 | 0U, // PseudoVSUXSEG2EI32_V_M1_M2 |
27133 | 0U, // PseudoVSUXSEG2EI32_V_M1_M2_MASK |
27134 | 0U, // PseudoVSUXSEG2EI32_V_M1_MF2 |
27135 | 0U, // PseudoVSUXSEG2EI32_V_M1_MF2_MASK |
27136 | 0U, // PseudoVSUXSEG2EI32_V_M1_MF4 |
27137 | 0U, // PseudoVSUXSEG2EI32_V_M1_MF4_MASK |
27138 | 0U, // PseudoVSUXSEG2EI32_V_M2_M1 |
27139 | 0U, // PseudoVSUXSEG2EI32_V_M2_M1_MASK |
27140 | 0U, // PseudoVSUXSEG2EI32_V_M2_M2 |
27141 | 0U, // PseudoVSUXSEG2EI32_V_M2_M2_MASK |
27142 | 0U, // PseudoVSUXSEG2EI32_V_M2_M4 |
27143 | 0U, // PseudoVSUXSEG2EI32_V_M2_M4_MASK |
27144 | 0U, // PseudoVSUXSEG2EI32_V_M2_MF2 |
27145 | 0U, // PseudoVSUXSEG2EI32_V_M2_MF2_MASK |
27146 | 0U, // PseudoVSUXSEG2EI32_V_M4_M1 |
27147 | 0U, // PseudoVSUXSEG2EI32_V_M4_M1_MASK |
27148 | 0U, // PseudoVSUXSEG2EI32_V_M4_M2 |
27149 | 0U, // PseudoVSUXSEG2EI32_V_M4_M2_MASK |
27150 | 0U, // PseudoVSUXSEG2EI32_V_M4_M4 |
27151 | 0U, // PseudoVSUXSEG2EI32_V_M4_M4_MASK |
27152 | 0U, // PseudoVSUXSEG2EI32_V_M8_M2 |
27153 | 0U, // PseudoVSUXSEG2EI32_V_M8_M2_MASK |
27154 | 0U, // PseudoVSUXSEG2EI32_V_M8_M4 |
27155 | 0U, // PseudoVSUXSEG2EI32_V_M8_M4_MASK |
27156 | 0U, // PseudoVSUXSEG2EI32_V_MF2_M1 |
27157 | 0U, // PseudoVSUXSEG2EI32_V_MF2_M1_MASK |
27158 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF2 |
27159 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF2_MASK |
27160 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF4 |
27161 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF4_MASK |
27162 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF8 |
27163 | 0U, // PseudoVSUXSEG2EI32_V_MF2_MF8_MASK |
27164 | 0U, // PseudoVSUXSEG2EI64_V_M1_M1 |
27165 | 0U, // PseudoVSUXSEG2EI64_V_M1_M1_MASK |
27166 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF2 |
27167 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF2_MASK |
27168 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF4 |
27169 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF4_MASK |
27170 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF8 |
27171 | 0U, // PseudoVSUXSEG2EI64_V_M1_MF8_MASK |
27172 | 0U, // PseudoVSUXSEG2EI64_V_M2_M1 |
27173 | 0U, // PseudoVSUXSEG2EI64_V_M2_M1_MASK |
27174 | 0U, // PseudoVSUXSEG2EI64_V_M2_M2 |
27175 | 0U, // PseudoVSUXSEG2EI64_V_M2_M2_MASK |
27176 | 0U, // PseudoVSUXSEG2EI64_V_M2_MF2 |
27177 | 0U, // PseudoVSUXSEG2EI64_V_M2_MF2_MASK |
27178 | 0U, // PseudoVSUXSEG2EI64_V_M2_MF4 |
27179 | 0U, // PseudoVSUXSEG2EI64_V_M2_MF4_MASK |
27180 | 0U, // PseudoVSUXSEG2EI64_V_M4_M1 |
27181 | 0U, // PseudoVSUXSEG2EI64_V_M4_M1_MASK |
27182 | 0U, // PseudoVSUXSEG2EI64_V_M4_M2 |
27183 | 0U, // PseudoVSUXSEG2EI64_V_M4_M2_MASK |
27184 | 0U, // PseudoVSUXSEG2EI64_V_M4_M4 |
27185 | 0U, // PseudoVSUXSEG2EI64_V_M4_M4_MASK |
27186 | 0U, // PseudoVSUXSEG2EI64_V_M4_MF2 |
27187 | 0U, // PseudoVSUXSEG2EI64_V_M4_MF2_MASK |
27188 | 0U, // PseudoVSUXSEG2EI64_V_M8_M1 |
27189 | 0U, // PseudoVSUXSEG2EI64_V_M8_M1_MASK |
27190 | 0U, // PseudoVSUXSEG2EI64_V_M8_M2 |
27191 | 0U, // PseudoVSUXSEG2EI64_V_M8_M2_MASK |
27192 | 0U, // PseudoVSUXSEG2EI64_V_M8_M4 |
27193 | 0U, // PseudoVSUXSEG2EI64_V_M8_M4_MASK |
27194 | 0U, // PseudoVSUXSEG2EI8_V_M1_M1 |
27195 | 0U, // PseudoVSUXSEG2EI8_V_M1_M1_MASK |
27196 | 0U, // PseudoVSUXSEG2EI8_V_M1_M2 |
27197 | 0U, // PseudoVSUXSEG2EI8_V_M1_M2_MASK |
27198 | 0U, // PseudoVSUXSEG2EI8_V_M1_M4 |
27199 | 0U, // PseudoVSUXSEG2EI8_V_M1_M4_MASK |
27200 | 0U, // PseudoVSUXSEG2EI8_V_M2_M2 |
27201 | 0U, // PseudoVSUXSEG2EI8_V_M2_M2_MASK |
27202 | 0U, // PseudoVSUXSEG2EI8_V_M2_M4 |
27203 | 0U, // PseudoVSUXSEG2EI8_V_M2_M4_MASK |
27204 | 0U, // PseudoVSUXSEG2EI8_V_M4_M4 |
27205 | 0U, // PseudoVSUXSEG2EI8_V_M4_M4_MASK |
27206 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M1 |
27207 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M1_MASK |
27208 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M2 |
27209 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M2_MASK |
27210 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M4 |
27211 | 0U, // PseudoVSUXSEG2EI8_V_MF2_M4_MASK |
27212 | 0U, // PseudoVSUXSEG2EI8_V_MF2_MF2 |
27213 | 0U, // PseudoVSUXSEG2EI8_V_MF2_MF2_MASK |
27214 | 0U, // PseudoVSUXSEG2EI8_V_MF4_M1 |
27215 | 0U, // PseudoVSUXSEG2EI8_V_MF4_M1_MASK |
27216 | 0U, // PseudoVSUXSEG2EI8_V_MF4_M2 |
27217 | 0U, // PseudoVSUXSEG2EI8_V_MF4_M2_MASK |
27218 | 0U, // PseudoVSUXSEG2EI8_V_MF4_MF2 |
27219 | 0U, // PseudoVSUXSEG2EI8_V_MF4_MF2_MASK |
27220 | 0U, // PseudoVSUXSEG2EI8_V_MF4_MF4 |
27221 | 0U, // PseudoVSUXSEG2EI8_V_MF4_MF4_MASK |
27222 | 0U, // PseudoVSUXSEG2EI8_V_MF8_M1 |
27223 | 0U, // PseudoVSUXSEG2EI8_V_MF8_M1_MASK |
27224 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF2 |
27225 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF2_MASK |
27226 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF4 |
27227 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF4_MASK |
27228 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF8 |
27229 | 0U, // PseudoVSUXSEG2EI8_V_MF8_MF8_MASK |
27230 | 0U, // PseudoVSUXSEG3EI16_V_M1_M1 |
27231 | 0U, // PseudoVSUXSEG3EI16_V_M1_M1_MASK |
27232 | 0U, // PseudoVSUXSEG3EI16_V_M1_M2 |
27233 | 0U, // PseudoVSUXSEG3EI16_V_M1_M2_MASK |
27234 | 0U, // PseudoVSUXSEG3EI16_V_M1_MF2 |
27235 | 0U, // PseudoVSUXSEG3EI16_V_M1_MF2_MASK |
27236 | 0U, // PseudoVSUXSEG3EI16_V_M2_M1 |
27237 | 0U, // PseudoVSUXSEG3EI16_V_M2_M1_MASK |
27238 | 0U, // PseudoVSUXSEG3EI16_V_M2_M2 |
27239 | 0U, // PseudoVSUXSEG3EI16_V_M2_M2_MASK |
27240 | 0U, // PseudoVSUXSEG3EI16_V_M4_M2 |
27241 | 0U, // PseudoVSUXSEG3EI16_V_M4_M2_MASK |
27242 | 0U, // PseudoVSUXSEG3EI16_V_MF2_M1 |
27243 | 0U, // PseudoVSUXSEG3EI16_V_MF2_M1_MASK |
27244 | 0U, // PseudoVSUXSEG3EI16_V_MF2_M2 |
27245 | 0U, // PseudoVSUXSEG3EI16_V_MF2_M2_MASK |
27246 | 0U, // PseudoVSUXSEG3EI16_V_MF2_MF2 |
27247 | 0U, // PseudoVSUXSEG3EI16_V_MF2_MF2_MASK |
27248 | 0U, // PseudoVSUXSEG3EI16_V_MF2_MF4 |
27249 | 0U, // PseudoVSUXSEG3EI16_V_MF2_MF4_MASK |
27250 | 0U, // PseudoVSUXSEG3EI16_V_MF4_M1 |
27251 | 0U, // PseudoVSUXSEG3EI16_V_MF4_M1_MASK |
27252 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF2 |
27253 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF2_MASK |
27254 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF4 |
27255 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF4_MASK |
27256 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF8 |
27257 | 0U, // PseudoVSUXSEG3EI16_V_MF4_MF8_MASK |
27258 | 0U, // PseudoVSUXSEG3EI32_V_M1_M1 |
27259 | 0U, // PseudoVSUXSEG3EI32_V_M1_M1_MASK |
27260 | 0U, // PseudoVSUXSEG3EI32_V_M1_M2 |
27261 | 0U, // PseudoVSUXSEG3EI32_V_M1_M2_MASK |
27262 | 0U, // PseudoVSUXSEG3EI32_V_M1_MF2 |
27263 | 0U, // PseudoVSUXSEG3EI32_V_M1_MF2_MASK |
27264 | 0U, // PseudoVSUXSEG3EI32_V_M1_MF4 |
27265 | 0U, // PseudoVSUXSEG3EI32_V_M1_MF4_MASK |
27266 | 0U, // PseudoVSUXSEG3EI32_V_M2_M1 |
27267 | 0U, // PseudoVSUXSEG3EI32_V_M2_M1_MASK |
27268 | 0U, // PseudoVSUXSEG3EI32_V_M2_M2 |
27269 | 0U, // PseudoVSUXSEG3EI32_V_M2_M2_MASK |
27270 | 0U, // PseudoVSUXSEG3EI32_V_M2_MF2 |
27271 | 0U, // PseudoVSUXSEG3EI32_V_M2_MF2_MASK |
27272 | 0U, // PseudoVSUXSEG3EI32_V_M4_M1 |
27273 | 0U, // PseudoVSUXSEG3EI32_V_M4_M1_MASK |
27274 | 0U, // PseudoVSUXSEG3EI32_V_M4_M2 |
27275 | 0U, // PseudoVSUXSEG3EI32_V_M4_M2_MASK |
27276 | 0U, // PseudoVSUXSEG3EI32_V_M8_M2 |
27277 | 0U, // PseudoVSUXSEG3EI32_V_M8_M2_MASK |
27278 | 0U, // PseudoVSUXSEG3EI32_V_MF2_M1 |
27279 | 0U, // PseudoVSUXSEG3EI32_V_MF2_M1_MASK |
27280 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF2 |
27281 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF2_MASK |
27282 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF4 |
27283 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF4_MASK |
27284 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF8 |
27285 | 0U, // PseudoVSUXSEG3EI32_V_MF2_MF8_MASK |
27286 | 0U, // PseudoVSUXSEG3EI64_V_M1_M1 |
27287 | 0U, // PseudoVSUXSEG3EI64_V_M1_M1_MASK |
27288 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF2 |
27289 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF2_MASK |
27290 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF4 |
27291 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF4_MASK |
27292 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF8 |
27293 | 0U, // PseudoVSUXSEG3EI64_V_M1_MF8_MASK |
27294 | 0U, // PseudoVSUXSEG3EI64_V_M2_M1 |
27295 | 0U, // PseudoVSUXSEG3EI64_V_M2_M1_MASK |
27296 | 0U, // PseudoVSUXSEG3EI64_V_M2_M2 |
27297 | 0U, // PseudoVSUXSEG3EI64_V_M2_M2_MASK |
27298 | 0U, // PseudoVSUXSEG3EI64_V_M2_MF2 |
27299 | 0U, // PseudoVSUXSEG3EI64_V_M2_MF2_MASK |
27300 | 0U, // PseudoVSUXSEG3EI64_V_M2_MF4 |
27301 | 0U, // PseudoVSUXSEG3EI64_V_M2_MF4_MASK |
27302 | 0U, // PseudoVSUXSEG3EI64_V_M4_M1 |
27303 | 0U, // PseudoVSUXSEG3EI64_V_M4_M1_MASK |
27304 | 0U, // PseudoVSUXSEG3EI64_V_M4_M2 |
27305 | 0U, // PseudoVSUXSEG3EI64_V_M4_M2_MASK |
27306 | 0U, // PseudoVSUXSEG3EI64_V_M4_MF2 |
27307 | 0U, // PseudoVSUXSEG3EI64_V_M4_MF2_MASK |
27308 | 0U, // PseudoVSUXSEG3EI64_V_M8_M1 |
27309 | 0U, // PseudoVSUXSEG3EI64_V_M8_M1_MASK |
27310 | 0U, // PseudoVSUXSEG3EI64_V_M8_M2 |
27311 | 0U, // PseudoVSUXSEG3EI64_V_M8_M2_MASK |
27312 | 0U, // PseudoVSUXSEG3EI8_V_M1_M1 |
27313 | 0U, // PseudoVSUXSEG3EI8_V_M1_M1_MASK |
27314 | 0U, // PseudoVSUXSEG3EI8_V_M1_M2 |
27315 | 0U, // PseudoVSUXSEG3EI8_V_M1_M2_MASK |
27316 | 0U, // PseudoVSUXSEG3EI8_V_M2_M2 |
27317 | 0U, // PseudoVSUXSEG3EI8_V_M2_M2_MASK |
27318 | 0U, // PseudoVSUXSEG3EI8_V_MF2_M1 |
27319 | 0U, // PseudoVSUXSEG3EI8_V_MF2_M1_MASK |
27320 | 0U, // PseudoVSUXSEG3EI8_V_MF2_M2 |
27321 | 0U, // PseudoVSUXSEG3EI8_V_MF2_M2_MASK |
27322 | 0U, // PseudoVSUXSEG3EI8_V_MF2_MF2 |
27323 | 0U, // PseudoVSUXSEG3EI8_V_MF2_MF2_MASK |
27324 | 0U, // PseudoVSUXSEG3EI8_V_MF4_M1 |
27325 | 0U, // PseudoVSUXSEG3EI8_V_MF4_M1_MASK |
27326 | 0U, // PseudoVSUXSEG3EI8_V_MF4_M2 |
27327 | 0U, // PseudoVSUXSEG3EI8_V_MF4_M2_MASK |
27328 | 0U, // PseudoVSUXSEG3EI8_V_MF4_MF2 |
27329 | 0U, // PseudoVSUXSEG3EI8_V_MF4_MF2_MASK |
27330 | 0U, // PseudoVSUXSEG3EI8_V_MF4_MF4 |
27331 | 0U, // PseudoVSUXSEG3EI8_V_MF4_MF4_MASK |
27332 | 0U, // PseudoVSUXSEG3EI8_V_MF8_M1 |
27333 | 0U, // PseudoVSUXSEG3EI8_V_MF8_M1_MASK |
27334 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF2 |
27335 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF2_MASK |
27336 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF4 |
27337 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF4_MASK |
27338 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF8 |
27339 | 0U, // PseudoVSUXSEG3EI8_V_MF8_MF8_MASK |
27340 | 0U, // PseudoVSUXSEG4EI16_V_M1_M1 |
27341 | 0U, // PseudoVSUXSEG4EI16_V_M1_M1_MASK |
27342 | 0U, // PseudoVSUXSEG4EI16_V_M1_M2 |
27343 | 0U, // PseudoVSUXSEG4EI16_V_M1_M2_MASK |
27344 | 0U, // PseudoVSUXSEG4EI16_V_M1_MF2 |
27345 | 0U, // PseudoVSUXSEG4EI16_V_M1_MF2_MASK |
27346 | 0U, // PseudoVSUXSEG4EI16_V_M2_M1 |
27347 | 0U, // PseudoVSUXSEG4EI16_V_M2_M1_MASK |
27348 | 0U, // PseudoVSUXSEG4EI16_V_M2_M2 |
27349 | 0U, // PseudoVSUXSEG4EI16_V_M2_M2_MASK |
27350 | 0U, // PseudoVSUXSEG4EI16_V_M4_M2 |
27351 | 0U, // PseudoVSUXSEG4EI16_V_M4_M2_MASK |
27352 | 0U, // PseudoVSUXSEG4EI16_V_MF2_M1 |
27353 | 0U, // PseudoVSUXSEG4EI16_V_MF2_M1_MASK |
27354 | 0U, // PseudoVSUXSEG4EI16_V_MF2_M2 |
27355 | 0U, // PseudoVSUXSEG4EI16_V_MF2_M2_MASK |
27356 | 0U, // PseudoVSUXSEG4EI16_V_MF2_MF2 |
27357 | 0U, // PseudoVSUXSEG4EI16_V_MF2_MF2_MASK |
27358 | 0U, // PseudoVSUXSEG4EI16_V_MF2_MF4 |
27359 | 0U, // PseudoVSUXSEG4EI16_V_MF2_MF4_MASK |
27360 | 0U, // PseudoVSUXSEG4EI16_V_MF4_M1 |
27361 | 0U, // PseudoVSUXSEG4EI16_V_MF4_M1_MASK |
27362 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF2 |
27363 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF2_MASK |
27364 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF4 |
27365 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF4_MASK |
27366 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF8 |
27367 | 0U, // PseudoVSUXSEG4EI16_V_MF4_MF8_MASK |
27368 | 0U, // PseudoVSUXSEG4EI32_V_M1_M1 |
27369 | 0U, // PseudoVSUXSEG4EI32_V_M1_M1_MASK |
27370 | 0U, // PseudoVSUXSEG4EI32_V_M1_M2 |
27371 | 0U, // PseudoVSUXSEG4EI32_V_M1_M2_MASK |
27372 | 0U, // PseudoVSUXSEG4EI32_V_M1_MF2 |
27373 | 0U, // PseudoVSUXSEG4EI32_V_M1_MF2_MASK |
27374 | 0U, // PseudoVSUXSEG4EI32_V_M1_MF4 |
27375 | 0U, // PseudoVSUXSEG4EI32_V_M1_MF4_MASK |
27376 | 0U, // PseudoVSUXSEG4EI32_V_M2_M1 |
27377 | 0U, // PseudoVSUXSEG4EI32_V_M2_M1_MASK |
27378 | 0U, // PseudoVSUXSEG4EI32_V_M2_M2 |
27379 | 0U, // PseudoVSUXSEG4EI32_V_M2_M2_MASK |
27380 | 0U, // PseudoVSUXSEG4EI32_V_M2_MF2 |
27381 | 0U, // PseudoVSUXSEG4EI32_V_M2_MF2_MASK |
27382 | 0U, // PseudoVSUXSEG4EI32_V_M4_M1 |
27383 | 0U, // PseudoVSUXSEG4EI32_V_M4_M1_MASK |
27384 | 0U, // PseudoVSUXSEG4EI32_V_M4_M2 |
27385 | 0U, // PseudoVSUXSEG4EI32_V_M4_M2_MASK |
27386 | 0U, // PseudoVSUXSEG4EI32_V_M8_M2 |
27387 | 0U, // PseudoVSUXSEG4EI32_V_M8_M2_MASK |
27388 | 0U, // PseudoVSUXSEG4EI32_V_MF2_M1 |
27389 | 0U, // PseudoVSUXSEG4EI32_V_MF2_M1_MASK |
27390 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF2 |
27391 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF2_MASK |
27392 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF4 |
27393 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF4_MASK |
27394 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF8 |
27395 | 0U, // PseudoVSUXSEG4EI32_V_MF2_MF8_MASK |
27396 | 0U, // PseudoVSUXSEG4EI64_V_M1_M1 |
27397 | 0U, // PseudoVSUXSEG4EI64_V_M1_M1_MASK |
27398 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF2 |
27399 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF2_MASK |
27400 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF4 |
27401 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF4_MASK |
27402 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF8 |
27403 | 0U, // PseudoVSUXSEG4EI64_V_M1_MF8_MASK |
27404 | 0U, // PseudoVSUXSEG4EI64_V_M2_M1 |
27405 | 0U, // PseudoVSUXSEG4EI64_V_M2_M1_MASK |
27406 | 0U, // PseudoVSUXSEG4EI64_V_M2_M2 |
27407 | 0U, // PseudoVSUXSEG4EI64_V_M2_M2_MASK |
27408 | 0U, // PseudoVSUXSEG4EI64_V_M2_MF2 |
27409 | 0U, // PseudoVSUXSEG4EI64_V_M2_MF2_MASK |
27410 | 0U, // PseudoVSUXSEG4EI64_V_M2_MF4 |
27411 | 0U, // PseudoVSUXSEG4EI64_V_M2_MF4_MASK |
27412 | 0U, // PseudoVSUXSEG4EI64_V_M4_M1 |
27413 | 0U, // PseudoVSUXSEG4EI64_V_M4_M1_MASK |
27414 | 0U, // PseudoVSUXSEG4EI64_V_M4_M2 |
27415 | 0U, // PseudoVSUXSEG4EI64_V_M4_M2_MASK |
27416 | 0U, // PseudoVSUXSEG4EI64_V_M4_MF2 |
27417 | 0U, // PseudoVSUXSEG4EI64_V_M4_MF2_MASK |
27418 | 0U, // PseudoVSUXSEG4EI64_V_M8_M1 |
27419 | 0U, // PseudoVSUXSEG4EI64_V_M8_M1_MASK |
27420 | 0U, // PseudoVSUXSEG4EI64_V_M8_M2 |
27421 | 0U, // PseudoVSUXSEG4EI64_V_M8_M2_MASK |
27422 | 0U, // PseudoVSUXSEG4EI8_V_M1_M1 |
27423 | 0U, // PseudoVSUXSEG4EI8_V_M1_M1_MASK |
27424 | 0U, // PseudoVSUXSEG4EI8_V_M1_M2 |
27425 | 0U, // PseudoVSUXSEG4EI8_V_M1_M2_MASK |
27426 | 0U, // PseudoVSUXSEG4EI8_V_M2_M2 |
27427 | 0U, // PseudoVSUXSEG4EI8_V_M2_M2_MASK |
27428 | 0U, // PseudoVSUXSEG4EI8_V_MF2_M1 |
27429 | 0U, // PseudoVSUXSEG4EI8_V_MF2_M1_MASK |
27430 | 0U, // PseudoVSUXSEG4EI8_V_MF2_M2 |
27431 | 0U, // PseudoVSUXSEG4EI8_V_MF2_M2_MASK |
27432 | 0U, // PseudoVSUXSEG4EI8_V_MF2_MF2 |
27433 | 0U, // PseudoVSUXSEG4EI8_V_MF2_MF2_MASK |
27434 | 0U, // PseudoVSUXSEG4EI8_V_MF4_M1 |
27435 | 0U, // PseudoVSUXSEG4EI8_V_MF4_M1_MASK |
27436 | 0U, // PseudoVSUXSEG4EI8_V_MF4_M2 |
27437 | 0U, // PseudoVSUXSEG4EI8_V_MF4_M2_MASK |
27438 | 0U, // PseudoVSUXSEG4EI8_V_MF4_MF2 |
27439 | 0U, // PseudoVSUXSEG4EI8_V_MF4_MF2_MASK |
27440 | 0U, // PseudoVSUXSEG4EI8_V_MF4_MF4 |
27441 | 0U, // PseudoVSUXSEG4EI8_V_MF4_MF4_MASK |
27442 | 0U, // PseudoVSUXSEG4EI8_V_MF8_M1 |
27443 | 0U, // PseudoVSUXSEG4EI8_V_MF8_M1_MASK |
27444 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF2 |
27445 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF2_MASK |
27446 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF4 |
27447 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF4_MASK |
27448 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF8 |
27449 | 0U, // PseudoVSUXSEG4EI8_V_MF8_MF8_MASK |
27450 | 0U, // PseudoVSUXSEG5EI16_V_M1_M1 |
27451 | 0U, // PseudoVSUXSEG5EI16_V_M1_M1_MASK |
27452 | 0U, // PseudoVSUXSEG5EI16_V_M1_MF2 |
27453 | 0U, // PseudoVSUXSEG5EI16_V_M1_MF2_MASK |
27454 | 0U, // PseudoVSUXSEG5EI16_V_M2_M1 |
27455 | 0U, // PseudoVSUXSEG5EI16_V_M2_M1_MASK |
27456 | 0U, // PseudoVSUXSEG5EI16_V_MF2_M1 |
27457 | 0U, // PseudoVSUXSEG5EI16_V_MF2_M1_MASK |
27458 | 0U, // PseudoVSUXSEG5EI16_V_MF2_MF2 |
27459 | 0U, // PseudoVSUXSEG5EI16_V_MF2_MF2_MASK |
27460 | 0U, // PseudoVSUXSEG5EI16_V_MF2_MF4 |
27461 | 0U, // PseudoVSUXSEG5EI16_V_MF2_MF4_MASK |
27462 | 0U, // PseudoVSUXSEG5EI16_V_MF4_M1 |
27463 | 0U, // PseudoVSUXSEG5EI16_V_MF4_M1_MASK |
27464 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF2 |
27465 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF2_MASK |
27466 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF4 |
27467 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF4_MASK |
27468 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF8 |
27469 | 0U, // PseudoVSUXSEG5EI16_V_MF4_MF8_MASK |
27470 | 0U, // PseudoVSUXSEG5EI32_V_M1_M1 |
27471 | 0U, // PseudoVSUXSEG5EI32_V_M1_M1_MASK |
27472 | 0U, // PseudoVSUXSEG5EI32_V_M1_MF2 |
27473 | 0U, // PseudoVSUXSEG5EI32_V_M1_MF2_MASK |
27474 | 0U, // PseudoVSUXSEG5EI32_V_M1_MF4 |
27475 | 0U, // PseudoVSUXSEG5EI32_V_M1_MF4_MASK |
27476 | 0U, // PseudoVSUXSEG5EI32_V_M2_M1 |
27477 | 0U, // PseudoVSUXSEG5EI32_V_M2_M1_MASK |
27478 | 0U, // PseudoVSUXSEG5EI32_V_M2_MF2 |
27479 | 0U, // PseudoVSUXSEG5EI32_V_M2_MF2_MASK |
27480 | 0U, // PseudoVSUXSEG5EI32_V_M4_M1 |
27481 | 0U, // PseudoVSUXSEG5EI32_V_M4_M1_MASK |
27482 | 0U, // PseudoVSUXSEG5EI32_V_MF2_M1 |
27483 | 0U, // PseudoVSUXSEG5EI32_V_MF2_M1_MASK |
27484 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF2 |
27485 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF2_MASK |
27486 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF4 |
27487 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF4_MASK |
27488 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF8 |
27489 | 0U, // PseudoVSUXSEG5EI32_V_MF2_MF8_MASK |
27490 | 0U, // PseudoVSUXSEG5EI64_V_M1_M1 |
27491 | 0U, // PseudoVSUXSEG5EI64_V_M1_M1_MASK |
27492 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF2 |
27493 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF2_MASK |
27494 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF4 |
27495 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF4_MASK |
27496 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF8 |
27497 | 0U, // PseudoVSUXSEG5EI64_V_M1_MF8_MASK |
27498 | 0U, // PseudoVSUXSEG5EI64_V_M2_M1 |
27499 | 0U, // PseudoVSUXSEG5EI64_V_M2_M1_MASK |
27500 | 0U, // PseudoVSUXSEG5EI64_V_M2_MF2 |
27501 | 0U, // PseudoVSUXSEG5EI64_V_M2_MF2_MASK |
27502 | 0U, // PseudoVSUXSEG5EI64_V_M2_MF4 |
27503 | 0U, // PseudoVSUXSEG5EI64_V_M2_MF4_MASK |
27504 | 0U, // PseudoVSUXSEG5EI64_V_M4_M1 |
27505 | 0U, // PseudoVSUXSEG5EI64_V_M4_M1_MASK |
27506 | 0U, // PseudoVSUXSEG5EI64_V_M4_MF2 |
27507 | 0U, // PseudoVSUXSEG5EI64_V_M4_MF2_MASK |
27508 | 0U, // PseudoVSUXSEG5EI64_V_M8_M1 |
27509 | 0U, // PseudoVSUXSEG5EI64_V_M8_M1_MASK |
27510 | 0U, // PseudoVSUXSEG5EI8_V_M1_M1 |
27511 | 0U, // PseudoVSUXSEG5EI8_V_M1_M1_MASK |
27512 | 0U, // PseudoVSUXSEG5EI8_V_MF2_M1 |
27513 | 0U, // PseudoVSUXSEG5EI8_V_MF2_M1_MASK |
27514 | 0U, // PseudoVSUXSEG5EI8_V_MF2_MF2 |
27515 | 0U, // PseudoVSUXSEG5EI8_V_MF2_MF2_MASK |
27516 | 0U, // PseudoVSUXSEG5EI8_V_MF4_M1 |
27517 | 0U, // PseudoVSUXSEG5EI8_V_MF4_M1_MASK |
27518 | 0U, // PseudoVSUXSEG5EI8_V_MF4_MF2 |
27519 | 0U, // PseudoVSUXSEG5EI8_V_MF4_MF2_MASK |
27520 | 0U, // PseudoVSUXSEG5EI8_V_MF4_MF4 |
27521 | 0U, // PseudoVSUXSEG5EI8_V_MF4_MF4_MASK |
27522 | 0U, // PseudoVSUXSEG5EI8_V_MF8_M1 |
27523 | 0U, // PseudoVSUXSEG5EI8_V_MF8_M1_MASK |
27524 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF2 |
27525 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF2_MASK |
27526 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF4 |
27527 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF4_MASK |
27528 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF8 |
27529 | 0U, // PseudoVSUXSEG5EI8_V_MF8_MF8_MASK |
27530 | 0U, // PseudoVSUXSEG6EI16_V_M1_M1 |
27531 | 0U, // PseudoVSUXSEG6EI16_V_M1_M1_MASK |
27532 | 0U, // PseudoVSUXSEG6EI16_V_M1_MF2 |
27533 | 0U, // PseudoVSUXSEG6EI16_V_M1_MF2_MASK |
27534 | 0U, // PseudoVSUXSEG6EI16_V_M2_M1 |
27535 | 0U, // PseudoVSUXSEG6EI16_V_M2_M1_MASK |
27536 | 0U, // PseudoVSUXSEG6EI16_V_MF2_M1 |
27537 | 0U, // PseudoVSUXSEG6EI16_V_MF2_M1_MASK |
27538 | 0U, // PseudoVSUXSEG6EI16_V_MF2_MF2 |
27539 | 0U, // PseudoVSUXSEG6EI16_V_MF2_MF2_MASK |
27540 | 0U, // PseudoVSUXSEG6EI16_V_MF2_MF4 |
27541 | 0U, // PseudoVSUXSEG6EI16_V_MF2_MF4_MASK |
27542 | 0U, // PseudoVSUXSEG6EI16_V_MF4_M1 |
27543 | 0U, // PseudoVSUXSEG6EI16_V_MF4_M1_MASK |
27544 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF2 |
27545 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF2_MASK |
27546 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF4 |
27547 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF4_MASK |
27548 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF8 |
27549 | 0U, // PseudoVSUXSEG6EI16_V_MF4_MF8_MASK |
27550 | 0U, // PseudoVSUXSEG6EI32_V_M1_M1 |
27551 | 0U, // PseudoVSUXSEG6EI32_V_M1_M1_MASK |
27552 | 0U, // PseudoVSUXSEG6EI32_V_M1_MF2 |
27553 | 0U, // PseudoVSUXSEG6EI32_V_M1_MF2_MASK |
27554 | 0U, // PseudoVSUXSEG6EI32_V_M1_MF4 |
27555 | 0U, // PseudoVSUXSEG6EI32_V_M1_MF4_MASK |
27556 | 0U, // PseudoVSUXSEG6EI32_V_M2_M1 |
27557 | 0U, // PseudoVSUXSEG6EI32_V_M2_M1_MASK |
27558 | 0U, // PseudoVSUXSEG6EI32_V_M2_MF2 |
27559 | 0U, // PseudoVSUXSEG6EI32_V_M2_MF2_MASK |
27560 | 0U, // PseudoVSUXSEG6EI32_V_M4_M1 |
27561 | 0U, // PseudoVSUXSEG6EI32_V_M4_M1_MASK |
27562 | 0U, // PseudoVSUXSEG6EI32_V_MF2_M1 |
27563 | 0U, // PseudoVSUXSEG6EI32_V_MF2_M1_MASK |
27564 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF2 |
27565 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF2_MASK |
27566 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF4 |
27567 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF4_MASK |
27568 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF8 |
27569 | 0U, // PseudoVSUXSEG6EI32_V_MF2_MF8_MASK |
27570 | 0U, // PseudoVSUXSEG6EI64_V_M1_M1 |
27571 | 0U, // PseudoVSUXSEG6EI64_V_M1_M1_MASK |
27572 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF2 |
27573 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF2_MASK |
27574 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF4 |
27575 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF4_MASK |
27576 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF8 |
27577 | 0U, // PseudoVSUXSEG6EI64_V_M1_MF8_MASK |
27578 | 0U, // PseudoVSUXSEG6EI64_V_M2_M1 |
27579 | 0U, // PseudoVSUXSEG6EI64_V_M2_M1_MASK |
27580 | 0U, // PseudoVSUXSEG6EI64_V_M2_MF2 |
27581 | 0U, // PseudoVSUXSEG6EI64_V_M2_MF2_MASK |
27582 | 0U, // PseudoVSUXSEG6EI64_V_M2_MF4 |
27583 | 0U, // PseudoVSUXSEG6EI64_V_M2_MF4_MASK |
27584 | 0U, // PseudoVSUXSEG6EI64_V_M4_M1 |
27585 | 0U, // PseudoVSUXSEG6EI64_V_M4_M1_MASK |
27586 | 0U, // PseudoVSUXSEG6EI64_V_M4_MF2 |
27587 | 0U, // PseudoVSUXSEG6EI64_V_M4_MF2_MASK |
27588 | 0U, // PseudoVSUXSEG6EI64_V_M8_M1 |
27589 | 0U, // PseudoVSUXSEG6EI64_V_M8_M1_MASK |
27590 | 0U, // PseudoVSUXSEG6EI8_V_M1_M1 |
27591 | 0U, // PseudoVSUXSEG6EI8_V_M1_M1_MASK |
27592 | 0U, // PseudoVSUXSEG6EI8_V_MF2_M1 |
27593 | 0U, // PseudoVSUXSEG6EI8_V_MF2_M1_MASK |
27594 | 0U, // PseudoVSUXSEG6EI8_V_MF2_MF2 |
27595 | 0U, // PseudoVSUXSEG6EI8_V_MF2_MF2_MASK |
27596 | 0U, // PseudoVSUXSEG6EI8_V_MF4_M1 |
27597 | 0U, // PseudoVSUXSEG6EI8_V_MF4_M1_MASK |
27598 | 0U, // PseudoVSUXSEG6EI8_V_MF4_MF2 |
27599 | 0U, // PseudoVSUXSEG6EI8_V_MF4_MF2_MASK |
27600 | 0U, // PseudoVSUXSEG6EI8_V_MF4_MF4 |
27601 | 0U, // PseudoVSUXSEG6EI8_V_MF4_MF4_MASK |
27602 | 0U, // PseudoVSUXSEG6EI8_V_MF8_M1 |
27603 | 0U, // PseudoVSUXSEG6EI8_V_MF8_M1_MASK |
27604 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF2 |
27605 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF2_MASK |
27606 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF4 |
27607 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF4_MASK |
27608 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF8 |
27609 | 0U, // PseudoVSUXSEG6EI8_V_MF8_MF8_MASK |
27610 | 0U, // PseudoVSUXSEG7EI16_V_M1_M1 |
27611 | 0U, // PseudoVSUXSEG7EI16_V_M1_M1_MASK |
27612 | 0U, // PseudoVSUXSEG7EI16_V_M1_MF2 |
27613 | 0U, // PseudoVSUXSEG7EI16_V_M1_MF2_MASK |
27614 | 0U, // PseudoVSUXSEG7EI16_V_M2_M1 |
27615 | 0U, // PseudoVSUXSEG7EI16_V_M2_M1_MASK |
27616 | 0U, // PseudoVSUXSEG7EI16_V_MF2_M1 |
27617 | 0U, // PseudoVSUXSEG7EI16_V_MF2_M1_MASK |
27618 | 0U, // PseudoVSUXSEG7EI16_V_MF2_MF2 |
27619 | 0U, // PseudoVSUXSEG7EI16_V_MF2_MF2_MASK |
27620 | 0U, // PseudoVSUXSEG7EI16_V_MF2_MF4 |
27621 | 0U, // PseudoVSUXSEG7EI16_V_MF2_MF4_MASK |
27622 | 0U, // PseudoVSUXSEG7EI16_V_MF4_M1 |
27623 | 0U, // PseudoVSUXSEG7EI16_V_MF4_M1_MASK |
27624 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF2 |
27625 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF2_MASK |
27626 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF4 |
27627 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF4_MASK |
27628 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF8 |
27629 | 0U, // PseudoVSUXSEG7EI16_V_MF4_MF8_MASK |
27630 | 0U, // PseudoVSUXSEG7EI32_V_M1_M1 |
27631 | 0U, // PseudoVSUXSEG7EI32_V_M1_M1_MASK |
27632 | 0U, // PseudoVSUXSEG7EI32_V_M1_MF2 |
27633 | 0U, // PseudoVSUXSEG7EI32_V_M1_MF2_MASK |
27634 | 0U, // PseudoVSUXSEG7EI32_V_M1_MF4 |
27635 | 0U, // PseudoVSUXSEG7EI32_V_M1_MF4_MASK |
27636 | 0U, // PseudoVSUXSEG7EI32_V_M2_M1 |
27637 | 0U, // PseudoVSUXSEG7EI32_V_M2_M1_MASK |
27638 | 0U, // PseudoVSUXSEG7EI32_V_M2_MF2 |
27639 | 0U, // PseudoVSUXSEG7EI32_V_M2_MF2_MASK |
27640 | 0U, // PseudoVSUXSEG7EI32_V_M4_M1 |
27641 | 0U, // PseudoVSUXSEG7EI32_V_M4_M1_MASK |
27642 | 0U, // PseudoVSUXSEG7EI32_V_MF2_M1 |
27643 | 0U, // PseudoVSUXSEG7EI32_V_MF2_M1_MASK |
27644 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF2 |
27645 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF2_MASK |
27646 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF4 |
27647 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF4_MASK |
27648 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF8 |
27649 | 0U, // PseudoVSUXSEG7EI32_V_MF2_MF8_MASK |
27650 | 0U, // PseudoVSUXSEG7EI64_V_M1_M1 |
27651 | 0U, // PseudoVSUXSEG7EI64_V_M1_M1_MASK |
27652 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF2 |
27653 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF2_MASK |
27654 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF4 |
27655 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF4_MASK |
27656 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF8 |
27657 | 0U, // PseudoVSUXSEG7EI64_V_M1_MF8_MASK |
27658 | 0U, // PseudoVSUXSEG7EI64_V_M2_M1 |
27659 | 0U, // PseudoVSUXSEG7EI64_V_M2_M1_MASK |
27660 | 0U, // PseudoVSUXSEG7EI64_V_M2_MF2 |
27661 | 0U, // PseudoVSUXSEG7EI64_V_M2_MF2_MASK |
27662 | 0U, // PseudoVSUXSEG7EI64_V_M2_MF4 |
27663 | 0U, // PseudoVSUXSEG7EI64_V_M2_MF4_MASK |
27664 | 0U, // PseudoVSUXSEG7EI64_V_M4_M1 |
27665 | 0U, // PseudoVSUXSEG7EI64_V_M4_M1_MASK |
27666 | 0U, // PseudoVSUXSEG7EI64_V_M4_MF2 |
27667 | 0U, // PseudoVSUXSEG7EI64_V_M4_MF2_MASK |
27668 | 0U, // PseudoVSUXSEG7EI64_V_M8_M1 |
27669 | 0U, // PseudoVSUXSEG7EI64_V_M8_M1_MASK |
27670 | 0U, // PseudoVSUXSEG7EI8_V_M1_M1 |
27671 | 0U, // PseudoVSUXSEG7EI8_V_M1_M1_MASK |
27672 | 0U, // PseudoVSUXSEG7EI8_V_MF2_M1 |
27673 | 0U, // PseudoVSUXSEG7EI8_V_MF2_M1_MASK |
27674 | 0U, // PseudoVSUXSEG7EI8_V_MF2_MF2 |
27675 | 0U, // PseudoVSUXSEG7EI8_V_MF2_MF2_MASK |
27676 | 0U, // PseudoVSUXSEG7EI8_V_MF4_M1 |
27677 | 0U, // PseudoVSUXSEG7EI8_V_MF4_M1_MASK |
27678 | 0U, // PseudoVSUXSEG7EI8_V_MF4_MF2 |
27679 | 0U, // PseudoVSUXSEG7EI8_V_MF4_MF2_MASK |
27680 | 0U, // PseudoVSUXSEG7EI8_V_MF4_MF4 |
27681 | 0U, // PseudoVSUXSEG7EI8_V_MF4_MF4_MASK |
27682 | 0U, // PseudoVSUXSEG7EI8_V_MF8_M1 |
27683 | 0U, // PseudoVSUXSEG7EI8_V_MF8_M1_MASK |
27684 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF2 |
27685 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF2_MASK |
27686 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF4 |
27687 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF4_MASK |
27688 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF8 |
27689 | 0U, // PseudoVSUXSEG7EI8_V_MF8_MF8_MASK |
27690 | 0U, // PseudoVSUXSEG8EI16_V_M1_M1 |
27691 | 0U, // PseudoVSUXSEG8EI16_V_M1_M1_MASK |
27692 | 0U, // PseudoVSUXSEG8EI16_V_M1_MF2 |
27693 | 0U, // PseudoVSUXSEG8EI16_V_M1_MF2_MASK |
27694 | 0U, // PseudoVSUXSEG8EI16_V_M2_M1 |
27695 | 0U, // PseudoVSUXSEG8EI16_V_M2_M1_MASK |
27696 | 0U, // PseudoVSUXSEG8EI16_V_MF2_M1 |
27697 | 0U, // PseudoVSUXSEG8EI16_V_MF2_M1_MASK |
27698 | 0U, // PseudoVSUXSEG8EI16_V_MF2_MF2 |
27699 | 0U, // PseudoVSUXSEG8EI16_V_MF2_MF2_MASK |
27700 | 0U, // PseudoVSUXSEG8EI16_V_MF2_MF4 |
27701 | 0U, // PseudoVSUXSEG8EI16_V_MF2_MF4_MASK |
27702 | 0U, // PseudoVSUXSEG8EI16_V_MF4_M1 |
27703 | 0U, // PseudoVSUXSEG8EI16_V_MF4_M1_MASK |
27704 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF2 |
27705 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF2_MASK |
27706 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF4 |
27707 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF4_MASK |
27708 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF8 |
27709 | 0U, // PseudoVSUXSEG8EI16_V_MF4_MF8_MASK |
27710 | 0U, // PseudoVSUXSEG8EI32_V_M1_M1 |
27711 | 0U, // PseudoVSUXSEG8EI32_V_M1_M1_MASK |
27712 | 0U, // PseudoVSUXSEG8EI32_V_M1_MF2 |
27713 | 0U, // PseudoVSUXSEG8EI32_V_M1_MF2_MASK |
27714 | 0U, // PseudoVSUXSEG8EI32_V_M1_MF4 |
27715 | 0U, // PseudoVSUXSEG8EI32_V_M1_MF4_MASK |
27716 | 0U, // PseudoVSUXSEG8EI32_V_M2_M1 |
27717 | 0U, // PseudoVSUXSEG8EI32_V_M2_M1_MASK |
27718 | 0U, // PseudoVSUXSEG8EI32_V_M2_MF2 |
27719 | 0U, // PseudoVSUXSEG8EI32_V_M2_MF2_MASK |
27720 | 0U, // PseudoVSUXSEG8EI32_V_M4_M1 |
27721 | 0U, // PseudoVSUXSEG8EI32_V_M4_M1_MASK |
27722 | 0U, // PseudoVSUXSEG8EI32_V_MF2_M1 |
27723 | 0U, // PseudoVSUXSEG8EI32_V_MF2_M1_MASK |
27724 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF2 |
27725 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF2_MASK |
27726 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF4 |
27727 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF4_MASK |
27728 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF8 |
27729 | 0U, // PseudoVSUXSEG8EI32_V_MF2_MF8_MASK |
27730 | 0U, // PseudoVSUXSEG8EI64_V_M1_M1 |
27731 | 0U, // PseudoVSUXSEG8EI64_V_M1_M1_MASK |
27732 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF2 |
27733 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF2_MASK |
27734 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF4 |
27735 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF4_MASK |
27736 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF8 |
27737 | 0U, // PseudoVSUXSEG8EI64_V_M1_MF8_MASK |
27738 | 0U, // PseudoVSUXSEG8EI64_V_M2_M1 |
27739 | 0U, // PseudoVSUXSEG8EI64_V_M2_M1_MASK |
27740 | 0U, // PseudoVSUXSEG8EI64_V_M2_MF2 |
27741 | 0U, // PseudoVSUXSEG8EI64_V_M2_MF2_MASK |
27742 | 0U, // PseudoVSUXSEG8EI64_V_M2_MF4 |
27743 | 0U, // PseudoVSUXSEG8EI64_V_M2_MF4_MASK |
27744 | 0U, // PseudoVSUXSEG8EI64_V_M4_M1 |
27745 | 0U, // PseudoVSUXSEG8EI64_V_M4_M1_MASK |
27746 | 0U, // PseudoVSUXSEG8EI64_V_M4_MF2 |
27747 | 0U, // PseudoVSUXSEG8EI64_V_M4_MF2_MASK |
27748 | 0U, // PseudoVSUXSEG8EI64_V_M8_M1 |
27749 | 0U, // PseudoVSUXSEG8EI64_V_M8_M1_MASK |
27750 | 0U, // PseudoVSUXSEG8EI8_V_M1_M1 |
27751 | 0U, // PseudoVSUXSEG8EI8_V_M1_M1_MASK |
27752 | 0U, // PseudoVSUXSEG8EI8_V_MF2_M1 |
27753 | 0U, // PseudoVSUXSEG8EI8_V_MF2_M1_MASK |
27754 | 0U, // PseudoVSUXSEG8EI8_V_MF2_MF2 |
27755 | 0U, // PseudoVSUXSEG8EI8_V_MF2_MF2_MASK |
27756 | 0U, // PseudoVSUXSEG8EI8_V_MF4_M1 |
27757 | 0U, // PseudoVSUXSEG8EI8_V_MF4_M1_MASK |
27758 | 0U, // PseudoVSUXSEG8EI8_V_MF4_MF2 |
27759 | 0U, // PseudoVSUXSEG8EI8_V_MF4_MF2_MASK |
27760 | 0U, // PseudoVSUXSEG8EI8_V_MF4_MF4 |
27761 | 0U, // PseudoVSUXSEG8EI8_V_MF4_MF4_MASK |
27762 | 0U, // PseudoVSUXSEG8EI8_V_MF8_M1 |
27763 | 0U, // PseudoVSUXSEG8EI8_V_MF8_M1_MASK |
27764 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF2 |
27765 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF2_MASK |
27766 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF4 |
27767 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF4_MASK |
27768 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF8 |
27769 | 0U, // PseudoVSUXSEG8EI8_V_MF8_MF8_MASK |
27770 | 0U, // PseudoVWADDU_VV_M1 |
27771 | 0U, // PseudoVWADDU_VV_M1_MASK |
27772 | 0U, // PseudoVWADDU_VV_M2 |
27773 | 0U, // PseudoVWADDU_VV_M2_MASK |
27774 | 0U, // PseudoVWADDU_VV_M4 |
27775 | 0U, // PseudoVWADDU_VV_M4_MASK |
27776 | 0U, // PseudoVWADDU_VV_MF2 |
27777 | 0U, // PseudoVWADDU_VV_MF2_MASK |
27778 | 0U, // PseudoVWADDU_VV_MF4 |
27779 | 0U, // PseudoVWADDU_VV_MF4_MASK |
27780 | 0U, // PseudoVWADDU_VV_MF8 |
27781 | 0U, // PseudoVWADDU_VV_MF8_MASK |
27782 | 0U, // PseudoVWADDU_VX_M1 |
27783 | 0U, // PseudoVWADDU_VX_M1_MASK |
27784 | 0U, // PseudoVWADDU_VX_M2 |
27785 | 0U, // PseudoVWADDU_VX_M2_MASK |
27786 | 0U, // PseudoVWADDU_VX_M4 |
27787 | 0U, // PseudoVWADDU_VX_M4_MASK |
27788 | 0U, // PseudoVWADDU_VX_MF2 |
27789 | 0U, // PseudoVWADDU_VX_MF2_MASK |
27790 | 0U, // PseudoVWADDU_VX_MF4 |
27791 | 0U, // PseudoVWADDU_VX_MF4_MASK |
27792 | 0U, // PseudoVWADDU_VX_MF8 |
27793 | 0U, // PseudoVWADDU_VX_MF8_MASK |
27794 | 0U, // PseudoVWADDU_WV_M1 |
27795 | 0U, // PseudoVWADDU_WV_M1_MASK |
27796 | 0U, // PseudoVWADDU_WV_M1_MASK_TIED |
27797 | 0U, // PseudoVWADDU_WV_M1_TIED |
27798 | 0U, // PseudoVWADDU_WV_M2 |
27799 | 0U, // PseudoVWADDU_WV_M2_MASK |
27800 | 0U, // PseudoVWADDU_WV_M2_MASK_TIED |
27801 | 0U, // PseudoVWADDU_WV_M2_TIED |
27802 | 0U, // PseudoVWADDU_WV_M4 |
27803 | 0U, // PseudoVWADDU_WV_M4_MASK |
27804 | 0U, // PseudoVWADDU_WV_M4_MASK_TIED |
27805 | 0U, // PseudoVWADDU_WV_M4_TIED |
27806 | 0U, // PseudoVWADDU_WV_MF2 |
27807 | 0U, // PseudoVWADDU_WV_MF2_MASK |
27808 | 0U, // PseudoVWADDU_WV_MF2_MASK_TIED |
27809 | 0U, // PseudoVWADDU_WV_MF2_TIED |
27810 | 0U, // PseudoVWADDU_WV_MF4 |
27811 | 0U, // PseudoVWADDU_WV_MF4_MASK |
27812 | 0U, // PseudoVWADDU_WV_MF4_MASK_TIED |
27813 | 0U, // PseudoVWADDU_WV_MF4_TIED |
27814 | 0U, // PseudoVWADDU_WV_MF8 |
27815 | 0U, // PseudoVWADDU_WV_MF8_MASK |
27816 | 0U, // PseudoVWADDU_WV_MF8_MASK_TIED |
27817 | 0U, // PseudoVWADDU_WV_MF8_TIED |
27818 | 0U, // PseudoVWADDU_WX_M1 |
27819 | 0U, // PseudoVWADDU_WX_M1_MASK |
27820 | 0U, // PseudoVWADDU_WX_M2 |
27821 | 0U, // PseudoVWADDU_WX_M2_MASK |
27822 | 0U, // PseudoVWADDU_WX_M4 |
27823 | 0U, // PseudoVWADDU_WX_M4_MASK |
27824 | 0U, // PseudoVWADDU_WX_MF2 |
27825 | 0U, // PseudoVWADDU_WX_MF2_MASK |
27826 | 0U, // PseudoVWADDU_WX_MF4 |
27827 | 0U, // PseudoVWADDU_WX_MF4_MASK |
27828 | 0U, // PseudoVWADDU_WX_MF8 |
27829 | 0U, // PseudoVWADDU_WX_MF8_MASK |
27830 | 0U, // PseudoVWADD_VV_M1 |
27831 | 0U, // PseudoVWADD_VV_M1_MASK |
27832 | 0U, // PseudoVWADD_VV_M2 |
27833 | 0U, // PseudoVWADD_VV_M2_MASK |
27834 | 0U, // PseudoVWADD_VV_M4 |
27835 | 0U, // PseudoVWADD_VV_M4_MASK |
27836 | 0U, // PseudoVWADD_VV_MF2 |
27837 | 0U, // PseudoVWADD_VV_MF2_MASK |
27838 | 0U, // PseudoVWADD_VV_MF4 |
27839 | 0U, // PseudoVWADD_VV_MF4_MASK |
27840 | 0U, // PseudoVWADD_VV_MF8 |
27841 | 0U, // PseudoVWADD_VV_MF8_MASK |
27842 | 0U, // PseudoVWADD_VX_M1 |
27843 | 0U, // PseudoVWADD_VX_M1_MASK |
27844 | 0U, // PseudoVWADD_VX_M2 |
27845 | 0U, // PseudoVWADD_VX_M2_MASK |
27846 | 0U, // PseudoVWADD_VX_M4 |
27847 | 0U, // PseudoVWADD_VX_M4_MASK |
27848 | 0U, // PseudoVWADD_VX_MF2 |
27849 | 0U, // PseudoVWADD_VX_MF2_MASK |
27850 | 0U, // PseudoVWADD_VX_MF4 |
27851 | 0U, // PseudoVWADD_VX_MF4_MASK |
27852 | 0U, // PseudoVWADD_VX_MF8 |
27853 | 0U, // PseudoVWADD_VX_MF8_MASK |
27854 | 0U, // PseudoVWADD_WV_M1 |
27855 | 0U, // PseudoVWADD_WV_M1_MASK |
27856 | 0U, // PseudoVWADD_WV_M1_MASK_TIED |
27857 | 0U, // PseudoVWADD_WV_M1_TIED |
27858 | 0U, // PseudoVWADD_WV_M2 |
27859 | 0U, // PseudoVWADD_WV_M2_MASK |
27860 | 0U, // PseudoVWADD_WV_M2_MASK_TIED |
27861 | 0U, // PseudoVWADD_WV_M2_TIED |
27862 | 0U, // PseudoVWADD_WV_M4 |
27863 | 0U, // PseudoVWADD_WV_M4_MASK |
27864 | 0U, // PseudoVWADD_WV_M4_MASK_TIED |
27865 | 0U, // PseudoVWADD_WV_M4_TIED |
27866 | 0U, // PseudoVWADD_WV_MF2 |
27867 | 0U, // PseudoVWADD_WV_MF2_MASK |
27868 | 0U, // PseudoVWADD_WV_MF2_MASK_TIED |
27869 | 0U, // PseudoVWADD_WV_MF2_TIED |
27870 | 0U, // PseudoVWADD_WV_MF4 |
27871 | 0U, // PseudoVWADD_WV_MF4_MASK |
27872 | 0U, // PseudoVWADD_WV_MF4_MASK_TIED |
27873 | 0U, // PseudoVWADD_WV_MF4_TIED |
27874 | 0U, // PseudoVWADD_WV_MF8 |
27875 | 0U, // PseudoVWADD_WV_MF8_MASK |
27876 | 0U, // PseudoVWADD_WV_MF8_MASK_TIED |
27877 | 0U, // PseudoVWADD_WV_MF8_TIED |
27878 | 0U, // PseudoVWADD_WX_M1 |
27879 | 0U, // PseudoVWADD_WX_M1_MASK |
27880 | 0U, // PseudoVWADD_WX_M2 |
27881 | 0U, // PseudoVWADD_WX_M2_MASK |
27882 | 0U, // PseudoVWADD_WX_M4 |
27883 | 0U, // PseudoVWADD_WX_M4_MASK |
27884 | 0U, // PseudoVWADD_WX_MF2 |
27885 | 0U, // PseudoVWADD_WX_MF2_MASK |
27886 | 0U, // PseudoVWADD_WX_MF4 |
27887 | 0U, // PseudoVWADD_WX_MF4_MASK |
27888 | 0U, // PseudoVWADD_WX_MF8 |
27889 | 0U, // PseudoVWADD_WX_MF8_MASK |
27890 | 0U, // PseudoVWMACCSU_VV_M1 |
27891 | 0U, // PseudoVWMACCSU_VV_M1_MASK |
27892 | 0U, // PseudoVWMACCSU_VV_M2 |
27893 | 0U, // PseudoVWMACCSU_VV_M2_MASK |
27894 | 0U, // PseudoVWMACCSU_VV_M4 |
27895 | 0U, // PseudoVWMACCSU_VV_M4_MASK |
27896 | 0U, // PseudoVWMACCSU_VV_MF2 |
27897 | 0U, // PseudoVWMACCSU_VV_MF2_MASK |
27898 | 0U, // PseudoVWMACCSU_VV_MF4 |
27899 | 0U, // PseudoVWMACCSU_VV_MF4_MASK |
27900 | 0U, // PseudoVWMACCSU_VV_MF8 |
27901 | 0U, // PseudoVWMACCSU_VV_MF8_MASK |
27902 | 0U, // PseudoVWMACCSU_VX_M1 |
27903 | 0U, // PseudoVWMACCSU_VX_M1_MASK |
27904 | 0U, // PseudoVWMACCSU_VX_M2 |
27905 | 0U, // PseudoVWMACCSU_VX_M2_MASK |
27906 | 0U, // PseudoVWMACCSU_VX_M4 |
27907 | 0U, // PseudoVWMACCSU_VX_M4_MASK |
27908 | 0U, // PseudoVWMACCSU_VX_MF2 |
27909 | 0U, // PseudoVWMACCSU_VX_MF2_MASK |
27910 | 0U, // PseudoVWMACCSU_VX_MF4 |
27911 | 0U, // PseudoVWMACCSU_VX_MF4_MASK |
27912 | 0U, // PseudoVWMACCSU_VX_MF8 |
27913 | 0U, // PseudoVWMACCSU_VX_MF8_MASK |
27914 | 0U, // PseudoVWMACCUS_VX_M1 |
27915 | 0U, // PseudoVWMACCUS_VX_M1_MASK |
27916 | 0U, // PseudoVWMACCUS_VX_M2 |
27917 | 0U, // PseudoVWMACCUS_VX_M2_MASK |
27918 | 0U, // PseudoVWMACCUS_VX_M4 |
27919 | 0U, // PseudoVWMACCUS_VX_M4_MASK |
27920 | 0U, // PseudoVWMACCUS_VX_MF2 |
27921 | 0U, // PseudoVWMACCUS_VX_MF2_MASK |
27922 | 0U, // PseudoVWMACCUS_VX_MF4 |
27923 | 0U, // PseudoVWMACCUS_VX_MF4_MASK |
27924 | 0U, // PseudoVWMACCUS_VX_MF8 |
27925 | 0U, // PseudoVWMACCUS_VX_MF8_MASK |
27926 | 0U, // PseudoVWMACCU_VV_M1 |
27927 | 0U, // PseudoVWMACCU_VV_M1_MASK |
27928 | 0U, // PseudoVWMACCU_VV_M2 |
27929 | 0U, // PseudoVWMACCU_VV_M2_MASK |
27930 | 0U, // PseudoVWMACCU_VV_M4 |
27931 | 0U, // PseudoVWMACCU_VV_M4_MASK |
27932 | 0U, // PseudoVWMACCU_VV_MF2 |
27933 | 0U, // PseudoVWMACCU_VV_MF2_MASK |
27934 | 0U, // PseudoVWMACCU_VV_MF4 |
27935 | 0U, // PseudoVWMACCU_VV_MF4_MASK |
27936 | 0U, // PseudoVWMACCU_VV_MF8 |
27937 | 0U, // PseudoVWMACCU_VV_MF8_MASK |
27938 | 0U, // PseudoVWMACCU_VX_M1 |
27939 | 0U, // PseudoVWMACCU_VX_M1_MASK |
27940 | 0U, // PseudoVWMACCU_VX_M2 |
27941 | 0U, // PseudoVWMACCU_VX_M2_MASK |
27942 | 0U, // PseudoVWMACCU_VX_M4 |
27943 | 0U, // PseudoVWMACCU_VX_M4_MASK |
27944 | 0U, // PseudoVWMACCU_VX_MF2 |
27945 | 0U, // PseudoVWMACCU_VX_MF2_MASK |
27946 | 0U, // PseudoVWMACCU_VX_MF4 |
27947 | 0U, // PseudoVWMACCU_VX_MF4_MASK |
27948 | 0U, // PseudoVWMACCU_VX_MF8 |
27949 | 0U, // PseudoVWMACCU_VX_MF8_MASK |
27950 | 0U, // PseudoVWMACC_VV_M1 |
27951 | 0U, // PseudoVWMACC_VV_M1_MASK |
27952 | 0U, // PseudoVWMACC_VV_M2 |
27953 | 0U, // PseudoVWMACC_VV_M2_MASK |
27954 | 0U, // PseudoVWMACC_VV_M4 |
27955 | 0U, // PseudoVWMACC_VV_M4_MASK |
27956 | 0U, // PseudoVWMACC_VV_MF2 |
27957 | 0U, // PseudoVWMACC_VV_MF2_MASK |
27958 | 0U, // PseudoVWMACC_VV_MF4 |
27959 | 0U, // PseudoVWMACC_VV_MF4_MASK |
27960 | 0U, // PseudoVWMACC_VV_MF8 |
27961 | 0U, // PseudoVWMACC_VV_MF8_MASK |
27962 | 0U, // PseudoVWMACC_VX_M1 |
27963 | 0U, // PseudoVWMACC_VX_M1_MASK |
27964 | 0U, // PseudoVWMACC_VX_M2 |
27965 | 0U, // PseudoVWMACC_VX_M2_MASK |
27966 | 0U, // PseudoVWMACC_VX_M4 |
27967 | 0U, // PseudoVWMACC_VX_M4_MASK |
27968 | 0U, // PseudoVWMACC_VX_MF2 |
27969 | 0U, // PseudoVWMACC_VX_MF2_MASK |
27970 | 0U, // PseudoVWMACC_VX_MF4 |
27971 | 0U, // PseudoVWMACC_VX_MF4_MASK |
27972 | 0U, // PseudoVWMACC_VX_MF8 |
27973 | 0U, // PseudoVWMACC_VX_MF8_MASK |
27974 | 0U, // PseudoVWMULSU_VV_M1 |
27975 | 0U, // PseudoVWMULSU_VV_M1_MASK |
27976 | 0U, // PseudoVWMULSU_VV_M2 |
27977 | 0U, // PseudoVWMULSU_VV_M2_MASK |
27978 | 0U, // PseudoVWMULSU_VV_M4 |
27979 | 0U, // PseudoVWMULSU_VV_M4_MASK |
27980 | 0U, // PseudoVWMULSU_VV_MF2 |
27981 | 0U, // PseudoVWMULSU_VV_MF2_MASK |
27982 | 0U, // PseudoVWMULSU_VV_MF4 |
27983 | 0U, // PseudoVWMULSU_VV_MF4_MASK |
27984 | 0U, // PseudoVWMULSU_VV_MF8 |
27985 | 0U, // PseudoVWMULSU_VV_MF8_MASK |
27986 | 0U, // PseudoVWMULSU_VX_M1 |
27987 | 0U, // PseudoVWMULSU_VX_M1_MASK |
27988 | 0U, // PseudoVWMULSU_VX_M2 |
27989 | 0U, // PseudoVWMULSU_VX_M2_MASK |
27990 | 0U, // PseudoVWMULSU_VX_M4 |
27991 | 0U, // PseudoVWMULSU_VX_M4_MASK |
27992 | 0U, // PseudoVWMULSU_VX_MF2 |
27993 | 0U, // PseudoVWMULSU_VX_MF2_MASK |
27994 | 0U, // PseudoVWMULSU_VX_MF4 |
27995 | 0U, // PseudoVWMULSU_VX_MF4_MASK |
27996 | 0U, // PseudoVWMULSU_VX_MF8 |
27997 | 0U, // PseudoVWMULSU_VX_MF8_MASK |
27998 | 0U, // PseudoVWMULU_VV_M1 |
27999 | 0U, // PseudoVWMULU_VV_M1_MASK |
28000 | 0U, // PseudoVWMULU_VV_M2 |
28001 | 0U, // PseudoVWMULU_VV_M2_MASK |
28002 | 0U, // PseudoVWMULU_VV_M4 |
28003 | 0U, // PseudoVWMULU_VV_M4_MASK |
28004 | 0U, // PseudoVWMULU_VV_MF2 |
28005 | 0U, // PseudoVWMULU_VV_MF2_MASK |
28006 | 0U, // PseudoVWMULU_VV_MF4 |
28007 | 0U, // PseudoVWMULU_VV_MF4_MASK |
28008 | 0U, // PseudoVWMULU_VV_MF8 |
28009 | 0U, // PseudoVWMULU_VV_MF8_MASK |
28010 | 0U, // PseudoVWMULU_VX_M1 |
28011 | 0U, // PseudoVWMULU_VX_M1_MASK |
28012 | 0U, // PseudoVWMULU_VX_M2 |
28013 | 0U, // PseudoVWMULU_VX_M2_MASK |
28014 | 0U, // PseudoVWMULU_VX_M4 |
28015 | 0U, // PseudoVWMULU_VX_M4_MASK |
28016 | 0U, // PseudoVWMULU_VX_MF2 |
28017 | 0U, // PseudoVWMULU_VX_MF2_MASK |
28018 | 0U, // PseudoVWMULU_VX_MF4 |
28019 | 0U, // PseudoVWMULU_VX_MF4_MASK |
28020 | 0U, // PseudoVWMULU_VX_MF8 |
28021 | 0U, // PseudoVWMULU_VX_MF8_MASK |
28022 | 0U, // PseudoVWMUL_VV_M1 |
28023 | 0U, // PseudoVWMUL_VV_M1_MASK |
28024 | 0U, // PseudoVWMUL_VV_M2 |
28025 | 0U, // PseudoVWMUL_VV_M2_MASK |
28026 | 0U, // PseudoVWMUL_VV_M4 |
28027 | 0U, // PseudoVWMUL_VV_M4_MASK |
28028 | 0U, // PseudoVWMUL_VV_MF2 |
28029 | 0U, // PseudoVWMUL_VV_MF2_MASK |
28030 | 0U, // PseudoVWMUL_VV_MF4 |
28031 | 0U, // PseudoVWMUL_VV_MF4_MASK |
28032 | 0U, // PseudoVWMUL_VV_MF8 |
28033 | 0U, // PseudoVWMUL_VV_MF8_MASK |
28034 | 0U, // PseudoVWMUL_VX_M1 |
28035 | 0U, // PseudoVWMUL_VX_M1_MASK |
28036 | 0U, // PseudoVWMUL_VX_M2 |
28037 | 0U, // PseudoVWMUL_VX_M2_MASK |
28038 | 0U, // PseudoVWMUL_VX_M4 |
28039 | 0U, // PseudoVWMUL_VX_M4_MASK |
28040 | 0U, // PseudoVWMUL_VX_MF2 |
28041 | 0U, // PseudoVWMUL_VX_MF2_MASK |
28042 | 0U, // PseudoVWMUL_VX_MF4 |
28043 | 0U, // PseudoVWMUL_VX_MF4_MASK |
28044 | 0U, // PseudoVWMUL_VX_MF8 |
28045 | 0U, // PseudoVWMUL_VX_MF8_MASK |
28046 | 0U, // PseudoVWREDSUMU_VS_M1_E16 |
28047 | 0U, // PseudoVWREDSUMU_VS_M1_E16_MASK |
28048 | 0U, // PseudoVWREDSUMU_VS_M1_E32 |
28049 | 0U, // PseudoVWREDSUMU_VS_M1_E32_MASK |
28050 | 0U, // PseudoVWREDSUMU_VS_M1_E8 |
28051 | 0U, // PseudoVWREDSUMU_VS_M1_E8_MASK |
28052 | 0U, // PseudoVWREDSUMU_VS_M2_E16 |
28053 | 0U, // PseudoVWREDSUMU_VS_M2_E16_MASK |
28054 | 0U, // PseudoVWREDSUMU_VS_M2_E32 |
28055 | 0U, // PseudoVWREDSUMU_VS_M2_E32_MASK |
28056 | 0U, // PseudoVWREDSUMU_VS_M2_E8 |
28057 | 0U, // PseudoVWREDSUMU_VS_M2_E8_MASK |
28058 | 0U, // PseudoVWREDSUMU_VS_M4_E16 |
28059 | 0U, // PseudoVWREDSUMU_VS_M4_E16_MASK |
28060 | 0U, // PseudoVWREDSUMU_VS_M4_E32 |
28061 | 0U, // PseudoVWREDSUMU_VS_M4_E32_MASK |
28062 | 0U, // PseudoVWREDSUMU_VS_M4_E8 |
28063 | 0U, // PseudoVWREDSUMU_VS_M4_E8_MASK |
28064 | 0U, // PseudoVWREDSUMU_VS_M8_E16 |
28065 | 0U, // PseudoVWREDSUMU_VS_M8_E16_MASK |
28066 | 0U, // PseudoVWREDSUMU_VS_M8_E32 |
28067 | 0U, // PseudoVWREDSUMU_VS_M8_E32_MASK |
28068 | 0U, // PseudoVWREDSUMU_VS_M8_E8 |
28069 | 0U, // PseudoVWREDSUMU_VS_M8_E8_MASK |
28070 | 0U, // PseudoVWREDSUMU_VS_MF2_E16 |
28071 | 0U, // PseudoVWREDSUMU_VS_MF2_E16_MASK |
28072 | 0U, // PseudoVWREDSUMU_VS_MF2_E32 |
28073 | 0U, // PseudoVWREDSUMU_VS_MF2_E32_MASK |
28074 | 0U, // PseudoVWREDSUMU_VS_MF2_E8 |
28075 | 0U, // PseudoVWREDSUMU_VS_MF2_E8_MASK |
28076 | 0U, // PseudoVWREDSUMU_VS_MF4_E16 |
28077 | 0U, // PseudoVWREDSUMU_VS_MF4_E16_MASK |
28078 | 0U, // PseudoVWREDSUMU_VS_MF4_E8 |
28079 | 0U, // PseudoVWREDSUMU_VS_MF4_E8_MASK |
28080 | 0U, // PseudoVWREDSUMU_VS_MF8_E8 |
28081 | 0U, // PseudoVWREDSUMU_VS_MF8_E8_MASK |
28082 | 0U, // PseudoVWREDSUM_VS_M1_E16 |
28083 | 0U, // PseudoVWREDSUM_VS_M1_E16_MASK |
28084 | 0U, // PseudoVWREDSUM_VS_M1_E32 |
28085 | 0U, // PseudoVWREDSUM_VS_M1_E32_MASK |
28086 | 0U, // PseudoVWREDSUM_VS_M1_E8 |
28087 | 0U, // PseudoVWREDSUM_VS_M1_E8_MASK |
28088 | 0U, // PseudoVWREDSUM_VS_M2_E16 |
28089 | 0U, // PseudoVWREDSUM_VS_M2_E16_MASK |
28090 | 0U, // PseudoVWREDSUM_VS_M2_E32 |
28091 | 0U, // PseudoVWREDSUM_VS_M2_E32_MASK |
28092 | 0U, // PseudoVWREDSUM_VS_M2_E8 |
28093 | 0U, // PseudoVWREDSUM_VS_M2_E8_MASK |
28094 | 0U, // PseudoVWREDSUM_VS_M4_E16 |
28095 | 0U, // PseudoVWREDSUM_VS_M4_E16_MASK |
28096 | 0U, // PseudoVWREDSUM_VS_M4_E32 |
28097 | 0U, // PseudoVWREDSUM_VS_M4_E32_MASK |
28098 | 0U, // PseudoVWREDSUM_VS_M4_E8 |
28099 | 0U, // PseudoVWREDSUM_VS_M4_E8_MASK |
28100 | 0U, // PseudoVWREDSUM_VS_M8_E16 |
28101 | 0U, // PseudoVWREDSUM_VS_M8_E16_MASK |
28102 | 0U, // PseudoVWREDSUM_VS_M8_E32 |
28103 | 0U, // PseudoVWREDSUM_VS_M8_E32_MASK |
28104 | 0U, // PseudoVWREDSUM_VS_M8_E8 |
28105 | 0U, // PseudoVWREDSUM_VS_M8_E8_MASK |
28106 | 0U, // PseudoVWREDSUM_VS_MF2_E16 |
28107 | 0U, // PseudoVWREDSUM_VS_MF2_E16_MASK |
28108 | 0U, // PseudoVWREDSUM_VS_MF2_E32 |
28109 | 0U, // PseudoVWREDSUM_VS_MF2_E32_MASK |
28110 | 0U, // PseudoVWREDSUM_VS_MF2_E8 |
28111 | 0U, // PseudoVWREDSUM_VS_MF2_E8_MASK |
28112 | 0U, // PseudoVWREDSUM_VS_MF4_E16 |
28113 | 0U, // PseudoVWREDSUM_VS_MF4_E16_MASK |
28114 | 0U, // PseudoVWREDSUM_VS_MF4_E8 |
28115 | 0U, // PseudoVWREDSUM_VS_MF4_E8_MASK |
28116 | 0U, // PseudoVWREDSUM_VS_MF8_E8 |
28117 | 0U, // PseudoVWREDSUM_VS_MF8_E8_MASK |
28118 | 0U, // PseudoVWSLL_VI_M1 |
28119 | 0U, // PseudoVWSLL_VI_M1_MASK |
28120 | 0U, // PseudoVWSLL_VI_M2 |
28121 | 0U, // PseudoVWSLL_VI_M2_MASK |
28122 | 0U, // PseudoVWSLL_VI_M4 |
28123 | 0U, // PseudoVWSLL_VI_M4_MASK |
28124 | 0U, // PseudoVWSLL_VI_MF2 |
28125 | 0U, // PseudoVWSLL_VI_MF2_MASK |
28126 | 0U, // PseudoVWSLL_VI_MF4 |
28127 | 0U, // PseudoVWSLL_VI_MF4_MASK |
28128 | 0U, // PseudoVWSLL_VI_MF8 |
28129 | 0U, // PseudoVWSLL_VI_MF8_MASK |
28130 | 0U, // PseudoVWSLL_VV_M1 |
28131 | 0U, // PseudoVWSLL_VV_M1_MASK |
28132 | 0U, // PseudoVWSLL_VV_M2 |
28133 | 0U, // PseudoVWSLL_VV_M2_MASK |
28134 | 0U, // PseudoVWSLL_VV_M4 |
28135 | 0U, // PseudoVWSLL_VV_M4_MASK |
28136 | 0U, // PseudoVWSLL_VV_MF2 |
28137 | 0U, // PseudoVWSLL_VV_MF2_MASK |
28138 | 0U, // PseudoVWSLL_VV_MF4 |
28139 | 0U, // PseudoVWSLL_VV_MF4_MASK |
28140 | 0U, // PseudoVWSLL_VV_MF8 |
28141 | 0U, // PseudoVWSLL_VV_MF8_MASK |
28142 | 0U, // PseudoVWSLL_VX_M1 |
28143 | 0U, // PseudoVWSLL_VX_M1_MASK |
28144 | 0U, // PseudoVWSLL_VX_M2 |
28145 | 0U, // PseudoVWSLL_VX_M2_MASK |
28146 | 0U, // PseudoVWSLL_VX_M4 |
28147 | 0U, // PseudoVWSLL_VX_M4_MASK |
28148 | 0U, // PseudoVWSLL_VX_MF2 |
28149 | 0U, // PseudoVWSLL_VX_MF2_MASK |
28150 | 0U, // PseudoVWSLL_VX_MF4 |
28151 | 0U, // PseudoVWSLL_VX_MF4_MASK |
28152 | 0U, // PseudoVWSLL_VX_MF8 |
28153 | 0U, // PseudoVWSLL_VX_MF8_MASK |
28154 | 0U, // PseudoVWSUBU_VV_M1 |
28155 | 0U, // PseudoVWSUBU_VV_M1_MASK |
28156 | 0U, // PseudoVWSUBU_VV_M2 |
28157 | 0U, // PseudoVWSUBU_VV_M2_MASK |
28158 | 0U, // PseudoVWSUBU_VV_M4 |
28159 | 0U, // PseudoVWSUBU_VV_M4_MASK |
28160 | 0U, // PseudoVWSUBU_VV_MF2 |
28161 | 0U, // PseudoVWSUBU_VV_MF2_MASK |
28162 | 0U, // PseudoVWSUBU_VV_MF4 |
28163 | 0U, // PseudoVWSUBU_VV_MF4_MASK |
28164 | 0U, // PseudoVWSUBU_VV_MF8 |
28165 | 0U, // PseudoVWSUBU_VV_MF8_MASK |
28166 | 0U, // PseudoVWSUBU_VX_M1 |
28167 | 0U, // PseudoVWSUBU_VX_M1_MASK |
28168 | 0U, // PseudoVWSUBU_VX_M2 |
28169 | 0U, // PseudoVWSUBU_VX_M2_MASK |
28170 | 0U, // PseudoVWSUBU_VX_M4 |
28171 | 0U, // PseudoVWSUBU_VX_M4_MASK |
28172 | 0U, // PseudoVWSUBU_VX_MF2 |
28173 | 0U, // PseudoVWSUBU_VX_MF2_MASK |
28174 | 0U, // PseudoVWSUBU_VX_MF4 |
28175 | 0U, // PseudoVWSUBU_VX_MF4_MASK |
28176 | 0U, // PseudoVWSUBU_VX_MF8 |
28177 | 0U, // PseudoVWSUBU_VX_MF8_MASK |
28178 | 0U, // PseudoVWSUBU_WV_M1 |
28179 | 0U, // PseudoVWSUBU_WV_M1_MASK |
28180 | 0U, // PseudoVWSUBU_WV_M1_MASK_TIED |
28181 | 0U, // PseudoVWSUBU_WV_M1_TIED |
28182 | 0U, // PseudoVWSUBU_WV_M2 |
28183 | 0U, // PseudoVWSUBU_WV_M2_MASK |
28184 | 0U, // PseudoVWSUBU_WV_M2_MASK_TIED |
28185 | 0U, // PseudoVWSUBU_WV_M2_TIED |
28186 | 0U, // PseudoVWSUBU_WV_M4 |
28187 | 0U, // PseudoVWSUBU_WV_M4_MASK |
28188 | 0U, // PseudoVWSUBU_WV_M4_MASK_TIED |
28189 | 0U, // PseudoVWSUBU_WV_M4_TIED |
28190 | 0U, // PseudoVWSUBU_WV_MF2 |
28191 | 0U, // PseudoVWSUBU_WV_MF2_MASK |
28192 | 0U, // PseudoVWSUBU_WV_MF2_MASK_TIED |
28193 | 0U, // PseudoVWSUBU_WV_MF2_TIED |
28194 | 0U, // PseudoVWSUBU_WV_MF4 |
28195 | 0U, // PseudoVWSUBU_WV_MF4_MASK |
28196 | 0U, // PseudoVWSUBU_WV_MF4_MASK_TIED |
28197 | 0U, // PseudoVWSUBU_WV_MF4_TIED |
28198 | 0U, // PseudoVWSUBU_WV_MF8 |
28199 | 0U, // PseudoVWSUBU_WV_MF8_MASK |
28200 | 0U, // PseudoVWSUBU_WV_MF8_MASK_TIED |
28201 | 0U, // PseudoVWSUBU_WV_MF8_TIED |
28202 | 0U, // PseudoVWSUBU_WX_M1 |
28203 | 0U, // PseudoVWSUBU_WX_M1_MASK |
28204 | 0U, // PseudoVWSUBU_WX_M2 |
28205 | 0U, // PseudoVWSUBU_WX_M2_MASK |
28206 | 0U, // PseudoVWSUBU_WX_M4 |
28207 | 0U, // PseudoVWSUBU_WX_M4_MASK |
28208 | 0U, // PseudoVWSUBU_WX_MF2 |
28209 | 0U, // PseudoVWSUBU_WX_MF2_MASK |
28210 | 0U, // PseudoVWSUBU_WX_MF4 |
28211 | 0U, // PseudoVWSUBU_WX_MF4_MASK |
28212 | 0U, // PseudoVWSUBU_WX_MF8 |
28213 | 0U, // PseudoVWSUBU_WX_MF8_MASK |
28214 | 0U, // PseudoVWSUB_VV_M1 |
28215 | 0U, // PseudoVWSUB_VV_M1_MASK |
28216 | 0U, // PseudoVWSUB_VV_M2 |
28217 | 0U, // PseudoVWSUB_VV_M2_MASK |
28218 | 0U, // PseudoVWSUB_VV_M4 |
28219 | 0U, // PseudoVWSUB_VV_M4_MASK |
28220 | 0U, // PseudoVWSUB_VV_MF2 |
28221 | 0U, // PseudoVWSUB_VV_MF2_MASK |
28222 | 0U, // PseudoVWSUB_VV_MF4 |
28223 | 0U, // PseudoVWSUB_VV_MF4_MASK |
28224 | 0U, // PseudoVWSUB_VV_MF8 |
28225 | 0U, // PseudoVWSUB_VV_MF8_MASK |
28226 | 0U, // PseudoVWSUB_VX_M1 |
28227 | 0U, // PseudoVWSUB_VX_M1_MASK |
28228 | 0U, // PseudoVWSUB_VX_M2 |
28229 | 0U, // PseudoVWSUB_VX_M2_MASK |
28230 | 0U, // PseudoVWSUB_VX_M4 |
28231 | 0U, // PseudoVWSUB_VX_M4_MASK |
28232 | 0U, // PseudoVWSUB_VX_MF2 |
28233 | 0U, // PseudoVWSUB_VX_MF2_MASK |
28234 | 0U, // PseudoVWSUB_VX_MF4 |
28235 | 0U, // PseudoVWSUB_VX_MF4_MASK |
28236 | 0U, // PseudoVWSUB_VX_MF8 |
28237 | 0U, // PseudoVWSUB_VX_MF8_MASK |
28238 | 0U, // PseudoVWSUB_WV_M1 |
28239 | 0U, // PseudoVWSUB_WV_M1_MASK |
28240 | 0U, // PseudoVWSUB_WV_M1_MASK_TIED |
28241 | 0U, // PseudoVWSUB_WV_M1_TIED |
28242 | 0U, // PseudoVWSUB_WV_M2 |
28243 | 0U, // PseudoVWSUB_WV_M2_MASK |
28244 | 0U, // PseudoVWSUB_WV_M2_MASK_TIED |
28245 | 0U, // PseudoVWSUB_WV_M2_TIED |
28246 | 0U, // PseudoVWSUB_WV_M4 |
28247 | 0U, // PseudoVWSUB_WV_M4_MASK |
28248 | 0U, // PseudoVWSUB_WV_M4_MASK_TIED |
28249 | 0U, // PseudoVWSUB_WV_M4_TIED |
28250 | 0U, // PseudoVWSUB_WV_MF2 |
28251 | 0U, // PseudoVWSUB_WV_MF2_MASK |
28252 | 0U, // PseudoVWSUB_WV_MF2_MASK_TIED |
28253 | 0U, // PseudoVWSUB_WV_MF2_TIED |
28254 | 0U, // PseudoVWSUB_WV_MF4 |
28255 | 0U, // PseudoVWSUB_WV_MF4_MASK |
28256 | 0U, // PseudoVWSUB_WV_MF4_MASK_TIED |
28257 | 0U, // PseudoVWSUB_WV_MF4_TIED |
28258 | 0U, // PseudoVWSUB_WV_MF8 |
28259 | 0U, // PseudoVWSUB_WV_MF8_MASK |
28260 | 0U, // PseudoVWSUB_WV_MF8_MASK_TIED |
28261 | 0U, // PseudoVWSUB_WV_MF8_TIED |
28262 | 0U, // PseudoVWSUB_WX_M1 |
28263 | 0U, // PseudoVWSUB_WX_M1_MASK |
28264 | 0U, // PseudoVWSUB_WX_M2 |
28265 | 0U, // PseudoVWSUB_WX_M2_MASK |
28266 | 0U, // PseudoVWSUB_WX_M4 |
28267 | 0U, // PseudoVWSUB_WX_M4_MASK |
28268 | 0U, // PseudoVWSUB_WX_MF2 |
28269 | 0U, // PseudoVWSUB_WX_MF2_MASK |
28270 | 0U, // PseudoVWSUB_WX_MF4 |
28271 | 0U, // PseudoVWSUB_WX_MF4_MASK |
28272 | 0U, // PseudoVWSUB_WX_MF8 |
28273 | 0U, // PseudoVWSUB_WX_MF8_MASK |
28274 | 0U, // PseudoVXOR_VI_M1 |
28275 | 0U, // PseudoVXOR_VI_M1_MASK |
28276 | 0U, // PseudoVXOR_VI_M2 |
28277 | 0U, // PseudoVXOR_VI_M2_MASK |
28278 | 0U, // PseudoVXOR_VI_M4 |
28279 | 0U, // PseudoVXOR_VI_M4_MASK |
28280 | 0U, // PseudoVXOR_VI_M8 |
28281 | 0U, // PseudoVXOR_VI_M8_MASK |
28282 | 0U, // PseudoVXOR_VI_MF2 |
28283 | 0U, // PseudoVXOR_VI_MF2_MASK |
28284 | 0U, // PseudoVXOR_VI_MF4 |
28285 | 0U, // PseudoVXOR_VI_MF4_MASK |
28286 | 0U, // PseudoVXOR_VI_MF8 |
28287 | 0U, // PseudoVXOR_VI_MF8_MASK |
28288 | 0U, // PseudoVXOR_VV_M1 |
28289 | 0U, // PseudoVXOR_VV_M1_MASK |
28290 | 0U, // PseudoVXOR_VV_M2 |
28291 | 0U, // PseudoVXOR_VV_M2_MASK |
28292 | 0U, // PseudoVXOR_VV_M4 |
28293 | 0U, // PseudoVXOR_VV_M4_MASK |
28294 | 0U, // PseudoVXOR_VV_M8 |
28295 | 0U, // PseudoVXOR_VV_M8_MASK |
28296 | 0U, // PseudoVXOR_VV_MF2 |
28297 | 0U, // PseudoVXOR_VV_MF2_MASK |
28298 | 0U, // PseudoVXOR_VV_MF4 |
28299 | 0U, // PseudoVXOR_VV_MF4_MASK |
28300 | 0U, // PseudoVXOR_VV_MF8 |
28301 | 0U, // PseudoVXOR_VV_MF8_MASK |
28302 | 0U, // PseudoVXOR_VX_M1 |
28303 | 0U, // PseudoVXOR_VX_M1_MASK |
28304 | 0U, // PseudoVXOR_VX_M2 |
28305 | 0U, // PseudoVXOR_VX_M2_MASK |
28306 | 0U, // PseudoVXOR_VX_M4 |
28307 | 0U, // PseudoVXOR_VX_M4_MASK |
28308 | 0U, // PseudoVXOR_VX_M8 |
28309 | 0U, // PseudoVXOR_VX_M8_MASK |
28310 | 0U, // PseudoVXOR_VX_MF2 |
28311 | 0U, // PseudoVXOR_VX_MF2_MASK |
28312 | 0U, // PseudoVXOR_VX_MF4 |
28313 | 0U, // PseudoVXOR_VX_MF4_MASK |
28314 | 0U, // PseudoVXOR_VX_MF8 |
28315 | 0U, // PseudoVXOR_VX_MF8_MASK |
28316 | 0U, // PseudoVZEXT_VF2_M1 |
28317 | 0U, // PseudoVZEXT_VF2_M1_MASK |
28318 | 0U, // PseudoVZEXT_VF2_M2 |
28319 | 0U, // PseudoVZEXT_VF2_M2_MASK |
28320 | 0U, // PseudoVZEXT_VF2_M4 |
28321 | 0U, // PseudoVZEXT_VF2_M4_MASK |
28322 | 0U, // PseudoVZEXT_VF2_M8 |
28323 | 0U, // PseudoVZEXT_VF2_M8_MASK |
28324 | 0U, // PseudoVZEXT_VF2_MF2 |
28325 | 0U, // PseudoVZEXT_VF2_MF2_MASK |
28326 | 0U, // PseudoVZEXT_VF2_MF4 |
28327 | 0U, // PseudoVZEXT_VF2_MF4_MASK |
28328 | 0U, // PseudoVZEXT_VF4_M1 |
28329 | 0U, // PseudoVZEXT_VF4_M1_MASK |
28330 | 0U, // PseudoVZEXT_VF4_M2 |
28331 | 0U, // PseudoVZEXT_VF4_M2_MASK |
28332 | 0U, // PseudoVZEXT_VF4_M4 |
28333 | 0U, // PseudoVZEXT_VF4_M4_MASK |
28334 | 0U, // PseudoVZEXT_VF4_M8 |
28335 | 0U, // PseudoVZEXT_VF4_M8_MASK |
28336 | 0U, // PseudoVZEXT_VF4_MF2 |
28337 | 0U, // PseudoVZEXT_VF4_MF2_MASK |
28338 | 0U, // PseudoVZEXT_VF8_M1 |
28339 | 0U, // PseudoVZEXT_VF8_M1_MASK |
28340 | 0U, // PseudoVZEXT_VF8_M2 |
28341 | 0U, // PseudoVZEXT_VF8_M2_MASK |
28342 | 0U, // PseudoVZEXT_VF8_M4 |
28343 | 0U, // PseudoVZEXT_VF8_M4_MASK |
28344 | 0U, // PseudoVZEXT_VF8_M8 |
28345 | 0U, // PseudoVZEXT_VF8_M8_MASK |
28346 | 0U, // PseudoZEXT_H |
28347 | 0U, // PseudoZEXT_W |
28348 | 0U, // ReadCounterWide |
28349 | 0U, // ReadFCSR |
28350 | 0U, // ReadFFLAGS |
28351 | 0U, // ReadFRM |
28352 | 0U, // Select_FPR16INX_Using_CC_GPR |
28353 | 0U, // Select_FPR16_Using_CC_GPR |
28354 | 0U, // Select_FPR32INX_Using_CC_GPR |
28355 | 0U, // Select_FPR32_Using_CC_GPR |
28356 | 0U, // Select_FPR64IN32X_Using_CC_GPR |
28357 | 0U, // Select_FPR64INX_Using_CC_GPR |
28358 | 0U, // Select_FPR64_Using_CC_GPR |
28359 | 0U, // Select_GPRNoX0_Using_CC_SImm16NonZero_QC |
28360 | 0U, // Select_GPRNoX0_Using_CC_SImm5NonZero_QC |
28361 | 0U, // Select_GPRNoX0_Using_CC_UImm16NonZero_QC |
28362 | 0U, // Select_GPRNoX0_Using_CC_UImm5NonZero_QC |
28363 | 0U, // Select_GPR_Using_CC_GPR |
28364 | 0U, // Select_GPR_Using_CC_SImm5_CV |
28365 | 0U, // Select_GPR_Using_CC_UImm7_NDS |
28366 | 0U, // Select_GPR_Using_CC_UImmLog2XLen_NDS |
28367 | 0U, // SplitF64Pseudo |
28368 | 0U, // SwapFRMImm |
28369 | 0U, // WriteFCSR |
28370 | 0U, // WriteFCSRImm |
28371 | 0U, // WriteFFLAGS |
28372 | 0U, // WriteFRM |
28373 | 0U, // WriteFRMImm |
28374 | 0U, // WriteVXRMImm |
28375 | 0U, // ABS |
28376 | 0U, // ABSW |
28377 | 1U, // ADD |
28378 | 1U, // ADDI |
28379 | 1U, // ADDIW |
28380 | 1U, // ADDW |
28381 | 1U, // ADD_UW |
28382 | 0U, // AES32DSI |
28383 | 0U, // AES32DSMI |
28384 | 0U, // AES32ESI |
28385 | 0U, // AES32ESMI |
28386 | 1U, // AES64DS |
28387 | 1U, // AES64DSM |
28388 | 1U, // AES64ES |
28389 | 1U, // AES64ESM |
28390 | 0U, // AES64IM |
28391 | 1U, // AES64KS1I |
28392 | 1U, // AES64KS2 |
28393 | 0U, // AMOADD_B |
28394 | 0U, // AMOADD_B_AQ |
28395 | 0U, // AMOADD_B_AQ_RL |
28396 | 0U, // AMOADD_B_RL |
28397 | 0U, // AMOADD_D |
28398 | 0U, // AMOADD_D_AQ |
28399 | 0U, // AMOADD_D_AQ_RL |
28400 | 0U, // AMOADD_D_RL |
28401 | 0U, // AMOADD_H |
28402 | 0U, // AMOADD_H_AQ |
28403 | 0U, // AMOADD_H_AQ_RL |
28404 | 0U, // AMOADD_H_RL |
28405 | 0U, // AMOADD_W |
28406 | 0U, // AMOADD_W_AQ |
28407 | 0U, // AMOADD_W_AQ_RL |
28408 | 0U, // AMOADD_W_RL |
28409 | 0U, // AMOAND_B |
28410 | 0U, // AMOAND_B_AQ |
28411 | 0U, // AMOAND_B_AQ_RL |
28412 | 0U, // AMOAND_B_RL |
28413 | 0U, // AMOAND_D |
28414 | 0U, // AMOAND_D_AQ |
28415 | 0U, // AMOAND_D_AQ_RL |
28416 | 0U, // AMOAND_D_RL |
28417 | 0U, // AMOAND_H |
28418 | 0U, // AMOAND_H_AQ |
28419 | 0U, // AMOAND_H_AQ_RL |
28420 | 0U, // AMOAND_H_RL |
28421 | 0U, // AMOAND_W |
28422 | 0U, // AMOAND_W_AQ |
28423 | 0U, // AMOAND_W_AQ_RL |
28424 | 0U, // AMOAND_W_RL |
28425 | 0U, // AMOCAS_B |
28426 | 0U, // AMOCAS_B_AQ |
28427 | 0U, // AMOCAS_B_AQ_RL |
28428 | 0U, // AMOCAS_B_RL |
28429 | 0U, // AMOCAS_D_RV32 |
28430 | 0U, // AMOCAS_D_RV32_AQ |
28431 | 0U, // AMOCAS_D_RV32_AQ_RL |
28432 | 0U, // AMOCAS_D_RV32_RL |
28433 | 0U, // AMOCAS_D_RV64 |
28434 | 0U, // AMOCAS_D_RV64_AQ |
28435 | 0U, // AMOCAS_D_RV64_AQ_RL |
28436 | 0U, // AMOCAS_D_RV64_RL |
28437 | 0U, // AMOCAS_H |
28438 | 0U, // AMOCAS_H_AQ |
28439 | 0U, // AMOCAS_H_AQ_RL |
28440 | 0U, // AMOCAS_H_RL |
28441 | 0U, // AMOCAS_Q |
28442 | 0U, // AMOCAS_Q_AQ |
28443 | 0U, // AMOCAS_Q_AQ_RL |
28444 | 0U, // AMOCAS_Q_RL |
28445 | 0U, // AMOCAS_W |
28446 | 0U, // AMOCAS_W_AQ |
28447 | 0U, // AMOCAS_W_AQ_RL |
28448 | 0U, // AMOCAS_W_RL |
28449 | 0U, // AMOMAXU_B |
28450 | 0U, // AMOMAXU_B_AQ |
28451 | 0U, // AMOMAXU_B_AQ_RL |
28452 | 0U, // AMOMAXU_B_RL |
28453 | 0U, // AMOMAXU_D |
28454 | 0U, // AMOMAXU_D_AQ |
28455 | 0U, // AMOMAXU_D_AQ_RL |
28456 | 0U, // AMOMAXU_D_RL |
28457 | 0U, // AMOMAXU_H |
28458 | 0U, // AMOMAXU_H_AQ |
28459 | 0U, // AMOMAXU_H_AQ_RL |
28460 | 0U, // AMOMAXU_H_RL |
28461 | 0U, // AMOMAXU_W |
28462 | 0U, // AMOMAXU_W_AQ |
28463 | 0U, // AMOMAXU_W_AQ_RL |
28464 | 0U, // AMOMAXU_W_RL |
28465 | 0U, // AMOMAX_B |
28466 | 0U, // AMOMAX_B_AQ |
28467 | 0U, // AMOMAX_B_AQ_RL |
28468 | 0U, // AMOMAX_B_RL |
28469 | 0U, // AMOMAX_D |
28470 | 0U, // AMOMAX_D_AQ |
28471 | 0U, // AMOMAX_D_AQ_RL |
28472 | 0U, // AMOMAX_D_RL |
28473 | 0U, // AMOMAX_H |
28474 | 0U, // AMOMAX_H_AQ |
28475 | 0U, // AMOMAX_H_AQ_RL |
28476 | 0U, // AMOMAX_H_RL |
28477 | 0U, // AMOMAX_W |
28478 | 0U, // AMOMAX_W_AQ |
28479 | 0U, // AMOMAX_W_AQ_RL |
28480 | 0U, // AMOMAX_W_RL |
28481 | 0U, // AMOMINU_B |
28482 | 0U, // AMOMINU_B_AQ |
28483 | 0U, // AMOMINU_B_AQ_RL |
28484 | 0U, // AMOMINU_B_RL |
28485 | 0U, // AMOMINU_D |
28486 | 0U, // AMOMINU_D_AQ |
28487 | 0U, // AMOMINU_D_AQ_RL |
28488 | 0U, // AMOMINU_D_RL |
28489 | 0U, // AMOMINU_H |
28490 | 0U, // AMOMINU_H_AQ |
28491 | 0U, // AMOMINU_H_AQ_RL |
28492 | 0U, // AMOMINU_H_RL |
28493 | 0U, // AMOMINU_W |
28494 | 0U, // AMOMINU_W_AQ |
28495 | 0U, // AMOMINU_W_AQ_RL |
28496 | 0U, // AMOMINU_W_RL |
28497 | 0U, // AMOMIN_B |
28498 | 0U, // AMOMIN_B_AQ |
28499 | 0U, // AMOMIN_B_AQ_RL |
28500 | 0U, // AMOMIN_B_RL |
28501 | 0U, // AMOMIN_D |
28502 | 0U, // AMOMIN_D_AQ |
28503 | 0U, // AMOMIN_D_AQ_RL |
28504 | 0U, // AMOMIN_D_RL |
28505 | 0U, // AMOMIN_H |
28506 | 0U, // AMOMIN_H_AQ |
28507 | 0U, // AMOMIN_H_AQ_RL |
28508 | 0U, // AMOMIN_H_RL |
28509 | 0U, // AMOMIN_W |
28510 | 0U, // AMOMIN_W_AQ |
28511 | 0U, // AMOMIN_W_AQ_RL |
28512 | 0U, // AMOMIN_W_RL |
28513 | 0U, // AMOOR_B |
28514 | 0U, // AMOOR_B_AQ |
28515 | 0U, // AMOOR_B_AQ_RL |
28516 | 0U, // AMOOR_B_RL |
28517 | 0U, // AMOOR_D |
28518 | 0U, // AMOOR_D_AQ |
28519 | 0U, // AMOOR_D_AQ_RL |
28520 | 0U, // AMOOR_D_RL |
28521 | 0U, // AMOOR_H |
28522 | 0U, // AMOOR_H_AQ |
28523 | 0U, // AMOOR_H_AQ_RL |
28524 | 0U, // AMOOR_H_RL |
28525 | 0U, // AMOOR_W |
28526 | 0U, // AMOOR_W_AQ |
28527 | 0U, // AMOOR_W_AQ_RL |
28528 | 0U, // AMOOR_W_RL |
28529 | 0U, // AMOSWAP_B |
28530 | 0U, // AMOSWAP_B_AQ |
28531 | 0U, // AMOSWAP_B_AQ_RL |
28532 | 0U, // AMOSWAP_B_RL |
28533 | 0U, // AMOSWAP_D |
28534 | 0U, // AMOSWAP_D_AQ |
28535 | 0U, // AMOSWAP_D_AQ_RL |
28536 | 0U, // AMOSWAP_D_RL |
28537 | 0U, // AMOSWAP_H |
28538 | 0U, // AMOSWAP_H_AQ |
28539 | 0U, // AMOSWAP_H_AQ_RL |
28540 | 0U, // AMOSWAP_H_RL |
28541 | 0U, // AMOSWAP_W |
28542 | 0U, // AMOSWAP_W_AQ |
28543 | 0U, // AMOSWAP_W_AQ_RL |
28544 | 0U, // AMOSWAP_W_RL |
28545 | 0U, // AMOXOR_B |
28546 | 0U, // AMOXOR_B_AQ |
28547 | 0U, // AMOXOR_B_AQ_RL |
28548 | 0U, // AMOXOR_B_RL |
28549 | 0U, // AMOXOR_D |
28550 | 0U, // AMOXOR_D_AQ |
28551 | 0U, // AMOXOR_D_AQ_RL |
28552 | 0U, // AMOXOR_D_RL |
28553 | 0U, // AMOXOR_H |
28554 | 0U, // AMOXOR_H_AQ |
28555 | 0U, // AMOXOR_H_AQ_RL |
28556 | 0U, // AMOXOR_H_RL |
28557 | 0U, // AMOXOR_W |
28558 | 0U, // AMOXOR_W_AQ |
28559 | 0U, // AMOXOR_W_AQ_RL |
28560 | 0U, // AMOXOR_W_RL |
28561 | 1U, // AND |
28562 | 1U, // ANDI |
28563 | 1U, // ANDN |
28564 | 0U, // AUIPC |
28565 | 1U, // BCLR |
28566 | 1U, // BCLRI |
28567 | 0U, // BEQ |
28568 | 1U, // BEXT |
28569 | 1U, // BEXTI |
28570 | 0U, // BGE |
28571 | 0U, // BGEU |
28572 | 1U, // BINV |
28573 | 1U, // BINVI |
28574 | 0U, // BLT |
28575 | 0U, // BLTU |
28576 | 0U, // BNE |
28577 | 0U, // BREV8 |
28578 | 1U, // BSET |
28579 | 1U, // BSETI |
28580 | 0U, // CBO_CLEAN |
28581 | 0U, // CBO_FLUSH |
28582 | 0U, // CBO_INVAL |
28583 | 0U, // CBO_ZERO |
28584 | 1U, // CLMUL |
28585 | 1U, // CLMULH |
28586 | 1U, // CLMULR |
28587 | 0U, // CLS |
28588 | 0U, // CLSW |
28589 | 0U, // CLZ |
28590 | 0U, // CLZW |
28591 | 0U, // CM_JALT |
28592 | 0U, // CM_JT |
28593 | 0U, // CM_MVA01S |
28594 | 0U, // CM_MVSA01 |
28595 | 0U, // CM_POP |
28596 | 0U, // CM_POPRET |
28597 | 0U, // CM_POPRETZ |
28598 | 0U, // CM_PUSH |
28599 | 0U, // CPOP |
28600 | 0U, // CPOPW |
28601 | 0U, // CSRRC |
28602 | 0U, // CSRRCI |
28603 | 0U, // CSRRS |
28604 | 0U, // CSRRSI |
28605 | 0U, // CSRRW |
28606 | 0U, // CSRRWI |
28607 | 0U, // CTZ |
28608 | 0U, // CTZW |
28609 | 0U, // CV_ABS |
28610 | 0U, // CV_ABS_B |
28611 | 0U, // CV_ABS_H |
28612 | 0U, // CV_ADDN |
28613 | 1U, // CV_ADDNR |
28614 | 0U, // CV_ADDRN |
28615 | 1U, // CV_ADDRNR |
28616 | 0U, // CV_ADDUN |
28617 | 1U, // CV_ADDUNR |
28618 | 0U, // CV_ADDURN |
28619 | 1U, // CV_ADDURNR |
28620 | 1U, // CV_ADD_B |
28621 | 1U, // CV_ADD_DIV2 |
28622 | 1U, // CV_ADD_DIV4 |
28623 | 1U, // CV_ADD_DIV8 |
28624 | 1U, // CV_ADD_H |
28625 | 1U, // CV_ADD_SCI_B |
28626 | 1U, // CV_ADD_SCI_H |
28627 | 1U, // CV_ADD_SC_B |
28628 | 1U, // CV_ADD_SC_H |
28629 | 1U, // CV_AND_B |
28630 | 1U, // CV_AND_H |
28631 | 1U, // CV_AND_SCI_B |
28632 | 1U, // CV_AND_SCI_H |
28633 | 1U, // CV_AND_SC_B |
28634 | 1U, // CV_AND_SC_H |
28635 | 1U, // CV_AVGU_B |
28636 | 1U, // CV_AVGU_H |
28637 | 1U, // CV_AVGU_SCI_B |
28638 | 1U, // CV_AVGU_SCI_H |
28639 | 1U, // CV_AVGU_SC_B |
28640 | 1U, // CV_AVGU_SC_H |
28641 | 1U, // CV_AVG_B |
28642 | 1U, // CV_AVG_H |
28643 | 1U, // CV_AVG_SCI_B |
28644 | 1U, // CV_AVG_SCI_H |
28645 | 1U, // CV_AVG_SC_B |
28646 | 1U, // CV_AVG_SC_H |
28647 | 0U, // CV_BCLR |
28648 | 1U, // CV_BCLRR |
28649 | 0U, // CV_BEQIMM |
28650 | 0U, // CV_BITREV |
28651 | 0U, // CV_BNEIMM |
28652 | 0U, // CV_BSET |
28653 | 1U, // CV_BSETR |
28654 | 0U, // CV_CLB |
28655 | 1U, // CV_CLIP |
28656 | 1U, // CV_CLIPR |
28657 | 1U, // CV_CLIPU |
28658 | 1U, // CV_CLIPUR |
28659 | 1U, // CV_CMPEQ_B |
28660 | 1U, // CV_CMPEQ_H |
28661 | 1U, // CV_CMPEQ_SCI_B |
28662 | 1U, // CV_CMPEQ_SCI_H |
28663 | 1U, // CV_CMPEQ_SC_B |
28664 | 1U, // CV_CMPEQ_SC_H |
28665 | 1U, // CV_CMPGEU_B |
28666 | 1U, // CV_CMPGEU_H |
28667 | 1U, // CV_CMPGEU_SCI_B |
28668 | 1U, // CV_CMPGEU_SCI_H |
28669 | 1U, // CV_CMPGEU_SC_B |
28670 | 1U, // CV_CMPGEU_SC_H |
28671 | 1U, // CV_CMPGE_B |
28672 | 1U, // CV_CMPGE_H |
28673 | 1U, // CV_CMPGE_SCI_B |
28674 | 1U, // CV_CMPGE_SCI_H |
28675 | 1U, // CV_CMPGE_SC_B |
28676 | 1U, // CV_CMPGE_SC_H |
28677 | 1U, // CV_CMPGTU_B |
28678 | 1U, // CV_CMPGTU_H |
28679 | 1U, // CV_CMPGTU_SCI_B |
28680 | 1U, // CV_CMPGTU_SCI_H |
28681 | 1U, // CV_CMPGTU_SC_B |
28682 | 1U, // CV_CMPGTU_SC_H |
28683 | 1U, // CV_CMPGT_B |
28684 | 1U, // CV_CMPGT_H |
28685 | 1U, // CV_CMPGT_SCI_B |
28686 | 1U, // CV_CMPGT_SCI_H |
28687 | 1U, // CV_CMPGT_SC_B |
28688 | 1U, // CV_CMPGT_SC_H |
28689 | 1U, // CV_CMPLEU_B |
28690 | 1U, // CV_CMPLEU_H |
28691 | 1U, // CV_CMPLEU_SCI_B |
28692 | 1U, // CV_CMPLEU_SCI_H |
28693 | 1U, // CV_CMPLEU_SC_B |
28694 | 1U, // CV_CMPLEU_SC_H |
28695 | 1U, // CV_CMPLE_B |
28696 | 1U, // CV_CMPLE_H |
28697 | 1U, // CV_CMPLE_SCI_B |
28698 | 1U, // CV_CMPLE_SCI_H |
28699 | 1U, // CV_CMPLE_SC_B |
28700 | 1U, // CV_CMPLE_SC_H |
28701 | 1U, // CV_CMPLTU_B |
28702 | 1U, // CV_CMPLTU_H |
28703 | 1U, // CV_CMPLTU_SCI_B |
28704 | 1U, // CV_CMPLTU_SCI_H |
28705 | 1U, // CV_CMPLTU_SC_B |
28706 | 1U, // CV_CMPLTU_SC_H |
28707 | 1U, // CV_CMPLT_B |
28708 | 1U, // CV_CMPLT_H |
28709 | 1U, // CV_CMPLT_SCI_B |
28710 | 1U, // CV_CMPLT_SCI_H |
28711 | 1U, // CV_CMPLT_SC_B |
28712 | 1U, // CV_CMPLT_SC_H |
28713 | 1U, // CV_CMPNE_B |
28714 | 1U, // CV_CMPNE_H |
28715 | 1U, // CV_CMPNE_SCI_B |
28716 | 1U, // CV_CMPNE_SCI_H |
28717 | 1U, // CV_CMPNE_SC_B |
28718 | 1U, // CV_CMPNE_SC_H |
28719 | 0U, // CV_CNT |
28720 | 0U, // CV_CPLXCONJ |
28721 | 1U, // CV_CPLXMUL_I |
28722 | 1U, // CV_CPLXMUL_I_DIV2 |
28723 | 1U, // CV_CPLXMUL_I_DIV4 |
28724 | 1U, // CV_CPLXMUL_I_DIV8 |
28725 | 1U, // CV_CPLXMUL_R |
28726 | 1U, // CV_CPLXMUL_R_DIV2 |
28727 | 1U, // CV_CPLXMUL_R_DIV4 |
28728 | 1U, // CV_CPLXMUL_R_DIV8 |
28729 | 1U, // CV_DOTSP_B |
28730 | 1U, // CV_DOTSP_H |
28731 | 1U, // CV_DOTSP_SCI_B |
28732 | 1U, // CV_DOTSP_SCI_H |
28733 | 1U, // CV_DOTSP_SC_B |
28734 | 1U, // CV_DOTSP_SC_H |
28735 | 1U, // CV_DOTUP_B |
28736 | 1U, // CV_DOTUP_H |
28737 | 1U, // CV_DOTUP_SCI_B |
28738 | 1U, // CV_DOTUP_SCI_H |
28739 | 1U, // CV_DOTUP_SC_B |
28740 | 1U, // CV_DOTUP_SC_H |
28741 | 1U, // CV_DOTUSP_B |
28742 | 1U, // CV_DOTUSP_H |
28743 | 1U, // CV_DOTUSP_SCI_B |
28744 | 1U, // CV_DOTUSP_SCI_H |
28745 | 1U, // CV_DOTUSP_SC_B |
28746 | 1U, // CV_DOTUSP_SC_H |
28747 | 0U, // CV_ELW |
28748 | 0U, // CV_EXTBS |
28749 | 0U, // CV_EXTBZ |
28750 | 0U, // CV_EXTHS |
28751 | 0U, // CV_EXTHZ |
28752 | 0U, // CV_EXTRACT |
28753 | 1U, // CV_EXTRACTR |
28754 | 0U, // CV_EXTRACTU |
28755 | 1U, // CV_EXTRACTUR |
28756 | 1U, // CV_EXTRACTU_B |
28757 | 1U, // CV_EXTRACTU_H |
28758 | 1U, // CV_EXTRACT_B |
28759 | 1U, // CV_EXTRACT_H |
28760 | 0U, // CV_FF1 |
28761 | 0U, // CV_FL1 |
28762 | 16U, // CV_INSERT |
28763 | 1U, // CV_INSERTR |
28764 | 1U, // CV_INSERT_B |
28765 | 1U, // CV_INSERT_H |
28766 | 0U, // CV_LBU_ri_inc |
28767 | 0U, // CV_LBU_rr |
28768 | 0U, // CV_LBU_rr_inc |
28769 | 0U, // CV_LB_ri_inc |
28770 | 0U, // CV_LB_rr |
28771 | 0U, // CV_LB_rr_inc |
28772 | 0U, // CV_LHU_ri_inc |
28773 | 0U, // CV_LHU_rr |
28774 | 0U, // CV_LHU_rr_inc |
28775 | 0U, // CV_LH_ri_inc |
28776 | 0U, // CV_LH_rr |
28777 | 0U, // CV_LH_rr_inc |
28778 | 0U, // CV_LW_ri_inc |
28779 | 0U, // CV_LW_rr |
28780 | 0U, // CV_LW_rr_inc |
28781 | 1U, // CV_MAC |
28782 | 16U, // CV_MACHHSN |
28783 | 16U, // CV_MACHHSRN |
28784 | 16U, // CV_MACHHUN |
28785 | 16U, // CV_MACHHURN |
28786 | 16U, // CV_MACSN |
28787 | 16U, // CV_MACSRN |
28788 | 16U, // CV_MACUN |
28789 | 16U, // CV_MACURN |
28790 | 1U, // CV_MAX |
28791 | 1U, // CV_MAXU |
28792 | 1U, // CV_MAXU_B |
28793 | 1U, // CV_MAXU_H |
28794 | 1U, // CV_MAXU_SCI_B |
28795 | 1U, // CV_MAXU_SCI_H |
28796 | 1U, // CV_MAXU_SC_B |
28797 | 1U, // CV_MAXU_SC_H |
28798 | 1U, // CV_MAX_B |
28799 | 1U, // CV_MAX_H |
28800 | 1U, // CV_MAX_SCI_B |
28801 | 1U, // CV_MAX_SCI_H |
28802 | 1U, // CV_MAX_SC_B |
28803 | 1U, // CV_MAX_SC_H |
28804 | 1U, // CV_MIN |
28805 | 1U, // CV_MINU |
28806 | 1U, // CV_MINU_B |
28807 | 1U, // CV_MINU_H |
28808 | 1U, // CV_MINU_SCI_B |
28809 | 1U, // CV_MINU_SCI_H |
28810 | 1U, // CV_MINU_SC_B |
28811 | 1U, // CV_MINU_SC_H |
28812 | 1U, // CV_MIN_B |
28813 | 1U, // CV_MIN_H |
28814 | 1U, // CV_MIN_SCI_B |
28815 | 1U, // CV_MIN_SCI_H |
28816 | 1U, // CV_MIN_SC_B |
28817 | 1U, // CV_MIN_SC_H |
28818 | 1U, // CV_MSU |
28819 | 0U, // CV_MULHHSN |
28820 | 0U, // CV_MULHHSRN |
28821 | 0U, // CV_MULHHUN |
28822 | 0U, // CV_MULHHURN |
28823 | 0U, // CV_MULSN |
28824 | 0U, // CV_MULSRN |
28825 | 0U, // CV_MULUN |
28826 | 0U, // CV_MULURN |
28827 | 1U, // CV_OR_B |
28828 | 1U, // CV_OR_H |
28829 | 1U, // CV_OR_SCI_B |
28830 | 1U, // CV_OR_SCI_H |
28831 | 1U, // CV_OR_SC_B |
28832 | 1U, // CV_OR_SC_H |
28833 | 1U, // CV_PACK |
28834 | 1U, // CV_PACKHI_B |
28835 | 1U, // CV_PACKLO_B |
28836 | 1U, // CV_PACK_H |
28837 | 1U, // CV_ROR |
28838 | 0U, // CV_SB_ri_inc |
28839 | 0U, // CV_SB_rr |
28840 | 0U, // CV_SB_rr_inc |
28841 | 1U, // CV_SDOTSP_B |
28842 | 1U, // CV_SDOTSP_H |
28843 | 1U, // CV_SDOTSP_SCI_B |
28844 | 1U, // CV_SDOTSP_SCI_H |
28845 | 1U, // CV_SDOTSP_SC_B |
28846 | 1U, // CV_SDOTSP_SC_H |
28847 | 1U, // CV_SDOTUP_B |
28848 | 1U, // CV_SDOTUP_H |
28849 | 1U, // CV_SDOTUP_SCI_B |
28850 | 1U, // CV_SDOTUP_SCI_H |
28851 | 1U, // CV_SDOTUP_SC_B |
28852 | 1U, // CV_SDOTUP_SC_H |
28853 | 1U, // CV_SDOTUSP_B |
28854 | 1U, // CV_SDOTUSP_H |
28855 | 1U, // CV_SDOTUSP_SCI_B |
28856 | 1U, // CV_SDOTUSP_SCI_H |
28857 | 1U, // CV_SDOTUSP_SC_B |
28858 | 1U, // CV_SDOTUSP_SC_H |
28859 | 1U, // CV_SHUFFLE2_B |
28860 | 1U, // CV_SHUFFLE2_H |
28861 | 1U, // CV_SHUFFLEI0_SCI_B |
28862 | 1U, // CV_SHUFFLEI1_SCI_B |
28863 | 1U, // CV_SHUFFLEI2_SCI_B |
28864 | 1U, // CV_SHUFFLEI3_SCI_B |
28865 | 1U, // CV_SHUFFLE_B |
28866 | 1U, // CV_SHUFFLE_H |
28867 | 1U, // CV_SHUFFLE_SCI_H |
28868 | 0U, // CV_SH_ri_inc |
28869 | 0U, // CV_SH_rr |
28870 | 0U, // CV_SH_rr_inc |
28871 | 1U, // CV_SLE |
28872 | 1U, // CV_SLEU |
28873 | 1U, // CV_SLL_B |
28874 | 1U, // CV_SLL_H |
28875 | 1U, // CV_SLL_SCI_B |
28876 | 1U, // CV_SLL_SCI_H |
28877 | 1U, // CV_SLL_SC_B |
28878 | 1U, // CV_SLL_SC_H |
28879 | 1U, // CV_SRA_B |
28880 | 1U, // CV_SRA_H |
28881 | 1U, // CV_SRA_SCI_B |
28882 | 1U, // CV_SRA_SCI_H |
28883 | 1U, // CV_SRA_SC_B |
28884 | 1U, // CV_SRA_SC_H |
28885 | 1U, // CV_SRL_B |
28886 | 1U, // CV_SRL_H |
28887 | 1U, // CV_SRL_SCI_B |
28888 | 1U, // CV_SRL_SCI_H |
28889 | 1U, // CV_SRL_SC_B |
28890 | 1U, // CV_SRL_SC_H |
28891 | 0U, // CV_SUBN |
28892 | 1U, // CV_SUBNR |
28893 | 0U, // CV_SUBRN |
28894 | 1U, // CV_SUBRNR |
28895 | 1U, // CV_SUBROTMJ |
28896 | 1U, // CV_SUBROTMJ_DIV2 |
28897 | 1U, // CV_SUBROTMJ_DIV4 |
28898 | 1U, // CV_SUBROTMJ_DIV8 |
28899 | 0U, // CV_SUBUN |
28900 | 1U, // CV_SUBUNR |
28901 | 0U, // CV_SUBURN |
28902 | 1U, // CV_SUBURNR |
28903 | 1U, // CV_SUB_B |
28904 | 1U, // CV_SUB_DIV2 |
28905 | 1U, // CV_SUB_DIV4 |
28906 | 1U, // CV_SUB_DIV8 |
28907 | 1U, // CV_SUB_H |
28908 | 1U, // CV_SUB_SCI_B |
28909 | 1U, // CV_SUB_SCI_H |
28910 | 1U, // CV_SUB_SC_B |
28911 | 1U, // CV_SUB_SC_H |
28912 | 0U, // CV_SW_ri_inc |
28913 | 0U, // CV_SW_rr |
28914 | 0U, // CV_SW_rr_inc |
28915 | 1U, // CV_XOR_B |
28916 | 1U, // CV_XOR_H |
28917 | 1U, // CV_XOR_SCI_B |
28918 | 1U, // CV_XOR_SCI_H |
28919 | 1U, // CV_XOR_SC_B |
28920 | 1U, // CV_XOR_SC_H |
28921 | 1U, // CZERO_EQZ |
28922 | 1U, // CZERO_NEZ |
28923 | 0U, // C_ADD |
28924 | 0U, // C_ADDI |
28925 | 0U, // C_ADDI16SP |
28926 | 1U, // C_ADDI4SPN |
28927 | 0U, // C_ADDIW |
28928 | 0U, // C_ADDI_HINT_IMM_ZERO |
28929 | 0U, // C_ADDW |
28930 | 0U, // C_ADD_HINT |
28931 | 0U, // C_AND |
28932 | 0U, // C_ANDI |
28933 | 0U, // C_BEQZ |
28934 | 0U, // C_BNEZ |
28935 | 0U, // C_EBREAK |
28936 | 0U, // C_FLD |
28937 | 0U, // C_FLDSP |
28938 | 0U, // C_FLW |
28939 | 0U, // C_FLWSP |
28940 | 0U, // C_FSD |
28941 | 0U, // C_FSDSP |
28942 | 0U, // C_FSW |
28943 | 0U, // C_FSWSP |
28944 | 0U, // C_J |
28945 | 0U, // C_JAL |
28946 | 0U, // C_JALR |
28947 | 0U, // C_JR |
28948 | 0U, // C_LBU |
28949 | 0U, // C_LD |
28950 | 0U, // C_LDSP |
28951 | 0U, // C_LDSP_RV32 |
28952 | 0U, // C_LD_RV32 |
28953 | 0U, // C_LH |
28954 | 0U, // C_LHU |
28955 | 0U, // C_LH_INX |
28956 | 0U, // C_LI |
28957 | 0U, // C_LI_HINT |
28958 | 0U, // C_LUI |
28959 | 0U, // C_LUI_HINT |
28960 | 0U, // C_LW |
28961 | 0U, // C_LWSP |
28962 | 0U, // C_LWSP_INX |
28963 | 0U, // C_LW_INX |
28964 | 0U, // C_MOP1 |
28965 | 0U, // C_MOP11 |
28966 | 0U, // C_MOP13 |
28967 | 0U, // C_MOP15 |
28968 | 0U, // C_MOP3 |
28969 | 0U, // C_MOP5 |
28970 | 0U, // C_MOP7 |
28971 | 0U, // C_MOP9 |
28972 | 0U, // C_MUL |
28973 | 0U, // C_MV |
28974 | 0U, // C_MV_HINT |
28975 | 0U, // C_NOP |
28976 | 0U, // C_NOP_HINT |
28977 | 0U, // C_NOT |
28978 | 0U, // C_OR |
28979 | 0U, // C_SB |
28980 | 0U, // C_SD |
28981 | 0U, // C_SDSP |
28982 | 0U, // C_SDSP_RV32 |
28983 | 0U, // C_SD_RV32 |
28984 | 0U, // C_SEXT_B |
28985 | 0U, // C_SEXT_H |
28986 | 0U, // C_SH |
28987 | 0U, // C_SH_INX |
28988 | 0U, // C_SLLI |
28989 | 0U, // C_SLLI64_HINT |
28990 | 0U, // C_SLLI_HINT |
28991 | 0U, // C_SRAI |
28992 | 0U, // C_SRAI64_HINT |
28993 | 0U, // C_SRLI |
28994 | 0U, // C_SRLI64_HINT |
28995 | 0U, // C_SSPOPCHK |
28996 | 0U, // C_SSPUSH |
28997 | 0U, // C_SUB |
28998 | 0U, // C_SUBW |
28999 | 0U, // C_SW |
29000 | 0U, // C_SWSP |
29001 | 0U, // C_SWSP_INX |
29002 | 0U, // C_SW_INX |
29003 | 0U, // C_UNIMP |
29004 | 0U, // C_XOR |
29005 | 0U, // C_ZEXT_B |
29006 | 0U, // C_ZEXT_H |
29007 | 0U, // C_ZEXT_W |
29008 | 1U, // DIV |
29009 | 1U, // DIVU |
29010 | 1U, // DIVUW |
29011 | 1U, // DIVW |
29012 | 0U, // DRET |
29013 | 0U, // EBREAK |
29014 | 0U, // ECALL |
29015 | 4U, // FADD_D |
29016 | 4U, // FADD_D_IN32X |
29017 | 4U, // FADD_D_INX |
29018 | 4U, // FADD_H |
29019 | 4U, // FADD_H_INX |
29020 | 4U, // FADD_Q |
29021 | 4U, // FADD_S |
29022 | 4U, // FADD_S_INX |
29023 | 0U, // FCLASS_D |
29024 | 0U, // FCLASS_D_IN32X |
29025 | 0U, // FCLASS_D_INX |
29026 | 0U, // FCLASS_H |
29027 | 0U, // FCLASS_H_INX |
29028 | 0U, // FCLASS_Q |
29029 | 0U, // FCLASS_S |
29030 | 0U, // FCLASS_S_INX |
29031 | 0U, // FCVTMOD_W_D |
29032 | 0U, // FCVT_BF16_S |
29033 | 0U, // FCVT_D_H |
29034 | 0U, // FCVT_D_H_IN32X |
29035 | 0U, // FCVT_D_H_INX |
29036 | 0U, // FCVT_D_L |
29037 | 0U, // FCVT_D_LU |
29038 | 0U, // FCVT_D_LU_INX |
29039 | 0U, // FCVT_D_L_INX |
29040 | 0U, // FCVT_D_Q |
29041 | 0U, // FCVT_D_S |
29042 | 0U, // FCVT_D_S_IN32X |
29043 | 0U, // FCVT_D_S_INX |
29044 | 0U, // FCVT_D_W |
29045 | 0U, // FCVT_D_WU |
29046 | 0U, // FCVT_D_WU_IN32X |
29047 | 0U, // FCVT_D_WU_INX |
29048 | 0U, // FCVT_D_W_IN32X |
29049 | 0U, // FCVT_D_W_INX |
29050 | 0U, // FCVT_H_D |
29051 | 0U, // FCVT_H_D_IN32X |
29052 | 0U, // FCVT_H_D_INX |
29053 | 0U, // FCVT_H_L |
29054 | 0U, // FCVT_H_LU |
29055 | 0U, // FCVT_H_LU_INX |
29056 | 0U, // FCVT_H_L_INX |
29057 | 0U, // FCVT_H_S |
29058 | 0U, // FCVT_H_S_INX |
29059 | 0U, // FCVT_H_W |
29060 | 0U, // FCVT_H_WU |
29061 | 0U, // FCVT_H_WU_INX |
29062 | 0U, // FCVT_H_W_INX |
29063 | 0U, // FCVT_LU_D |
29064 | 0U, // FCVT_LU_D_INX |
29065 | 0U, // FCVT_LU_H |
29066 | 0U, // FCVT_LU_H_INX |
29067 | 0U, // FCVT_LU_Q |
29068 | 0U, // FCVT_LU_S |
29069 | 0U, // FCVT_LU_S_INX |
29070 | 0U, // FCVT_L_D |
29071 | 0U, // FCVT_L_D_INX |
29072 | 0U, // FCVT_L_H |
29073 | 0U, // FCVT_L_H_INX |
29074 | 0U, // FCVT_L_Q |
29075 | 0U, // FCVT_L_S |
29076 | 0U, // FCVT_L_S_INX |
29077 | 0U, // FCVT_Q_D |
29078 | 0U, // FCVT_Q_L |
29079 | 0U, // FCVT_Q_LU |
29080 | 0U, // FCVT_Q_S |
29081 | 0U, // FCVT_Q_W |
29082 | 0U, // FCVT_Q_WU |
29083 | 0U, // FCVT_S_BF16 |
29084 | 0U, // FCVT_S_D |
29085 | 0U, // FCVT_S_D_IN32X |
29086 | 0U, // FCVT_S_D_INX |
29087 | 0U, // FCVT_S_H |
29088 | 0U, // FCVT_S_H_INX |
29089 | 0U, // FCVT_S_L |
29090 | 0U, // FCVT_S_LU |
29091 | 0U, // FCVT_S_LU_INX |
29092 | 0U, // FCVT_S_L_INX |
29093 | 0U, // FCVT_S_Q |
29094 | 0U, // FCVT_S_W |
29095 | 0U, // FCVT_S_WU |
29096 | 0U, // FCVT_S_WU_INX |
29097 | 0U, // FCVT_S_W_INX |
29098 | 0U, // FCVT_WU_D |
29099 | 0U, // FCVT_WU_D_IN32X |
29100 | 0U, // FCVT_WU_D_INX |
29101 | 0U, // FCVT_WU_H |
29102 | 0U, // FCVT_WU_H_INX |
29103 | 0U, // FCVT_WU_Q |
29104 | 0U, // FCVT_WU_S |
29105 | 0U, // FCVT_WU_S_INX |
29106 | 0U, // FCVT_W_D |
29107 | 0U, // FCVT_W_D_IN32X |
29108 | 0U, // FCVT_W_D_INX |
29109 | 0U, // FCVT_W_H |
29110 | 0U, // FCVT_W_H_INX |
29111 | 0U, // FCVT_W_Q |
29112 | 0U, // FCVT_W_S |
29113 | 0U, // FCVT_W_S_INX |
29114 | 4U, // FDIV_D |
29115 | 4U, // FDIV_D_IN32X |
29116 | 4U, // FDIV_D_INX |
29117 | 4U, // FDIV_H |
29118 | 4U, // FDIV_H_INX |
29119 | 4U, // FDIV_Q |
29120 | 4U, // FDIV_S |
29121 | 4U, // FDIV_S_INX |
29122 | 0U, // FENCE |
29123 | 0U, // FENCE_I |
29124 | 0U, // FENCE_TSO |
29125 | 1U, // FEQ_D |
29126 | 1U, // FEQ_D_IN32X |
29127 | 1U, // FEQ_D_INX |
29128 | 1U, // FEQ_H |
29129 | 1U, // FEQ_H_INX |
29130 | 1U, // FEQ_Q |
29131 | 1U, // FEQ_S |
29132 | 1U, // FEQ_S_INX |
29133 | 0U, // FLD |
29134 | 1U, // FLEQ_D |
29135 | 1U, // FLEQ_H |
29136 | 1U, // FLEQ_Q |
29137 | 1U, // FLEQ_S |
29138 | 1U, // FLE_D |
29139 | 1U, // FLE_D_IN32X |
29140 | 1U, // FLE_D_INX |
29141 | 1U, // FLE_H |
29142 | 1U, // FLE_H_INX |
29143 | 1U, // FLE_Q |
29144 | 1U, // FLE_S |
29145 | 1U, // FLE_S_INX |
29146 | 0U, // FLH |
29147 | 0U, // FLI_D |
29148 | 0U, // FLI_H |
29149 | 0U, // FLI_Q |
29150 | 0U, // FLI_S |
29151 | 0U, // FLQ |
29152 | 1U, // FLTQ_D |
29153 | 1U, // FLTQ_H |
29154 | 1U, // FLTQ_Q |
29155 | 1U, // FLTQ_S |
29156 | 1U, // FLT_D |
29157 | 1U, // FLT_D_IN32X |
29158 | 1U, // FLT_D_INX |
29159 | 1U, // FLT_H |
29160 | 1U, // FLT_H_INX |
29161 | 1U, // FLT_Q |
29162 | 1U, // FLT_S |
29163 | 1U, // FLT_S_INX |
29164 | 0U, // FLW |
29165 | 64U, // FMADD_D |
29166 | 64U, // FMADD_D_IN32X |
29167 | 64U, // FMADD_D_INX |
29168 | 64U, // FMADD_H |
29169 | 64U, // FMADD_H_INX |
29170 | 64U, // FMADD_Q |
29171 | 64U, // FMADD_S |
29172 | 64U, // FMADD_S_INX |
29173 | 1U, // FMAXM_D |
29174 | 1U, // FMAXM_H |
29175 | 1U, // FMAXM_Q |
29176 | 1U, // FMAXM_S |
29177 | 1U, // FMAX_D |
29178 | 1U, // FMAX_D_IN32X |
29179 | 1U, // FMAX_D_INX |
29180 | 1U, // FMAX_H |
29181 | 1U, // FMAX_H_INX |
29182 | 1U, // FMAX_Q |
29183 | 1U, // FMAX_S |
29184 | 1U, // FMAX_S_INX |
29185 | 1U, // FMINM_D |
29186 | 1U, // FMINM_H |
29187 | 1U, // FMINM_Q |
29188 | 1U, // FMINM_S |
29189 | 1U, // FMIN_D |
29190 | 1U, // FMIN_D_IN32X |
29191 | 1U, // FMIN_D_INX |
29192 | 1U, // FMIN_H |
29193 | 1U, // FMIN_H_INX |
29194 | 1U, // FMIN_Q |
29195 | 1U, // FMIN_S |
29196 | 1U, // FMIN_S_INX |
29197 | 64U, // FMSUB_D |
29198 | 64U, // FMSUB_D_IN32X |
29199 | 64U, // FMSUB_D_INX |
29200 | 64U, // FMSUB_H |
29201 | 64U, // FMSUB_H_INX |
29202 | 64U, // FMSUB_Q |
29203 | 64U, // FMSUB_S |
29204 | 64U, // FMSUB_S_INX |
29205 | 4U, // FMUL_D |
29206 | 4U, // FMUL_D_IN32X |
29207 | 4U, // FMUL_D_INX |
29208 | 4U, // FMUL_H |
29209 | 4U, // FMUL_H_INX |
29210 | 4U, // FMUL_Q |
29211 | 4U, // FMUL_S |
29212 | 4U, // FMUL_S_INX |
29213 | 0U, // FMVH_X_D |
29214 | 0U, // FMVH_X_Q |
29215 | 1U, // FMVP_D_X |
29216 | 1U, // FMVP_Q_X |
29217 | 0U, // FMV_D_X |
29218 | 0U, // FMV_H_X |
29219 | 0U, // FMV_W_X |
29220 | 0U, // FMV_X_D |
29221 | 0U, // FMV_X_H |
29222 | 0U, // FMV_X_W |
29223 | 0U, // FMV_X_W_FPR64 |
29224 | 64U, // FNMADD_D |
29225 | 64U, // FNMADD_D_IN32X |
29226 | 64U, // FNMADD_D_INX |
29227 | 64U, // FNMADD_H |
29228 | 64U, // FNMADD_H_INX |
29229 | 64U, // FNMADD_Q |
29230 | 64U, // FNMADD_S |
29231 | 64U, // FNMADD_S_INX |
29232 | 64U, // FNMSUB_D |
29233 | 64U, // FNMSUB_D_IN32X |
29234 | 64U, // FNMSUB_D_INX |
29235 | 64U, // FNMSUB_H |
29236 | 64U, // FNMSUB_H_INX |
29237 | 64U, // FNMSUB_Q |
29238 | 64U, // FNMSUB_S |
29239 | 64U, // FNMSUB_S_INX |
29240 | 0U, // FROUNDNX_D |
29241 | 0U, // FROUNDNX_H |
29242 | 0U, // FROUNDNX_Q |
29243 | 0U, // FROUNDNX_S |
29244 | 0U, // FROUND_D |
29245 | 0U, // FROUND_H |
29246 | 0U, // FROUND_Q |
29247 | 0U, // FROUND_S |
29248 | 0U, // FSD |
29249 | 1U, // FSGNJN_D |
29250 | 1U, // FSGNJN_D_IN32X |
29251 | 1U, // FSGNJN_D_INX |
29252 | 1U, // FSGNJN_H |
29253 | 1U, // FSGNJN_H_INX |
29254 | 1U, // FSGNJN_Q |
29255 | 1U, // FSGNJN_S |
29256 | 1U, // FSGNJN_S_INX |
29257 | 1U, // FSGNJX_D |
29258 | 1U, // FSGNJX_D_IN32X |
29259 | 1U, // FSGNJX_D_INX |
29260 | 1U, // FSGNJX_H |
29261 | 1U, // FSGNJX_H_INX |
29262 | 1U, // FSGNJX_Q |
29263 | 1U, // FSGNJX_S |
29264 | 1U, // FSGNJX_S_INX |
29265 | 1U, // FSGNJ_D |
29266 | 1U, // FSGNJ_D_IN32X |
29267 | 1U, // FSGNJ_D_INX |
29268 | 1U, // FSGNJ_H |
29269 | 1U, // FSGNJ_H_INX |
29270 | 1U, // FSGNJ_Q |
29271 | 1U, // FSGNJ_S |
29272 | 1U, // FSGNJ_S_INX |
29273 | 0U, // FSH |
29274 | 0U, // FSQ |
29275 | 0U, // FSQRT_D |
29276 | 0U, // FSQRT_D_IN32X |
29277 | 0U, // FSQRT_D_INX |
29278 | 0U, // FSQRT_H |
29279 | 0U, // FSQRT_H_INX |
29280 | 0U, // FSQRT_Q |
29281 | 0U, // FSQRT_S |
29282 | 0U, // FSQRT_S_INX |
29283 | 4U, // FSUB_D |
29284 | 4U, // FSUB_D_IN32X |
29285 | 4U, // FSUB_D_INX |
29286 | 4U, // FSUB_H |
29287 | 4U, // FSUB_H_INX |
29288 | 4U, // FSUB_Q |
29289 | 4U, // FSUB_S |
29290 | 4U, // FSUB_S_INX |
29291 | 0U, // FSW |
29292 | 0U, // HFENCE_GVMA |
29293 | 0U, // HFENCE_VVMA |
29294 | 0U, // HINVAL_GVMA |
29295 | 0U, // HINVAL_VVMA |
29296 | 0U, // HLVX_HU |
29297 | 0U, // HLVX_WU |
29298 | 0U, // HLV_B |
29299 | 0U, // HLV_BU |
29300 | 0U, // HLV_D |
29301 | 0U, // HLV_H |
29302 | 0U, // HLV_HU |
29303 | 0U, // HLV_W |
29304 | 0U, // HLV_WU |
29305 | 0U, // HSV_B |
29306 | 0U, // HSV_D |
29307 | 0U, // HSV_H |
29308 | 0U, // HSV_W |
29309 | 0U, // Insn16 |
29310 | 0U, // Insn32 |
29311 | 0U, // Insn48 |
29312 | 0U, // Insn64 |
29313 | 128U, // InsnB |
29314 | 728U, // InsnCA |
29315 | 32U, // InsnCB |
29316 | 0U, // InsnCI |
29317 | 0U, // InsnCIW |
29318 | 0U, // InsnCJ |
29319 | 272U, // InsnCL |
29320 | 0U, // InsnCR |
29321 | 272U, // InsnCS |
29322 | 0U, // InsnCSS |
29323 | 1152U, // InsnI |
29324 | 272U, // InsnI_Mem |
29325 | 0U, // InsnJ |
29326 | 728U, // InsnQC_EAI |
29327 | 5248U, // InsnQC_EB |
29328 | 1752U, // InsnQC_EI |
29329 | 344U, // InsnQC_EI_Mem |
29330 | 128U, // InsnQC_EJ |
29331 | 2176U, // InsnQC_ES |
29332 | 1752U, // InsnR |
29333 | 14040U, // InsnR4 |
29334 | 272U, // InsnS |
29335 | 1U, // InsnU |
29336 | 0U, // JAL |
29337 | 0U, // JALR |
29338 | 0U, // LB |
29339 | 0U, // LBU |
29340 | 0U, // LB_AQ |
29341 | 0U, // LB_AQ_RL |
29342 | 0U, // LD |
29343 | 0U, // LD_AQ |
29344 | 0U, // LD_AQ_RL |
29345 | 0U, // LD_RV32 |
29346 | 0U, // LH |
29347 | 0U, // LHU |
29348 | 0U, // LH_AQ |
29349 | 0U, // LH_AQ_RL |
29350 | 0U, // LH_INX |
29351 | 0U, // LR_D |
29352 | 0U, // LR_D_AQ |
29353 | 0U, // LR_D_AQ_RL |
29354 | 0U, // LR_D_RL |
29355 | 0U, // LR_W |
29356 | 0U, // LR_W_AQ |
29357 | 0U, // LR_W_AQ_RL |
29358 | 0U, // LR_W_RL |
29359 | 0U, // LUI |
29360 | 0U, // LW |
29361 | 0U, // LWU |
29362 | 0U, // LW_AQ |
29363 | 0U, // LW_AQ_RL |
29364 | 0U, // LW_INX |
29365 | 1U, // MAX |
29366 | 1U, // MAXU |
29367 | 1U, // MIN |
29368 | 1U, // MINU |
29369 | 0U, // MIPS_CCMOV |
29370 | 45U, // MIPS_LDP |
29371 | 45U, // MIPS_LWP |
29372 | 0U, // MIPS_PREFETCH |
29373 | 45U, // MIPS_SDP |
29374 | 45U, // MIPS_SWP |
29375 | 0U, // MNRET |
29376 | 0U, // MOPR0 |
29377 | 0U, // MOPR1 |
29378 | 0U, // MOPR10 |
29379 | 0U, // MOPR11 |
29380 | 0U, // MOPR12 |
29381 | 0U, // MOPR13 |
29382 | 0U, // MOPR14 |
29383 | 0U, // MOPR15 |
29384 | 0U, // MOPR16 |
29385 | 0U, // MOPR17 |
29386 | 0U, // MOPR18 |
29387 | 0U, // MOPR19 |
29388 | 0U, // MOPR2 |
29389 | 0U, // MOPR20 |
29390 | 0U, // MOPR21 |
29391 | 0U, // MOPR22 |
29392 | 0U, // MOPR23 |
29393 | 0U, // MOPR24 |
29394 | 0U, // MOPR25 |
29395 | 0U, // MOPR26 |
29396 | 0U, // MOPR27 |
29397 | 0U, // MOPR28 |
29398 | 0U, // MOPR29 |
29399 | 0U, // MOPR3 |
29400 | 0U, // MOPR30 |
29401 | 0U, // MOPR31 |
29402 | 0U, // MOPR4 |
29403 | 0U, // MOPR5 |
29404 | 0U, // MOPR6 |
29405 | 0U, // MOPR7 |
29406 | 0U, // MOPR8 |
29407 | 0U, // MOPR9 |
29408 | 1U, // MOPRR0 |
29409 | 1U, // MOPRR1 |
29410 | 1U, // MOPRR2 |
29411 | 1U, // MOPRR3 |
29412 | 1U, // MOPRR4 |
29413 | 1U, // MOPRR5 |
29414 | 1U, // MOPRR6 |
29415 | 1U, // MOPRR7 |
29416 | 0U, // MRET |
29417 | 1U, // MUL |
29418 | 1U, // MULH |
29419 | 1U, // MULHSU |
29420 | 1U, // MULHU |
29421 | 1U, // MULW |
29422 | 0U, // NDS_ADDIGP |
29423 | 0U, // NDS_BBC |
29424 | 0U, // NDS_BBS |
29425 | 0U, // NDS_BEQC |
29426 | 0U, // NDS_BFOS |
29427 | 0U, // NDS_BFOZ |
29428 | 0U, // NDS_BNEC |
29429 | 1U, // NDS_FFB |
29430 | 1U, // NDS_FFMISM |
29431 | 1U, // NDS_FFZMISM |
29432 | 1U, // NDS_FLMISM |
29433 | 0U, // NDS_LBGP |
29434 | 0U, // NDS_LBUGP |
29435 | 0U, // NDS_LDGP |
29436 | 1U, // NDS_LEA_B_ZE |
29437 | 1U, // NDS_LEA_D |
29438 | 1U, // NDS_LEA_D_ZE |
29439 | 1U, // NDS_LEA_H |
29440 | 1U, // NDS_LEA_H_ZE |
29441 | 1U, // NDS_LEA_W |
29442 | 1U, // NDS_LEA_W_ZE |
29443 | 0U, // NDS_LHGP |
29444 | 0U, // NDS_LHUGP |
29445 | 0U, // NDS_LWGP |
29446 | 0U, // NDS_LWUGP |
29447 | 0U, // NDS_SBGP |
29448 | 0U, // NDS_SDGP |
29449 | 0U, // NDS_SHGP |
29450 | 0U, // NDS_SWGP |
29451 | 2U, // NDS_VD4DOTSU_VV |
29452 | 2U, // NDS_VD4DOTS_VV |
29453 | 2U, // NDS_VD4DOTU_VV |
29454 | 0U, // NDS_VFNCVT_BF16_S |
29455 | 2U, // NDS_VFPMADB_VF |
29456 | 2U, // NDS_VFPMADT_VF |
29457 | 0U, // NDS_VFWCVT_S_BF16 |
29458 | 1U, // OR |
29459 | 0U, // ORC_B |
29460 | 1U, // ORI |
29461 | 1U, // ORN |
29462 | 1U, // PACK |
29463 | 1U, // PACKH |
29464 | 1U, // PACKW |
29465 | 0U, // PLI_B |
29466 | 0U, // PLI_H |
29467 | 0U, // PLI_W |
29468 | 0U, // PLUI_H |
29469 | 0U, // PLUI_W |
29470 | 0U, // PREFETCH_I |
29471 | 0U, // PREFETCH_R |
29472 | 0U, // PREFETCH_W |
29473 | 0U, // PSABS_B |
29474 | 0U, // PSABS_H |
29475 | 0U, // PSEXT_H_B |
29476 | 0U, // PSEXT_W_B |
29477 | 0U, // PSEXT_W_H |
29478 | 1U, // PSLLI_B |
29479 | 1U, // PSLLI_H |
29480 | 1U, // PSLLI_W |
29481 | 1U, // PSSLAI_H |
29482 | 1U, // PSSLAI_W |
29483 | 1U, // QC_ADDSAT |
29484 | 1U, // QC_ADDUSAT |
29485 | 0U, // QC_BEQI |
29486 | 0U, // QC_BGEI |
29487 | 0U, // QC_BGEUI |
29488 | 0U, // QC_BLTI |
29489 | 0U, // QC_BLTUI |
29490 | 0U, // QC_BNEI |
29491 | 0U, // QC_BREV32 |
29492 | 0U, // QC_CLO |
29493 | 0U, // QC_CLRINTI |
29494 | 0U, // QC_CM_MVA01S |
29495 | 0U, // QC_CM_MVSA01 |
29496 | 0U, // QC_CM_POP |
29497 | 0U, // QC_CM_POPRET |
29498 | 0U, // QC_CM_POPRETZ |
29499 | 0U, // QC_CM_PUSH |
29500 | 0U, // QC_CM_PUSHFP |
29501 | 0U, // QC_COMPRESS2 |
29502 | 0U, // QC_COMPRESS3 |
29503 | 1U, // QC_CSRRWR |
29504 | 1U, // QC_CSRRWRI |
29505 | 0U, // QC_CTO |
29506 | 0U, // QC_C_BEXTI |
29507 | 0U, // QC_C_BSETI |
29508 | 0U, // QC_C_CLRINT |
29509 | 0U, // QC_C_DELAY |
29510 | 0U, // QC_C_DI |
29511 | 0U, // QC_C_DIR |
29512 | 0U, // QC_C_EI |
29513 | 0U, // QC_C_EIR |
29514 | 0U, // QC_C_EXTU |
29515 | 0U, // QC_C_MIENTER |
29516 | 0U, // QC_C_MIENTER_NEST |
29517 | 0U, // QC_C_MILEAVERET |
29518 | 0U, // QC_C_MNRET |
29519 | 0U, // QC_C_MRET |
29520 | 1U, // QC_C_MULIADD |
29521 | 0U, // QC_C_MVEQZ |
29522 | 0U, // QC_C_PTRACE |
29523 | 0U, // QC_C_SETINT |
29524 | 0U, // QC_C_SYNC |
29525 | 0U, // QC_C_SYNCR |
29526 | 0U, // QC_C_SYNCWF |
29527 | 0U, // QC_C_SYNCWL |
29528 | 0U, // QC_EXPAND2 |
29529 | 0U, // QC_EXPAND3 |
29530 | 0U, // QC_EXT |
29531 | 0U, // QC_EXTD |
29532 | 1U, // QC_EXTDPR |
29533 | 1U, // QC_EXTDPRH |
29534 | 1U, // QC_EXTDR |
29535 | 0U, // QC_EXTDU |
29536 | 1U, // QC_EXTDUPR |
29537 | 1U, // QC_EXTDUPRH |
29538 | 1U, // QC_EXTDUR |
29539 | 0U, // QC_EXTU |
29540 | 0U, // QC_E_ADDAI |
29541 | 1U, // QC_E_ADDI |
29542 | 0U, // QC_E_ANDAI |
29543 | 1U, // QC_E_ANDI |
29544 | 0U, // QC_E_BEQI |
29545 | 0U, // QC_E_BGEI |
29546 | 0U, // QC_E_BGEUI |
29547 | 0U, // QC_E_BLTI |
29548 | 0U, // QC_E_BLTUI |
29549 | 0U, // QC_E_BNEI |
29550 | 0U, // QC_E_J |
29551 | 0U, // QC_E_JAL |
29552 | 0U, // QC_E_LB |
29553 | 0U, // QC_E_LBU |
29554 | 0U, // QC_E_LH |
29555 | 0U, // QC_E_LHU |
29556 | 0U, // QC_E_LI |
29557 | 0U, // QC_E_LW |
29558 | 0U, // QC_E_ORAI |
29559 | 1U, // QC_E_ORI |
29560 | 0U, // QC_E_SB |
29561 | 0U, // QC_E_SH |
29562 | 0U, // QC_E_SW |
29563 | 0U, // QC_E_XORAI |
29564 | 1U, // QC_E_XORI |
29565 | 0U, // QC_INSB |
29566 | 0U, // QC_INSBH |
29567 | 1U, // QC_INSBHR |
29568 | 0U, // QC_INSBI |
29569 | 1U, // QC_INSBPR |
29570 | 1U, // QC_INSBPRH |
29571 | 1U, // QC_INSBR |
29572 | 1U, // QC_INSBRI |
29573 | 0U, // QC_INW |
29574 | 0U, // QC_LI |
29575 | 16U, // QC_LIEQ |
29576 | 16U, // QC_LIEQI |
29577 | 16U, // QC_LIGE |
29578 | 16U, // QC_LIGEI |
29579 | 16U, // QC_LIGEU |
29580 | 16U, // QC_LIGEUI |
29581 | 16U, // QC_LILT |
29582 | 16U, // QC_LILTI |
29583 | 16U, // QC_LILTU |
29584 | 16U, // QC_LILTUI |
29585 | 16U, // QC_LINE |
29586 | 16U, // QC_LINEI |
29587 | 0U, // QC_LRB |
29588 | 0U, // QC_LRBU |
29589 | 0U, // QC_LRH |
29590 | 0U, // QC_LRHU |
29591 | 0U, // QC_LRW |
29592 | 53U, // QC_LWM |
29593 | 53U, // QC_LWMI |
29594 | 1U, // QC_MULIADD |
29595 | 16U, // QC_MVEQ |
29596 | 16U, // QC_MVEQI |
29597 | 16U, // QC_MVGE |
29598 | 16U, // QC_MVGEI |
29599 | 16U, // QC_MVGEU |
29600 | 16U, // QC_MVGEUI |
29601 | 16U, // QC_MVLT |
29602 | 16U, // QC_MVLTI |
29603 | 16U, // QC_MVLTU |
29604 | 16U, // QC_MVLTUI |
29605 | 16U, // QC_MVNE |
29606 | 16U, // QC_MVNEI |
29607 | 0U, // QC_NORM |
29608 | 0U, // QC_NORMEU |
29609 | 0U, // QC_NORMU |
29610 | 0U, // QC_OUTW |
29611 | 0U, // QC_PCOREDUMP |
29612 | 0U, // QC_PEXIT |
29613 | 0U, // QC_PPREG |
29614 | 0U, // QC_PPREGS |
29615 | 0U, // QC_PPUTC |
29616 | 0U, // QC_PPUTCI |
29617 | 0U, // QC_PPUTS |
29618 | 0U, // QC_PSYSCALL |
29619 | 0U, // QC_PSYSCALLI |
29620 | 16U, // QC_SELECTEQI |
29621 | 16U, // QC_SELECTIEQ |
29622 | 16U, // QC_SELECTIEQI |
29623 | 16U, // QC_SELECTIIEQ |
29624 | 16U, // QC_SELECTIINE |
29625 | 16U, // QC_SELECTINE |
29626 | 16U, // QC_SELECTINEI |
29627 | 16U, // QC_SELECTNEI |
29628 | 0U, // QC_SETINTI |
29629 | 53U, // QC_SETWM |
29630 | 53U, // QC_SETWMI |
29631 | 0U, // QC_SHLADD |
29632 | 1U, // QC_SHLSAT |
29633 | 1U, // QC_SHLUSAT |
29634 | 0U, // QC_SRB |
29635 | 0U, // QC_SRH |
29636 | 0U, // QC_SRW |
29637 | 1U, // QC_SUBSAT |
29638 | 1U, // QC_SUBUSAT |
29639 | 53U, // QC_SWM |
29640 | 53U, // QC_SWMI |
29641 | 0U, // QC_SYNC |
29642 | 0U, // QC_SYNCR |
29643 | 0U, // QC_SYNCWF |
29644 | 0U, // QC_SYNCWL |
29645 | 1U, // QC_WRAP |
29646 | 1U, // QC_WRAPI |
29647 | 0U, // QK_C_LBU |
29648 | 0U, // QK_C_LBUSP |
29649 | 0U, // QK_C_LHU |
29650 | 0U, // QK_C_LHUSP |
29651 | 0U, // QK_C_SB |
29652 | 0U, // QK_C_SBSP |
29653 | 0U, // QK_C_SH |
29654 | 0U, // QK_C_SHSP |
29655 | 1U, // REM |
29656 | 1U, // REMU |
29657 | 1U, // REMUW |
29658 | 1U, // REMW |
29659 | 0U, // REV16 |
29660 | 0U, // REV8_RV32 |
29661 | 0U, // REV8_RV64 |
29662 | 0U, // REV_RV32 |
29663 | 0U, // REV_RV64 |
29664 | 1U, // RI_VEXTRACT |
29665 | 1U, // RI_VINSERT |
29666 | 2U, // RI_VUNZIP2A_VV |
29667 | 2U, // RI_VUNZIP2B_VV |
29668 | 0U, // RI_VZERO |
29669 | 2U, // RI_VZIP2A_VV |
29670 | 2U, // RI_VZIP2B_VV |
29671 | 2U, // RI_VZIPEVEN_VV |
29672 | 2U, // RI_VZIPODD_VV |
29673 | 1U, // ROL |
29674 | 1U, // ROLW |
29675 | 1U, // ROR |
29676 | 1U, // RORI |
29677 | 1U, // RORIW |
29678 | 1U, // RORW |
29679 | 0U, // SB |
29680 | 0U, // SB_AQ_RL |
29681 | 0U, // SB_RL |
29682 | 0U, // SCTRCLR |
29683 | 0U, // SC_D |
29684 | 0U, // SC_D_AQ |
29685 | 0U, // SC_D_AQ_RL |
29686 | 0U, // SC_D_RL |
29687 | 0U, // SC_W |
29688 | 0U, // SC_W_AQ |
29689 | 0U, // SC_W_AQ_RL |
29690 | 0U, // SC_W_RL |
29691 | 0U, // SD |
29692 | 0U, // SD_AQ_RL |
29693 | 0U, // SD_RL |
29694 | 0U, // SD_RV32 |
29695 | 0U, // SEXT_B |
29696 | 0U, // SEXT_H |
29697 | 0U, // SFENCE_INVAL_IR |
29698 | 0U, // SFENCE_VMA |
29699 | 0U, // SFENCE_W_INVAL |
29700 | 0U, // SF_CDISCARD_D_L1 |
29701 | 0U, // SF_CEASE |
29702 | 0U, // SF_CFLUSH_D_L1 |
29703 | 1U, // SF_MM_E4M3_E4M3 |
29704 | 1U, // SF_MM_E4M3_E5M2 |
29705 | 1U, // SF_MM_E5M2_E4M3 |
29706 | 1U, // SF_MM_E5M2_E5M2 |
29707 | 1U, // SF_MM_F_F |
29708 | 1U, // SF_MM_S_S |
29709 | 1U, // SF_MM_S_U |
29710 | 1U, // SF_MM_U_S |
29711 | 1U, // SF_MM_U_U |
29712 | 0U, // SF_VC_FV |
29713 | 0U, // SF_VC_FVV |
29714 | 0U, // SF_VC_FVW |
29715 | 0U, // SF_VC_I |
29716 | 0U, // SF_VC_IV |
29717 | 0U, // SF_VC_IVV |
29718 | 0U, // SF_VC_IVW |
29719 | 0U, // SF_VC_VV |
29720 | 0U, // SF_VC_VVV |
29721 | 0U, // SF_VC_VVW |
29722 | 0U, // SF_VC_V_FV |
29723 | 16U, // SF_VC_V_FVV |
29724 | 16U, // SF_VC_V_FVW |
29725 | 0U, // SF_VC_V_I |
29726 | 0U, // SF_VC_V_IV |
29727 | 16U, // SF_VC_V_IVV |
29728 | 16U, // SF_VC_V_IVW |
29729 | 0U, // SF_VC_V_VV |
29730 | 16U, // SF_VC_V_VVV |
29731 | 16U, // SF_VC_V_VVW |
29732 | 0U, // SF_VC_V_X |
29733 | 0U, // SF_VC_V_XV |
29734 | 16U, // SF_VC_V_XVV |
29735 | 16U, // SF_VC_V_XVW |
29736 | 0U, // SF_VC_X |
29737 | 0U, // SF_VC_XV |
29738 | 0U, // SF_VC_XVV |
29739 | 0U, // SF_VC_XVW |
29740 | 2U, // SF_VFNRCLIP_XU_F_QF |
29741 | 2U, // SF_VFNRCLIP_X_F_QF |
29742 | 1U, // SF_VFWMACC_4x4x4 |
29743 | 0U, // SF_VLTE16 |
29744 | 0U, // SF_VLTE32 |
29745 | 0U, // SF_VLTE64 |
29746 | 0U, // SF_VLTE8 |
29747 | 1U, // SF_VQMACCSU_2x8x2 |
29748 | 1U, // SF_VQMACCSU_4x8x4 |
29749 | 1U, // SF_VQMACCUS_2x8x2 |
29750 | 1U, // SF_VQMACCUS_4x8x4 |
29751 | 1U, // SF_VQMACCU_2x8x2 |
29752 | 1U, // SF_VQMACCU_4x8x4 |
29753 | 1U, // SF_VQMACC_2x8x2 |
29754 | 1U, // SF_VQMACC_4x8x4 |
29755 | 0U, // SF_VSETTK |
29756 | 0U, // SF_VSETTM |
29757 | 0U, // SF_VSETTN |
29758 | 0U, // SF_VSTE16 |
29759 | 0U, // SF_VSTE32 |
29760 | 0U, // SF_VSTE64 |
29761 | 0U, // SF_VSTE8 |
29762 | 0U, // SF_VTDISCARD |
29763 | 0U, // SF_VTMV_T_V |
29764 | 0U, // SF_VTMV_V_T |
29765 | 0U, // SF_VTZERO_T |
29766 | 0U, // SH |
29767 | 1U, // SH1ADD |
29768 | 1U, // SH1ADD_UW |
29769 | 1U, // SH2ADD |
29770 | 1U, // SH2ADD_UW |
29771 | 1U, // SH3ADD |
29772 | 1U, // SH3ADD_UW |
29773 | 0U, // SHA256SIG0 |
29774 | 0U, // SHA256SIG1 |
29775 | 0U, // SHA256SUM0 |
29776 | 0U, // SHA256SUM1 |
29777 | 0U, // SHA512SIG0 |
29778 | 1U, // SHA512SIG0H |
29779 | 1U, // SHA512SIG0L |
29780 | 0U, // SHA512SIG1 |
29781 | 1U, // SHA512SIG1H |
29782 | 1U, // SHA512SIG1L |
29783 | 0U, // SHA512SUM0 |
29784 | 1U, // SHA512SUM0R |
29785 | 0U, // SHA512SUM1 |
29786 | 1U, // SHA512SUM1R |
29787 | 0U, // SH_AQ_RL |
29788 | 0U, // SH_INX |
29789 | 0U, // SH_RL |
29790 | 0U, // SINVAL_VMA |
29791 | 1U, // SLL |
29792 | 1U, // SLLI |
29793 | 1U, // SLLIW |
29794 | 1U, // SLLI_UW |
29795 | 1U, // SLLW |
29796 | 1U, // SLT |
29797 | 1U, // SLTI |
29798 | 1U, // SLTIU |
29799 | 1U, // SLTU |
29800 | 0U, // SM3P0 |
29801 | 0U, // SM3P1 |
29802 | 0U, // SM4ED |
29803 | 0U, // SM4KS |
29804 | 1U, // SRA |
29805 | 1U, // SRAI |
29806 | 1U, // SRAIW |
29807 | 1U, // SRAW |
29808 | 0U, // SRET |
29809 | 1U, // SRL |
29810 | 1U, // SRLI |
29811 | 1U, // SRLIW |
29812 | 1U, // SRLW |
29813 | 0U, // SSAMOSWAP_D |
29814 | 0U, // SSAMOSWAP_D_AQ |
29815 | 0U, // SSAMOSWAP_D_AQ_RL |
29816 | 0U, // SSAMOSWAP_D_RL |
29817 | 0U, // SSAMOSWAP_W |
29818 | 0U, // SSAMOSWAP_W_AQ |
29819 | 0U, // SSAMOSWAP_W_AQ_RL |
29820 | 0U, // SSAMOSWAP_W_RL |
29821 | 1U, // SSLAI |
29822 | 0U, // SSPOPCHK |
29823 | 0U, // SSPUSH |
29824 | 0U, // SSRDP |
29825 | 1U, // SUB |
29826 | 1U, // SUBW |
29827 | 0U, // SW |
29828 | 0U, // SW_AQ_RL |
29829 | 0U, // SW_INX |
29830 | 0U, // SW_RL |
29831 | 0U, // TH_ADDSL |
29832 | 0U, // TH_DCACHE_CALL |
29833 | 0U, // TH_DCACHE_CIALL |
29834 | 0U, // TH_DCACHE_CIPA |
29835 | 0U, // TH_DCACHE_CISW |
29836 | 0U, // TH_DCACHE_CIVA |
29837 | 0U, // TH_DCACHE_CPA |
29838 | 0U, // TH_DCACHE_CPAL1 |
29839 | 0U, // TH_DCACHE_CSW |
29840 | 0U, // TH_DCACHE_CVA |
29841 | 0U, // TH_DCACHE_CVAL1 |
29842 | 0U, // TH_DCACHE_IALL |
29843 | 0U, // TH_DCACHE_IPA |
29844 | 0U, // TH_DCACHE_ISW |
29845 | 0U, // TH_DCACHE_IVA |
29846 | 0U, // TH_EXT |
29847 | 0U, // TH_EXTU |
29848 | 0U, // TH_FF0 |
29849 | 0U, // TH_FF1 |
29850 | 0U, // TH_FLRD |
29851 | 0U, // TH_FLRW |
29852 | 0U, // TH_FLURD |
29853 | 0U, // TH_FLURW |
29854 | 0U, // TH_FSRD |
29855 | 0U, // TH_FSRW |
29856 | 0U, // TH_FSURD |
29857 | 0U, // TH_FSURW |
29858 | 0U, // TH_ICACHE_IALL |
29859 | 0U, // TH_ICACHE_IALLS |
29860 | 0U, // TH_ICACHE_IPA |
29861 | 0U, // TH_ICACHE_IVA |
29862 | 0U, // TH_L2CACHE_CALL |
29863 | 0U, // TH_L2CACHE_CIALL |
29864 | 0U, // TH_L2CACHE_IALL |
29865 | 0U, // TH_LBIA |
29866 | 0U, // TH_LBIB |
29867 | 0U, // TH_LBUIA |
29868 | 0U, // TH_LBUIB |
29869 | 0U, // TH_LDD |
29870 | 0U, // TH_LDIA |
29871 | 0U, // TH_LDIB |
29872 | 0U, // TH_LHIA |
29873 | 0U, // TH_LHIB |
29874 | 0U, // TH_LHUIA |
29875 | 0U, // TH_LHUIB |
29876 | 0U, // TH_LRB |
29877 | 0U, // TH_LRBU |
29878 | 0U, // TH_LRD |
29879 | 0U, // TH_LRH |
29880 | 0U, // TH_LRHU |
29881 | 0U, // TH_LRW |
29882 | 0U, // TH_LRWU |
29883 | 0U, // TH_LURB |
29884 | 0U, // TH_LURBU |
29885 | 0U, // TH_LURD |
29886 | 0U, // TH_LURH |
29887 | 0U, // TH_LURHU |
29888 | 0U, // TH_LURW |
29889 | 0U, // TH_LURWU |
29890 | 0U, // TH_LWD |
29891 | 0U, // TH_LWIA |
29892 | 0U, // TH_LWIB |
29893 | 0U, // TH_LWUD |
29894 | 0U, // TH_LWUIA |
29895 | 0U, // TH_LWUIB |
29896 | 1U, // TH_MULA |
29897 | 1U, // TH_MULAH |
29898 | 1U, // TH_MULAW |
29899 | 1U, // TH_MULS |
29900 | 1U, // TH_MULSH |
29901 | 1U, // TH_MULSW |
29902 | 1U, // TH_MVEQZ |
29903 | 1U, // TH_MVNEZ |
29904 | 0U, // TH_REV |
29905 | 0U, // TH_REVW |
29906 | 0U, // TH_SBIA |
29907 | 0U, // TH_SBIB |
29908 | 0U, // TH_SDD |
29909 | 0U, // TH_SDIA |
29910 | 0U, // TH_SDIB |
29911 | 0U, // TH_SFENCE_VMAS |
29912 | 0U, // TH_SHIA |
29913 | 0U, // TH_SHIB |
29914 | 0U, // TH_SRB |
29915 | 0U, // TH_SRD |
29916 | 0U, // TH_SRH |
29917 | 1U, // TH_SRRI |
29918 | 1U, // TH_SRRIW |
29919 | 0U, // TH_SRW |
29920 | 0U, // TH_SURB |
29921 | 0U, // TH_SURD |
29922 | 0U, // TH_SURH |
29923 | 0U, // TH_SURW |
29924 | 0U, // TH_SWD |
29925 | 0U, // TH_SWIA |
29926 | 0U, // TH_SWIB |
29927 | 0U, // TH_SYNC |
29928 | 0U, // TH_SYNC_I |
29929 | 0U, // TH_SYNC_IS |
29930 | 0U, // TH_SYNC_S |
29931 | 1U, // TH_TST |
29932 | 0U, // TH_TSTNBZ |
29933 | 59U, // TH_VMAQASU_VV |
29934 | 59U, // TH_VMAQASU_VX |
29935 | 59U, // TH_VMAQAUS_VX |
29936 | 59U, // TH_VMAQAU_VV |
29937 | 59U, // TH_VMAQAU_VX |
29938 | 59U, // TH_VMAQA_VV |
29939 | 59U, // TH_VMAQA_VX |
29940 | 0U, // UNIMP |
29941 | 0U, // UNZIP_RV32 |
29942 | 2U, // VAADDU_VV |
29943 | 2U, // VAADDU_VX |
29944 | 2U, // VAADD_VV |
29945 | 2U, // VAADD_VX |
29946 | 0U, // VADC_VIM |
29947 | 0U, // VADC_VVM |
29948 | 0U, // VADC_VXM |
29949 | 2U, // VADD_VI |
29950 | 2U, // VADD_VV |
29951 | 2U, // VADD_VX |
29952 | 0U, // VAESDF_VS |
29953 | 0U, // VAESDF_VV |
29954 | 0U, // VAESDM_VS |
29955 | 0U, // VAESDM_VV |
29956 | 0U, // VAESEF_VS |
29957 | 0U, // VAESEF_VV |
29958 | 0U, // VAESEM_VS |
29959 | 0U, // VAESEM_VV |
29960 | 1U, // VAESKF1_VI |
29961 | 1U, // VAESKF2_VI |
29962 | 0U, // VAESZ_VS |
29963 | 2U, // VANDN_VV |
29964 | 2U, // VANDN_VX |
29965 | 2U, // VAND_VI |
29966 | 2U, // VAND_VV |
29967 | 2U, // VAND_VX |
29968 | 2U, // VASUBU_VV |
29969 | 2U, // VASUBU_VX |
29970 | 2U, // VASUB_VV |
29971 | 2U, // VASUB_VX |
29972 | 0U, // VBREV8_V |
29973 | 0U, // VBREV_V |
29974 | 2U, // VCLMULH_VV |
29975 | 2U, // VCLMULH_VX |
29976 | 2U, // VCLMUL_VV |
29977 | 2U, // VCLMUL_VX |
29978 | 0U, // VCLZ_V |
29979 | 1U, // VCOMPRESS_VM |
29980 | 0U, // VCPOP_M |
29981 | 0U, // VCPOP_V |
29982 | 0U, // VCTZ_V |
29983 | 2U, // VDIVU_VV |
29984 | 2U, // VDIVU_VX |
29985 | 2U, // VDIV_VV |
29986 | 2U, // VDIV_VX |
29987 | 2U, // VFADD_VF |
29988 | 2U, // VFADD_VV |
29989 | 0U, // VFCLASS_V |
29990 | 0U, // VFCVT_F_XU_V |
29991 | 0U, // VFCVT_F_X_V |
29992 | 0U, // VFCVT_RTZ_XU_F_V |
29993 | 0U, // VFCVT_RTZ_X_F_V |
29994 | 0U, // VFCVT_XU_F_V |
29995 | 0U, // VFCVT_X_F_V |
29996 | 2U, // VFDIV_VF |
29997 | 2U, // VFDIV_VV |
29998 | 0U, // VFIRST_M |
29999 | 59U, // VFMACC_VF |
30000 | 59U, // VFMACC_VV |
30001 | 59U, // VFMADD_VF |
30002 | 59U, // VFMADD_VV |
30003 | 2U, // VFMAX_VF |
30004 | 2U, // VFMAX_VV |
30005 | 0U, // VFMERGE_VFM |
30006 | 2U, // VFMIN_VF |
30007 | 2U, // VFMIN_VV |
30008 | 59U, // VFMSAC_VF |
30009 | 59U, // VFMSAC_VV |
30010 | 59U, // VFMSUB_VF |
30011 | 59U, // VFMSUB_VV |
30012 | 2U, // VFMUL_VF |
30013 | 2U, // VFMUL_VV |
30014 | 0U, // VFMV_F_S |
30015 | 0U, // VFMV_S_F |
30016 | 0U, // VFMV_V_F |
30017 | 0U, // VFNCVTBF16_F_F_W |
30018 | 0U, // VFNCVT_F_F_W |
30019 | 0U, // VFNCVT_F_XU_W |
30020 | 0U, // VFNCVT_F_X_W |
30021 | 0U, // VFNCVT_ROD_F_F_W |
30022 | 0U, // VFNCVT_RTZ_XU_F_W |
30023 | 0U, // VFNCVT_RTZ_X_F_W |
30024 | 0U, // VFNCVT_XU_F_W |
30025 | 0U, // VFNCVT_X_F_W |
30026 | 59U, // VFNMACC_VF |
30027 | 59U, // VFNMACC_VV |
30028 | 59U, // VFNMADD_VF |
30029 | 59U, // VFNMADD_VV |
30030 | 59U, // VFNMSAC_VF |
30031 | 59U, // VFNMSAC_VV |
30032 | 59U, // VFNMSUB_VF |
30033 | 59U, // VFNMSUB_VV |
30034 | 2U, // VFRDIV_VF |
30035 | 0U, // VFREC7_V |
30036 | 2U, // VFREDMAX_VS |
30037 | 2U, // VFREDMIN_VS |
30038 | 2U, // VFREDOSUM_VS |
30039 | 2U, // VFREDUSUM_VS |
30040 | 0U, // VFRSQRT7_V |
30041 | 2U, // VFRSUB_VF |
30042 | 2U, // VFSGNJN_VF |
30043 | 2U, // VFSGNJN_VV |
30044 | 2U, // VFSGNJX_VF |
30045 | 2U, // VFSGNJX_VV |
30046 | 2U, // VFSGNJ_VF |
30047 | 2U, // VFSGNJ_VV |
30048 | 2U, // VFSLIDE1DOWN_VF |
30049 | 2U, // VFSLIDE1UP_VF |
30050 | 0U, // VFSQRT_V |
30051 | 2U, // VFSUB_VF |
30052 | 2U, // VFSUB_VV |
30053 | 2U, // VFWADD_VF |
30054 | 2U, // VFWADD_VV |
30055 | 2U, // VFWADD_WF |
30056 | 2U, // VFWADD_WV |
30057 | 0U, // VFWCVTBF16_F_F_V |
30058 | 0U, // VFWCVT_F_F_V |
30059 | 0U, // VFWCVT_F_XU_V |
30060 | 0U, // VFWCVT_F_X_V |
30061 | 0U, // VFWCVT_RTZ_XU_F_V |
30062 | 0U, // VFWCVT_RTZ_X_F_V |
30063 | 0U, // VFWCVT_XU_F_V |
30064 | 0U, // VFWCVT_X_F_V |
30065 | 59U, // VFWMACCBF16_VF |
30066 | 59U, // VFWMACCBF16_VV |
30067 | 59U, // VFWMACC_VF |
30068 | 59U, // VFWMACC_VV |
30069 | 59U, // VFWMSAC_VF |
30070 | 59U, // VFWMSAC_VV |
30071 | 2U, // VFWMUL_VF |
30072 | 2U, // VFWMUL_VV |
30073 | 59U, // VFWNMACC_VF |
30074 | 59U, // VFWNMACC_VV |
30075 | 59U, // VFWNMSAC_VF |
30076 | 59U, // VFWNMSAC_VV |
30077 | 2U, // VFWREDOSUM_VS |
30078 | 2U, // VFWREDUSUM_VS |
30079 | 2U, // VFWSUB_VF |
30080 | 2U, // VFWSUB_VV |
30081 | 2U, // VFWSUB_WF |
30082 | 2U, // VFWSUB_WV |
30083 | 1U, // VGHSH_VS |
30084 | 1U, // VGHSH_VV |
30085 | 0U, // VGMUL_VS |
30086 | 0U, // VGMUL_VV |
30087 | 0U, // VID_V |
30088 | 0U, // VIOTA_M |
30089 | 0U, // VL1RE16_V |
30090 | 0U, // VL1RE32_V |
30091 | 0U, // VL1RE64_V |
30092 | 0U, // VL1RE8_V |
30093 | 0U, // VL2RE16_V |
30094 | 0U, // VL2RE32_V |
30095 | 0U, // VL2RE64_V |
30096 | 0U, // VL2RE8_V |
30097 | 0U, // VL4RE16_V |
30098 | 0U, // VL4RE32_V |
30099 | 0U, // VL4RE64_V |
30100 | 0U, // VL4RE8_V |
30101 | 0U, // VL8RE16_V |
30102 | 0U, // VL8RE32_V |
30103 | 0U, // VL8RE64_V |
30104 | 0U, // VL8RE8_V |
30105 | 0U, // VLE16FF_V |
30106 | 0U, // VLE16_V |
30107 | 0U, // VLE32FF_V |
30108 | 0U, // VLE32_V |
30109 | 0U, // VLE64FF_V |
30110 | 0U, // VLE64_V |
30111 | 0U, // VLE8FF_V |
30112 | 0U, // VLE8_V |
30113 | 0U, // VLM_V |
30114 | 2U, // VLOXEI16_V |
30115 | 2U, // VLOXEI32_V |
30116 | 2U, // VLOXEI64_V |
30117 | 2U, // VLOXEI8_V |
30118 | 2U, // VLOXSEG2EI16_V |
30119 | 2U, // VLOXSEG2EI32_V |
30120 | 2U, // VLOXSEG2EI64_V |
30121 | 2U, // VLOXSEG2EI8_V |
30122 | 2U, // VLOXSEG3EI16_V |
30123 | 2U, // VLOXSEG3EI32_V |
30124 | 2U, // VLOXSEG3EI64_V |
30125 | 2U, // VLOXSEG3EI8_V |
30126 | 2U, // VLOXSEG4EI16_V |
30127 | 2U, // VLOXSEG4EI32_V |
30128 | 2U, // VLOXSEG4EI64_V |
30129 | 2U, // VLOXSEG4EI8_V |
30130 | 2U, // VLOXSEG5EI16_V |
30131 | 2U, // VLOXSEG5EI32_V |
30132 | 2U, // VLOXSEG5EI64_V |
30133 | 2U, // VLOXSEG5EI8_V |
30134 | 2U, // VLOXSEG6EI16_V |
30135 | 2U, // VLOXSEG6EI32_V |
30136 | 2U, // VLOXSEG6EI64_V |
30137 | 2U, // VLOXSEG6EI8_V |
30138 | 2U, // VLOXSEG7EI16_V |
30139 | 2U, // VLOXSEG7EI32_V |
30140 | 2U, // VLOXSEG7EI64_V |
30141 | 2U, // VLOXSEG7EI8_V |
30142 | 2U, // VLOXSEG8EI16_V |
30143 | 2U, // VLOXSEG8EI32_V |
30144 | 2U, // VLOXSEG8EI64_V |
30145 | 2U, // VLOXSEG8EI8_V |
30146 | 2U, // VLSE16_V |
30147 | 2U, // VLSE32_V |
30148 | 2U, // VLSE64_V |
30149 | 2U, // VLSE8_V |
30150 | 0U, // VLSEG2E16FF_V |
30151 | 0U, // VLSEG2E16_V |
30152 | 0U, // VLSEG2E32FF_V |
30153 | 0U, // VLSEG2E32_V |
30154 | 0U, // VLSEG2E64FF_V |
30155 | 0U, // VLSEG2E64_V |
30156 | 0U, // VLSEG2E8FF_V |
30157 | 0U, // VLSEG2E8_V |
30158 | 0U, // VLSEG3E16FF_V |
30159 | 0U, // VLSEG3E16_V |
30160 | 0U, // VLSEG3E32FF_V |
30161 | 0U, // VLSEG3E32_V |
30162 | 0U, // VLSEG3E64FF_V |
30163 | 0U, // VLSEG3E64_V |
30164 | 0U, // VLSEG3E8FF_V |
30165 | 0U, // VLSEG3E8_V |
30166 | 0U, // VLSEG4E16FF_V |
30167 | 0U, // VLSEG4E16_V |
30168 | 0U, // VLSEG4E32FF_V |
30169 | 0U, // VLSEG4E32_V |
30170 | 0U, // VLSEG4E64FF_V |
30171 | 0U, // VLSEG4E64_V |
30172 | 0U, // VLSEG4E8FF_V |
30173 | 0U, // VLSEG4E8_V |
30174 | 0U, // VLSEG5E16FF_V |
30175 | 0U, // VLSEG5E16_V |
30176 | 0U, // VLSEG5E32FF_V |
30177 | 0U, // VLSEG5E32_V |
30178 | 0U, // VLSEG5E64FF_V |
30179 | 0U, // VLSEG5E64_V |
30180 | 0U, // VLSEG5E8FF_V |
30181 | 0U, // VLSEG5E8_V |
30182 | 0U, // VLSEG6E16FF_V |
30183 | 0U, // VLSEG6E16_V |
30184 | 0U, // VLSEG6E32FF_V |
30185 | 0U, // VLSEG6E32_V |
30186 | 0U, // VLSEG6E64FF_V |
30187 | 0U, // VLSEG6E64_V |
30188 | 0U, // VLSEG6E8FF_V |
30189 | 0U, // VLSEG6E8_V |
30190 | 0U, // VLSEG7E16FF_V |
30191 | 0U, // VLSEG7E16_V |
30192 | 0U, // VLSEG7E32FF_V |
30193 | 0U, // VLSEG7E32_V |
30194 | 0U, // VLSEG7E64FF_V |
30195 | 0U, // VLSEG7E64_V |
30196 | 0U, // VLSEG7E8FF_V |
30197 | 0U, // VLSEG7E8_V |
30198 | 0U, // VLSEG8E16FF_V |
30199 | 0U, // VLSEG8E16_V |
30200 | 0U, // VLSEG8E32FF_V |
30201 | 0U, // VLSEG8E32_V |
30202 | 0U, // VLSEG8E64FF_V |
30203 | 0U, // VLSEG8E64_V |
30204 | 0U, // VLSEG8E8FF_V |
30205 | 0U, // VLSEG8E8_V |
30206 | 2U, // VLSSEG2E16_V |
30207 | 2U, // VLSSEG2E32_V |
30208 | 2U, // VLSSEG2E64_V |
30209 | 2U, // VLSSEG2E8_V |
30210 | 2U, // VLSSEG3E16_V |
30211 | 2U, // VLSSEG3E32_V |
30212 | 2U, // VLSSEG3E64_V |
30213 | 2U, // VLSSEG3E8_V |
30214 | 2U, // VLSSEG4E16_V |
30215 | 2U, // VLSSEG4E32_V |
30216 | 2U, // VLSSEG4E64_V |
30217 | 2U, // VLSSEG4E8_V |
30218 | 2U, // VLSSEG5E16_V |
30219 | 2U, // VLSSEG5E32_V |
30220 | 2U, // VLSSEG5E64_V |
30221 | 2U, // VLSSEG5E8_V |
30222 | 2U, // VLSSEG6E16_V |
30223 | 2U, // VLSSEG6E32_V |
30224 | 2U, // VLSSEG6E64_V |
30225 | 2U, // VLSSEG6E8_V |
30226 | 2U, // VLSSEG7E16_V |
30227 | 2U, // VLSSEG7E32_V |
30228 | 2U, // VLSSEG7E64_V |
30229 | 2U, // VLSSEG7E8_V |
30230 | 2U, // VLSSEG8E16_V |
30231 | 2U, // VLSSEG8E32_V |
30232 | 2U, // VLSSEG8E64_V |
30233 | 2U, // VLSSEG8E8_V |
30234 | 2U, // VLUXEI16_V |
30235 | 2U, // VLUXEI32_V |
30236 | 2U, // VLUXEI64_V |
30237 | 2U, // VLUXEI8_V |
30238 | 2U, // VLUXSEG2EI16_V |
30239 | 2U, // VLUXSEG2EI32_V |
30240 | 2U, // VLUXSEG2EI64_V |
30241 | 2U, // VLUXSEG2EI8_V |
30242 | 2U, // VLUXSEG3EI16_V |
30243 | 2U, // VLUXSEG3EI32_V |
30244 | 2U, // VLUXSEG3EI64_V |
30245 | 2U, // VLUXSEG3EI8_V |
30246 | 2U, // VLUXSEG4EI16_V |
30247 | 2U, // VLUXSEG4EI32_V |
30248 | 2U, // VLUXSEG4EI64_V |
30249 | 2U, // VLUXSEG4EI8_V |
30250 | 2U, // VLUXSEG5EI16_V |
30251 | 2U, // VLUXSEG5EI32_V |
30252 | 2U, // VLUXSEG5EI64_V |
30253 | 2U, // VLUXSEG5EI8_V |
30254 | 2U, // VLUXSEG6EI16_V |
30255 | 2U, // VLUXSEG6EI32_V |
30256 | 2U, // VLUXSEG6EI64_V |
30257 | 2U, // VLUXSEG6EI8_V |
30258 | 2U, // VLUXSEG7EI16_V |
30259 | 2U, // VLUXSEG7EI32_V |
30260 | 2U, // VLUXSEG7EI64_V |
30261 | 2U, // VLUXSEG7EI8_V |
30262 | 2U, // VLUXSEG8EI16_V |
30263 | 2U, // VLUXSEG8EI32_V |
30264 | 2U, // VLUXSEG8EI64_V |
30265 | 2U, // VLUXSEG8EI8_V |
30266 | 59U, // VMACC_VV |
30267 | 59U, // VMACC_VX |
30268 | 1U, // VMADC_VI |
30269 | 0U, // VMADC_VIM |
30270 | 1U, // VMADC_VV |
30271 | 0U, // VMADC_VVM |
30272 | 1U, // VMADC_VX |
30273 | 0U, // VMADC_VXM |
30274 | 59U, // VMADD_VV |
30275 | 59U, // VMADD_VX |
30276 | 1U, // VMANDN_MM |
30277 | 1U, // VMAND_MM |
30278 | 2U, // VMAXU_VV |
30279 | 2U, // VMAXU_VX |
30280 | 2U, // VMAX_VV |
30281 | 2U, // VMAX_VX |
30282 | 0U, // VMERGE_VIM |
30283 | 0U, // VMERGE_VVM |
30284 | 0U, // VMERGE_VXM |
30285 | 2U, // VMFEQ_VF |
30286 | 2U, // VMFEQ_VV |
30287 | 2U, // VMFGE_VF |
30288 | 2U, // VMFGT_VF |
30289 | 2U, // VMFLE_VF |
30290 | 2U, // VMFLE_VV |
30291 | 2U, // VMFLT_VF |
30292 | 2U, // VMFLT_VV |
30293 | 2U, // VMFNE_VF |
30294 | 2U, // VMFNE_VV |
30295 | 2U, // VMINU_VV |
30296 | 2U, // VMINU_VX |
30297 | 2U, // VMIN_VV |
30298 | 2U, // VMIN_VX |
30299 | 1U, // VMNAND_MM |
30300 | 1U, // VMNOR_MM |
30301 | 1U, // VMORN_MM |
30302 | 1U, // VMOR_MM |
30303 | 1U, // VMSBC_VV |
30304 | 0U, // VMSBC_VVM |
30305 | 1U, // VMSBC_VX |
30306 | 0U, // VMSBC_VXM |
30307 | 0U, // VMSBF_M |
30308 | 2U, // VMSEQ_VI |
30309 | 2U, // VMSEQ_VV |
30310 | 2U, // VMSEQ_VX |
30311 | 2U, // VMSGTU_VI |
30312 | 2U, // VMSGTU_VX |
30313 | 2U, // VMSGT_VI |
30314 | 2U, // VMSGT_VX |
30315 | 0U, // VMSIF_M |
30316 | 2U, // VMSLEU_VI |
30317 | 2U, // VMSLEU_VV |
30318 | 2U, // VMSLEU_VX |
30319 | 2U, // VMSLE_VI |
30320 | 2U, // VMSLE_VV |
30321 | 2U, // VMSLE_VX |
30322 | 2U, // VMSLTU_VV |
30323 | 2U, // VMSLTU_VX |
30324 | 2U, // VMSLT_VV |
30325 | 2U, // VMSLT_VX |
30326 | 2U, // VMSNE_VI |
30327 | 2U, // VMSNE_VV |
30328 | 2U, // VMSNE_VX |
30329 | 0U, // VMSOF_M |
30330 | 2U, // VMULHSU_VV |
30331 | 2U, // VMULHSU_VX |
30332 | 2U, // VMULHU_VV |
30333 | 2U, // VMULHU_VX |
30334 | 2U, // VMULH_VV |
30335 | 2U, // VMULH_VX |
30336 | 2U, // VMUL_VV |
30337 | 2U, // VMUL_VX |
30338 | 0U, // VMV1R_V |
30339 | 0U, // VMV2R_V |
30340 | 0U, // VMV4R_V |
30341 | 0U, // VMV8R_V |
30342 | 0U, // VMV_S_X |
30343 | 0U, // VMV_V_I |
30344 | 0U, // VMV_V_V |
30345 | 0U, // VMV_V_X |
30346 | 0U, // VMV_X_S |
30347 | 1U, // VMXNOR_MM |
30348 | 1U, // VMXOR_MM |
30349 | 2U, // VNCLIPU_WI |
30350 | 2U, // VNCLIPU_WV |
30351 | 2U, // VNCLIPU_WX |
30352 | 2U, // VNCLIP_WI |
30353 | 2U, // VNCLIP_WV |
30354 | 2U, // VNCLIP_WX |
30355 | 59U, // VNMSAC_VV |
30356 | 59U, // VNMSAC_VX |
30357 | 59U, // VNMSUB_VV |
30358 | 59U, // VNMSUB_VX |
30359 | 2U, // VNSRA_WI |
30360 | 2U, // VNSRA_WV |
30361 | 2U, // VNSRA_WX |
30362 | 2U, // VNSRL_WI |
30363 | 2U, // VNSRL_WV |
30364 | 2U, // VNSRL_WX |
30365 | 2U, // VOR_VI |
30366 | 2U, // VOR_VV |
30367 | 2U, // VOR_VX |
30368 | 2U, // VQDOTSU_VV |
30369 | 2U, // VQDOTSU_VX |
30370 | 2U, // VQDOTUS_VX |
30371 | 2U, // VQDOTU_VV |
30372 | 2U, // VQDOTU_VX |
30373 | 2U, // VQDOT_VV |
30374 | 2U, // VQDOT_VX |
30375 | 2U, // VREDAND_VS |
30376 | 2U, // VREDMAXU_VS |
30377 | 2U, // VREDMAX_VS |
30378 | 2U, // VREDMINU_VS |
30379 | 2U, // VREDMIN_VS |
30380 | 2U, // VREDOR_VS |
30381 | 2U, // VREDSUM_VS |
30382 | 2U, // VREDXOR_VS |
30383 | 2U, // VREMU_VV |
30384 | 2U, // VREMU_VX |
30385 | 2U, // VREM_VV |
30386 | 2U, // VREM_VX |
30387 | 0U, // VREV8_V |
30388 | 2U, // VRGATHEREI16_VV |
30389 | 2U, // VRGATHER_VI |
30390 | 2U, // VRGATHER_VV |
30391 | 2U, // VRGATHER_VX |
30392 | 2U, // VROL_VV |
30393 | 2U, // VROL_VX |
30394 | 2U, // VROR_VI |
30395 | 2U, // VROR_VV |
30396 | 2U, // VROR_VX |
30397 | 2U, // VRSUB_VI |
30398 | 2U, // VRSUB_VX |
30399 | 0U, // VS1R_V |
30400 | 0U, // VS2R_V |
30401 | 0U, // VS4R_V |
30402 | 0U, // VS8R_V |
30403 | 2U, // VSADDU_VI |
30404 | 2U, // VSADDU_VV |
30405 | 2U, // VSADDU_VX |
30406 | 2U, // VSADD_VI |
30407 | 2U, // VSADD_VV |
30408 | 2U, // VSADD_VX |
30409 | 0U, // VSBC_VVM |
30410 | 0U, // VSBC_VXM |
30411 | 0U, // VSE16_V |
30412 | 0U, // VSE32_V |
30413 | 0U, // VSE64_V |
30414 | 0U, // VSE8_V |
30415 | 0U, // VSETIVLI |
30416 | 1U, // VSETVL |
30417 | 0U, // VSETVLI |
30418 | 0U, // VSEXT_VF2 |
30419 | 0U, // VSEXT_VF4 |
30420 | 0U, // VSEXT_VF8 |
30421 | 1U, // VSHA2CH_VV |
30422 | 1U, // VSHA2CL_VV |
30423 | 1U, // VSHA2MS_VV |
30424 | 2U, // VSLIDE1DOWN_VX |
30425 | 2U, // VSLIDE1UP_VX |
30426 | 2U, // VSLIDEDOWN_VI |
30427 | 2U, // VSLIDEDOWN_VX |
30428 | 2U, // VSLIDEUP_VI |
30429 | 2U, // VSLIDEUP_VX |
30430 | 2U, // VSLL_VI |
30431 | 2U, // VSLL_VV |
30432 | 2U, // VSLL_VX |
30433 | 1U, // VSM3C_VI |
30434 | 1U, // VSM3ME_VV |
30435 | 1U, // VSM4K_VI |
30436 | 0U, // VSM4R_VS |
30437 | 0U, // VSM4R_VV |
30438 | 2U, // VSMUL_VV |
30439 | 2U, // VSMUL_VX |
30440 | 0U, // VSM_V |
30441 | 2U, // VSOXEI16_V |
30442 | 2U, // VSOXEI32_V |
30443 | 2U, // VSOXEI64_V |
30444 | 2U, // VSOXEI8_V |
30445 | 2U, // VSOXSEG2EI16_V |
30446 | 2U, // VSOXSEG2EI32_V |
30447 | 2U, // VSOXSEG2EI64_V |
30448 | 2U, // VSOXSEG2EI8_V |
30449 | 2U, // VSOXSEG3EI16_V |
30450 | 2U, // VSOXSEG3EI32_V |
30451 | 2U, // VSOXSEG3EI64_V |
30452 | 2U, // VSOXSEG3EI8_V |
30453 | 2U, // VSOXSEG4EI16_V |
30454 | 2U, // VSOXSEG4EI32_V |
30455 | 2U, // VSOXSEG4EI64_V |
30456 | 2U, // VSOXSEG4EI8_V |
30457 | 2U, // VSOXSEG5EI16_V |
30458 | 2U, // VSOXSEG5EI32_V |
30459 | 2U, // VSOXSEG5EI64_V |
30460 | 2U, // VSOXSEG5EI8_V |
30461 | 2U, // VSOXSEG6EI16_V |
30462 | 2U, // VSOXSEG6EI32_V |
30463 | 2U, // VSOXSEG6EI64_V |
30464 | 2U, // VSOXSEG6EI8_V |
30465 | 2U, // VSOXSEG7EI16_V |
30466 | 2U, // VSOXSEG7EI32_V |
30467 | 2U, // VSOXSEG7EI64_V |
30468 | 2U, // VSOXSEG7EI8_V |
30469 | 2U, // VSOXSEG8EI16_V |
30470 | 2U, // VSOXSEG8EI32_V |
30471 | 2U, // VSOXSEG8EI64_V |
30472 | 2U, // VSOXSEG8EI8_V |
30473 | 2U, // VSRA_VI |
30474 | 2U, // VSRA_VV |
30475 | 2U, // VSRA_VX |
30476 | 2U, // VSRL_VI |
30477 | 2U, // VSRL_VV |
30478 | 2U, // VSRL_VX |
30479 | 2U, // VSSE16_V |
30480 | 2U, // VSSE32_V |
30481 | 2U, // VSSE64_V |
30482 | 2U, // VSSE8_V |
30483 | 0U, // VSSEG2E16_V |
30484 | 0U, // VSSEG2E32_V |
30485 | 0U, // VSSEG2E64_V |
30486 | 0U, // VSSEG2E8_V |
30487 | 0U, // VSSEG3E16_V |
30488 | 0U, // VSSEG3E32_V |
30489 | 0U, // VSSEG3E64_V |
30490 | 0U, // VSSEG3E8_V |
30491 | 0U, // VSSEG4E16_V |
30492 | 0U, // VSSEG4E32_V |
30493 | 0U, // VSSEG4E64_V |
30494 | 0U, // VSSEG4E8_V |
30495 | 0U, // VSSEG5E16_V |
30496 | 0U, // VSSEG5E32_V |
30497 | 0U, // VSSEG5E64_V |
30498 | 0U, // VSSEG5E8_V |
30499 | 0U, // VSSEG6E16_V |
30500 | 0U, // VSSEG6E32_V |
30501 | 0U, // VSSEG6E64_V |
30502 | 0U, // VSSEG6E8_V |
30503 | 0U, // VSSEG7E16_V |
30504 | 0U, // VSSEG7E32_V |
30505 | 0U, // VSSEG7E64_V |
30506 | 0U, // VSSEG7E8_V |
30507 | 0U, // VSSEG8E16_V |
30508 | 0U, // VSSEG8E32_V |
30509 | 0U, // VSSEG8E64_V |
30510 | 0U, // VSSEG8E8_V |
30511 | 2U, // VSSRA_VI |
30512 | 2U, // VSSRA_VV |
30513 | 2U, // VSSRA_VX |
30514 | 2U, // VSSRL_VI |
30515 | 2U, // VSSRL_VV |
30516 | 2U, // VSSRL_VX |
30517 | 2U, // VSSSEG2E16_V |
30518 | 2U, // VSSSEG2E32_V |
30519 | 2U, // VSSSEG2E64_V |
30520 | 2U, // VSSSEG2E8_V |
30521 | 2U, // VSSSEG3E16_V |
30522 | 2U, // VSSSEG3E32_V |
30523 | 2U, // VSSSEG3E64_V |
30524 | 2U, // VSSSEG3E8_V |
30525 | 2U, // VSSSEG4E16_V |
30526 | 2U, // VSSSEG4E32_V |
30527 | 2U, // VSSSEG4E64_V |
30528 | 2U, // VSSSEG4E8_V |
30529 | 2U, // VSSSEG5E16_V |
30530 | 2U, // VSSSEG5E32_V |
30531 | 2U, // VSSSEG5E64_V |
30532 | 2U, // VSSSEG5E8_V |
30533 | 2U, // VSSSEG6E16_V |
30534 | 2U, // VSSSEG6E32_V |
30535 | 2U, // VSSSEG6E64_V |
30536 | 2U, // VSSSEG6E8_V |
30537 | 2U, // VSSSEG7E16_V |
30538 | 2U, // VSSSEG7E32_V |
30539 | 2U, // VSSSEG7E64_V |
30540 | 2U, // VSSSEG7E8_V |
30541 | 2U, // VSSSEG8E16_V |
30542 | 2U, // VSSSEG8E32_V |
30543 | 2U, // VSSSEG8E64_V |
30544 | 2U, // VSSSEG8E8_V |
30545 | 2U, // VSSUBU_VV |
30546 | 2U, // VSSUBU_VX |
30547 | 2U, // VSSUB_VV |
30548 | 2U, // VSSUB_VX |
30549 | 2U, // VSUB_VV |
30550 | 2U, // VSUB_VX |
30551 | 2U, // VSUXEI16_V |
30552 | 2U, // VSUXEI32_V |
30553 | 2U, // VSUXEI64_V |
30554 | 2U, // VSUXEI8_V |
30555 | 2U, // VSUXSEG2EI16_V |
30556 | 2U, // VSUXSEG2EI32_V |
30557 | 2U, // VSUXSEG2EI64_V |
30558 | 2U, // VSUXSEG2EI8_V |
30559 | 2U, // VSUXSEG3EI16_V |
30560 | 2U, // VSUXSEG3EI32_V |
30561 | 2U, // VSUXSEG3EI64_V |
30562 | 2U, // VSUXSEG3EI8_V |
30563 | 2U, // VSUXSEG4EI16_V |
30564 | 2U, // VSUXSEG4EI32_V |
30565 | 2U, // VSUXSEG4EI64_V |
30566 | 2U, // VSUXSEG4EI8_V |
30567 | 2U, // VSUXSEG5EI16_V |
30568 | 2U, // VSUXSEG5EI32_V |
30569 | 2U, // VSUXSEG5EI64_V |
30570 | 2U, // VSUXSEG5EI8_V |
30571 | 2U, // VSUXSEG6EI16_V |
30572 | 2U, // VSUXSEG6EI32_V |
30573 | 2U, // VSUXSEG6EI64_V |
30574 | 2U, // VSUXSEG6EI8_V |
30575 | 2U, // VSUXSEG7EI16_V |
30576 | 2U, // VSUXSEG7EI32_V |
30577 | 2U, // VSUXSEG7EI64_V |
30578 | 2U, // VSUXSEG7EI8_V |
30579 | 2U, // VSUXSEG8EI16_V |
30580 | 2U, // VSUXSEG8EI32_V |
30581 | 2U, // VSUXSEG8EI64_V |
30582 | 2U, // VSUXSEG8EI8_V |
30583 | 1U, // VT_MASKC |
30584 | 1U, // VT_MASKCN |
30585 | 2U, // VWADDU_VV |
30586 | 2U, // VWADDU_VX |
30587 | 2U, // VWADDU_WV |
30588 | 2U, // VWADDU_WX |
30589 | 2U, // VWADD_VV |
30590 | 2U, // VWADD_VX |
30591 | 2U, // VWADD_WV |
30592 | 2U, // VWADD_WX |
30593 | 59U, // VWMACCSU_VV |
30594 | 59U, // VWMACCSU_VX |
30595 | 59U, // VWMACCUS_VX |
30596 | 59U, // VWMACCU_VV |
30597 | 59U, // VWMACCU_VX |
30598 | 59U, // VWMACC_VV |
30599 | 59U, // VWMACC_VX |
30600 | 2U, // VWMULSU_VV |
30601 | 2U, // VWMULSU_VX |
30602 | 2U, // VWMULU_VV |
30603 | 2U, // VWMULU_VX |
30604 | 2U, // VWMUL_VV |
30605 | 2U, // VWMUL_VX |
30606 | 2U, // VWREDSUMU_VS |
30607 | 2U, // VWREDSUM_VS |
30608 | 2U, // VWSLL_VI |
30609 | 2U, // VWSLL_VV |
30610 | 2U, // VWSLL_VX |
30611 | 2U, // VWSUBU_VV |
30612 | 2U, // VWSUBU_VX |
30613 | 2U, // VWSUBU_WV |
30614 | 2U, // VWSUBU_WX |
30615 | 2U, // VWSUB_VV |
30616 | 2U, // VWSUB_VX |
30617 | 2U, // VWSUB_WV |
30618 | 2U, // VWSUB_WX |
30619 | 2U, // VXOR_VI |
30620 | 2U, // VXOR_VV |
30621 | 2U, // VXOR_VX |
30622 | 0U, // VZEXT_VF2 |
30623 | 0U, // VZEXT_VF4 |
30624 | 0U, // VZEXT_VF8 |
30625 | 0U, // WFI |
30626 | 0U, // WRS_NTO |
30627 | 0U, // WRS_STO |
30628 | 1U, // XNOR |
30629 | 1U, // XOR |
30630 | 1U, // XORI |
30631 | 1U, // XPERM4 |
30632 | 1U, // XPERM8 |
30633 | 0U, // ZEXT_H_RV32 |
30634 | 0U, // ZEXT_H_RV64 |
30635 | 0U, // ZIP_RV32 |
30636 | }; |
30637 | |
30638 | // Emit the opcode for the instruction. |
30639 | uint64_t Bits = 0; |
30640 | Bits |= (uint64_t)OpInfo0[MI.getOpcode()] << 0; |
30641 | Bits |= (uint64_t)OpInfo1[MI.getOpcode()] << 32; |
30642 | if (Bits == 0) |
30643 | return {nullptr, Bits}; |
30644 | return {AsmStrs+(Bits & 32767)-1, Bits}; |
30645 | |
30646 | } |
30647 | /// printInstruction - This method is automatically generated by tablegen |
30648 | /// from the instruction set description. |
30649 | LLVM_NO_PROFILE_INSTRUMENT_FUNCTION |
30650 | void RISCVInstPrinter::printInstruction(const MCInst *MI, uint64_t Address, const MCSubtargetInfo &STI, raw_ostream &O) { |
30651 | O << "\t" ; |
30652 | |
30653 | auto MnemonicInfo = getMnemonic(MI: *MI); |
30654 | |
30655 | O << MnemonicInfo.first; |
30656 | |
30657 | uint64_t Bits = MnemonicInfo.second; |
30658 | assert(Bits != 0 && "Cannot print this instruction." ); |
30659 | |
30660 | // Fragment 0 encoded into 3 bits for 8 unique commands. |
30661 | switch ((Bits >> 15) & 7) { |
30662 | default: llvm_unreachable("Invalid command number." ); |
30663 | case 0: |
30664 | // DBG_VALUE, DBG_VALUE_LIST, DBG_INSTR_REF, DBG_PHI, DBG_LABEL, BUNDLE, ... |
30665 | return; |
30666 | break; |
30667 | case 1: |
30668 | // PseudoAddTPRel, PseudoCALL, PseudoCALLReg, PseudoC_ADDI_NOP, PseudoLA,... |
30669 | printOperand(MI, OpNo: 0, STI, O); |
30670 | break; |
30671 | case 2: |
30672 | // PseudoFLD, PseudoFLH, PseudoFLQ, PseudoFLW, PseudoFSD, PseudoFSH, Pseu... |
30673 | printOperand(MI, OpNo: 1, STI, O); |
30674 | break; |
30675 | case 3: |
30676 | // CBO_CLEAN, CBO_FLUSH, CBO_INVAL, CBO_ZERO |
30677 | printZeroOffsetMemOp(MI, OpNo: 0, STI, O); |
30678 | return; |
30679 | break; |
30680 | case 4: |
30681 | // CM_POP, CM_POPRET, CM_POPRETZ, CM_PUSH, QC_CM_POP, QC_CM_POPRET, QC_CM... |
30682 | printRegList(MI, OpNo: 0, STI, O); |
30683 | O << ", " ; |
30684 | break; |
30685 | case 5: |
30686 | // C_J, C_JAL, QC_E_J, QC_E_JAL |
30687 | printBranchOperand(MI, Address, OpNo: 0, STI, O); |
30688 | return; |
30689 | break; |
30690 | case 6: |
30691 | // FENCE |
30692 | printFenceArg(MI, OpNo: 0, STI, O); |
30693 | O << ", " ; |
30694 | printFenceArg(MI, OpNo: 1, STI, O); |
30695 | return; |
30696 | break; |
30697 | case 7: |
30698 | // MIPS_PREFETCH |
30699 | printOperand(MI, OpNo: 2, STI, O); |
30700 | O << ", " ; |
30701 | printOperand(MI, OpNo: 1, STI, O); |
30702 | O << '('; |
30703 | printOperand(MI, OpNo: 0, STI, O); |
30704 | O << ')'; |
30705 | return; |
30706 | break; |
30707 | } |
30708 | |
30709 | |
30710 | // Fragment 1 encoded into 3 bits for 7 unique commands. |
30711 | switch ((Bits >> 18) & 7) { |
30712 | default: llvm_unreachable("Invalid command number." ); |
30713 | case 0: |
30714 | // PseudoAddTPRel, PseudoCALLReg, PseudoC_ADDI_NOP, PseudoFLD, PseudoFLH,... |
30715 | O << ", " ; |
30716 | break; |
30717 | case 1: |
30718 | // PseudoCALL, PseudoTAIL, CM_JALT, CM_JT, C_JALR, C_JR, C_NOP_HINT, C_NO... |
30719 | return; |
30720 | break; |
30721 | case 2: |
30722 | // CM_POP, CM_POPRET, CM_POPRETZ, QC_CM_POP, QC_CM_POPRET, QC_CM_POPRETZ |
30723 | printStackAdj(MI, OpNo: 1, STI, O); |
30724 | return; |
30725 | break; |
30726 | case 3: |
30727 | // CM_PUSH, QC_CM_PUSH, QC_CM_PUSHFP |
30728 | printNegStackAdj(MI, OpNo: 1, STI, O); |
30729 | return; |
30730 | break; |
30731 | case 4: |
30732 | // CV_LBU_ri_inc, CV_LBU_rr_inc, CV_LB_ri_inc, CV_LB_rr_inc, CV_LHU_ri_in... |
30733 | O << ", (" ; |
30734 | printOperand(MI, OpNo: 2, STI, O); |
30735 | O << "), " ; |
30736 | printOperand(MI, OpNo: 3, STI, O); |
30737 | break; |
30738 | case 5: |
30739 | // PREFETCH_I, PREFETCH_R, PREFETCH_W |
30740 | O << '('; |
30741 | printOperand(MI, OpNo: 0, STI, O); |
30742 | O << ')'; |
30743 | return; |
30744 | break; |
30745 | case 6: |
30746 | // VID_V |
30747 | printVMaskReg(MI, OpNo: 1, STI, O); |
30748 | return; |
30749 | break; |
30750 | } |
30751 | |
30752 | |
30753 | // Fragment 2 encoded into 4 bits for 12 unique commands. |
30754 | switch ((Bits >> 21) & 15) { |
30755 | default: llvm_unreachable("Invalid command number." ); |
30756 | case 0: |
30757 | // PseudoAddTPRel, PseudoCALLReg, PseudoLA, PseudoLAImm, PseudoLA_TLSDESC... |
30758 | printOperand(MI, OpNo: 1, STI, O); |
30759 | break; |
30760 | case 1: |
30761 | // PseudoC_ADDI_NOP, PseudoFLD, PseudoFLH, PseudoFLQ, PseudoFLW, PseudoFS... |
30762 | printOperand(MI, OpNo: 2, STI, O); |
30763 | break; |
30764 | case 2: |
30765 | // PseudoJump, InsnJ, InsnU, SF_VC_V_FV, SF_VC_V_IV, SF_VC_V_VV, SF_VC_V_... |
30766 | printOperand(MI, OpNo: 0, STI, O); |
30767 | break; |
30768 | case 3: |
30769 | // AMOCAS_B, AMOCAS_B_AQ, AMOCAS_B_AQ_RL, AMOCAS_B_RL, AMOCAS_D_RV32, AMO... |
30770 | printOperand(MI, OpNo: 3, STI, O); |
30771 | O << ", " ; |
30772 | printZeroOffsetMemOp(MI, OpNo: 2, STI, O); |
30773 | return; |
30774 | break; |
30775 | case 4: |
30776 | // CSRRC, CSRRCI, CSRRS, CSRRSI, CSRRW, CSRRWI |
30777 | printCSRSystemRegister(MI, OpNo: 1, STI, O); |
30778 | O << ", " ; |
30779 | printOperand(MI, OpNo: 2, STI, O); |
30780 | return; |
30781 | break; |
30782 | case 5: |
30783 | // CV_LBU_ri_inc, CV_LBU_rr_inc, CV_LB_ri_inc, CV_LB_rr_inc, CV_LHU_ri_in... |
30784 | return; |
30785 | break; |
30786 | case 6: |
30787 | // CV_LBU_rr, CV_LB_rr, CV_LHU_rr, CV_LH_rr, CV_LW_rr, CV_SB_rr, CV_SH_rr... |
30788 | printRegReg(MI, OpNo: 1, STI, O); |
30789 | return; |
30790 | break; |
30791 | case 7: |
30792 | // C_BEQZ, C_BNEZ, JAL |
30793 | printBranchOperand(MI, Address, OpNo: 1, STI, O); |
30794 | return; |
30795 | break; |
30796 | case 8: |
30797 | // FLI_D, FLI_H, FLI_Q, FLI_S |
30798 | printFPImmOperand(MI, OpNo: 1, STI, O); |
30799 | return; |
30800 | break; |
30801 | case 9: |
30802 | // HLVX_HU, HLVX_WU, HLV_B, HLV_BU, HLV_D, HLV_H, HLV_HU, HLV_W, HLV_WU, ... |
30803 | printZeroOffsetMemOp(MI, OpNo: 1, STI, O); |
30804 | break; |
30805 | case 10: |
30806 | // SB_AQ_RL, SB_RL, SD_AQ_RL, SD_RL, SH_AQ_RL, SH_RL, SW_AQ_RL, SW_RL |
30807 | printZeroOffsetMemOp(MI, OpNo: 0, STI, O); |
30808 | return; |
30809 | break; |
30810 | case 11: |
30811 | // TH_LBIA, TH_LBIB, TH_LBUIA, TH_LBUIB, TH_LDIA, TH_LDIB, TH_LHIA, TH_LH... |
30812 | O << ", " ; |
30813 | printOperand(MI, OpNo: 4, STI, O); |
30814 | return; |
30815 | break; |
30816 | } |
30817 | |
30818 | |
30819 | // Fragment 3 encoded into 3 bits for 7 unique commands. |
30820 | switch ((Bits >> 25) & 7) { |
30821 | default: llvm_unreachable("Invalid command number." ); |
30822 | case 0: |
30823 | // PseudoAddTPRel, PseudoFLD, PseudoFLH, PseudoFLQ, PseudoFLW, PseudoFSD,... |
30824 | O << ", " ; |
30825 | break; |
30826 | case 1: |
30827 | // PseudoCALLReg, PseudoC_ADDI_NOP, PseudoJump, PseudoLA, PseudoLAImm, Ps... |
30828 | return; |
30829 | break; |
30830 | case 2: |
30831 | // PseudoTLSDESCCall, CV_ELW, C_FLD, C_FLDSP, C_FLW, C_FLWSP, C_FSD, C_FS... |
30832 | O << '('; |
30833 | printOperand(MI, OpNo: 1, STI, O); |
30834 | break; |
30835 | case 3: |
30836 | // FCVTMOD_W_D, FCVT_BF16_S, FCVT_D_L, FCVT_D_LU, FCVT_D_LU_INX, FCVT_D_L... |
30837 | printFRMArg(MI, OpNo: 2, STI, O); |
30838 | return; |
30839 | break; |
30840 | case 4: |
30841 | // FCVT_D_H, FCVT_D_H_IN32X, FCVT_D_H_INX, FCVT_D_S, FCVT_D_S_IN32X, FCVT... |
30842 | printFRMArgLegacy(MI, OpNo: 2, STI, O); |
30843 | return; |
30844 | break; |
30845 | case 5: |
30846 | // TH_LDD, TH_LWD, TH_LWUD, TH_SDD, TH_SWD |
30847 | O << ", (" ; |
30848 | printOperand(MI, OpNo: 2, STI, O); |
30849 | O << "), " ; |
30850 | printOperand(MI, OpNo: 3, STI, O); |
30851 | O << ", " ; |
30852 | printOperand(MI, OpNo: 4, STI, O); |
30853 | return; |
30854 | break; |
30855 | case 6: |
30856 | // VBREV8_V, VBREV_V, VCLZ_V, VCPOP_M, VCPOP_V, VCTZ_V, VFCLASS_V, VFCVT_... |
30857 | printVMaskReg(MI, OpNo: 2, STI, O); |
30858 | return; |
30859 | break; |
30860 | } |
30861 | |
30862 | |
30863 | // Fragment 4 encoded into 4 bits for 9 unique commands. |
30864 | switch ((Bits >> 28) & 15) { |
30865 | default: llvm_unreachable("Invalid command number." ); |
30866 | case 0: |
30867 | // PseudoAddTPRel, PseudoVMSGEU_VI, PseudoVMSGEU_VX, PseudoVMSGEU_VX_M, P... |
30868 | printOperand(MI, OpNo: 2, STI, O); |
30869 | break; |
30870 | case 1: |
30871 | // PseudoFLD, PseudoFLH, PseudoFLQ, PseudoFLW, PseudoFSD, PseudoFSH, Pseu... |
30872 | printOperand(MI, OpNo: 0, STI, O); |
30873 | break; |
30874 | case 2: |
30875 | // PseudoTLSDESCCall |
30876 | O << "), " ; |
30877 | printOperand(MI, OpNo: 3, STI, O); |
30878 | return; |
30879 | break; |
30880 | case 3: |
30881 | // PseudoVMSGEU_VX_M_T, PseudoVMSGE_VX_M_T, CV_ADDNR, CV_ADDRNR, CV_ADDUN... |
30882 | printOperand(MI, OpNo: 3, STI, O); |
30883 | break; |
30884 | case 4: |
30885 | // AMOADD_B, AMOADD_B_AQ, AMOADD_B_AQ_RL, AMOADD_B_RL, AMOADD_D, AMOADD_D... |
30886 | printZeroOffsetMemOp(MI, OpNo: 1, STI, O); |
30887 | return; |
30888 | break; |
30889 | case 5: |
30890 | // BEQ, BGE, BGEU, BLT, BLTU, BNE, CV_BEQIMM, CV_BNEIMM, InsnCJ, InsnJ, N... |
30891 | printBranchOperand(MI, Address, OpNo: 2, STI, O); |
30892 | return; |
30893 | break; |
30894 | case 6: |
30895 | // CV_ELW, C_FLD, C_FLDSP, C_FLW, C_FLWSP, C_FSD, C_FSDSP, C_FSW, C_FSWSP... |
30896 | O << ')'; |
30897 | return; |
30898 | break; |
30899 | case 7: |
30900 | // MIPS_CCMOV, NDS_LEA_B_ZE, NDS_LEA_D, NDS_LEA_D_ZE, NDS_LEA_H, NDS_LEA_... |
30901 | printOperand(MI, OpNo: 1, STI, O); |
30902 | break; |
30903 | case 8: |
30904 | // VSETIVLI, VSETVLI |
30905 | printVTypeI(MI, OpNo: 2, STI, O); |
30906 | return; |
30907 | break; |
30908 | } |
30909 | |
30910 | |
30911 | // Fragment 5 encoded into 3 bits for 6 unique commands. |
30912 | switch ((Bits >> 32) & 7) { |
30913 | default: llvm_unreachable("Invalid command number." ); |
30914 | case 0: |
30915 | // PseudoAddTPRel, AES32DSI, AES32DSMI, AES32ESI, AES32ESMI, CV_ADDN, CV_... |
30916 | O << ", " ; |
30917 | break; |
30918 | case 1: |
30919 | // PseudoFLD, PseudoFLH, PseudoFLQ, PseudoFLW, PseudoFSD, PseudoFSH, Pseu... |
30920 | return; |
30921 | break; |
30922 | case 2: |
30923 | // PseudoVMSGEU_VI, PseudoVMSGEU_VX_M, PseudoVMSGE_VI, PseudoVMSGE_VX_M, ... |
30924 | printVMaskReg(MI, OpNo: 3, STI, O); |
30925 | return; |
30926 | break; |
30927 | case 3: |
30928 | // PseudoVMSGEU_VX_M_T, PseudoVMSGE_VX_M_T, TH_VMAQASU_VV, TH_VMAQASU_VX,... |
30929 | printVMaskReg(MI, OpNo: 4, STI, O); |
30930 | break; |
30931 | case 4: |
30932 | // FADD_D, FADD_D_IN32X, FADD_D_INX, FADD_H, FADD_H_INX, FADD_Q, FADD_S, ... |
30933 | printFRMArg(MI, OpNo: 3, STI, O); |
30934 | return; |
30935 | break; |
30936 | case 5: |
30937 | // MIPS_LDP, MIPS_LWP, MIPS_SDP, MIPS_SWP, QC_LWM, QC_LWMI, QC_SETWM, QC_... |
30938 | O << '('; |
30939 | break; |
30940 | } |
30941 | |
30942 | |
30943 | // Fragment 6 encoded into 3 bits for 8 unique commands. |
30944 | switch ((Bits >> 35) & 7) { |
30945 | default: llvm_unreachable("Invalid command number." ); |
30946 | case 0: |
30947 | // PseudoAddTPRel, AES32DSI, AES32DSMI, AES32ESI, AES32ESMI, CV_ADDN, CV_... |
30948 | printOperand(MI, OpNo: 3, STI, O); |
30949 | break; |
30950 | case 1: |
30951 | // PseudoVMSGEU_VX_M_T, PseudoVMSGE_VX_M_T |
30952 | O << ", " ; |
30953 | printOperand(MI, OpNo: 1, STI, O); |
30954 | return; |
30955 | break; |
30956 | case 2: |
30957 | // CV_INSERT, CV_MACHHSN, CV_MACHHSRN, CV_MACHHUN, CV_MACHHURN, CV_MACSN,... |
30958 | printOperand(MI, OpNo: 4, STI, O); |
30959 | break; |
30960 | case 3: |
30961 | // InsnCA, InsnQC_EAI, InsnQC_EI, InsnQC_EI_Mem, InsnR, InsnR4 |
30962 | printOperand(MI, OpNo: 0, STI, O); |
30963 | O << ", " ; |
30964 | break; |
30965 | case 4: |
30966 | // InsnCB |
30967 | printBranchOperand(MI, Address, OpNo: 3, STI, O); |
30968 | return; |
30969 | break; |
30970 | case 5: |
30971 | // MIPS_LDP, MIPS_LWP, MIPS_SDP, MIPS_SWP |
30972 | printOperand(MI, OpNo: 2, STI, O); |
30973 | O << ')'; |
30974 | return; |
30975 | break; |
30976 | case 6: |
30977 | // QC_LWM, QC_LWMI, QC_SETWM, QC_SETWMI, QC_SWM, QC_SWMI |
30978 | printOperand(MI, OpNo: 1, STI, O); |
30979 | O << ')'; |
30980 | return; |
30981 | break; |
30982 | case 7: |
30983 | // TH_VMAQASU_VV, TH_VMAQASU_VX, TH_VMAQAUS_VX, TH_VMAQAU_VV, TH_VMAQAU_V... |
30984 | return; |
30985 | break; |
30986 | } |
30987 | |
30988 | |
30989 | // Fragment 7 encoded into 3 bits for 6 unique commands. |
30990 | switch ((Bits >> 38) & 7) { |
30991 | default: llvm_unreachable("Invalid command number." ); |
30992 | case 0: |
30993 | // PseudoAddTPRel, AES32DSI, AES32DSMI, AES32ESI, AES32ESMI, CV_ADDN, CV_... |
30994 | return; |
30995 | break; |
30996 | case 1: |
30997 | // FMADD_D, FMADD_D_IN32X, FMADD_D_INX, FMADD_H, FMADD_H_INX, FMADD_Q, FM... |
30998 | printFRMArg(MI, OpNo: 4, STI, O); |
30999 | return; |
31000 | break; |
31001 | case 2: |
31002 | // InsnB, InsnI, InsnQC_EB, InsnQC_EJ, InsnQC_ES |
31003 | O << ", " ; |
31004 | break; |
31005 | case 3: |
31006 | // InsnCA, InsnQC_EAI, InsnQC_EI, InsnR, InsnR4 |
31007 | printOperand(MI, OpNo: 4, STI, O); |
31008 | break; |
31009 | case 4: |
31010 | // InsnCL, InsnCS, InsnI_Mem, InsnS |
31011 | O << '('; |
31012 | printOperand(MI, OpNo: 3, STI, O); |
31013 | O << ')'; |
31014 | return; |
31015 | break; |
31016 | case 5: |
31017 | // InsnQC_EI_Mem |
31018 | printOperand(MI, OpNo: 5, STI, O); |
31019 | O << '('; |
31020 | printOperand(MI, OpNo: 4, STI, O); |
31021 | O << ')'; |
31022 | return; |
31023 | break; |
31024 | } |
31025 | |
31026 | |
31027 | // Fragment 8 encoded into 3 bits for 5 unique commands. |
31028 | switch ((Bits >> 41) & 7) { |
31029 | default: llvm_unreachable("Invalid command number." ); |
31030 | case 0: |
31031 | // InsnB, InsnQC_EJ |
31032 | printBranchOperand(MI, Address, OpNo: 4, STI, O); |
31033 | return; |
31034 | break; |
31035 | case 1: |
31036 | // InsnCA, InsnQC_EAI |
31037 | return; |
31038 | break; |
31039 | case 2: |
31040 | // InsnI, InsnQC_EB |
31041 | printOperand(MI, OpNo: 4, STI, O); |
31042 | break; |
31043 | case 3: |
31044 | // InsnQC_EI, InsnR, InsnR4 |
31045 | O << ", " ; |
31046 | printOperand(MI, OpNo: 5, STI, O); |
31047 | break; |
31048 | case 4: |
31049 | // InsnQC_ES |
31050 | printOperand(MI, OpNo: 5, STI, O); |
31051 | O << '('; |
31052 | printOperand(MI, OpNo: 4, STI, O); |
31053 | O << ')'; |
31054 | return; |
31055 | break; |
31056 | } |
31057 | |
31058 | |
31059 | // Fragment 9 encoded into 1 bits for 2 unique commands. |
31060 | if ((Bits >> 44) & 1) { |
31061 | // InsnQC_EB, InsnR4 |
31062 | O << ", " ; |
31063 | } else { |
31064 | // InsnI, InsnQC_EI, InsnR |
31065 | return; |
31066 | } |
31067 | |
31068 | |
31069 | // Fragment 10 encoded into 1 bits for 2 unique commands. |
31070 | if ((Bits >> 45) & 1) { |
31071 | // InsnR4 |
31072 | printOperand(MI, OpNo: 6, STI, O); |
31073 | return; |
31074 | } else { |
31075 | // InsnQC_EB |
31076 | printBranchOperand(MI, Address, OpNo: 5, STI, O); |
31077 | return; |
31078 | } |
31079 | |
31080 | } |
31081 | |
31082 | |
31083 | /// getRegisterName - This method is automatically generated by tblgen |
31084 | /// from the register set description. This returns the assembler name |
31085 | /// for the specified register. |
31086 | const char *RISCVInstPrinter:: |
31087 | getRegisterName(MCRegister Reg, unsigned AltIdx) { |
31088 | unsigned RegNo = Reg.id(); |
31089 | assert(RegNo && RegNo < 573 && "Invalid register number!" ); |
31090 | |
31091 | |
31092 | #ifdef __GNUC__ |
31093 | #pragma GCC diagnostic push |
31094 | #pragma GCC diagnostic ignored "-Woverlength-strings" |
31095 | #endif |
31096 | static const char AsmStrsABIRegAltName[] = { |
31097 | /* 0 */ "fs10\000" |
31098 | /* 5 */ "ft10\000" |
31099 | /* 10 */ "fa0\000" |
31100 | /* 14 */ "fs0\000" |
31101 | /* 18 */ "ft0\000" |
31102 | /* 22 */ "fs11\000" |
31103 | /* 27 */ "ft11\000" |
31104 | /* 32 */ "fa1\000" |
31105 | /* 36 */ "fs1\000" |
31106 | /* 40 */ "ft1\000" |
31107 | /* 44 */ "fa2\000" |
31108 | /* 48 */ "fs2\000" |
31109 | /* 52 */ "ft2\000" |
31110 | /* 56 */ "fa3\000" |
31111 | /* 60 */ "fs3\000" |
31112 | /* 64 */ "ft3\000" |
31113 | /* 68 */ "fa4\000" |
31114 | /* 72 */ "fs4\000" |
31115 | /* 76 */ "ft4\000" |
31116 | /* 80 */ "fa5\000" |
31117 | /* 84 */ "fs5\000" |
31118 | /* 88 */ "ft5\000" |
31119 | /* 92 */ "fa6\000" |
31120 | /* 96 */ "fs6\000" |
31121 | /* 100 */ "ft6\000" |
31122 | /* 104 */ "fa7\000" |
31123 | /* 108 */ "fs7\000" |
31124 | /* 112 */ "ft7\000" |
31125 | /* 116 */ "fs8\000" |
31126 | /* 120 */ "ft8\000" |
31127 | /* 124 */ "fs9\000" |
31128 | /* 128 */ "ft9\000" |
31129 | /* 132 */ "ra\000" |
31130 | /* 135 */ "zero\000" |
31131 | /* 140 */ "gp\000" |
31132 | /* 143 */ "sp\000" |
31133 | /* 146 */ "tp\000" |
31134 | }; |
31135 | #ifdef __GNUC__ |
31136 | #pragma GCC diagnostic pop |
31137 | #endif |
31138 | |
31139 | static const uint8_t RegAsmOffsetABIRegAltName[] = { |
31140 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31141 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31142 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31143 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31144 | 4, 4, 4, 135, 132, 143, 140, 146, 19, 41, 53, 15, 37, 11, |
31145 | 33, 45, 57, 69, 81, 93, 105, 49, 61, 73, 85, 97, 109, 117, |
31146 | 125, 1, 23, 65, 77, 89, 101, 18, 40, 52, 64, 76, 88, 100, |
31147 | 112, 14, 36, 10, 32, 44, 56, 68, 80, 92, 104, 48, 60, 72, |
31148 | 84, 96, 108, 116, 124, 0, 22, 120, 128, 5, 27, 18, 40, 52, |
31149 | 64, 76, 88, 100, 112, 14, 36, 10, 32, 44, 56, 68, 80, 92, |
31150 | 104, 48, 60, 72, 84, 96, 108, 116, 124, 0, 22, 120, 128, 5, |
31151 | 27, 18, 40, 52, 64, 76, 88, 100, 112, 14, 36, 10, 32, 44, |
31152 | 56, 68, 80, 92, 104, 48, 60, 72, 84, 96, 108, 116, 124, 0, |
31153 | 22, 120, 128, 5, 27, 18, 40, 52, 64, 76, 88, 100, 112, 14, |
31154 | 36, 10, 32, 44, 56, 68, 80, 92, 104, 48, 60, 72, 84, 96, |
31155 | 108, 116, 124, 0, 22, 120, 128, 5, 27, 135, 132, 143, 140, 146, |
31156 | 19, 41, 53, 15, 37, 11, 33, 45, 57, 69, 81, 93, 105, 49, |
31157 | 61, 73, 85, 97, 109, 117, 125, 1, 23, 65, 77, 89, 101, 135, |
31158 | 135, 132, 143, 140, 146, 19, 41, 53, 15, 37, 11, 33, 45, 57, |
31159 | 69, 81, 93, 105, 49, 61, 73, 85, 97, 109, 117, 125, 1, 23, |
31160 | 65, 77, 89, 101, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31161 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31162 | 4, 4, 4, 4, 143, 146, 41, 15, 11, 45, 69, 93, 49, 73, |
31163 | 97, 117, 1, 65, 89, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31164 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31165 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31166 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31167 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31168 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31169 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31170 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31171 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31172 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31173 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31174 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31175 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31176 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31177 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31178 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31179 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31180 | 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, 4, |
31181 | }; |
31182 | |
31183 | |
31184 | #ifdef __GNUC__ |
31185 | #pragma GCC diagnostic push |
31186 | #pragma GCC diagnostic ignored "-Woverlength-strings" |
31187 | #endif |
31188 | static const char AsmStrsNoRegAltName[] = { |
31189 | /* 0 */ "f10\000" |
31190 | /* 4 */ "mt10\000" |
31191 | /* 9 */ "v10\000" |
31192 | /* 13 */ "x10\000" |
31193 | /* 17 */ "f20\000" |
31194 | /* 21 */ "v20\000" |
31195 | /* 25 */ "x20\000" |
31196 | /* 29 */ "f30\000" |
31197 | /* 33 */ "v30\000" |
31198 | /* 37 */ "x30\000" |
31199 | /* 41 */ "f0\000" |
31200 | /* 44 */ "mt0\000" |
31201 | /* 48 */ "v0\000" |
31202 | /* 51 */ "x0\000" |
31203 | /* 54 */ "f11\000" |
31204 | /* 58 */ "mt11\000" |
31205 | /* 63 */ "v11\000" |
31206 | /* 67 */ "x11\000" |
31207 | /* 71 */ "f21\000" |
31208 | /* 75 */ "v21\000" |
31209 | /* 79 */ "x21\000" |
31210 | /* 83 */ "f31\000" |
31211 | /* 87 */ "v31\000" |
31212 | /* 91 */ "x31\000" |
31213 | /* 95 */ "f1\000" |
31214 | /* 98 */ "mt1\000" |
31215 | /* 102 */ "v1\000" |
31216 | /* 105 */ "x1\000" |
31217 | /* 108 */ "f12\000" |
31218 | /* 112 */ "mt12\000" |
31219 | /* 117 */ "v12\000" |
31220 | /* 121 */ "x12\000" |
31221 | /* 125 */ "f22\000" |
31222 | /* 129 */ "v22\000" |
31223 | /* 133 */ "x22\000" |
31224 | /* 137 */ "f2\000" |
31225 | /* 140 */ "mt2\000" |
31226 | /* 144 */ "v2\000" |
31227 | /* 147 */ "x2\000" |
31228 | /* 150 */ "f13\000" |
31229 | /* 154 */ "mt13\000" |
31230 | /* 159 */ "v13\000" |
31231 | /* 163 */ "x13\000" |
31232 | /* 167 */ "f23\000" |
31233 | /* 171 */ "v23\000" |
31234 | /* 175 */ "x23\000" |
31235 | /* 179 */ "f3\000" |
31236 | /* 182 */ "mt3\000" |
31237 | /* 186 */ "v3\000" |
31238 | /* 189 */ "x3\000" |
31239 | /* 192 */ "f14\000" |
31240 | /* 196 */ "mt14\000" |
31241 | /* 201 */ "v14\000" |
31242 | /* 205 */ "x14\000" |
31243 | /* 209 */ "f24\000" |
31244 | /* 213 */ "v24\000" |
31245 | /* 217 */ "x24\000" |
31246 | /* 221 */ "f4\000" |
31247 | /* 224 */ "mt4\000" |
31248 | /* 228 */ "v4\000" |
31249 | /* 231 */ "x4\000" |
31250 | /* 234 */ "f15\000" |
31251 | /* 238 */ "mt15\000" |
31252 | /* 243 */ "v15\000" |
31253 | /* 247 */ "x15\000" |
31254 | /* 251 */ "f25\000" |
31255 | /* 255 */ "v25\000" |
31256 | /* 259 */ "x25\000" |
31257 | /* 263 */ "f5\000" |
31258 | /* 266 */ "mt5\000" |
31259 | /* 270 */ "v5\000" |
31260 | /* 273 */ "x5\000" |
31261 | /* 276 */ "f16\000" |
31262 | /* 280 */ "v16\000" |
31263 | /* 284 */ "x16\000" |
31264 | /* 288 */ "f26\000" |
31265 | /* 292 */ "v26\000" |
31266 | /* 296 */ "x26\000" |
31267 | /* 300 */ "f6\000" |
31268 | /* 303 */ "mt6\000" |
31269 | /* 307 */ "v6\000" |
31270 | /* 310 */ "x6\000" |
31271 | /* 313 */ "f17\000" |
31272 | /* 317 */ "v17\000" |
31273 | /* 321 */ "x17\000" |
31274 | /* 325 */ "f27\000" |
31275 | /* 329 */ "v27\000" |
31276 | /* 333 */ "x27\000" |
31277 | /* 337 */ "f7\000" |
31278 | /* 340 */ "mt7\000" |
31279 | /* 344 */ "v7\000" |
31280 | /* 347 */ "x7\000" |
31281 | /* 350 */ "f18\000" |
31282 | /* 354 */ "v18\000" |
31283 | /* 358 */ "x18\000" |
31284 | /* 362 */ "f28\000" |
31285 | /* 366 */ "v28\000" |
31286 | /* 370 */ "x28\000" |
31287 | /* 374 */ "f8\000" |
31288 | /* 377 */ "mt8\000" |
31289 | /* 381 */ "v8\000" |
31290 | /* 384 */ "x8\000" |
31291 | /* 387 */ "f19\000" |
31292 | /* 391 */ "v19\000" |
31293 | /* 395 */ "x19\000" |
31294 | /* 399 */ "f29\000" |
31295 | /* 403 */ "v29\000" |
31296 | /* 407 */ "x29\000" |
31297 | /* 411 */ "f9\000" |
31298 | /* 414 */ "mt9\000" |
31299 | /* 418 */ "v9\000" |
31300 | /* 421 */ "x9\000" |
31301 | /* 424 */ "vlenb\000" |
31302 | /* 430 */ "vtype\000" |
31303 | /* 436 */ "sf.vcix_state\000" |
31304 | /* 450 */ "vl\000" |
31305 | /* 453 */ "frm\000" |
31306 | /* 457 */ "vxrm\000" |
31307 | /* 462 */ "ssp\000" |
31308 | /* 466 */ "fcsr\000" |
31309 | /* 471 */ "fflags\000" |
31310 | /* 478 */ "vxsat\000" |
31311 | }; |
31312 | #ifdef __GNUC__ |
31313 | #pragma GCC diagnostic pop |
31314 | #endif |
31315 | |
31316 | static const uint16_t RegAsmOffsetNoRegAltName[] = { |
31317 | 466, 471, 453, 436, 462, 450, 424, 430, 457, 478, 2, 44, 98, 140, |
31318 | 182, 224, 266, 303, 340, 377, 414, 4, 58, 112, 154, 196, 238, 48, |
31319 | 102, 144, 186, 228, 270, 307, 344, 381, 418, 9, 63, 117, 159, 201, |
31320 | 243, 280, 317, 354, 391, 21, 75, 129, 171, 213, 255, 292, 329, 366, |
31321 | 403, 33, 87, 51, 105, 147, 189, 231, 273, 310, 347, 384, 421, 13, |
31322 | 67, 121, 163, 205, 247, 284, 321, 358, 395, 25, 79, 133, 175, 217, |
31323 | 259, 296, 333, 370, 407, 37, 91, 41, 95, 137, 179, 221, 263, 300, |
31324 | 337, 374, 411, 0, 54, 108, 150, 192, 234, 276, 313, 350, 387, 17, |
31325 | 71, 125, 167, 209, 251, 288, 325, 362, 399, 29, 83, 41, 95, 137, |
31326 | 179, 221, 263, 300, 337, 374, 411, 0, 54, 108, 150, 192, 234, 276, |
31327 | 313, 350, 387, 17, 71, 125, 167, 209, 251, 288, 325, 362, 399, 29, |
31328 | 83, 41, 95, 137, 179, 221, 263, 300, 337, 374, 411, 0, 54, 108, |
31329 | 150, 192, 234, 276, 313, 350, 387, 17, 71, 125, 167, 209, 251, 288, |
31330 | 325, 362, 399, 29, 83, 41, 95, 137, 179, 221, 263, 300, 337, 374, |
31331 | 411, 0, 54, 108, 150, 192, 234, 276, 313, 350, 387, 17, 71, 125, |
31332 | 167, 209, 251, 288, 325, 362, 399, 29, 83, 51, 105, 147, 189, 231, |
31333 | 273, 310, 347, 384, 421, 13, 67, 121, 163, 205, 247, 284, 321, 358, |
31334 | 395, 25, 79, 133, 175, 217, 259, 296, 333, 370, 407, 37, 91, 51, |
31335 | 51, 105, 147, 189, 231, 273, 310, 347, 384, 421, 13, 67, 121, 163, |
31336 | 205, 247, 284, 321, 358, 395, 25, 79, 133, 175, 217, 259, 296, 333, |
31337 | 370, 407, 37, 91, 48, 48, 48, 144, 228, 228, 307, 381, 381, 381, |
31338 | 9, 117, 117, 201, 280, 280, 280, 354, 21, 21, 129, 213, 213, 213, |
31339 | 292, 366, 366, 33, 147, 231, 310, 384, 13, 121, 205, 284, 358, 25, |
31340 | 133, 217, 296, 370, 37, 102, 144, 186, 228, 270, 307, 344, 381, 418, |
31341 | 9, 63, 117, 159, 201, 243, 280, 317, 354, 391, 21, 75, 129, 171, |
31342 | 213, 255, 292, 329, 366, 403, 33, 48, 144, 228, 307, 381, 9, 117, |
31343 | 201, 280, 354, 21, 129, 213, 292, 366, 48, 228, 381, 117, 280, 21, |
31344 | 213, 48, 102, 144, 186, 228, 270, 307, 344, 381, 418, 9, 63, 117, |
31345 | 159, 201, 243, 280, 317, 354, 391, 21, 75, 129, 171, 213, 255, 292, |
31346 | 329, 366, 403, 48, 144, 228, 307, 381, 9, 117, 201, 280, 354, 21, |
31347 | 129, 213, 292, 48, 102, 144, 186, 228, 270, 307, 344, 381, 418, 9, |
31348 | 63, 117, 159, 201, 243, 280, 317, 354, 391, 21, 75, 129, 171, 213, |
31349 | 255, 292, 329, 366, 48, 144, 228, 307, 381, 9, 117, 201, 280, 354, |
31350 | 21, 129, 213, 48, 102, 144, 186, 228, 270, 307, 344, 381, 418, 9, |
31351 | 63, 117, 159, 201, 243, 280, 317, 354, 391, 21, 75, 129, 171, 213, |
31352 | 255, 292, 329, 48, 102, 144, 186, 228, 270, 307, 344, 381, 418, 9, |
31353 | 63, 117, 159, 201, 243, 280, 317, 354, 391, 21, 75, 129, 171, 213, |
31354 | 255, 292, 48, 102, 144, 186, 228, 270, 307, 344, 381, 418, 9, 63, |
31355 | 117, 159, 201, 243, 280, 317, 354, 391, 21, 75, 129, 171, 213, 255, |
31356 | 48, 102, 144, 186, 228, 270, 307, 344, 381, 418, 9, 63, 117, 159, |
31357 | 201, 243, 280, 317, 354, 391, 21, 75, 129, 171, 213, 48, |
31358 | }; |
31359 | |
31360 | switch(AltIdx) { |
31361 | default: llvm_unreachable("Invalid register alt name index!" ); |
31362 | case RISCV::ABIRegAltName: |
31363 | if (!*(AsmStrsABIRegAltName+RegAsmOffsetABIRegAltName[RegNo-1])) |
31364 | return getRegisterName(Reg: RegNo, AltIdx: RISCV::NoRegAltName); |
31365 | return AsmStrsABIRegAltName+RegAsmOffsetABIRegAltName[RegNo-1]; |
31366 | case RISCV::NoRegAltName: |
31367 | assert(*(AsmStrsNoRegAltName+RegAsmOffsetNoRegAltName[RegNo-1]) && |
31368 | "Invalid alt name index for register!" ); |
31369 | return AsmStrsNoRegAltName+RegAsmOffsetNoRegAltName[RegNo-1]; |
31370 | } |
31371 | } |
31372 | |
31373 | #ifdef PRINT_ALIAS_INSTR |
31374 | #undef PRINT_ALIAS_INSTR |
31375 | |
31376 | static bool RISCVInstPrinterValidateMCOperand(const MCOperand &MCOp, |
31377 | const MCSubtargetInfo &STI, |
31378 | unsigned PredicateIndex); |
31379 | bool RISCVInstPrinter::printAliasInstr(const MCInst *MI, uint64_t Address, const MCSubtargetInfo &STI, raw_ostream &OS) { |
31380 | static const PatternsForOpcode OpToPatterns[] = { |
31381 | {.Opcode: RISCV::ADD, .PatternStart: 0, .NumPatterns: 4 }, |
31382 | {.Opcode: RISCV::ADDI, .PatternStart: 4, .NumPatterns: 3 }, |
31383 | {.Opcode: RISCV::ADDIW, .PatternStart: 7, .NumPatterns: 1 }, |
31384 | {.Opcode: RISCV::ADD_UW, .PatternStart: 8, .NumPatterns: 1 }, |
31385 | {.Opcode: RISCV::ANDI, .PatternStart: 9, .NumPatterns: 1 }, |
31386 | {.Opcode: RISCV::AUIPC, .PatternStart: 10, .NumPatterns: 1 }, |
31387 | {.Opcode: RISCV::BEQ, .PatternStart: 11, .NumPatterns: 1 }, |
31388 | {.Opcode: RISCV::BGE, .PatternStart: 12, .NumPatterns: 2 }, |
31389 | {.Opcode: RISCV::BLT, .PatternStart: 14, .NumPatterns: 2 }, |
31390 | {.Opcode: RISCV::BNE, .PatternStart: 16, .NumPatterns: 1 }, |
31391 | {.Opcode: RISCV::CSRRC, .PatternStart: 17, .NumPatterns: 1 }, |
31392 | {.Opcode: RISCV::CSRRCI, .PatternStart: 18, .NumPatterns: 1 }, |
31393 | {.Opcode: RISCV::CSRRS, .PatternStart: 19, .NumPatterns: 11 }, |
31394 | {.Opcode: RISCV::CSRRSI, .PatternStart: 30, .NumPatterns: 1 }, |
31395 | {.Opcode: RISCV::CSRRW, .PatternStart: 31, .NumPatterns: 7 }, |
31396 | {.Opcode: RISCV::CSRRWI, .PatternStart: 38, .NumPatterns: 5 }, |
31397 | {.Opcode: RISCV::CV_MULHHSN, .PatternStart: 43, .NumPatterns: 1 }, |
31398 | {.Opcode: RISCV::CV_MULHHUN, .PatternStart: 44, .NumPatterns: 1 }, |
31399 | {.Opcode: RISCV::CV_MULSN, .PatternStart: 45, .NumPatterns: 1 }, |
31400 | {.Opcode: RISCV::CV_MULUN, .PatternStart: 46, .NumPatterns: 1 }, |
31401 | {.Opcode: RISCV::C_ADD_HINT, .PatternStart: 47, .NumPatterns: 4 }, |
31402 | {.Opcode: RISCV::FENCE, .PatternStart: 51, .NumPatterns: 2 }, |
31403 | {.Opcode: RISCV::FSGNJN_D, .PatternStart: 53, .NumPatterns: 1 }, |
31404 | {.Opcode: RISCV::FSGNJN_D_IN32X, .PatternStart: 54, .NumPatterns: 1 }, |
31405 | {.Opcode: RISCV::FSGNJN_D_INX, .PatternStart: 55, .NumPatterns: 1 }, |
31406 | {.Opcode: RISCV::FSGNJN_H, .PatternStart: 56, .NumPatterns: 1 }, |
31407 | {.Opcode: RISCV::FSGNJN_H_INX, .PatternStart: 57, .NumPatterns: 1 }, |
31408 | {.Opcode: RISCV::FSGNJN_Q, .PatternStart: 58, .NumPatterns: 1 }, |
31409 | {.Opcode: RISCV::FSGNJN_S, .PatternStart: 59, .NumPatterns: 1 }, |
31410 | {.Opcode: RISCV::FSGNJN_S_INX, .PatternStart: 60, .NumPatterns: 1 }, |
31411 | {.Opcode: RISCV::FSGNJX_D, .PatternStart: 61, .NumPatterns: 1 }, |
31412 | {.Opcode: RISCV::FSGNJX_D_IN32X, .PatternStart: 62, .NumPatterns: 1 }, |
31413 | {.Opcode: RISCV::FSGNJX_D_INX, .PatternStart: 63, .NumPatterns: 1 }, |
31414 | {.Opcode: RISCV::FSGNJX_H, .PatternStart: 64, .NumPatterns: 1 }, |
31415 | {.Opcode: RISCV::FSGNJX_H_INX, .PatternStart: 65, .NumPatterns: 1 }, |
31416 | {.Opcode: RISCV::FSGNJX_Q, .PatternStart: 66, .NumPatterns: 1 }, |
31417 | {.Opcode: RISCV::FSGNJX_S, .PatternStart: 67, .NumPatterns: 1 }, |
31418 | {.Opcode: RISCV::FSGNJX_S_INX, .PatternStart: 68, .NumPatterns: 1 }, |
31419 | {.Opcode: RISCV::FSGNJ_D, .PatternStart: 69, .NumPatterns: 1 }, |
31420 | {.Opcode: RISCV::FSGNJ_D_IN32X, .PatternStart: 70, .NumPatterns: 1 }, |
31421 | {.Opcode: RISCV::FSGNJ_D_INX, .PatternStart: 71, .NumPatterns: 1 }, |
31422 | {.Opcode: RISCV::FSGNJ_H, .PatternStart: 72, .NumPatterns: 1 }, |
31423 | {.Opcode: RISCV::FSGNJ_H_INX, .PatternStart: 73, .NumPatterns: 1 }, |
31424 | {.Opcode: RISCV::FSGNJ_Q, .PatternStart: 74, .NumPatterns: 1 }, |
31425 | {.Opcode: RISCV::FSGNJ_S, .PatternStart: 75, .NumPatterns: 1 }, |
31426 | {.Opcode: RISCV::FSGNJ_S_INX, .PatternStart: 76, .NumPatterns: 1 }, |
31427 | {.Opcode: RISCV::HFENCE_GVMA, .PatternStart: 77, .NumPatterns: 2 }, |
31428 | {.Opcode: RISCV::HFENCE_VVMA, .PatternStart: 79, .NumPatterns: 2 }, |
31429 | {.Opcode: RISCV::JAL, .PatternStart: 81, .NumPatterns: 2 }, |
31430 | {.Opcode: RISCV::JALR, .PatternStart: 83, .NumPatterns: 6 }, |
31431 | {.Opcode: RISCV::PACK, .PatternStart: 89, .NumPatterns: 1 }, |
31432 | {.Opcode: RISCV::PACKW, .PatternStart: 90, .NumPatterns: 1 }, |
31433 | {.Opcode: RISCV::SFENCE_VMA, .PatternStart: 91, .NumPatterns: 2 }, |
31434 | {.Opcode: RISCV::SF_CDISCARD_D_L1, .PatternStart: 93, .NumPatterns: 1 }, |
31435 | {.Opcode: RISCV::SF_CFLUSH_D_L1, .PatternStart: 94, .NumPatterns: 1 }, |
31436 | {.Opcode: RISCV::SLT, .PatternStart: 95, .NumPatterns: 2 }, |
31437 | {.Opcode: RISCV::SLTIU, .PatternStart: 97, .NumPatterns: 1 }, |
31438 | {.Opcode: RISCV::SLTU, .PatternStart: 98, .NumPatterns: 1 }, |
31439 | {.Opcode: RISCV::SUB, .PatternStart: 99, .NumPatterns: 1 }, |
31440 | {.Opcode: RISCV::SUBW, .PatternStart: 100, .NumPatterns: 1 }, |
31441 | {.Opcode: RISCV::VFSGNJN_VV, .PatternStart: 101, .NumPatterns: 2 }, |
31442 | {.Opcode: RISCV::VFSGNJX_VV, .PatternStart: 103, .NumPatterns: 2 }, |
31443 | {.Opcode: RISCV::VL1RE8_V, .PatternStart: 105, .NumPatterns: 1 }, |
31444 | {.Opcode: RISCV::VL2RE8_V, .PatternStart: 106, .NumPatterns: 1 }, |
31445 | {.Opcode: RISCV::VL4RE8_V, .PatternStart: 107, .NumPatterns: 1 }, |
31446 | {.Opcode: RISCV::VL8RE8_V, .PatternStart: 108, .NumPatterns: 1 }, |
31447 | {.Opcode: RISCV::VMAND_MM, .PatternStart: 109, .NumPatterns: 1 }, |
31448 | {.Opcode: RISCV::VMNAND_MM, .PatternStart: 110, .NumPatterns: 1 }, |
31449 | {.Opcode: RISCV::VMXNOR_MM, .PatternStart: 111, .NumPatterns: 1 }, |
31450 | {.Opcode: RISCV::VMXOR_MM, .PatternStart: 112, .NumPatterns: 1 }, |
31451 | {.Opcode: RISCV::VNSRL_WX, .PatternStart: 113, .NumPatterns: 2 }, |
31452 | {.Opcode: RISCV::VRSUB_VX, .PatternStart: 115, .NumPatterns: 2 }, |
31453 | {.Opcode: RISCV::VSETVLI, .PatternStart: 117, .NumPatterns: 1 }, |
31454 | {.Opcode: RISCV::VWADDU_VX, .PatternStart: 118, .NumPatterns: 2 }, |
31455 | {.Opcode: RISCV::VWADD_VX, .PatternStart: 120, .NumPatterns: 2 }, |
31456 | {.Opcode: RISCV::VXOR_VI, .PatternStart: 122, .NumPatterns: 2 }, |
31457 | {.Opcode: RISCV::XORI, .PatternStart: 124, .NumPatterns: 1 }, |
31458 | }; |
31459 | |
31460 | static const AliasPattern Patterns[] = { |
31461 | // RISCV::ADD - 0 |
31462 | {.AsmStrOffset: 0, .AliasCondStart: 0, .NumOperands: 3, .NumConds: 4 }, |
31463 | {.AsmStrOffset: 7, .AliasCondStart: 4, .NumOperands: 3, .NumConds: 4 }, |
31464 | {.AsmStrOffset: 16, .AliasCondStart: 8, .NumOperands: 3, .NumConds: 4 }, |
31465 | {.AsmStrOffset: 23, .AliasCondStart: 12, .NumOperands: 3, .NumConds: 4 }, |
31466 | // RISCV::ADDI - 4 |
31467 | {.AsmStrOffset: 31, .AliasCondStart: 16, .NumOperands: 3, .NumConds: 3 }, |
31468 | {.AsmStrOffset: 35, .AliasCondStart: 19, .NumOperands: 3, .NumConds: 3 }, |
31469 | {.AsmStrOffset: 45, .AliasCondStart: 22, .NumOperands: 3, .NumConds: 3 }, |
31470 | // RISCV::ADDIW - 7 |
31471 | {.AsmStrOffset: 55, .AliasCondStart: 25, .NumOperands: 3, .NumConds: 4 }, |
31472 | // RISCV::ADD_UW - 8 |
31473 | {.AsmStrOffset: 69, .AliasCondStart: 29, .NumOperands: 3, .NumConds: 5 }, |
31474 | // RISCV::ANDI - 9 |
31475 | {.AsmStrOffset: 83, .AliasCondStart: 34, .NumOperands: 3, .NumConds: 3 }, |
31476 | // RISCV::AUIPC - 10 |
31477 | {.AsmStrOffset: 97, .AliasCondStart: 37, .NumOperands: 2, .NumConds: 3 }, |
31478 | // RISCV::BEQ - 11 |
31479 | {.AsmStrOffset: 105, .AliasCondStart: 40, .NumOperands: 3, .NumConds: 3 }, |
31480 | // RISCV::BGE - 12 |
31481 | {.AsmStrOffset: 119, .AliasCondStart: 43, .NumOperands: 3, .NumConds: 3 }, |
31482 | {.AsmStrOffset: 133, .AliasCondStart: 46, .NumOperands: 3, .NumConds: 3 }, |
31483 | // RISCV::BLT - 14 |
31484 | {.AsmStrOffset: 147, .AliasCondStart: 49, .NumOperands: 3, .NumConds: 3 }, |
31485 | {.AsmStrOffset: 161, .AliasCondStart: 52, .NumOperands: 3, .NumConds: 3 }, |
31486 | // RISCV::BNE - 16 |
31487 | {.AsmStrOffset: 175, .AliasCondStart: 55, .NumOperands: 3, .NumConds: 3 }, |
31488 | // RISCV::CSRRC - 17 |
31489 | {.AsmStrOffset: 189, .AliasCondStart: 58, .NumOperands: 3, .NumConds: 3 }, |
31490 | // RISCV::CSRRCI - 18 |
31491 | {.AsmStrOffset: 203, .AliasCondStart: 61, .NumOperands: 3, .NumConds: 3 }, |
31492 | // RISCV::CSRRS - 19 |
31493 | {.AsmStrOffset: 218, .AliasCondStart: 64, .NumOperands: 3, .NumConds: 3 }, |
31494 | {.AsmStrOffset: 231, .AliasCondStart: 67, .NumOperands: 3, .NumConds: 3 }, |
31495 | {.AsmStrOffset: 242, .AliasCondStart: 70, .NumOperands: 3, .NumConds: 3 }, |
31496 | {.AsmStrOffset: 252, .AliasCondStart: 73, .NumOperands: 3, .NumConds: 4 }, |
31497 | {.AsmStrOffset: 266, .AliasCondStart: 77, .NumOperands: 3, .NumConds: 4 }, |
31498 | {.AsmStrOffset: 278, .AliasCondStart: 81, .NumOperands: 3, .NumConds: 4 }, |
31499 | {.AsmStrOffset: 289, .AliasCondStart: 85, .NumOperands: 3, .NumConds: 6 }, |
31500 | {.AsmStrOffset: 298, .AliasCondStart: 91, .NumOperands: 3, .NumConds: 6 }, |
31501 | {.AsmStrOffset: 306, .AliasCondStart: 97, .NumOperands: 3, .NumConds: 6 }, |
31502 | {.AsmStrOffset: 317, .AliasCondStart: 103, .NumOperands: 3, .NumConds: 3 }, |
31503 | {.AsmStrOffset: 331, .AliasCondStart: 106, .NumOperands: 3, .NumConds: 3 }, |
31504 | // RISCV::CSRRSI - 30 |
31505 | {.AsmStrOffset: 345, .AliasCondStart: 109, .NumOperands: 3, .NumConds: 3 }, |
31506 | // RISCV::CSRRW - 31 |
31507 | {.AsmStrOffset: 360, .AliasCondStart: 112, .NumOperands: 3, .NumConds: 6 }, |
31508 | {.AsmStrOffset: 369, .AliasCondStart: 118, .NumOperands: 3, .NumConds: 6 }, |
31509 | {.AsmStrOffset: 377, .AliasCondStart: 124, .NumOperands: 3, .NumConds: 6 }, |
31510 | {.AsmStrOffset: 388, .AliasCondStart: 130, .NumOperands: 3, .NumConds: 3 }, |
31511 | {.AsmStrOffset: 402, .AliasCondStart: 133, .NumOperands: 3, .NumConds: 6 }, |
31512 | {.AsmStrOffset: 415, .AliasCondStart: 139, .NumOperands: 3, .NumConds: 6 }, |
31513 | {.AsmStrOffset: 427, .AliasCondStart: 145, .NumOperands: 3, .NumConds: 6 }, |
31514 | // RISCV::CSRRWI - 38 |
31515 | {.AsmStrOffset: 442, .AliasCondStart: 151, .NumOperands: 3, .NumConds: 6 }, |
31516 | {.AsmStrOffset: 451, .AliasCondStart: 157, .NumOperands: 3, .NumConds: 6 }, |
31517 | {.AsmStrOffset: 463, .AliasCondStart: 163, .NumOperands: 3, .NumConds: 3 }, |
31518 | {.AsmStrOffset: 478, .AliasCondStart: 166, .NumOperands: 3, .NumConds: 6 }, |
31519 | {.AsmStrOffset: 491, .AliasCondStart: 172, .NumOperands: 3, .NumConds: 6 }, |
31520 | // RISCV::CV_MULHHSN - 43 |
31521 | {.AsmStrOffset: 507, .AliasCondStart: 178, .NumOperands: 4, .NumConds: 6 }, |
31522 | // RISCV::CV_MULHHUN - 44 |
31523 | {.AsmStrOffset: 528, .AliasCondStart: 184, .NumOperands: 4, .NumConds: 6 }, |
31524 | // RISCV::CV_MULSN - 45 |
31525 | {.AsmStrOffset: 549, .AliasCondStart: 190, .NumOperands: 4, .NumConds: 6 }, |
31526 | // RISCV::CV_MULUN - 46 |
31527 | {.AsmStrOffset: 568, .AliasCondStart: 196, .NumOperands: 4, .NumConds: 6 }, |
31528 | // RISCV::C_ADD_HINT - 47 |
31529 | {.AsmStrOffset: 587, .AliasCondStart: 202, .NumOperands: 3, .NumConds: 5 }, |
31530 | {.AsmStrOffset: 596, .AliasCondStart: 207, .NumOperands: 3, .NumConds: 5 }, |
31531 | {.AsmStrOffset: 607, .AliasCondStart: 212, .NumOperands: 3, .NumConds: 5 }, |
31532 | {.AsmStrOffset: 616, .AliasCondStart: 217, .NumOperands: 3, .NumConds: 5 }, |
31533 | // RISCV::FENCE - 51 |
31534 | {.AsmStrOffset: 626, .AliasCondStart: 222, .NumOperands: 2, .NumConds: 2 }, |
31535 | {.AsmStrOffset: 632, .AliasCondStart: 224, .NumOperands: 2, .NumConds: 3 }, |
31536 | // RISCV::FSGNJN_D - 53 |
31537 | {.AsmStrOffset: 638, .AliasCondStart: 227, .NumOperands: 3, .NumConds: 4 }, |
31538 | // RISCV::FSGNJN_D_IN32X - 54 |
31539 | {.AsmStrOffset: 638, .AliasCondStart: 231, .NumOperands: 3, .NumConds: 5 }, |
31540 | // RISCV::FSGNJN_D_INX - 55 |
31541 | {.AsmStrOffset: 638, .AliasCondStart: 236, .NumOperands: 3, .NumConds: 5 }, |
31542 | // RISCV::FSGNJN_H - 56 |
31543 | {.AsmStrOffset: 652, .AliasCondStart: 241, .NumOperands: 3, .NumConds: 4 }, |
31544 | // RISCV::FSGNJN_H_INX - 57 |
31545 | {.AsmStrOffset: 652, .AliasCondStart: 245, .NumOperands: 3, .NumConds: 4 }, |
31546 | // RISCV::FSGNJN_Q - 58 |
31547 | {.AsmStrOffset: 666, .AliasCondStart: 249, .NumOperands: 3, .NumConds: 4 }, |
31548 | // RISCV::FSGNJN_S - 59 |
31549 | {.AsmStrOffset: 680, .AliasCondStart: 253, .NumOperands: 3, .NumConds: 4 }, |
31550 | // RISCV::FSGNJN_S_INX - 60 |
31551 | {.AsmStrOffset: 680, .AliasCondStart: 257, .NumOperands: 3, .NumConds: 4 }, |
31552 | // RISCV::FSGNJX_D - 61 |
31553 | {.AsmStrOffset: 694, .AliasCondStart: 261, .NumOperands: 3, .NumConds: 4 }, |
31554 | // RISCV::FSGNJX_D_IN32X - 62 |
31555 | {.AsmStrOffset: 694, .AliasCondStart: 265, .NumOperands: 3, .NumConds: 5 }, |
31556 | // RISCV::FSGNJX_D_INX - 63 |
31557 | {.AsmStrOffset: 694, .AliasCondStart: 270, .NumOperands: 3, .NumConds: 5 }, |
31558 | // RISCV::FSGNJX_H - 64 |
31559 | {.AsmStrOffset: 708, .AliasCondStart: 275, .NumOperands: 3, .NumConds: 4 }, |
31560 | // RISCV::FSGNJX_H_INX - 65 |
31561 | {.AsmStrOffset: 708, .AliasCondStart: 279, .NumOperands: 3, .NumConds: 4 }, |
31562 | // RISCV::FSGNJX_Q - 66 |
31563 | {.AsmStrOffset: 722, .AliasCondStart: 283, .NumOperands: 3, .NumConds: 4 }, |
31564 | // RISCV::FSGNJX_S - 67 |
31565 | {.AsmStrOffset: 736, .AliasCondStart: 287, .NumOperands: 3, .NumConds: 4 }, |
31566 | // RISCV::FSGNJX_S_INX - 68 |
31567 | {.AsmStrOffset: 736, .AliasCondStart: 291, .NumOperands: 3, .NumConds: 4 }, |
31568 | // RISCV::FSGNJ_D - 69 |
31569 | {.AsmStrOffset: 750, .AliasCondStart: 295, .NumOperands: 3, .NumConds: 4 }, |
31570 | // RISCV::FSGNJ_D_IN32X - 70 |
31571 | {.AsmStrOffset: 750, .AliasCondStart: 299, .NumOperands: 3, .NumConds: 5 }, |
31572 | // RISCV::FSGNJ_D_INX - 71 |
31573 | {.AsmStrOffset: 750, .AliasCondStart: 304, .NumOperands: 3, .NumConds: 5 }, |
31574 | // RISCV::FSGNJ_H - 72 |
31575 | {.AsmStrOffset: 763, .AliasCondStart: 309, .NumOperands: 3, .NumConds: 4 }, |
31576 | // RISCV::FSGNJ_H_INX - 73 |
31577 | {.AsmStrOffset: 763, .AliasCondStart: 313, .NumOperands: 3, .NumConds: 4 }, |
31578 | // RISCV::FSGNJ_Q - 74 |
31579 | {.AsmStrOffset: 776, .AliasCondStart: 317, .NumOperands: 3, .NumConds: 4 }, |
31580 | // RISCV::FSGNJ_S - 75 |
31581 | {.AsmStrOffset: 789, .AliasCondStart: 321, .NumOperands: 3, .NumConds: 4 }, |
31582 | // RISCV::FSGNJ_S_INX - 76 |
31583 | {.AsmStrOffset: 789, .AliasCondStart: 325, .NumOperands: 3, .NumConds: 4 }, |
31584 | // RISCV::HFENCE_GVMA - 77 |
31585 | {.AsmStrOffset: 802, .AliasCondStart: 329, .NumOperands: 2, .NumConds: 2 }, |
31586 | {.AsmStrOffset: 814, .AliasCondStart: 331, .NumOperands: 2, .NumConds: 2 }, |
31587 | // RISCV::HFENCE_VVMA - 79 |
31588 | {.AsmStrOffset: 829, .AliasCondStart: 333, .NumOperands: 2, .NumConds: 2 }, |
31589 | {.AsmStrOffset: 841, .AliasCondStart: 335, .NumOperands: 2, .NumConds: 2 }, |
31590 | // RISCV::JAL - 81 |
31591 | {.AsmStrOffset: 856, .AliasCondStart: 337, .NumOperands: 2, .NumConds: 2 }, |
31592 | {.AsmStrOffset: 863, .AliasCondStart: 339, .NumOperands: 2, .NumConds: 2 }, |
31593 | // RISCV::JALR - 83 |
31594 | {.AsmStrOffset: 872, .AliasCondStart: 341, .NumOperands: 3, .NumConds: 3 }, |
31595 | {.AsmStrOffset: 876, .AliasCondStart: 344, .NumOperands: 3, .NumConds: 3 }, |
31596 | {.AsmStrOffset: 882, .AliasCondStart: 347, .NumOperands: 3, .NumConds: 3 }, |
31597 | {.AsmStrOffset: 890, .AliasCondStart: 350, .NumOperands: 3, .NumConds: 3 }, |
31598 | {.AsmStrOffset: 902, .AliasCondStart: 353, .NumOperands: 3, .NumConds: 3 }, |
31599 | {.AsmStrOffset: 912, .AliasCondStart: 356, .NumOperands: 3, .NumConds: 3 }, |
31600 | // RISCV::PACK - 89 |
31601 | {.AsmStrOffset: 924, .AliasCondStart: 359, .NumOperands: 3, .NumConds: 6 }, |
31602 | // RISCV::PACKW - 90 |
31603 | {.AsmStrOffset: 924, .AliasCondStart: 365, .NumOperands: 3, .NumConds: 6 }, |
31604 | // RISCV::SFENCE_VMA - 91 |
31605 | {.AsmStrOffset: 938, .AliasCondStart: 371, .NumOperands: 2, .NumConds: 2 }, |
31606 | {.AsmStrOffset: 949, .AliasCondStart: 373, .NumOperands: 2, .NumConds: 2 }, |
31607 | // RISCV::SF_CDISCARD_D_L1 - 93 |
31608 | {.AsmStrOffset: 963, .AliasCondStart: 375, .NumOperands: 1, .NumConds: 2 }, |
31609 | // RISCV::SF_CFLUSH_D_L1 - 94 |
31610 | {.AsmStrOffset: 980, .AliasCondStart: 377, .NumOperands: 1, .NumConds: 2 }, |
31611 | // RISCV::SLT - 95 |
31612 | {.AsmStrOffset: 995, .AliasCondStart: 379, .NumOperands: 3, .NumConds: 3 }, |
31613 | {.AsmStrOffset: 1007, .AliasCondStart: 382, .NumOperands: 3, .NumConds: 3 }, |
31614 | // RISCV::SLTIU - 97 |
31615 | {.AsmStrOffset: 1019, .AliasCondStart: 385, .NumOperands: 3, .NumConds: 3 }, |
31616 | // RISCV::SLTU - 98 |
31617 | {.AsmStrOffset: 1031, .AliasCondStart: 388, .NumOperands: 3, .NumConds: 3 }, |
31618 | // RISCV::SUB - 99 |
31619 | {.AsmStrOffset: 1043, .AliasCondStart: 391, .NumOperands: 3, .NumConds: 3 }, |
31620 | // RISCV::SUBW - 100 |
31621 | {.AsmStrOffset: 1054, .AliasCondStart: 394, .NumOperands: 3, .NumConds: 4 }, |
31622 | // RISCV::VFSGNJN_VV - 101 |
31623 | {.AsmStrOffset: 1066, .AliasCondStart: 398, .NumOperands: 4, .NumConds: 6 }, |
31624 | {.AsmStrOffset: 1085, .AliasCondStart: 404, .NumOperands: 4, .NumConds: 6 }, |
31625 | // RISCV::VFSGNJX_VV - 103 |
31626 | {.AsmStrOffset: 1100, .AliasCondStart: 410, .NumOperands: 4, .NumConds: 6 }, |
31627 | {.AsmStrOffset: 1119, .AliasCondStart: 416, .NumOperands: 4, .NumConds: 6 }, |
31628 | // RISCV::VL1RE8_V - 105 |
31629 | {.AsmStrOffset: 1134, .AliasCondStart: 422, .NumOperands: 2, .NumConds: 4 }, |
31630 | // RISCV::VL2RE8_V - 106 |
31631 | {.AsmStrOffset: 1150, .AliasCondStart: 426, .NumOperands: 2, .NumConds: 4 }, |
31632 | // RISCV::VL4RE8_V - 107 |
31633 | {.AsmStrOffset: 1166, .AliasCondStart: 430, .NumOperands: 2, .NumConds: 4 }, |
31634 | // RISCV::VL8RE8_V - 108 |
31635 | {.AsmStrOffset: 1182, .AliasCondStart: 434, .NumOperands: 2, .NumConds: 4 }, |
31636 | // RISCV::VMAND_MM - 109 |
31637 | {.AsmStrOffset: 1198, .AliasCondStart: 438, .NumOperands: 3, .NumConds: 5 }, |
31638 | // RISCV::VMNAND_MM - 110 |
31639 | {.AsmStrOffset: 1212, .AliasCondStart: 443, .NumOperands: 3, .NumConds: 5 }, |
31640 | // RISCV::VMXNOR_MM - 111 |
31641 | {.AsmStrOffset: 1227, .AliasCondStart: 448, .NumOperands: 3, .NumConds: 5 }, |
31642 | // RISCV::VMXOR_MM - 112 |
31643 | {.AsmStrOffset: 1238, .AliasCondStart: 453, .NumOperands: 3, .NumConds: 5 }, |
31644 | // RISCV::VNSRL_WX - 113 |
31645 | {.AsmStrOffset: 1249, .AliasCondStart: 458, .NumOperands: 4, .NumConds: 6 }, |
31646 | {.AsmStrOffset: 1272, .AliasCondStart: 464, .NumOperands: 4, .NumConds: 6 }, |
31647 | // RISCV::VRSUB_VX - 115 |
31648 | {.AsmStrOffset: 1291, .AliasCondStart: 470, .NumOperands: 4, .NumConds: 6 }, |
31649 | {.AsmStrOffset: 1309, .AliasCondStart: 476, .NumOperands: 4, .NumConds: 6 }, |
31650 | // RISCV::VSETVLI - 117 |
31651 | {.AsmStrOffset: 1323, .AliasCondStart: 482, .NumOperands: 3, .NumConds: 4 }, |
31652 | // RISCV::VWADDU_VX - 118 |
31653 | {.AsmStrOffset: 1347, .AliasCondStart: 486, .NumOperands: 4, .NumConds: 6 }, |
31654 | {.AsmStrOffset: 1371, .AliasCondStart: 492, .NumOperands: 4, .NumConds: 6 }, |
31655 | // RISCV::VWADD_VX - 120 |
31656 | {.AsmStrOffset: 1391, .AliasCondStart: 498, .NumOperands: 4, .NumConds: 6 }, |
31657 | {.AsmStrOffset: 1414, .AliasCondStart: 504, .NumOperands: 4, .NumConds: 6 }, |
31658 | // RISCV::VXOR_VI - 122 |
31659 | {.AsmStrOffset: 1433, .AliasCondStart: 510, .NumOperands: 4, .NumConds: 6 }, |
31660 | {.AsmStrOffset: 1451, .AliasCondStart: 516, .NumOperands: 4, .NumConds: 6 }, |
31661 | // RISCV::XORI - 124 |
31662 | {.AsmStrOffset: 1465, .AliasCondStart: 522, .NumOperands: 3, .NumConds: 3 }, |
31663 | }; |
31664 | |
31665 | static const AliasPatternCond Conds[] = { |
31666 | // (ADD X0, X0, X2) - 0 |
31667 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31668 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31669 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X2}, |
31670 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZihintntl}, |
31671 | // (ADD X0, X0, X3) - 4 |
31672 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31673 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31674 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X3}, |
31675 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZihintntl}, |
31676 | // (ADD X0, X0, X4) - 8 |
31677 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31678 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31679 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X4}, |
31680 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZihintntl}, |
31681 | // (ADD X0, X0, X5) - 12 |
31682 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31683 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31684 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X5}, |
31685 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZihintntl}, |
31686 | // (ADDI X0, X0, 0) - 16 |
31687 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31688 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31689 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
31690 | // (ADDI GPR:$rd, X0, simm12:$imm) - 19 |
31691 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31692 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31693 | {.Kind: AliasPatternCond::K_Custom, .Value: 1}, |
31694 | // (ADDI GPR:$rd, GPR:$rs, 0) - 22 |
31695 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31696 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31697 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
31698 | // (ADDIW GPR:$rd, GPR:$rs, 0) - 25 |
31699 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31700 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31701 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
31702 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::Feature64Bit}, |
31703 | // (ADD_UW GPR:$rd, GPR:$rs, X0) - 29 |
31704 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31705 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31706 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31707 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZba}, |
31708 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::Feature64Bit}, |
31709 | // (ANDI GPR:$rd, GPR:$rs, 255) - 34 |
31710 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31711 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31712 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(255)}, |
31713 | // (AUIPC X0, uimm20:$imm20) - 37 |
31714 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31715 | {.Kind: AliasPatternCond::K_Custom, .Value: 2}, |
31716 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZicfilp}, |
31717 | // (BEQ GPR:$rs, X0, bare_simm13_lsb0:$offset) - 40 |
31718 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31719 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31720 | {.Kind: AliasPatternCond::K_Custom, .Value: 3}, |
31721 | // (BGE X0, GPR:$rs, bare_simm13_lsb0:$offset) - 43 |
31722 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31723 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31724 | {.Kind: AliasPatternCond::K_Custom, .Value: 3}, |
31725 | // (BGE GPR:$rs, X0, bare_simm13_lsb0:$offset) - 46 |
31726 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31727 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31728 | {.Kind: AliasPatternCond::K_Custom, .Value: 3}, |
31729 | // (BLT GPR:$rs, X0, bare_simm13_lsb0:$offset) - 49 |
31730 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31731 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31732 | {.Kind: AliasPatternCond::K_Custom, .Value: 3}, |
31733 | // (BLT X0, GPR:$rs, bare_simm13_lsb0:$offset) - 52 |
31734 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31735 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31736 | {.Kind: AliasPatternCond::K_Custom, .Value: 3}, |
31737 | // (BNE GPR:$rs, X0, bare_simm13_lsb0:$offset) - 55 |
31738 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31739 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31740 | {.Kind: AliasPatternCond::K_Custom, .Value: 3}, |
31741 | // (CSRRC X0, csr_sysreg:$csr, GPR:$rs) - 58 |
31742 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31743 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31744 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31745 | // (CSRRCI X0, csr_sysreg:$csr, uimm5:$imm) - 61 |
31746 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31747 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31748 | {.Kind: AliasPatternCond::K_Custom, .Value: 4}, |
31749 | // (CSRRS GPR:$rd, { 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 1, 0 }, X0) - 64 |
31750 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31751 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(3074)}, |
31752 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31753 | // (CSRRS GPR:$rd, { 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 }, X0) - 67 |
31754 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31755 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(3072)}, |
31756 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31757 | // (CSRRS GPR:$rd, { 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1 }, X0) - 70 |
31758 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31759 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(3073)}, |
31760 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31761 | // (CSRRS GPR:$rd, { 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0 }, X0) - 73 |
31762 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31763 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(3202)}, |
31764 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31765 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
31766 | // (CSRRS GPR:$rd, { 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 0, 0 }, X0) - 77 |
31767 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31768 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(3200)}, |
31769 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31770 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
31771 | // (CSRRS GPR:$rd, { 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 0, 1 }, X0) - 81 |
31772 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31773 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(3201)}, |
31774 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31775 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
31776 | // (CSRRS GPR:$rd, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1 }, X0) - 85 |
31777 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31778 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(3)}, |
31779 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31780 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31781 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31782 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31783 | // (CSRRS GPR:$rd, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 0 }, X0) - 91 |
31784 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31785 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(2)}, |
31786 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31787 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31788 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31789 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31790 | // (CSRRS GPR:$rd, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1 }, X0) - 97 |
31791 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31792 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(1)}, |
31793 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31794 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31795 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31796 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31797 | // (CSRRS GPR:$rd, csr_sysreg:$csr, X0) - 103 |
31798 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31799 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31800 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31801 | // (CSRRS X0, csr_sysreg:$csr, GPR:$rs) - 106 |
31802 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31803 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31804 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31805 | // (CSRRSI X0, csr_sysreg:$csr, uimm5:$imm) - 109 |
31806 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31807 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31808 | {.Kind: AliasPatternCond::K_Custom, .Value: 4}, |
31809 | // (CSRRW X0, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1 }, GPR:$rs) - 112 |
31810 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31811 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(3)}, |
31812 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31813 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31814 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31815 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31816 | // (CSRRW X0, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 0 }, GPR:$rs) - 118 |
31817 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31818 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(2)}, |
31819 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31820 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31821 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31822 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31823 | // (CSRRW X0, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1 }, GPR:$rs) - 124 |
31824 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31825 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(1)}, |
31826 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31827 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31828 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31829 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31830 | // (CSRRW X0, csr_sysreg:$csr, GPR:$rs) - 130 |
31831 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31832 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31833 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31834 | // (CSRRW GPR:$rd, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1 }, GPR:$rs) - 133 |
31835 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31836 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(3)}, |
31837 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31838 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31839 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31840 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31841 | // (CSRRW GPR:$rd, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 0 }, GPR:$rs) - 139 |
31842 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31843 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(2)}, |
31844 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31845 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31846 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31847 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31848 | // (CSRRW GPR:$rd, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1 }, GPR:$rs) - 145 |
31849 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31850 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(1)}, |
31851 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31852 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31853 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31854 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31855 | // (CSRRWI X0, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 0 }, uimm5:$imm) - 151 |
31856 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31857 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(2)}, |
31858 | {.Kind: AliasPatternCond::K_Custom, .Value: 4}, |
31859 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31860 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31861 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31862 | // (CSRRWI X0, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1 }, uimm5:$imm) - 157 |
31863 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31864 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(1)}, |
31865 | {.Kind: AliasPatternCond::K_Custom, .Value: 4}, |
31866 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31867 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31868 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31869 | // (CSRRWI X0, csr_sysreg:$csr, uimm5:$imm) - 163 |
31870 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31871 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31872 | {.Kind: AliasPatternCond::K_Custom, .Value: 4}, |
31873 | // (CSRRWI GPR:$rd, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 0 }, uimm5:$imm) - 166 |
31874 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31875 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(2)}, |
31876 | {.Kind: AliasPatternCond::K_Custom, .Value: 4}, |
31877 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31878 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31879 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31880 | // (CSRRWI GPR:$rd, { 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1 }, uimm5:$imm) - 172 |
31881 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31882 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(1)}, |
31883 | {.Kind: AliasPatternCond::K_Custom, .Value: 4}, |
31884 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtF}, |
31885 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZfinx}, |
31886 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
31887 | // (CV_MULHHSN GPR:$rd1, GPR:$rs1, GPR:$rs2, 0) - 178 |
31888 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31889 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31890 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31891 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
31892 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureVendorXCVmac}, |
31893 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
31894 | // (CV_MULHHUN GPR:$rd1, GPR:$rs1, GPR:$rs2, 0) - 184 |
31895 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31896 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31897 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31898 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
31899 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureVendorXCVmac}, |
31900 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
31901 | // (CV_MULSN GPR:$rd1, GPR:$rs1, GPR:$rs2, 0) - 190 |
31902 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31903 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31904 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31905 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
31906 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureVendorXCVmac}, |
31907 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
31908 | // (CV_MULUN GPR:$rd1, GPR:$rs1, GPR:$rs2, 0) - 196 |
31909 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31910 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31911 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31912 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
31913 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureVendorXCVmac}, |
31914 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
31915 | // (C_ADD_HINT X0, X2) - 202 |
31916 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31917 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31918 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X2}, |
31919 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtC}, |
31920 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZihintntl}, |
31921 | // (C_ADD_HINT X0, X3) - 207 |
31922 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31923 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31924 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X3}, |
31925 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtC}, |
31926 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZihintntl}, |
31927 | // (C_ADD_HINT X0, X4) - 212 |
31928 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31929 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31930 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X4}, |
31931 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtC}, |
31932 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZihintntl}, |
31933 | // (C_ADD_HINT X0, X5) - 217 |
31934 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
31935 | {.Kind: AliasPatternCond::K_Ignore, .Value: 0}, |
31936 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X5}, |
31937 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtC}, |
31938 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZihintntl}, |
31939 | // (FENCE 15, 15) - 222 |
31940 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(15)}, |
31941 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(15)}, |
31942 | // (FENCE 1, 0) - 224 |
31943 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(1)}, |
31944 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
31945 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZihintpause}, |
31946 | // (FSGNJN_D FPR64:$rd, FPR64:$rs, FPR64:$rs) - 227 |
31947 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR64RegClassID}, |
31948 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR64RegClassID}, |
31949 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
31950 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtD}, |
31951 | // (FSGNJN_D_IN32X FPR64IN32X:$rd, FPR64IN32X:$rs, FPR64IN32X:$rs) - 231 |
31952 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRPairRegClassID}, |
31953 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRPairRegClassID}, |
31954 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
31955 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZdinx}, |
31956 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
31957 | // (FSGNJN_D_INX FPR64INX:$rd, FPR64INX:$rs, FPR64INX:$rs) - 236 |
31958 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31959 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
31960 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
31961 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZdinx}, |
31962 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::Feature64Bit}, |
31963 | // (FSGNJN_H FPR16:$rd, FPR16:$rs, FPR16:$rs) - 241 |
31964 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR16RegClassID}, |
31965 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR16RegClassID}, |
31966 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
31967 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZfh}, |
31968 | // (FSGNJN_H_INX FPR16INX:$rd, FPR16INX:$rs, FPR16INX:$rs) - 245 |
31969 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF16RegClassID}, |
31970 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF16RegClassID}, |
31971 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
31972 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZhinx}, |
31973 | // (FSGNJN_Q FPR128:$rd, FPR128:$rs, FPR128:$rs) - 249 |
31974 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR128RegClassID}, |
31975 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR128RegClassID}, |
31976 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
31977 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtQ}, |
31978 | // (FSGNJN_S FPR32:$rd, FPR32:$rs, FPR32:$rs) - 253 |
31979 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR32RegClassID}, |
31980 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR32RegClassID}, |
31981 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
31982 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtF}, |
31983 | // (FSGNJN_S_INX FPR32INX:$rd, FPR32INX:$rs, FPR32INX:$rs) - 257 |
31984 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF32RegClassID}, |
31985 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF32RegClassID}, |
31986 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
31987 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZfinx}, |
31988 | // (FSGNJX_D FPR64:$rd, FPR64:$rs, FPR64:$rs) - 261 |
31989 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR64RegClassID}, |
31990 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR64RegClassID}, |
31991 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
31992 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtD}, |
31993 | // (FSGNJX_D_IN32X FPR64IN32X:$rd, FPR64IN32X:$rs, FPR64IN32X:$rs) - 265 |
31994 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRPairRegClassID}, |
31995 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRPairRegClassID}, |
31996 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
31997 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZdinx}, |
31998 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
31999 | // (FSGNJX_D_INX FPR64INX:$rd, FPR64INX:$rs, FPR64INX:$rs) - 270 |
32000 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32001 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32002 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32003 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZdinx}, |
32004 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::Feature64Bit}, |
32005 | // (FSGNJX_H FPR16:$rd, FPR16:$rs, FPR16:$rs) - 275 |
32006 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR16RegClassID}, |
32007 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR16RegClassID}, |
32008 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32009 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZfh}, |
32010 | // (FSGNJX_H_INX FPR16INX:$rd, FPR16INX:$rs, FPR16INX:$rs) - 279 |
32011 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF16RegClassID}, |
32012 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF16RegClassID}, |
32013 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32014 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZhinx}, |
32015 | // (FSGNJX_Q FPR128:$rd, FPR128:$rs, FPR128:$rs) - 283 |
32016 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR128RegClassID}, |
32017 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR128RegClassID}, |
32018 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32019 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtQ}, |
32020 | // (FSGNJX_S FPR32:$rd, FPR32:$rs, FPR32:$rs) - 287 |
32021 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR32RegClassID}, |
32022 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR32RegClassID}, |
32023 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32024 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtF}, |
32025 | // (FSGNJX_S_INX FPR32INX:$rd, FPR32INX:$rs, FPR32INX:$rs) - 291 |
32026 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF32RegClassID}, |
32027 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF32RegClassID}, |
32028 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32029 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZfinx}, |
32030 | // (FSGNJ_D FPR64:$rd, FPR64:$rs, FPR64:$rs) - 295 |
32031 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR64RegClassID}, |
32032 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR64RegClassID}, |
32033 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32034 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtD}, |
32035 | // (FSGNJ_D_IN32X FPR64IN32X:$rd, FPR64IN32X:$rs, FPR64IN32X:$rs) - 299 |
32036 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRPairRegClassID}, |
32037 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRPairRegClassID}, |
32038 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32039 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZdinx}, |
32040 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
32041 | // (FSGNJ_D_INX FPR64INX:$rd, FPR64INX:$rs, FPR64INX:$rs) - 304 |
32042 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32043 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32044 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32045 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZdinx}, |
32046 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::Feature64Bit}, |
32047 | // (FSGNJ_H FPR16:$rd, FPR16:$rs, FPR16:$rs) - 309 |
32048 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR16RegClassID}, |
32049 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR16RegClassID}, |
32050 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32051 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZfh}, |
32052 | // (FSGNJ_H_INX FPR16INX:$rd, FPR16INX:$rs, FPR16INX:$rs) - 313 |
32053 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF16RegClassID}, |
32054 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF16RegClassID}, |
32055 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32056 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZhinx}, |
32057 | // (FSGNJ_Q FPR128:$rd, FPR128:$rs, FPR128:$rs) - 317 |
32058 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR128RegClassID}, |
32059 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR128RegClassID}, |
32060 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32061 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtQ}, |
32062 | // (FSGNJ_S FPR32:$rd, FPR32:$rs, FPR32:$rs) - 321 |
32063 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR32RegClassID}, |
32064 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::FPR32RegClassID}, |
32065 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32066 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtF}, |
32067 | // (FSGNJ_S_INX FPR32INX:$rd, FPR32INX:$rs, FPR32INX:$rs) - 325 |
32068 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF32RegClassID}, |
32069 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRF32RegClassID}, |
32070 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32071 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZfinx}, |
32072 | // (HFENCE_GVMA X0, X0) - 329 |
32073 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32074 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32075 | // (HFENCE_GVMA GPR:$rs, X0) - 331 |
32076 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32077 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32078 | // (HFENCE_VVMA X0, X0) - 333 |
32079 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32080 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32081 | // (HFENCE_VVMA GPR:$rs, X0) - 335 |
32082 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32083 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32084 | // (JAL X0, simm21_lsb0_jal:$offset) - 337 |
32085 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32086 | {.Kind: AliasPatternCond::K_Custom, .Value: 5}, |
32087 | // (JAL X1, simm21_lsb0_jal:$offset) - 339 |
32088 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X1}, |
32089 | {.Kind: AliasPatternCond::K_Custom, .Value: 5}, |
32090 | // (JALR X0, X1, 0) - 341 |
32091 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32092 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X1}, |
32093 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
32094 | // (JALR X0, GPR:$rs, 0) - 344 |
32095 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32096 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32097 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
32098 | // (JALR X1, GPR:$rs, 0) - 347 |
32099 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X1}, |
32100 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32101 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
32102 | // (JALR GPR:$rd, GPR:$rs, 0) - 350 |
32103 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32104 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32105 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(0)}, |
32106 | // (JALR X0, GPR:$rs, simm12:$offset) - 353 |
32107 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32108 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32109 | {.Kind: AliasPatternCond::K_Custom, .Value: 1}, |
32110 | // (JALR X1, GPR:$rs, simm12:$offset) - 356 |
32111 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X1}, |
32112 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32113 | {.Kind: AliasPatternCond::K_Custom, .Value: 1}, |
32114 | // (PACK GPR:$rd, GPR:$rs, X0) - 359 |
32115 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32116 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32117 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32118 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZbkb}, |
32119 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::FeatureStdExtZbb}, |
32120 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::Feature64Bit}, |
32121 | // (PACKW GPR:$rd, GPR:$rs, X0) - 365 |
32122 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32123 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32124 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32125 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureStdExtZbkb}, |
32126 | {.Kind: AliasPatternCond::K_NegFeature, .Value: RISCV::FeatureStdExtZbb}, |
32127 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::Feature64Bit}, |
32128 | // (SFENCE_VMA X0, X0) - 371 |
32129 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32130 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32131 | // (SFENCE_VMA GPR:$rs, X0) - 373 |
32132 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32133 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32134 | // (SF_CDISCARD_D_L1 X0) - 375 |
32135 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32136 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureVendorXSiFivecdiscarddlone}, |
32137 | // (SF_CFLUSH_D_L1 X0) - 377 |
32138 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32139 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureVendorXSiFivecflushdlone}, |
32140 | // (SLT GPR:$rd, GPR:$rs, X0) - 379 |
32141 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32142 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32143 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32144 | // (SLT GPR:$rd, X0, GPR:$rs) - 382 |
32145 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32146 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32147 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32148 | // (SLTIU GPR:$rd, GPR:$rs, 1) - 385 |
32149 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32150 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32151 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(1)}, |
32152 | // (SLTU GPR:$rd, X0, GPR:$rs) - 388 |
32153 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32154 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32155 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32156 | // (SUB GPR:$rd, X0, GPR:$rs) - 391 |
32157 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32158 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32159 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32160 | // (SUBW GPR:$rd, X0, GPR:$rs) - 394 |
32161 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32162 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32163 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32164 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::Feature64Bit}, |
32165 | // (VFSGNJN_VV VR:$vd, VR:$vs, VR:$vs, VMaskOp:$vm) - 398 |
32166 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32167 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32168 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32169 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VMV0RegClassID}, |
32170 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32f}, |
32171 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32172 | // (VFSGNJN_VV VR:$vd, VR:$vs, VR:$vs, zero_reg) - 404 |
32173 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32174 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32175 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32176 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::NoRegister}, |
32177 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32f}, |
32178 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32179 | // (VFSGNJX_VV VR:$vd, VR:$vs, VR:$vs, VMaskOp:$vm) - 410 |
32180 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32181 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32182 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32183 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VMV0RegClassID}, |
32184 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32f}, |
32185 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32186 | // (VFSGNJX_VV VR:$vd, VR:$vs, VR:$vs, zero_reg) - 416 |
32187 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32188 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32189 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32190 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::NoRegister}, |
32191 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32f}, |
32192 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32193 | // (VL1RE8_V VR:$vd, GPRMemZeroOffset:$rs1) - 422 |
32194 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32195 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32196 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32197 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32198 | // (VL2RE8_V VRM2:$vd, GPRMemZeroOffset:$rs1) - 426 |
32199 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRM2RegClassID}, |
32200 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32201 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32202 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32203 | // (VL4RE8_V VRM4:$vd, GPRMemZeroOffset:$rs1) - 430 |
32204 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRM4RegClassID}, |
32205 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32206 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32207 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32208 | // (VL8RE8_V VRM8:$vd, GPRMemZeroOffset:$rs1) - 434 |
32209 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRM8RegClassID}, |
32210 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32211 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32212 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32213 | // (VMAND_MM VR:$vd, VR:$vs, VR:$vs) - 438 |
32214 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32215 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32216 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32217 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32218 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32219 | // (VMNAND_MM VR:$vd, VR:$vs, VR:$vs) - 443 |
32220 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32221 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32222 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 1}, |
32223 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32224 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32225 | // (VMXNOR_MM VR:$vd, VR:$vd, VR:$vd) - 448 |
32226 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32227 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 0}, |
32228 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 0}, |
32229 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32230 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32231 | // (VMXOR_MM VR:$vd, VR:$vd, VR:$vd) - 453 |
32232 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32233 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 0}, |
32234 | {.Kind: AliasPatternCond::K_TiedReg, .Value: 0}, |
32235 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32236 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32237 | // (VNSRL_WX VR:$vd, VR:$vs, X0, VMaskOp:$vm) - 458 |
32238 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32239 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32240 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32241 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VMV0RegClassID}, |
32242 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32243 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32244 | // (VNSRL_WX VR:$vd, VR:$vs, X0, zero_reg) - 464 |
32245 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32246 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32247 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32248 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::NoRegister}, |
32249 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32250 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32251 | // (VRSUB_VX VR:$vd, VR:$vs, X0, VMaskOp:$vm) - 470 |
32252 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32253 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32254 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32255 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VMV0RegClassID}, |
32256 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32257 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32258 | // (VRSUB_VX VR:$vd, VR:$vs, X0, zero_reg) - 476 |
32259 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32260 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32261 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32262 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::NoRegister}, |
32263 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32264 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32265 | // (VSETVLI GPR:$rd, GPR:$rs1, XSfmmVTypeOp:$vtypei) - 482 |
32266 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32267 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32268 | {.Kind: AliasPatternCond::K_Custom, .Value: 6}, |
32269 | {.Kind: AliasPatternCond::K_Feature, .Value: RISCV::FeatureVendorXSfmmbase}, |
32270 | // (VWADDU_VX VR:$vd, VR:$vs, X0, VMaskOp:$vm) - 486 |
32271 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32272 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32273 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32274 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VMV0RegClassID}, |
32275 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32276 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32277 | // (VWADDU_VX VR:$vd, VR:$vs, X0, zero_reg) - 492 |
32278 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32279 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32280 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32281 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::NoRegister}, |
32282 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32283 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32284 | // (VWADD_VX VR:$vd, VR:$vs, X0, VMaskOp:$vm) - 498 |
32285 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32286 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32287 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32288 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VMV0RegClassID}, |
32289 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32290 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32291 | // (VWADD_VX VR:$vd, VR:$vs, X0, zero_reg) - 504 |
32292 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32293 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32294 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::X0}, |
32295 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::NoRegister}, |
32296 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32297 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32298 | // (VXOR_VI VR:$vd, VR:$vs, -1, VMaskOp:$vm) - 510 |
32299 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32300 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32301 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(-1)}, |
32302 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VMV0RegClassID}, |
32303 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32304 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32305 | // (VXOR_VI VR:$vd, VR:$vs, -1, zero_reg) - 516 |
32306 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32307 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::VRRegClassID}, |
32308 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(-1)}, |
32309 | {.Kind: AliasPatternCond::K_Reg, .Value: RISCV::NoRegister}, |
32310 | {.Kind: AliasPatternCond::K_OrFeature, .Value: RISCV::FeatureStdExtZve32x}, |
32311 | {.Kind: AliasPatternCond::K_EndOrFeatures, .Value: 0}, |
32312 | // (XORI GPR:$rd, GPR:$rs, -1) - 522 |
32313 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32314 | {.Kind: AliasPatternCond::K_RegClass, .Value: RISCV::GPRRegClassID}, |
32315 | {.Kind: AliasPatternCond::K_Imm, .Value: uint32_t(-1)}, |
32316 | }; |
32317 | |
32318 | static const char AsmStrings[] = |
32319 | /* 0 */ "ntl.p1\0" |
32320 | /* 7 */ "ntl.pall\0" |
32321 | /* 16 */ "ntl.s1\0" |
32322 | /* 23 */ "ntl.all\0" |
32323 | /* 31 */ "nop\0" |
32324 | /* 35 */ "li $\x01, $\x03\0" |
32325 | /* 45 */ "mv $\x01, $\x02\0" |
32326 | /* 55 */ "sext.w $\x01, $\x02\0" |
32327 | /* 69 */ "zext.w $\x01, $\x02\0" |
32328 | /* 83 */ "zext.b $\x01, $\x02\0" |
32329 | /* 97 */ "lpad $\x02\0" |
32330 | /* 105 */ "beqz $\x01, $\xFF\x03\x01\0" |
32331 | /* 119 */ "blez $\x02, $\xFF\x03\x01\0" |
32332 | /* 133 */ "bgez $\x01, $\xFF\x03\x01\0" |
32333 | /* 147 */ "bltz $\x01, $\xFF\x03\x01\0" |
32334 | /* 161 */ "bgtz $\x02, $\xFF\x03\x01\0" |
32335 | /* 175 */ "bnez $\x01, $\xFF\x03\x01\0" |
32336 | /* 189 */ "csrc $\xFF\x02\x02, $\x03\0" |
32337 | /* 203 */ "csrci $\xFF\x02\x02, $\x03\0" |
32338 | /* 218 */ "rdinstret $\x01\0" |
32339 | /* 231 */ "rdcycle $\x01\0" |
32340 | /* 242 */ "rdtime $\x01\0" |
32341 | /* 252 */ "rdinstreth $\x01\0" |
32342 | /* 266 */ "rdcycleh $\x01\0" |
32343 | /* 278 */ "rdtimeh $\x01\0" |
32344 | /* 289 */ "frcsr $\x01\0" |
32345 | /* 298 */ "frrm $\x01\0" |
32346 | /* 306 */ "frflags $\x01\0" |
32347 | /* 317 */ "csrr $\x01, $\xFF\x02\x02\0" |
32348 | /* 331 */ "csrs $\xFF\x02\x02, $\x03\0" |
32349 | /* 345 */ "csrsi $\xFF\x02\x02, $\x03\0" |
32350 | /* 360 */ "fscsr $\x03\0" |
32351 | /* 369 */ "fsrm $\x03\0" |
32352 | /* 377 */ "fsflags $\x03\0" |
32353 | /* 388 */ "csrw $\xFF\x02\x02, $\x03\0" |
32354 | /* 402 */ "fscsr $\x01, $\x03\0" |
32355 | /* 415 */ "fsrm $\x01, $\x03\0" |
32356 | /* 427 */ "fsflags $\x01, $\x03\0" |
32357 | /* 442 */ "fsrmi $\x03\0" |
32358 | /* 451 */ "fsflagsi $\x03\0" |
32359 | /* 463 */ "csrwi $\xFF\x02\x02, $\x03\0" |
32360 | /* 478 */ "fsrmi $\x01, $\x03\0" |
32361 | /* 491 */ "fsflagsi $\x01, $\x03\0" |
32362 | /* 507 */ "cv.mulhhs $\x01, $\x02, $\x03\0" |
32363 | /* 528 */ "cv.mulhhu $\x01, $\x02, $\x03\0" |
32364 | /* 549 */ "cv.muls $\x01, $\x02, $\x03\0" |
32365 | /* 568 */ "cv.mulu $\x01, $\x02, $\x03\0" |
32366 | /* 587 */ "c.ntl.p1\0" |
32367 | /* 596 */ "c.ntl.pall\0" |
32368 | /* 607 */ "c.ntl.s1\0" |
32369 | /* 616 */ "c.ntl.all\0" |
32370 | /* 626 */ "fence\0" |
32371 | /* 632 */ "pause\0" |
32372 | /* 638 */ "fneg.d $\x01, $\x02\0" |
32373 | /* 652 */ "fneg.h $\x01, $\x02\0" |
32374 | /* 666 */ "fneg.q $\x01, $\x02\0" |
32375 | /* 680 */ "fneg.s $\x01, $\x02\0" |
32376 | /* 694 */ "fabs.d $\x01, $\x02\0" |
32377 | /* 708 */ "fabs.h $\x01, $\x02\0" |
32378 | /* 722 */ "fabs.q $\x01, $\x02\0" |
32379 | /* 736 */ "fabs.s $\x01, $\x02\0" |
32380 | /* 750 */ "fmv.d $\x01, $\x02\0" |
32381 | /* 763 */ "fmv.h $\x01, $\x02\0" |
32382 | /* 776 */ "fmv.q $\x01, $\x02\0" |
32383 | /* 789 */ "fmv.s $\x01, $\x02\0" |
32384 | /* 802 */ "hfence.gvma\0" |
32385 | /* 814 */ "hfence.gvma $\x01\0" |
32386 | /* 829 */ "hfence.vvma\0" |
32387 | /* 841 */ "hfence.vvma $\x01\0" |
32388 | /* 856 */ "j $\xFF\x02\x01\0" |
32389 | /* 863 */ "jal $\xFF\x02\x01\0" |
32390 | /* 872 */ "ret\0" |
32391 | /* 876 */ "jr $\x02\0" |
32392 | /* 882 */ "jalr $\x02\0" |
32393 | /* 890 */ "jalr $\x01, $\x02\0" |
32394 | /* 902 */ "jr $\x03($\x02)\0" |
32395 | /* 912 */ "jalr $\x03($\x02)\0" |
32396 | /* 924 */ "zext.h $\x01, $\x02\0" |
32397 | /* 938 */ "sfence.vma\0" |
32398 | /* 949 */ "sfence.vma $\x01\0" |
32399 | /* 963 */ "sf.cdiscard.d.l1\0" |
32400 | /* 980 */ "sf.cflush.d.l1\0" |
32401 | /* 995 */ "sltz $\x01, $\x02\0" |
32402 | /* 1007 */ "sgtz $\x01, $\x03\0" |
32403 | /* 1019 */ "seqz $\x01, $\x02\0" |
32404 | /* 1031 */ "snez $\x01, $\x03\0" |
32405 | /* 1043 */ "neg $\x01, $\x03\0" |
32406 | /* 1054 */ "negw $\x01, $\x03\0" |
32407 | /* 1066 */ "vfneg.v $\x01, $\x02$\xFF\x04\x03\0" |
32408 | /* 1085 */ "vfneg.v $\x01, $\x02\0" |
32409 | /* 1100 */ "vfabs.v $\x01, $\x02$\xFF\x04\x03\0" |
32410 | /* 1119 */ "vfabs.v $\x01, $\x02\0" |
32411 | /* 1134 */ "vl1r.v $\x01, $\xFF\x02\x04\0" |
32412 | /* 1150 */ "vl2r.v $\x01, $\xFF\x02\x04\0" |
32413 | /* 1166 */ "vl4r.v $\x01, $\xFF\x02\x04\0" |
32414 | /* 1182 */ "vl8r.v $\x01, $\xFF\x02\x04\0" |
32415 | /* 1198 */ "vmmv.m $\x01, $\x02\0" |
32416 | /* 1212 */ "vmnot.m $\x01, $\x02\0" |
32417 | /* 1227 */ "vmset.m $\x01\0" |
32418 | /* 1238 */ "vmclr.m $\x01\0" |
32419 | /* 1249 */ "vncvt.x.x.w $\x01, $\x02$\xFF\x04\x03\0" |
32420 | /* 1272 */ "vncvt.x.x.w $\x01, $\x02\0" |
32421 | /* 1291 */ "vneg.v $\x01, $\x02$\xFF\x04\x03\0" |
32422 | /* 1309 */ "vneg.v $\x01, $\x02\0" |
32423 | /* 1323 */ "sf.vsettnt $\x01, $\x02, $\xFF\x03\x05\0" |
32424 | /* 1347 */ "vwcvtu.x.x.v $\x01, $\x02$\xFF\x04\x03\0" |
32425 | /* 1371 */ "vwcvtu.x.x.v $\x01, $\x02\0" |
32426 | /* 1391 */ "vwcvt.x.x.v $\x01, $\x02$\xFF\x04\x03\0" |
32427 | /* 1414 */ "vwcvt.x.x.v $\x01, $\x02\0" |
32428 | /* 1433 */ "vnot.v $\x01, $\x02$\xFF\x04\x03\0" |
32429 | /* 1451 */ "vnot.v $\x01, $\x02\0" |
32430 | /* 1465 */ "not $\x01, $\x02\0" |
32431 | ; |
32432 | |
32433 | #ifndef NDEBUG |
32434 | static struct SortCheck { |
32435 | SortCheck(ArrayRef<PatternsForOpcode> OpToPatterns) { |
32436 | assert(std::is_sorted( |
32437 | OpToPatterns.begin(), OpToPatterns.end(), |
32438 | [](const PatternsForOpcode &L, const PatternsForOpcode &R) { |
32439 | return L.Opcode < R.Opcode; |
32440 | }) && |
32441 | "tablegen failed to sort opcode patterns" ); |
32442 | } |
32443 | } sortCheckVar(OpToPatterns); |
32444 | #endif |
32445 | |
32446 | AliasMatchingData M { |
32447 | .OpToPatterns: ArrayRef(OpToPatterns), |
32448 | .Patterns: ArrayRef(Patterns), |
32449 | .PatternConds: ArrayRef(Conds), |
32450 | .AsmStrings: StringRef(AsmStrings, std::size(AsmStrings)), |
32451 | .ValidateMCOperand: &RISCVInstPrinterValidateMCOperand, |
32452 | }; |
32453 | const char *AsmString = matchAliasPatterns(MI, STI: &STI, M); |
32454 | if (!AsmString) return false; |
32455 | |
32456 | unsigned I = 0; |
32457 | while (AsmString[I] != ' ' && AsmString[I] != '\t' && |
32458 | AsmString[I] != '$' && AsmString[I] != '\0') |
32459 | ++I; |
32460 | OS << '\t' << StringRef(AsmString, I); |
32461 | if (AsmString[I] != '\0') { |
32462 | if (AsmString[I] == ' ' || AsmString[I] == '\t') { |
32463 | OS << '\t'; |
32464 | ++I; |
32465 | } |
32466 | do { |
32467 | if (AsmString[I] == '$') { |
32468 | ++I; |
32469 | if (AsmString[I] == (char)0xff) { |
32470 | ++I; |
32471 | int OpIdx = AsmString[I++] - 1; |
32472 | int PrintMethodIdx = AsmString[I++] - 1; |
32473 | printCustomAliasOperand(MI, Address, OpIdx, PrintMethodIdx, STI, O&: OS); |
32474 | } else |
32475 | printOperand(MI, OpNo: unsigned(AsmString[I++]) - 1, STI, O&: OS); |
32476 | } else { |
32477 | OS << AsmString[I++]; |
32478 | } |
32479 | } while (AsmString[I] != '\0'); |
32480 | } |
32481 | |
32482 | return true; |
32483 | } |
32484 | |
32485 | void RISCVInstPrinter::printCustomAliasOperand( |
32486 | const MCInst *MI, uint64_t Address, unsigned OpIdx, |
32487 | unsigned PrintMethodIdx, |
32488 | const MCSubtargetInfo &STI, |
32489 | raw_ostream &OS) { |
32490 | switch (PrintMethodIdx) { |
32491 | default: |
32492 | llvm_unreachable("Unknown PrintMethod kind" ); |
32493 | break; |
32494 | case 0: |
32495 | printBranchOperand(MI, Address, OpNo: OpIdx, STI, O&: OS); |
32496 | break; |
32497 | case 1: |
32498 | printCSRSystemRegister(MI, OpNo: OpIdx, STI, O&: OS); |
32499 | break; |
32500 | case 2: |
32501 | printVMaskReg(MI, OpNo: OpIdx, STI, O&: OS); |
32502 | break; |
32503 | case 3: |
32504 | printZeroOffsetMemOp(MI, OpNo: OpIdx, STI, O&: OS); |
32505 | break; |
32506 | case 4: |
32507 | printXSfmmVType(MI, OpNo: OpIdx, STI, O&: OS); |
32508 | break; |
32509 | } |
32510 | } |
32511 | |
32512 | static bool RISCVInstPrinterValidateMCOperand(const MCOperand &MCOp, |
32513 | const MCSubtargetInfo &STI, |
32514 | unsigned PredicateIndex) { |
32515 | switch (PredicateIndex) { |
32516 | default: |
32517 | llvm_unreachable("Unknown MCOperandPredicate kind" ); |
32518 | break; |
32519 | case 1: { |
32520 | |
32521 | int64_t Imm; |
32522 | if (MCOp.evaluateAsConstantImm(Imm)) |
32523 | return isInt<12>(x: Imm); |
32524 | return MCOp.isBareSymbolRef(); |
32525 | |
32526 | } |
32527 | case 2: { |
32528 | |
32529 | int64_t Imm; |
32530 | if (!MCOp.evaluateAsConstantImm(Imm)) |
32531 | return false; |
32532 | return isUInt<20>(x: Imm); |
32533 | |
32534 | } |
32535 | case 3: { |
32536 | |
32537 | int64_t Imm; |
32538 | if (MCOp.evaluateAsConstantImm(Imm)) |
32539 | return isShiftedInt<12, 1>(x: Imm); |
32540 | return MCOp.isBareSymbolRef(); |
32541 | |
32542 | } |
32543 | case 4: { |
32544 | |
32545 | int64_t Imm; |
32546 | if (!MCOp.evaluateAsConstantImm(Imm)) |
32547 | return false; |
32548 | return isUInt<5>(x: Imm); |
32549 | |
32550 | } |
32551 | case 5: { |
32552 | |
32553 | int64_t Imm; |
32554 | if (MCOp.evaluateAsConstantImm(Imm)) |
32555 | return isShiftedInt<20, 1>(x: Imm); |
32556 | return MCOp.isBareSymbolRef(); |
32557 | |
32558 | } |
32559 | case 6: { |
32560 | |
32561 | int64_t Imm; |
32562 | if (!MCOp.evaluateAsConstantImm(Imm)) |
32563 | return false; |
32564 | if (!isUInt<32>(x: Imm)) |
32565 | return false; |
32566 | return RISCVVType::isValidXSfmmVType(VTypeI: Imm); |
32567 | |
32568 | } |
32569 | } |
32570 | } |
32571 | |
32572 | #endif // PRINT_ALIAS_INSTR |
32573 | |